JPH0172653U - - Google Patents

Info

Publication number
JPH0172653U
JPH0172653U JP1987167265U JP16726587U JPH0172653U JP H0172653 U JPH0172653 U JP H0172653U JP 1987167265 U JP1987167265 U JP 1987167265U JP 16726587 U JP16726587 U JP 16726587U JP H0172653 U JPH0172653 U JP H0172653U
Authority
JP
Japan
Prior art keywords
signal
outputs
counter
circuit
write signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1987167265U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1987167265U priority Critical patent/JPH0172653U/ja
Publication of JPH0172653U publication Critical patent/JPH0172653U/ja
Pending legal-status Critical Current

Links

Description

【図面の簡単な説明】
第1図はこの考案の一実施例である波形記憶装
置のブロツク図、第2図は第1図の一使用例を示
すタイミングチヤート、第3図は従来の波形記憶
装置のブロツク図である。

Claims (1)

  1. 【実用新案登録請求の範囲】 A メモリと、 B トリガ検出回路と、 C アドレスカウンタと、 D 該アドレスカウンタの出力信号に対応するア
    ドレスのデータを出力するマトリツクスレジスタ
    と、 E 該マトリツクスレジスタの出力データが設定
    され、設定された数だけクロツク信号を計数した
    時に桁上げ信号を出力するカウンタと、 F 上記トリガ検出回路からクロツク信号を供給
    されて動作を開始し、上記カウンタが桁上げ信号
    を出力する毎に、アドレスカウンタにクロツク信
    号を供給すると共に、カウンタにセツト信号を供
    給するゲート制御回路と、 G 上記カウンタが桁上げ信号を出力する毎に、
    書込み信号と非書込み信号とを交互に出力するゲ
    ート信号発生回路と、 H 該ゲート信号発生回路が書込み信号を出力し
    ている間、入力信号を上記メモリに順次書込んで
    いくライト信号出力回路と、 により構成されて成ることを特徴とする波形記憶
    装置。
JP1987167265U 1987-10-30 1987-10-30 Pending JPH0172653U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1987167265U JPH0172653U (ja) 1987-10-30 1987-10-30

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1987167265U JPH0172653U (ja) 1987-10-30 1987-10-30

Publications (1)

Publication Number Publication Date
JPH0172653U true JPH0172653U (ja) 1989-05-16

Family

ID=31455398

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1987167265U Pending JPH0172653U (ja) 1987-10-30 1987-10-30

Country Status (1)

Country Link
JP (1) JPH0172653U (ja)

Similar Documents

Publication Publication Date Title
JPH0172653U (ja)
RU1837298C (ru) Устройство дл адресации массивов данных
SU1376074A1 (ru) Устройство дл программируемой задержки информации
SU1298756A1 (ru) Устройство дл межмашинного обмена
SU1494007A1 (ru) Устройство адресации пам ти
SU616654A1 (ru) Блок управлени дл буферного запоминающего устройства
JPS5851361U (ja) マイクロコンピユ−タ制御回路
JPS6151546U (ja)
JPS6251600U (ja)
JPS60135869U (ja) インタリ−ブ用ramの読出し書込みパルス発生回路
JPH0476532B2 (ja)
JPS5828891U (ja) Crt表示装置
JPS59194198U (ja) デジタル信号記憶装置
JPS60174947U (ja) 入出力制御装置
JPS58129770U (ja) 課金パルス発生装置
JPS59192755U (ja) エラステイツク・ストア回路
JPS6363781U (ja)
JPS6274290U (ja)
JPS60158254U (ja) デ−タ記憶機能付小型電子機器
JPS6040152U (ja) デ−タサンプリング回路
JPS59113893U (ja) 異常監視システム
JPS62187500U (ja)
JPS5888487U (ja) 遠方監視制御装置の入力回路
JPS62117796U (ja)
JPS6413568U (ja)