JPH01287483A - Testing device for analog-digital hybrid ic - Google Patents

Testing device for analog-digital hybrid ic

Info

Publication number
JPH01287483A
JPH01287483A JP63116731A JP11673188A JPH01287483A JP H01287483 A JPH01287483 A JP H01287483A JP 63116731 A JP63116731 A JP 63116731A JP 11673188 A JP11673188 A JP 11673188A JP H01287483 A JPH01287483 A JP H01287483A
Authority
JP
Japan
Prior art keywords
timing
analog
signal
generator
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63116731A
Other languages
Japanese (ja)
Other versions
JP2668546B2 (en
Inventor
Toshiaki Misono
御園 俊明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advantest Corp
Original Assignee
Advantest Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advantest Corp filed Critical Advantest Corp
Priority to JP63116731A priority Critical patent/JP2668546B2/en
Publication of JPH01287483A publication Critical patent/JPH01287483A/en
Application granted granted Critical
Publication of JP2668546B2 publication Critical patent/JP2668546B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

PURPOSE:To accurately test the IC by employing constitution wherein the timing signal of a digital testing circuit synchronizes with the timing signal of an analog testing circuit. CONSTITUTION:A synchronizing circuit 15 receives the timing signal outputted by the timing signal generator 8 of the analog testing circuit 3 and synchronizes it with the operation timing of the timing generator 4 of the digital testing circuit 2. A voltage-controlled crystal oscillator 15A supplies a master clock to the programmable frequency divider 13A of the timing generator 4. The timing generator 4 extract a signal of a point where pulse intervals are adjusted by a delay element 13c with resolution of 1ns and supplies this signal to a phase comparator 15B. The phase comparator 15B compares the phases of the signal extracted from the timing generator 4 and the timing signal supplied from the timing generator 8 of the analog testing circuit 3 with each other to control the oscillation phase of the voltage-controlled crystal oscillator 15A according to the comparison output, thereby accurately testing the IC where the timing signals are synchronized at all times.

Description

【発明の詳細な説明】 「産業上の利用分野」 この発明は例えばディジタルオーディオ用IC或いはモ
デム等のようにアナログ系とディジタル系の回路が混在
するICを試験することに用いるアナログ−ディジタル
混成IC用試験装置に関する。
Detailed Description of the Invention "Industrial Application Field" This invention is an analog-digital hybrid IC used to test ICs in which analog and digital circuits coexist, such as digital audio ICs or modems. related to test equipment.

「従来の技術」 第3図に従来のアナログ−ディジタル混成IC用試験装
置の概略構成を示す。
"Prior Art" FIG. 3 shows a schematic configuration of a conventional analog-digital hybrid IC test device.

図中1は被試験IC,2はこの被試験ICIのディジタ
ル系回路を試験するディジタル試験回路、3は被試験I
CIのアナログ系回路を試験するアナログ試験回路を示
す。
In the figure, 1 is the IC under test, 2 is the digital test circuit that tests the digital circuit of this ICI under test, and 3 is the I under test.
An analog test circuit for testing CI analog circuits is shown.

ディジタル試験回路2はタイミング発生器4と、このタ
イミング発生器4から出力されるタイミング信号に同期
してパターン信号を出力するパターン発生器5と、パタ
ーン発生器5から出力されるパターン信号を実波形に変
換して被試験ICIのディジタル系回路に与える実波形
発生器6と、被試験ICIから出力されるディジタルの
応答出力とパターン発生器5から与えられる期待値デー
タとを比較し、被試験ICIのディジタル系が正常に動
作しているか否かを判定する論理比較器7とによって構
成される。
The digital test circuit 2 includes a timing generator 4, a pattern generator 5 that outputs a pattern signal in synchronization with the timing signal output from the timing generator 4, and a pattern signal output from the pattern generator 5 that converts the pattern signal into an actual waveform. The actual waveform generator 6 converts the digital response output from the ICI under test to the digital circuit of the ICI under test, and compares the digital response output from the ICI under test with the expected value data given from the pattern generator 5. The logic comparator 7 determines whether or not the digital system is operating normally.

アナログ試験回路3はアナログ回路用のタイミング発生
器8と、このタイミング発生器8から出力されるタイミ
ング信号によってDA変換し、任意の波形を持つアナロ
グ信号を被試験ICIのアナログ系回路に与えるDA変
換器9と、被試験ICIのアナログ系回路から出力され
るアナログ信号をタイミング発生器8から与えられるタ
イミング信号に同期してAD変換するAD変換器11と
、このAD変換器11から出力されるアナログ信号が期
待値と一致しているか否かを判定し、被試験ICIのア
ナログ回路が正常に動作しているか否かを判定する判定
装置12とによって構成される。
The analog test circuit 3 includes a timing generator 8 for analog circuits, and performs DA conversion using the timing signal output from the timing generator 8, and provides an analog signal with an arbitrary waveform to the analog circuit of the ICI under test. an AD converter 11 that AD converts an analog signal output from an analog circuit of the ICI under test in synchronization with a timing signal given from a timing generator 8; A determination device 12 determines whether the signal matches an expected value and determines whether the analog circuit of the ICI under test is operating normally.

このように従来はディジタル試験回路2とアナログ試験
回路3は別々のタイミング発生器4と8から出力される
タイミング信号によって動作する構造となっている。
In this way, conventionally, the digital test circuit 2 and the analog test circuit 3 are operated by timing signals output from separate timing generators 4 and 8.

ディジタル試験回路2とアナログ試験回路3が別々にタ
イミング発生器4と8を持っている理由は以下の如くで
ある。
The reason why the digital test circuit 2 and analog test circuit 3 have separate timing generators 4 and 8 is as follows.

ディジタル系では信号の周期を分解能よく変化させ、タ
イミングの位相を変えながらICを動作させ正常に動作
するか否かを問う試験がある。このためにディジタル試
験回路2で用いられるタイミング発生器4は第4図に示
すように周期発生器13の出力側に遅延発生器群14を
具備している。
In digital systems, there is a test in which the period of a signal is changed with good resolution and the IC is operated while changing the phase of the timing to check whether it operates normally. For this purpose, the timing generator 4 used in the digital test circuit 2 is provided with a delay generator group 14 on the output side of the period generator 13, as shown in FIG.

つまり周期発生器13はプログラマブル分周器13Aと
、アンドゲート群13Bと、遅延素子群13cと、アン
ドゲート群13Bを制御する演算回路13Dとによって
構成される。
In other words, the period generator 13 includes a programmable frequency divider 13A, an AND gate group 13B, a delay element group 13c, and an arithmetic circuit 13D that controls the AND gate group 13B.

第4図の回路で25ナノ秒の周期を発生させるためには
プログラマブル分周器13Aの出力が第5図Aに示すよ
うに24NS、24NS、24NS。
In order to generate a period of 25 nanoseconds in the circuit of FIG. 4, the outputs of the programmable frequency divider 13A are 24NS, 24NS, 24NS as shown in FIG. 5A.

28NS、24NS、24NS、28NS・・・となる
ように設定し、1発目のパルスはONS、2発目のパル
スはINSの経路、3発目のパルスは2NSの経路、4
発目のパルスは3’N Sの経路を通るようにゲート群
13Bを制御すれば出力の周期は第5図Bに示すように
25NSの一定の周期のパルスが得られる。
28NS, 24NS, 24NS, 28NS, etc., the first pulse is ONS, the second pulse is INS route, the third pulse is 2NS route, 4
If the gate group 13B is controlled so that the first pulse passes through a path of 3'NS, a pulse with a constant period of 25NS can be obtained as shown in FIG. 5B.

このようにこの周期発生器13を用いることによってI
NSの分解能でクロック周期を変化させることができる
By using this period generator 13 in this way, I
The clock period can be changed with a resolution of NS.

この周期発生器13から出力されたクロックパルスは遅
延発生器群14に与えられ、この遅延発生器群14の中
の遅延発生器14A〜14Nから出力されるパルスを選
択的に取り出すことにより、位相の異なる複数相のクロ
ックを発生させるとか、発生周期が1周期毎に変化する
クロックを発生させることができる。
The clock pulse output from the period generator 13 is given to a delay generator group 14, and by selectively extracting the pulses output from the delay generators 14A to 14N in the delay generator group 14, the clock pulse is It is possible to generate clocks with a plurality of different phases, or to generate a clock whose generation cycle changes every cycle.

このタイミング発生回路4はタイミング信号の周期を高
分解能で変化させることができる特徴がある反面、各タ
イミング信号の周期毎に遅延素子群13Cの遅延素子を
切替えて使うため、各遅延素子の遅延時間のバラツキに
よってタイミング信号にジッタが与えられる欠点がある
Although this timing generation circuit 4 has the feature of being able to change the cycle of the timing signal with high resolution, it also switches and uses the delay elements of the delay element group 13C for each cycle of each timing signal, so the delay time of each delay element There is a drawback that jitter is imparted to the timing signal due to variations in the timing signal.

一方、アナログ系の回路は電圧または電流の変化を実時
間で伝達させる回路構造であるため、例えばDA変換器
9またはAD変換器11に与えるクロックパルスにジッ
タが与えられると、そのジッタによる影響がアナログ信
号に現われ、アナログ信号の波形を変形させてしまう欠
点がある。
On the other hand, since analog circuits have a circuit structure that transmits changes in voltage or current in real time, for example, if jitter is applied to the clock pulse applied to the DA converter 9 or AD converter 11, the effect of the jitter is It has a drawback that it appears in analog signals and distorts the waveform of the analog signal.

このため従来よりアナログ試験回路3に用いるタイミン
グ発生器8はジッタの少ないタイミング信号を発生する
回路構造のタイミング信号発生回路が用いられる。
For this reason, conventionally, the timing generator 8 used in the analog test circuit 3 is a timing signal generation circuit having a circuit structure that generates a timing signal with little jitter.

このような理由から従来はディジタル試験回路2とアナ
ログ試験回路3は別々にタイミング発生器4と8とを具
備し、これら別々のタイミング発生器4と8によってデ
ィジタル試験回路2とアナログ試験回路3を動作させて
いる。
For this reason, conventionally, the digital test circuit 2 and the analog test circuit 3 are provided with separate timing generators 4 and 8. It's working.

「発明が解決しようとする課題」 ディジタル試験回路2とアナログ試験回路3がそれぞれ
に設けたタイミング発生器4と8によって動作する構造
のためディジタル試験回路2とアナログ試験回路3の動
作を同期させることができる周波数は極(限られた周波
数に制限される欠点がある。
"Problem to be Solved by the Invention" Synchronizing the operations of the digital test circuit 2 and analog test circuit 3 due to the structure in which the digital test circuit 2 and analog test circuit 3 are operated by timing generators 4 and 8 provided respectively. The frequency that can be achieved is limited to a limited number of frequencies.

つまり、ディジタル試験回路2とアナログ試験回路3を
ある周波数で同期させたとしても、ディジタル試験回路
2のタイミング発生周期をわずかずつずらしていくと、
アナログ試験回路3のタイミング発生器8は同期から外
れてしまうことになる。
In other words, even if the digital test circuit 2 and analog test circuit 3 are synchronized at a certain frequency, if the timing generation period of the digital test circuit 2 is shifted slightly,
The timing generator 8 of the analog test circuit 3 will go out of synchronization.

このためディジタル試験回路2のタイミング発生器4か
ら出力されるタイミング信号をアナログ試験回路3で流
用することが考えられるが、ディジタル試験回路2に設
けたタイミング発生器4は第4図に示したようにタイミ
ング信号の周期をわずかずつ変化させる手段として遅延
発生器14A〜14Nを用いているから、遅延発生器1
4A〜14Nの遅延量のバラツキによってタイミング信
号にジッタを与える欠点がある。
For this reason, it is conceivable to use the timing signal output from the timing generator 4 of the digital test circuit 2 in the analog test circuit 3, but the timing generator 4 provided in the digital test circuit 2 can be used as shown in FIG. Since the delay generators 14A to 14N are used as means for changing the period of the timing signal little by little, the delay generator 1
There is a drawback that jitter is imparted to the timing signal due to variations in the amount of delay from 4A to 14N.

このジッタはアナログ試験回路3で許容するシフタ量1
0ピコ秒以下より大きい100ピコ秒程度となり、アナ
ログ試験回路のタイミング信号として流用することはで
きない。
This jitter is a shift amount 1 that can be tolerated by the analog test circuit 3.
The time is about 100 picoseconds, which is greater than 0 picoseconds, and cannot be used as a timing signal for analog test circuits.

「課題を解決するための手段」 この発明ではディジタル試験回路のタイミング発生器に
同期化回路を設け、この同期化回路にアナログ試験回路
のタイミング発生器からタイミング信号を与え、ディジ
タル試験回路のタイミング発生器をアナログ試験回路の
タイミング信号に同期させるように構成したものである
"Means for Solving the Problem" In the present invention, a synchronization circuit is provided in the timing generator of the digital test circuit, and a timing signal is supplied from the timing generator of the analog test circuit to this synchronization circuit, thereby generating the timing of the digital test circuit. The device is configured to be synchronized with the timing signal of the analog test circuit.

この発明の構成によればアナログ試験回路のタイミング
信号にディジタル試験回路のタイミング信号が同期して
動作するから常にアナログ試験回路とディジタル試験回
路とが同期して動作し、正常な試験状態を広い周波数範
囲にわたって維持することができる。
According to the configuration of the present invention, the timing signal of the digital test circuit operates in synchronization with the timing signal of the analog test circuit, so that the analog test circuit and the digital test circuit always operate in synchronization, and normal test conditions can be maintained over a wide frequency range. can be maintained over a range.

「実施例」 第1図にこの発明の実施例を示す、第1図に符号2を付
して示す部分は、ディジタル試験回路、3はアナログ試
験回路を示す。
Embodiment FIG. 1 shows an embodiment of the present invention. In FIG. 1, the portion designated by reference numeral 2 is a digital test circuit, and 3 is an analog test circuit.

アナログ試験回路3は従来の構造と全く同じである。The analog test circuit 3 has exactly the same structure as the conventional one.

この発明の特徴とする構成はディジタル試験回路3のタ
イミング発生器4に同期化回路15を設けた点である。
The feature of this invention is that the timing generator 4 of the digital test circuit 3 is provided with a synchronization circuit 15.

この同期化回路15はアナログ試験回路3のタイミング
信号発生器8から出力されるタイミング信号を受けて、
ディジタル試験回路2のタイミング発生器の動作タイミ
ングに同期化する。
This synchronization circuit 15 receives the timing signal output from the timing signal generator 8 of the analog test circuit 3, and
It is synchronized with the operation timing of the timing generator of the digital test circuit 2.

その同期化回路の構成を第2図に示す0図中15Aは電
圧制御型水晶発振器、15Bは位相比較器、15Cはデ
ィジタル加算器を示す。
The configuration of the synchronization circuit is shown in FIG. 2, in which 15A is a voltage controlled crystal oscillator, 15B is a phase comparator, and 15C is a digital adder.

電圧制御型水晶発振器15Aはタイミング発生器4のプ
ログラマブル分周器13Aにマスタクロツタを与える。
Voltage controlled crystal oscillator 15A provides a master clock to programmable frequency divider 13A of timing generator 4.

タイミング発生器4では遅延素子群13CでINSの分
解能でパルス間隔を調整した点の信号を取出し、この信
号を位相比較器15Bに与える。
The timing generator 4 extracts the signal at the point where the pulse interval is adjusted with the resolution of INS by the delay element group 13C, and supplies this signal to the phase comparator 15B.

位相比較器15Bではタイミング発生器4から取出した
信号とアナログ試験回路3のタイミング発生器8から与
えたタイミング信号とを位相比較し、その位相比較出力
を電圧制御型水晶発振器15Aに与え、電圧制御型水晶
発振器15Aの発振位相を制御する。これと共にディジ
タル加算器15Cに位相比較出力を与え周期設定値を補
正する。
The phase comparator 15B compares the phases of the signal taken out from the timing generator 4 and the timing signal given from the timing generator 8 of the analog test circuit 3, and gives the phase comparison output to the voltage controlled crystal oscillator 15A, which performs voltage control. The oscillation phase of the type crystal oscillator 15A is controlled. At the same time, a phase comparison output is given to the digital adder 15C to correct the period setting value.

「発明の効果」 この発明によればディジタル試験回路2に設けたタイミ
ング発生器4がら出力されるタイミング信号をアナログ
試験回路3に設けたタイミング発生器8から出力される
タイミング信号と位相比較し、その位相比較出力でマス
タクロツタを発生する電圧制御型水晶発振器15Aの発
振位相を制御すると共に、位相比較出力を加算器15C
に与えて周期設定値を補正する構造としたから、アナロ
グ試験回路3とディジタル試験回路2のタイミング信号
を常に同期させることができる。
"Effects of the Invention" According to the present invention, the phase of the timing signal output from the timing generator 4 provided in the digital test circuit 2 is compared with the timing signal output from the timing generator 8 provided in the analog test circuit 3, The phase comparison output controls the oscillation phase of the voltage-controlled crystal oscillator 15A that generates a master clock, and the phase comparison output is sent to the adder 15C.
Since the structure is such that the cycle setting value is corrected based on , the timing signals of the analog test circuit 3 and the digital test circuit 2 can always be synchronized.

この結果広い周波数範囲にわたってディジタル試験回路
2とアナログ試験回路3を同期させて動作させることが
できるからディジタル回路とアナログ回路が混在するI
Cを正確に試験することができる利点が得られる。
As a result, the digital test circuit 2 and the analog test circuit 3 can be operated in synchronization over a wide frequency range, so it is possible to operate the digital test circuit 2 and the analog test circuit 3 in synchronization.
The advantage is that C can be tested accurately.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例を説明するためのブロック
図、第2図はこの発明の詳細な説明するためのブロック
図、第3図は従来の技術を説明するためのブロック図、
第4図は従来の技術の欠点を説明するためのブロック図
、第5図は分解能よくパルス間隔を変化させる方法を説
明するためのタイミングチャートを示す。 l・・・被試験tC22・・・ディジタル試験回路、3
・・・アナログ試験回路、4゜8・・・タイミング発生
器、5・・・パターン発生器、6・・・実波形発生器、
7・・・論理比較器、9・・・DA変換器、11・・・
AD変換器、12・・・判定回路、15・・・同期化回
路、15A・・・電圧制御型水晶発振器、15B・・・
位相比較器、15C・・・ディジタル加算器。 実用新案登録出願人 株式会社アトパンテスト代   
 理    人 草    野      卓才 1 
図 オ 3 図
FIG. 1 is a block diagram for explaining an embodiment of the present invention, FIG. 2 is a block diagram for explaining the invention in detail, and FIG. 3 is a block diagram for explaining a conventional technique.
FIG. 4 is a block diagram for explaining the drawbacks of the conventional technique, and FIG. 5 is a timing chart for explaining a method for changing the pulse interval with good resolution. l...Test under test tC22...Digital test circuit, 3
...Analog test circuit, 4゜8...Timing generator, 5...Pattern generator, 6...Actual waveform generator,
7...Logical comparator, 9...DA converter, 11...
AD converter, 12... Judgment circuit, 15... Synchronization circuit, 15A... Voltage controlled crystal oscillator, 15B...
Phase comparator, 15C...digital adder. Utility model registration applicant Atopan Test Co., Ltd.
Professor Takusai Kusano 1
Figure O Figure 3

Claims (1)

【特許請求の範囲】[Claims] (1)A、タイミング発生器と、このタイミング発生器
から出力されるタイミング信号に同期 して試験パターン信号を出力するパターン 発生器と、このパターン発生器から出力さ れるパターン信号を実波形信号に変換して 被試験ICに与える実波形発生部とを具備 したディジタル試験回路と、 B、被試験ICのアナログ系回路に任意波形を持つアナ
ログ信号を与えるDA変換器と、被試験ICのアナログ
系回路から出力され るアナログ信号をディジタル信号に変換す るAD変換器と、このAD変換器から出力 されるディジタル信号を期待値と比較し、 被試験ICの良否を判定する判定回路とを 具備したアナログ試験回路と、 C、上記ディジタル試験回路のタイミング発生器に設け
られ、上記アナログ試験回路に 設けられたタイミング発生器から与えられ るタイミング信号にディジタル試験用タイ ミング信号を同期させる同期化回路と、 によって構成したアナログ−ディジタル混成IC用試験
装置。
(1) A. A timing generator, a pattern generator that outputs a test pattern signal in synchronization with the timing signal output from this timing generator, and a pattern signal output from this pattern generator that converts it into an actual waveform signal. B. A digital test circuit equipped with an actual waveform generator that converts the signal and provides it to the IC under test; B. A DA converter that provides an analog signal with an arbitrary waveform to the analog circuit of the IC under test; and an analog system of the IC under test. An analog circuit equipped with an AD converter that converts an analog signal output from a circuit into a digital signal, and a judgment circuit that compares the digital signal output from this AD converter with an expected value and determines whether the IC under test is good or bad. C. A synchronization circuit that is provided in the timing generator of the digital test circuit and synchronizes the digital test timing signal with the timing signal provided from the timing generator provided in the analog test circuit. Test equipment for analog-digital hybrid ICs.
JP63116731A 1988-05-13 1988-05-13 Analog-digital hybrid IC tester Expired - Lifetime JP2668546B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63116731A JP2668546B2 (en) 1988-05-13 1988-05-13 Analog-digital hybrid IC tester

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63116731A JP2668546B2 (en) 1988-05-13 1988-05-13 Analog-digital hybrid IC tester

Publications (2)

Publication Number Publication Date
JPH01287483A true JPH01287483A (en) 1989-11-20
JP2668546B2 JP2668546B2 (en) 1997-10-27

Family

ID=14694396

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63116731A Expired - Lifetime JP2668546B2 (en) 1988-05-13 1988-05-13 Analog-digital hybrid IC tester

Country Status (1)

Country Link
JP (1) JP2668546B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002243809A (en) * 2001-02-09 2002-08-28 Advantest Corp Test system for analogue/digital hybrid
JP2003248039A (en) * 2002-02-22 2003-09-05 Yokogawa Electric Corp Ic tester
JP2010117349A (en) * 2008-10-16 2010-05-27 Advantest Corp Testing device, performance board, and board for calibration
CN109642925A (en) * 2016-08-30 2019-04-16 高通股份有限公司 For using the insitu analog signal of calibrated analog-digital converter to diagnose and the device and method of error correction

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6214525A (en) * 1985-07-11 1987-01-23 Yokogawa Hewlett Packard Ltd Analog and digital measuring instrument

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6214525A (en) * 1985-07-11 1987-01-23 Yokogawa Hewlett Packard Ltd Analog and digital measuring instrument

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002243809A (en) * 2001-02-09 2002-08-28 Advantest Corp Test system for analogue/digital hybrid
JP2003248039A (en) * 2002-02-22 2003-09-05 Yokogawa Electric Corp Ic tester
JP2010117349A (en) * 2008-10-16 2010-05-27 Advantest Corp Testing device, performance board, and board for calibration
CN109642925A (en) * 2016-08-30 2019-04-16 高通股份有限公司 For using the insitu analog signal of calibrated analog-digital converter to diagnose and the device and method of error correction
CN109642925B (en) * 2016-08-30 2021-08-31 高通股份有限公司 Electronic device and method for monitoring an analog signal

Also Published As

Publication number Publication date
JP2668546B2 (en) 1997-10-27

Similar Documents

Publication Publication Date Title
JP3633988B2 (en) Timing edge generation circuit for semiconductor IC test equipment
JP2846428B2 (en) Logical comparison circuit
JPH08146103A (en) Timing signal generating device
JPH088738A (en) Pll circuit device
US20020079943A1 (en) Digital clock generator circuit with built-in frequency and duty cycle control
JPH01287483A (en) Testing device for analog-digital hybrid ic
JP2004361343A (en) Testing arrangement
JPH0312803B2 (en)
JP2628182B2 (en) Test equipment for analog-digital hybrid IC
JP2512950Y2 (en) IC test equipment
JPH03144383A (en) Tester for analog-digital hybrid ic
JPS6211181A (en) Tester for large-scale integrated circuit
JPH0514213Y2 (en)
KR970005112Y1 (en) Phase locking device
JPS6137582B2 (en)
SU819980A1 (en) Synchronizing device
JPH0280985A (en) Phase control circuit of dual rate timing generator and analogue/digital mixed lsi tester using the same
Peev A picosecond-resolution hybrid method of TDC implementation in FPGAs, based on differential time delays
JPH02301222A (en) Method and equipment for conversion from write clock with gap to read clock without gap
JPH07209388A (en) Timing signal generator
JP3132583B2 (en) Phase detection circuit
SU817979A1 (en) Multiphase inverter control device
RU1826077C (en) Device for generation of time marks
JP2745775B2 (en) Synchronous operation compatible measuring device
JPS5466028A (en) Synchronous coupler