JPH01264399A - ディジタル交換機 - Google Patents

ディジタル交換機

Info

Publication number
JPH01264399A
JPH01264399A JP9128888A JP9128888A JPH01264399A JP H01264399 A JPH01264399 A JP H01264399A JP 9128888 A JP9128888 A JP 9128888A JP 9128888 A JP9128888 A JP 9128888A JP H01264399 A JPH01264399 A JP H01264399A
Authority
JP
Japan
Prior art keywords
module
value
memory
address
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9128888A
Other languages
English (en)
Inventor
Tatsuro Murakami
村上 龍郎
Takahiko Yamada
山田 喬彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP9128888A priority Critical patent/JPH01264399A/ja
Publication of JPH01264399A publication Critical patent/JPH01264399A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Structure Of Telephone Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ディジタル交換機に関するものであり、更に
詳しくはその実装単位に関するものである。
(従来の技術〕 従来の交換機構成はスイッチ、信号処理装置、プロセッ
サ等の各構成要素がそれぞれ実装単位となっており、各
構成要素をケーブルで結合していた。
〔発明が解決しようとする課題〕
そのため、実装数が増えた場合結線が複雑になる、実装
単位間の信号の遅延が大きい、交換機の収容スペースが
大きいという欠点があった。
本発明の目的は、(a)収容スペースを多くとる点、(
b)ケーブルに述る構成装置間の結合が複雑になってい
る点、(C)構成装置間のケーブル接続により信号の伝
達遅延がある点、を解決することのできる実装単位とし
てのディジタル交換機を提供することにある。
〔課題を解決するための手段〕
上記目的達成のため、本発明では、交換機構成要素とし
てのスイッチ、信号処理手段、プロセッサを少なくとも
含んで一体化すると共に、外部との接続機構としてプラ
グイン構造を採用して成るモジュールを、複数個集め、
プロセッサ間通信を行う第1の結合線と、通話情報の伝
達を行う第2の結合線と、によりモジュール間を相互接
続し、かつ全モジュールに関して電源を共通化すること
により実装単位(ディジタル交換機)を構成し、た。
〔作用〕
かかるディジタル交換機を構成する実装単位において、
その中のモジュール数を可変することにより交換機規模
を調整することができる。
なお、従来の技術では、ビルディングブロックの実装単
位が交換機の構成要素ごとであったものを、本発明では
、各構成要素をまとめて実装単位(ディジタル交換機)
とした点、この実装単位をプラグインによってビルディ
ングブロック実装する点が従来技術と異なる。
〔実施例1〕 第2図は本発明の対象とするディジタル交換機全体の概
念図である。ディジタル交換機の既存技術と同様、個々
の加入者線を収容、制御する加入者制御ブロック5UB
−G、主要な交換機能を実行するメインスイッチブロッ
クMAIN−3W。
中継線等の回線終端を行なう回線終端ブロックTRUN
K−T、保守運用に関する機能を持つ保守。
運用ブロックMM!で構成する。
本構成において伝達情報および個々の加入者の信号は加
入者制御ブロック5UB−G内の伝達多重化装置MXで
多重化して、メインスイッチブロックMAIN−3Wへ
送り、メインスイッチブロックMAIN−3Wから送ら
れる多重化伝送情報および制御信号は加入音声制御ブロ
ック5UB−Gの伝達情報分配装置DMで個々の回線に
分配する。
既存の加入者線信号方式に対する伝達情報以外の監視信
号は加入者制御ブロック5UB−G内の監視信号回路C
NTにより各加入者の監視ビットとして抜取り、多重化
してメインスイッチブロックMAIN−3Wに送出する
。また加入者に対する極性反転などの制御信号もメイン
スイッチブロックMA I N−3Wから送出した制御
信号を加入者個別の加入者回路SBに分配し、各加入者
回路SBで処理する。■インタフェースと呼ばれる共通
線信号による新しいディジタル加入者線信号に対しても
同様に伝達情報とは分離して加入者制御ブロック5UB
−GとメインスイッチブロックMAIN−3W間を通信
する。同様に中継線インタフェースもトランク装置TR
で多重化し、信号、伝達情報ともにメインスイッチブロ
ックMAIN−SWと通信する。
以上の構成技術はNTTのD70ディジタル交換機等に
導入された既存の技術であり、当業界の既知の物である
。また、保守、運用ブロックMM■は保守運用に関する
機能であり、交換機の重要な機能であるが、本発明に関
しては関係がないので今後この機能に関する説明は省略
する。本発明はメインスイッチブロックMAIN−3W
のブロックに関するものである。メインスイッチブロッ
クMAI N−3Wは通話情報を伝達する機能ブロック
としての加入者制御ブロック5UB−G、回線終端ブロ
ックTRUNK−Tに接続される。
第1図(a)は本発明の一実施例としてのメインスイッ
チブロックMAIN−3Wを示したブロック図であり、
同ブロックはモジュールUl、・・・Unのような複数
モジュールによりビルディングブロック的に構成する。
各モジュールはモジュールの基本要素を後述するように
高集積回路で構成し、この高集積化により単一プリント
板で構成し、この板を裏面配線板に差し込むことにより
交換機の規模の拡大を行なう。
このためのモジュールはUlの例ではモジュール基本構
成要素を一体オンチップした一体チツブ■1を中心にプ
ログラムを格納する主記憶MM。
伝達インタフェースINFより構成する。一体チップ■
1の中は命令実行機能CC,プロセッサ間通信手段CO
M、スイッチなどの伝達系ブロックS P−block
をオンチップ搭載する。伝達インタフェースINFは情
報伝達の系を選択したり、ケーブルにより情報を送出し
たり、受信したりするための情報伝達形態の変換や信号
出力の増幅を行なったりする。モジュール間の伝達情報
はモジュ−ル実装用のバックボードなどの配線盤上で結
合し、この配線は高集積回路で構成された中継モジュー
ルJNIを介してメインスイッチブロックMAI N−
3W内の任意のモジュールUiに転送可能である。  
・ 第3図は第1図(a)に示すモジュールの実装概念図で
あり、伝達情報が光ケーブルで構成される場合、光信号
と電気信号を変換する光信号−電気信号変換装置OP 
T−+5odu、多重化を行う多重化装置INMXを含
む外部伝達インタフェースINFを外部インタフェース
として持ち、主記憶MM、一体チツブチツブ少なくとも
1セツト同一ボードに登載する。
第4図は一体チツブ■1のチップ内構成図であり、チッ
プは命令実行機能CC、プロセッサ間通信手段COMに
加え、伝達系ブロックS P  blockを含み、伝
達系ブロックS P 7blockはメモリ形Tスイッ
チを含むスイッチ回路ブロックSW、ハイウェイへの情
報送出、受信を制御するモジュール間インタフェース回
路ブロックI(WC;、回線の信号を解析し、回線に信
号を送出する信号処理回路ブロックSPPを基本要素と
して構成する。
第5図(a)は伝達系ブロックS P−blockの構
成例であり、スイッチ回路ブロックSW、モジエール間
インタフェース回路ブロックHWG、信号処理回路ブロ
ックSPPをより詳細に説明している。スイッチ回路ブ
ロックSWにおいては外部インタフェースの多重回線か
らハイウェイ(Higt+−way)へ伝達情報の交換
を行なう時間スイッチ通    ゛話メモリSP−ME
MOとこの時間スイッチのタイムスロットへ入れ替えを
制御するための制御メモリSCMOO1同様にハイウェ
イ(High−way)から外部インタフェースへの伝
達情報の交換を行なう通話メモリ(時間スイッチ)SP
−MEMI、この通話メモリ(時間スイッチ)のタイム
スロットへ入れ替えを制御する制御メモリSCMOIを
中心に構成する。
モジュール間インタフェース回路ブロックHWGはタイ
ムスロットごとに3亥スイツチフ゛ロツクから内部バス
へ情報を送り出すかまたはモジュール間接続リンク(H
WOO〜)(WO3)へ伝達情報を送出するかをタイム
スロットごとに制御メモリSCMIIから読みだす0本
例ではハイウェイ制御メモリSCMIIから読みだした
信号により制御する。該信号がOのとき、ゲー)HNG
Iを介して直・並列変換器SPOで並列展開されモジュ
ール間接続リンクHWOO〜HWO3へ通話情報が送出
される。また、モジュール間接続リンクHW10〜HW
13からの情報は並・直列変換器PS1で多重化され、
ゲートHWG2を介してスイッチ回路ブロックSWへ送
り出す、該信号が1の時ゲー1−HNGOを介して内部
バスへ情報を送り出す。
信号処理回路ブロックSPPはスイッチ回路ブロックS
Wを経由して外部インタフェースからの入呼の信号を受
信し、解析してこの結果を呼処理ソフトウェアに通知す
る0通常、スイッチ回路ブロックSWから読みだされる
特定タイムスロットを信号処理機能SGPの入力とし、
該タイムスロットごとの時系列情報をディジタル信号処
理し、数字に変化する。変換された情報はCCバスを経
由し、命令実行機能CCへ送出する。
一方、信号処理回路ブロックSPP内のTNSは信号発
生機能であり、命令実行機能CCから呼処理ソフトウェ
アにより信号発生機能TNSを指定するアドレスとタイ
ムスロット番号、送出すべき数字をCCバスに送り込む
ことにより信号発生機能TNSはこれを認識し、該タイ
ムスロットに対応するディジタル情報を発生し、送り出
す、信号発生機能TNSが利用するタイムスロットも予
め固定的に割り当てており、トーキ−や信号音源が必要
な呼はこの決め←ハたタイムスロットに接続し、呼処理
プログラムにより制御して必要な信号を送出する。
第6図は中継モジュールJNIの構成例であり、空間ス
イッチSSWと命令実行機能(制御プロセッサ)CC、
モジュール間通信手段COMから成っている。空間スイ
ッチSSWは各モジュールU1〜Unからのモジュール
間接続リンクHWOO〜HWOχを入力とし、モジュー
ル間接続リンクHWIO〜HW1xを出力として、周知
の手段で任意の入力ハイウェイ(モジュール間接続リン
ク)と出力ハイウェイ(モジュール間接続リンク)を命
令実行機能CCの指示に従い接続する。
次に第7図(a)および第5図(a)を用いて本実施例
の動作を説明する。第7図(a)は、第5図(a)にお
ける制御メモリSCMOO,SCMO1,SCMI 1
.通話メモリSP−MEMO。
SP−MEMIの動作とタイムスロットの関係を示した
説明図である。
第5図(a)において、歩進カウンタCNTRはフレー
ムごとにクリアされタイムスロットの時間間隔でカウン
トアツプしその値を制御メモリSCMOO,SCMO1
,SCMI 1.通話メモリSP−MEMO,SP−M
EMIへ送出する。制御メモリSCMOO,SCMO1
,SCMI 1には、呼設定時に命令実行機能CCの指
示により呼接続のためのデータが書き込まれる。
制御メモリSCMOO,SCMOI、SCMll、通話
メモリSP−MEMO,SP−MEMIの動作は1タイ
ムスロツトを2つのフェーズに分けてなされる。その切
り替えはタイミング切り替え指示器PHCTLOI、P
HCTLII、PHCTL20からタイミング切り替え
器MPXへ0/1信号が送られることによって行われる
1タイムスロツトの前半では、通話メモリSP−MEM
Oには歩進カウンタCNTR値に相当する番地に伝達イ
ンタフェースINFからの通話情報が書き込まれる0通
話メモリSP−MEMIからは、歩進カウンタCNTR
値に相当する番地の情報が読みだされ伝達インクフェー
スINFへ送出される。
1タイムスロツトの後半では、歩進カウンタCNTR値
に相当する制御メモリSCMOOの番地の値が読みださ
れ、この番地の値に相当する通話メモリSP−MEMO
の番地の情報が読みだされる。歩進カウンタCNTRの
値に相当する制御メモリSCMIIの番地の値が読みだ
され、この値がOのときゲートHNG1.HNG2が開
き、通話メモリSP−MEMOからの情報は直・並列変
換器SPOで直・並列変換されてモジュール間接続リン
クHWOO〜)IWO3へ送出され、モジュール間接続
リンクHWIO〜HW13の情報が並・直列変換器PS
1により並・直列変換されて通話メモリSP−MEM1
へ送出される。この値が1のときゲートHNGOが開き
通話メモリSP−MEMOからの情報が通話メモリSP
−MEMIへ送出される。歩進カウンタCNTRの値に
相当する制御メモリSCMOIの番地の値が読みだされ
、この値に相当する通話メモリSP−MEMIの番地に
、並・直列変換器PSIもしくはゲートHNGOを通過
した情報が書き込まれる。
次に通話情報が交換される例を第8図を用いて説明する
。第8図に示すように外部インタフェースには最大nタ
イムスロットを利用する加入者。
回線が収容される。各加入者線1回線は固定的にタイム
スロットを割り当てられ、さらに時間スイッチの特定の
アドレスを割り当てられる。モジュールが複数多重化回
線を接続する場合はさらにモジュール内で多重化され、
時間スイッチの特定アドレスが割り当てられ、対外部イ
ンタフェースは時間スイッチにシーケンシャルにアクセ
スする。
まず、第8図(イ)のモジュール内の接続の例を示す、
即ち、モジュール内多重タイムスロットalとbtを接
続する場合、第5図(a)の歩進カウンタCNTRの値
がalのときaiタイムスロットの値viが通話メモリ
SP−MEMOのat番地に書き込まれる。制御メモリ
SCMOOのXi番地がatとすると歩進カウンタCN
TR値がxiのとき、先に示した動作により通話メモリ
SP−MEMOのat番地の値viが読みだされる。
このとき制御メモリS C,M 11のx1番地の値は
1になっており、この値が読みだされゲートHNGOが
開き、通話メモリSP−MEMOから読みだされた情報
viは通話メモリSP−MEMIへ送出される。このと
き制御メモリSCMOIのX1番地の値はbiになって
おり先に示した動作により通話メモリSP−MEMIの
b1番地にvlが書き込まれる6歩進カウンタCNTR
値がbtのとき通話メモリSP−MEMIのbi番地の
値viがbiタイムスロットに読みだされ伝達インタフ
ェースINFへ送出される。
このようにして上り(通話情報の送信側)のaiタイム
スロットの情報viが下り(通話情報の受信側)のbt
タイムスロットへ交換された。上りのbiタイムスロッ
トの情報W1が下りのaiタイムスロットへ交換される
動作は同様に説明できる。
次に第8図(ロ)を参照してモジュール間接続の例を示
す、モジュールUl内の多重タイムスロットa1とモジ
エールU2内の多重タイムスロットCiを接続する場合
、atタイムスロットの情報viの通話メモリSP−M
EMOへの書き込み。
読み出しは、モジエール内接続と同様に行われる。
このとき制御メモリSCMIIのxi番地の値は0にな
っており、通話メモリSP−MEMOから読み出された
値viは、直・並列変換器SPOで直・並列変換されモ
ジュール間接続リンクHWOO〜I(WO3のいずれか
に送出される。ここではHWOOへ送出されたとする(
ここまではモジュールU1内の動作)。
通話情報viはモジュール間接続リンクHWOOを介し
て中継モジエールJNIへ送出される。
中継モジュールJNIの時間スイッチSSWでモジュー
ルU2へのモジュール間接続リンクHWI4〜HW17
のいずれかに交換される。ここではモジュール間接続リ
ンクHW14へ交換されたとする。viはモジュール間
接続リンクF(W14を介してモジュールU2の並・直
列変換器PSOで多重化される(以降、モジエールU2
内での動作である)。
多重化された後の通話情報v1はyiタイムスロットに
あるとする。このとき歩進カウンタCNTR値はytで
制御メモリSCMIIの)Fi番地の値は0であり、通
話情報viは値が読みだされ通話メモリSP−MEMI
へ送出れる。このとき制?IgメモリSCMOIのyt
番地の値はciであり、通話情報viは先に示した動作
により通話メモリSP−MEMIのci番地に書き込ま
れる。
歩進カウンタCNTR値がclのとき通話メモリSP−
MEMIのci番地の値viがciタイムスロットに読
みだされる。このようにしてU1モジュールの上り(通
話情報の送信側)のaiタイムスロフトの情報vlがU
2モジュールの下り(通話情報の受信側)のclタイム
スロットへ交換された。U2モジュールの上りのc1タ
イムスロットの情報wLがU1モジュールの下りのat
タイムスロットへ交換される動作は同様に説明できる。
以上のような構成になっていることから、各モジュール
Uiが独立して交換機能を有している上、新たにモジュ
ールをプラグインによって追加することによってモジュ
ール間の接続が可能である。
この効果としては、ワンボートに加入者接続、中継回線
接続を除(交換機能が実現され、バックボードへのプラ
グインによって交換容量の増設ができる効果があり、従
来の増設を考慮したケーブル接続による配線の複雑さ、
伝達遅延を改善している。また、加入者からの回線を直
接モジュールに取り込んでいることから、集線機能を必
要としない効果がある。
〔実施例2〕 構成に関して、実施例1との違いについてのみ説明する
第1図(b)は、本発明の別の実施例としてのメインス
イッチブロックMAIN−3Wを示すブロック図で、モ
ジュールUl、・・・Unのような複数モジュールによ
りビルディングブロック的に構成する点は実施例1と同
様である。実施例2では、伝達情報のモジュール間結合
手段が実施例1と異なり、実施例1では各モジュールと
中継モジュールを伝達情報のリンクで誹吉合していたの
に対して、本実施例では伝達情報用の一つもしくは複数
のバスによってモジュールUl、・・・Unを結合する
第1図(b)では、m本のバスで結合している例を示し
た。
各モジュール内のブロック構成は、伝達情報のモジュー
ル間インタフェースを除いて実施例1と同様で第3図の
ようになっている。また、一体チツブ■1内のブロック
構成も実施例1と同様であリ、第4図のようになってい
る。
第5図(b)は、第4図の伝達系ブロック5Pbloc
kの詳細を説明したブロック図であり、実施例1のそれ
を示した第5図(a)との違いのみ説明する。
スイッチ回路ブロックS胃内では、通話メモリSP−M
EMOと通話メモリSP−MEMI間の情報伝達リンク
の途中に情報の遅延手段BUFを設けたこと以外は実施
例1と同じ構成である。遅延手段BUFは制御メモリS
CMIIからのデータ(2m+1ビツト構成)の最上位
ビットが1のとき、あらかじめ決められたタイミングだ
け遅らせて、通話メモリSP−MEMIへ情報を送出す
る。最上位ビットがOのとき、情報を通話メモリSP−
MEM1へ送出しない。信号処理回路ブロックSPP内
の構成は実施例1のそれと同じである。モジュール間イ
ンタフェース回路ブロックHWG内では通話メモリSP
−MEMOからの情報伝達リンクはバス接続リンク切り
替え器5ELOに接続されている。バス接続リンク切り
替え器5ELOは制御メモリSCMIIからのデータ(
2m+1ビツト構成)のlビットが1のとき、i番目の
バスへのバス接続リンクbus −s iへ情報ヲ送出
する。0のときバス接続リンクbus −s iへ情報
を送出しない。
また、各バス接続リンクbus−s O−bus−s(
m−1)上にタイミングを制御するバス接続バッフy 
buff−s ONbuff  s(m  1 )を設
けて、各バッファへの情報転送が完了するまで、伝達情
報を保持する。また、各バッファからバス情報伝達リン
クbus−ro =bus−r(m −1)上にタイミ
ングを制御するバッファbuff−so=buff−s
(m −1)を設けて、各バッファからの情報転送が完
了するまで、伝達情報を保持する。 buff  r 
O”buff −r(m−1)はバス接続リンク切り替
え器5ELIに接続されている。バス接続リンク切り替
え器5ELLは制御メモリSCMIIからのデータ(2
m+1ビツト構成)のm+iビットが1のとき、i番目
のバスからのリンクbus −ri情報を通話メモリS
P−MEMIへのリンクへ送出する。0のときバス接続
リンクbus−riからの情報を送出しない。
次に第7図(b)および第5図(b)を用いて、実施例
2の動作を説明する。第7図(b)は、第5図(b)に
おける制御メモリSCMOO,SCMO1,SCMI 
1.通話メモリSP−MEMO。
SP−MP、Mlの動作とタイムスロットの関係を示し
たものである。
歩進カウンタCNTRはフレームごとにクリアされタイ
ムスロットの時間間隔でカウントアツプしその値を制御
メモリSCMOO,SCMOI。
SCMII、通話メモリSP−MEMO,SP−MEM
1へ送出する。制御メモリSCMOO,SCMO1,S
CMI 1には、呼設定時に命令実行機能CCの指示に
より呼接続のためのデータが書き込まれる。制御メモリ
SCMOO,SCMOI。
SCMI 1.通話メモリSP−MEMO,SP−ME
M1の動作は1タイムスロツトを2つのフェーズに分け
てなされる。その切り替えはタイミング切り替え措示器
PHCTLOI、PHCTL11、PHCTL20から
タイミング切り替え器MPXへO/1信号が送られるこ
とによって行われる。
通話メモリSP−MEMOは1タイムスロツトの前半で
歩進カウンタCNTR値に相当する番地に伝達インタフ
ェースINFからの通話情報が書き込まれる。1タイム
スロツトの後半で歩進カウンタCNTRの値に相当する
制御メモリSCMOOの番地の値が読みだされ、この番
地の値に相当する通話メモリSP−MEMOの番地の情
報が読みだされる。このフェーズで制御メモリSCM1
1の歩進カウンタCNTJ?に相当する番地の値が読み
だされ、この値が最上位ビットが1でそれ以外がOのと
き、通話メモリSP−MEMOからの伝達情報は遅延手
段BUFにおける遅延で次のタイムスロットの前半に通
話メモリSP−MEMIへ書き込み可能となる。
制御メモリSCMIIからの値が、lビットとm+jビ
ットが1でそれ以外が00とき(0≦1゜35m −1
) 、通話メモリSP−MEMOからの伝達情報はバス
接続リンク切り替え器5ELOによってi番目のバスへ
送出され、バス接続リンク切り替え器SE、LLでは制
御メモリSCMIIからの値を次のタイムスロットの前
半まで保持して、このときに1番目のバスからの伝達情
報を通話メモリSP−MEMIへ送出する。ここで、バ
スへの書き込み、バスからの読みだしに要する遅延は、
合わせて1タイムスロツトの半分である。
1タイムスロツトの前半で歩進カウンタCNTRの値に
相当する制御メモリSCMOIの番地の値が読みだされ
、この値に相当する通話メモリSP−MEMIの番地に
、遅延手段BUFを介した通話メモリSP−MEMOか
らの伝達情報、もしくはバス接続リンク切り替え器SE
L 1を介したバスからの伝達情報が書き込まれる。1
タイムスロツトの後半では、通話メモリSP−MEMI
から、歩進カウンタCNTRの値に相当する番地の情報
が読みだされ伝達インクフェースINFへ送出される。
次に通話情報が交換される例を第8図を用いて説明する
第8図に示すように外部インタフェースには最大nタイ
ムスロットを利用する加入者1回線が収容される。各加
入者線2回線は固定的にタイムスロットを割り当てられ
、さらに時間スイッチの特定のアドレスを割り当てられ
る。モジュールが複数多重化回線を接続する場合はさら
にモジュール内で多重化され、時間スイッチの特定アド
レスが割り当てられ、対外部インタフェースは時間スイ
ッチにシーケンシャルにアクセスする。
まず、第8図(イ)に示すモジュール内の接続の例を示
す、即ち、モジュール内多重タイムスロフ)atとbi
を接続する場合の例を説明する。
呼設定時に接続のためのデータが制御メモリSCMOO
,SCMO1,SCMI 1に書き込まれる。
このとき、通話メモリSP−MEMOからSP−MEM
lへのリンクにおけるタイムスロットをモジュール内の
命令実行機能CCでハントする。例えば、上り(aiか
らbiへの)タイムスロットヲx i、下り(biから
alへの)タイムスロットをylとする。
このとき、制御メモリSCMOOのxi番地に値atが
、y1番地に値biが、制御メモリSCMo1のx i
+1番地に値biが、yi+1番地に値atが、制御メ
モリSCMLIには最上位ビットが1でそれ以外が0の
値が古き込まれる。
通信時は第5図の(b)の歩進カウンタCNTRの値が
aiのときaiタイムスロットの値viが通話メモリS
P−MEMOのai番地に書き込まれる。制御メモリS
CMOOのxi番地がaiなので歩進カウンタCNTR
値がxiのとき、先に示した動作により通話メモリSP
−MEMOのat番地の値v1が読みだされる。このと
き制御メモリSCMIIのxi番地の値が読みだされ、
先に説明したように制御メモリSCMIIの最上位ビッ
トが1であるので、遅延手段BUFが開き、通話メモリ
SP−MEMOから読みだされた情報viは遅延手段B
UFの遅延で次のタイムスロ・ントに通話メモリSP−
MEMIへ送出される。
このとき制御メモリSCMO1のx(+1番地の値はb
iなので先に示した動作により通話メモリSP−MEM
Iのbi番地にvlが会き込まれる0歩進カウンタCN
TR値がbiのとき通話メモリSP−MEMIのbi番
地の値viがb1タイムスロットに読みだされ伝達イン
タフェースINFへ送出される。このようにして上り(
通話情報の送信側)のatタイムスロットの情報viが
下り(通話情報の受信側)のblタイムスロットへ交換
された。上りのbiタイムスロットの情報wiが下りの
aiのタイムスロットへ交換される動作は同様に説明で
きる。
次に第8図(ロ)に示すモジュール間接続の例を説明す
る。モジュールUl内の多重タイムスロットaiとモジ
ュールU2内の多重タイムスロットciを接続する例を
示す、呼設定時にモジュール間の伝達情報のバス、及び
そのタイムスロットがハントされる。この方法には2通
りある。第一の方法は、各モジュールで使用可能なバス
、タイムスロットが決っている場合で、本例でモジュー
ルU1が発側のモジュールとするとモジュールU1の命
令実行機能CCでモジュールU1に割り当てられたもの
のなかで未使用なものを選びモジュールU2の命令実行
機能CCへ伝える。
第二の方法は、バスとそのタイムスロットを集中管理す
るモジュールを設ける方法で、この例でこの管理モジュ
ールをU3とすると、モジュールU1の命令実行機能C
CからモジュールU3の命令実行機能CCヘハント依頼
を行いモジュールU3の命令実行機能CCは空きのもの
の中からハントしモジュールUlの命令実行機能CCに
伝える。
モジュールU1の命令実行機能CCはこの値をモジュー
ルU2の命令実行機能CCへ伝える。
上記のどちらかの方法でバスとそのタイムスロットがハ
ントされたとする。この値が、モジュールUlからモジ
ュールU2への情報がei番目のバスのxlタイムスロ
ット、モジュールU2からモジュールU1への情報がf
i番目のバスのyiタイムスロットとする。
このときモジュールU1の制御メモリSCMOOのxi
番地に値aiが、制御メモリSCMOIのy i+1番
地に値atが、制御メモリSCM11のxi番地に最上
位ビットがOでetビットが1の値が、yi番地に最上
位ビットが0でm+fiビットが1の値が四き込まれる
。モジュールU2の制御メモリSCMOOのyi番地に
値ciが、制御メモリSCMOIのx i+1番地に値
clが、制御メモリSCMIIのyi番地に最上位ビッ
トがOでfiビットが1の値が、xi番地に最上位ビッ
トがOでm+eiビットが1の値が四き込まれる。
モジュールU1におけるatタイムスロットの情報vi
の通話メモリSP−MEMOへの書き込み、読み出しは
、モジュール内接続と同様に行われる。このとき制御メ
モリSCMIIのxi番地の値はeiビットが1よりe
i番目のバスへのリンクが接続されて通話メモリSP−
MEMOから読み出された値viは、ci番目のバスへ
送出される。モジュールU2では、制御メモリSCM1
1のxi番地の値のm+eiビットが1なので、ei番
目のバスからのリンクが接続され、これが次のタイムス
ロットの前半まで保持する。モジュールU1からのxi
タイムスロットの値v1は、モジュールU1からei番
目へのバスへ送出されるときと、バスからモジュールU
2へ受信するときで1/2タイムスロット遅れ、x i
+1タイムスロットの前半にモジュールU2の通話メモ
リSP−MEMIへ送出される(以降、U2の動作)。
このとき歩進カウンタCNTR値はxi+1で制御メモ
リSCMOIのx i+1番地の値はciであり、通話
情報viは先に示した動作により通話メモリSP−ME
MIのci番地に書き込まれる。歩進カウンタCNTR
値がclのとき通話メモリSP−MEMIのci番地の
値viがciタイムスロットに読みだされる。このよう
にしてU1モジュールの上り(通話情報の送信側)のa
iタイムスロットの情報viがU2モジュールの下り(
通話情報の受信側)のciタイムスロットへ交換された
。U2モジュールの上りのclタイムスロットの情報w
iがU1モジュールの下りのaiタイムスロットへ交換
される動作は同様に説明できる。
以上のような構成になっていることから、実jt+例1
と同様な効果がある。
〔実施例3〕 構成に関しては、第5図(C)のスイッチ回路ブロック
S胃内の構成を除いては実施例2と同じである。実施例
2との違いについてのみ説明する。
第5図(C)のスイッチ回路ブロックS胃内の通話メモ
リSP−MEMOと通話メモリSP−MEM1間のリン
ク上に第5図(b)における遅延手段BUFの代わりに
ゲートX−ANDを設けた。
これは制御メモリSCM11からの情報と通話メモリS
P−MEMOからの伝達情報を入力とし、制御メモリS
CMIIからのデータの最上位ビットが1のとき通話メ
モリSP−MEMOからの伝達情報を通話メモリSP−
MEMIへ時間差なく通す。
次に第7図(a)および第5図(C)を用いて、実施例
3の動作を説明する。実施例3では第7図(a)は、第
5図(C)における制御メモリSCMOO,SCMOI
、SCMII、通話メモリSP−MEMO,SP−ME
MIの動作とタイムスロットの関係を示したものである
歩進カウンタCNTRはフレームごとにクリアされタイ
ムスロットの時間間隔でカウントアツプしその値を制御
メモリSCMOO,SCMOI。
SCMII、通話メモリSP−MEMO,SP−MEM
1へ送出する。制御メモリSCMOO,SCMO1,S
CMI 1には、呼設定時に命令実行機能CCの指示に
より呼接続のためのデータが書き込まれる。
制御メモリSCMOO,SCMOI、SCMIl、通話
メモリSP−MEMO,SP−MEMIの動作は1タイ
ムスロツトを2つのフェーズに分けてなされる。その切
り替えはタイミング切り替え指示器PHCTLOI、P
HCTLII、PHCTL20からタイミング切り替え
器MPXへ0/1信号が送られることによって行われる
。1タイムスロツトの前半では通話メモリSP−MEM
Oには歩進カウンタCNTR値に相当する番地に伝達イ
ンタフェースINFからの通話情報が書き込まれる。通
話メモリS P−MEM 1からは、歩進カウンタCN
TRの値に相当する番地の情報が読みだされ伝達インタ
フェースINFへ送出される。
1タイムスロツトの後半では、歩進カウンタCNTRの
値に相当する制御メモリSCMOOの番地の値が読みだ
され、この番地の値に相当する通話メモリSP−MEM
Oの番地の情報が読みだされる。このフェーズで制御メ
モリSCMIIの歩進カウンタCNTRに相当する番地
の値が読みだされ、この値が最上位ビットが1でそれ以
外がOのとき、通話メモリSP−MEMOからの伝達情
報はゲートX−ANDを通り通話メモリSP−MEMI
へ書き込み可能となる。
この値が、iビットとm+jビットが1でそれ以外が0
のとき(0≦i、j≦m−1)、通話メモリSP−ME
MOからの伝達情報はバス接続リンク切り替え器5EL
Oによってi番目のバスへ送出され、バス接続リンク切
り替え器SEL 1によってj番目のバスからの伝達情
報を通話メモリSP−MEMIへ送出する。ここで、バ
スへの書き込み、バスからの読みだしに要する遅延は、
合わせて1タイムスロツトである。
このサイクルの歩進カウンタCNTRの値に相当する制
御メモリSCMOIの番地の値が読みだされ、この値に
相当する通話メモリSP−MEM1の番地に、ゲー1−
X−ANDもしくはバス接続リンク切り替え器SEL 
1を通過した情報が書き込まれる。
次に通話情報が交換される例を第8図を用いて説明する
。第8図に示すように外部インタフェースには最大nタ
イムスロットを利用する加入者。
回線が収容される。各加入者線1回線は固定的にタイム
スロットを割り当てられ、さらに時間スイッチの特定の
アドレスを割り当てられる。モジュールが複数多重化回
線を接続する場合はさらにモジュール内で多重化され、
時間スイッチの特定アドレスが割り当てられ、対外部イ
ンタフェースは時間スイッチにシーケンシャルにアクセ
スする。
まず、第8図(イ)に示すモジュール内の接続の例を示
す。即ち、モジュール内多重タイムスロットaiとbl
を接続する場合の例を示す。呼設定時軒接続のためのデ
ータが制御メモリSCMOO,SCMOI、SCMII
に書き込まれる。このとき、通話メモリSP−MEMO
から通話メモIJsP−MEMIへのリンクにおけるタ
イムスロットをモジュール内の命令実行機能CCでハン
トする。例えば、上り(atからbiへの)タイムスロ
ットをxi、下り(biからaiへの)タイムスロット
をyiとする。このとき、制御メモリSCMOOのxi
番地に値alが、yi番地に値biが、制御メモリSC
MOLのx i+1番地に値biが、yt番地に値ai
が、制御メモリSCMllには最上位ビットが1でそれ
以外が0の値が書き込まれる。
通信時は第5図(C)の歩進カウンタCNTRの値がa
lのときaiタイムスロットの値viが通話メモリSP
−MEMOのat番地に占き込ま □れる。制御メモリ
SCMOOのxL番地がaiなので歩進カウンタCNT
R値がxiのとき、先に示した動作により通話メモリS
P−MEMOのai番地の値viが読みだされる。この
とき制御メモリSCMIIのxi番地の値が読みだされ
、先に説明したように制御メモリSCMIIの最上位ビ
ットが1であるので、ゲートX−ANDが開きこのタイ
ムスロットに通話メモリSP−MEMOから読みだされ
た情報viは通話メモリSP−MEMIへ送出される。
このとき制御メモリSCM01のxi番地の値はbiな
ので先に示した動作により通話メモリSP−MEMIの
bi番地にViが古き込まれる。歩進カウンタCNTR
値がbiのとき通話メモリSP−MEMIのbi番地の
値vlがbiタイムスロットに読みだされ伝達インタフ
ェースINFへ送出される。
このようにして上り(通話情報の送信側)のalタイム
スロットの情報viが下り(通話情報の受信側)のbi
タイムスロットへ交換された。上りのbiタイムスロッ
トの情報wiが下りのatのタイムスロットへ交換され
る動作は同様に説明できる。
次に第8図(ロ)に示すモジュール間接続の例を説明す
る。モジュールUl内の多重タイムスロットaiとモジ
ュールU2内の多重タイムスロットciを接続する例を
示す。呼設定時にモジュール間の伝達情報のバス、及び
そのタイムスロットがハントされる。この方法には実施
例2同様2通りある。第一の方法は、各モジュールで使
用可能なバス、タイムスロットが決っている場合で、本
例でUlが発側のモジュールとするとUlの命令実行機
能CCでLJIに割り当てられたもののなかで未使用な
ものを選びモジュールU2の命令実行機能CCへ伝える
第二の方法は、バスとそのタイムスロットを集中管理す
るモジュールを設ける方法で、この例でこの管理モジュ
ールをU3とすると、モジュールUlの命令実行機能C
CからモジュールU3の命令実行機能CCヘハント依頼
を行いモジュールU3の命令実行機能CCは空きのもの
の中からハントしモジュールU1の命令実行機能CCに
伝える。
モジュールU1の命令実行機能CCはこの値をモジュー
ルU2の命令実行機能CCへ伝える。
上記のどちらかの方法でバスとそのタイムスロットがハ
ントされたとする。この値が、モジュールU1からモジ
ュールU2への情報がei番目のバスのXlタイムスロ
ット、モジュールU2からモジュールU1への情報がr
i番目のバスのytタイムスロットとする。このときモ
ジュールUlの制御メモリSCMOOのxi番地に値a
iが、制御メモリSCMOIのyi+1番地に値aiが
、制御メモリSCMIIのxi番地に最上位ビットが0
でe1ビットが1の値が、yt+を番地に最上位ビット
がO″??m+fi??m+fiビツト込まれる。モジ
ュールU2の制御メモリSCMOOのyi番地に値ci
が、制御メモリSCMOIのx i+1番地に値clが
、制御メモリSCM11のyi番地に最上位ビットが0
でfiビットが1の値が、xl+1番地に最上位ビット
が0でm+eiビットが1の値が書き込まれる。
モジュールU1におけるaiタイムスロットの情報v1
の通話メモリSP−MEMOへの書き込み、読み出しは
、モジュール内接続と同様に行われる。このとき制御メ
モリSCMIIのxi番地の値はeiビットが1よりe
i番目のバスへのリンクが接続され通話メモリSP−M
EMOから読み出された値viは、ei番目のバスへ送
出される。このモジュールU1からのXlタイムスロッ
トの値v1は、モジュールU1からei番目のバスへ送
出されるときと、バスからモジュールU2へ受信すると
きで1タイムスロツト遅れるので、x i+1タイムス
ロットの後半にモジュールU2のバス接続リンク切り替
え器SEL 1へ送出可能になる。
このとき歩進カウンタCNTR値はx l+1で、モジ
ュールU2の制御メモリSCMIIのxi+1番地の値
のm+eiビットが1なので、モジュールU2のバス接
続リンク切り替え器5EL1ではei番目のバスからの
伝達情報がモジュールU2の通話メモリSP−MEMI
へ送出される(以降、U2の動作)。制御メモリSCM
OIのx1+1番地の値はciであり、通話(伝達)情
報Viは先に示した動作により通話メモリSP−MEM
1のci番地に書き込まれる。歩進カウンタCNTR値
がciのとき通話メモリSP−MEMIのci番地の値
viがClタイムスロットに読みだされる。
このようにしてU1モジュールの上り(通話情報の送信
側)のClタイムスロットの情報vtがU2モジュール
の下り(通話情報の受信側)のClタイムスロットへ交
換された。U2モジュールの上りのClタイムスロット
の情報wiがU1モジュールの下りのClタイムスロッ
トへ交換される動作は同様に説明できる。
以上のような構成になっていることから、実施例1.2
と同様な効果がある。
〔実施例4〕 次に第7図(c)および第5図(c)を用いて、実施例
4の動作を説明する。実施例4では第7図(C)は、第
5図(c)における制御メモリSCMOO,SCMO1
,SCMI 1.通話メモリSP−MEMO,SP−M
EMIの動作とタイムスロットの関係を示したものであ
る。
歩進カウンタCNTRはフレームごとにクリアされタイ
ムスロットの時間間隔でカウントアツプしその値を制御
メモリSCMOO,SCMOI。
SCMIl、通話メモリSP−MEMO,SP−MEM
Iへ送出する。制御メモリSCMOO,SCMO1,S
CMI 1には、呼設定時に命令実行機能CCの指示に
より呼接続のためのデータが書き込まれる。
制御メモリSCMOO,SCMOI、SCMll、通話
メモリSP−MEMO,SP−MEMIの動作は1タイ
ムスロツトを2つのフェーズに分けてなされる。その切
り替えはタイミング切り替え指示器P)(CTLOI、
PHCTLII、PHCTL20からタイミング切り替
え器MPXへO/1信号が送られることによって行われ
る。1タイムスロツトの前半では、通話メモリSP−M
EMOには歩進カウンタCNTR値に相当する番地に伝
達インタフェースINFからの通話情報が書き込まれる
。また、歩進カウンタCNTRの値に相当する制御メモ
リSCMOIの番地の値が読みだされ、この値に相当す
る通話メモリSP−MEM1の番地の情報が読みだされ
伝達インタフェースINFへ送出される。
1タイムスロツトの後半では、歩進カウンタCNTRの
値に相当する制御メモリSCMOOの番地の値が読みだ
され、この番地の値に相当する通話メモリSP−MEM
Oの番地の情報が読みだされる。このフェーズで制御メ
モリSCMIIの歩進カウンタCNTRに相当する番地
の値が読みだされ、この値が最上位ビットが1のとき、
通話メモリSP−MEMOからの伝達情報はゲートX−
ANDを通り通話メモリSP−MEMIへ書き込み可能
となる。
この値の、11.i2.・・・・・・、iXビットが1
のとき(0≦l 1.  l 2. =、  i x≦
m−1)、通話メモリSP−MEMOからの伝達情報は
バス接続リンク切り替え器5ELOによって11.12
、・・・・・・、ix番目のバスへ送出される。更に、
m+Jビットが1のとき(O≦」5m−1)によってj
番目のバスからの伝達情報を通話メモリSP−MEMI
へ送出し通話メモリS P−MEM 1は書き込み可能
となる。ここで、バスへの書き込み、バスからの読みだ
しに要する遅延は、合わせて1タイムスロツトである。
このサイクルで歩進カウンタCNTRの値に相当する通
話メモリSP−MEM1の番地に、ゲートX−ANDも
しくはバス接続リンク切り替え器5ELIを通過した情
報が書き込まれる。
次に通話情報が交換される例を第9図を用いて説明する
第9図に示すように外部インタフェースには最大nタイ
ムスロットを利用する加入者9回線が収容される。各加
入者線1回線は固定的にタイムスロットを割り当てられ
、さらに時間スイッチの特定のアドレスを割り当てられ
る。モジュールが複数多重化回線を接続する場合はさら
にモジュール内で多重化され、時間スイッチの特定アド
レスが割り当てられ、対外部インタフェースは時間スイ
ッチにシーケンシャルにアクセスする。
あるモジュールのある加入者の伝達情報がモジュール内
外にかかわらず複数の多重タイムスロットに同時に送出
される例の動作を示す。これは回報通信といわれる機能
である。受信加入者のそれぞれを送信側としてこの接続
を多重に組み合わせることによって、双方向で複数加入
者を接続する多者接続が実現できる。
U1モジュール内の多重タイムスロットaからの伝達情
報viがU1モジュールの多重タイムスロットのbl、
  b2. ・・・−”b X、 Uil、 −・・・
・・、  Uizモジュール(2≦υ11.・・・・・
・、Uiz≦n)のそれぞれの多重タイムスロットC0
1,・・・・・・r  C”V1+・・・・・・ c 
! m y zへの送出例を説明する。
呼設定時に接続のためのデータが各モジュールの制御メ
モリSCMOO,SCMOI、SCMllに書き込まれ
る。このとき、モジュール間の伝達情報のバス、及びそ
のタイムスロットがハントされる。この方法には実施例
2同様2通りある。
第一の方法は、各モジュールで使用可能なバス、タイム
スロットが決っている場合で、本例でUlが発側のモジ
ュールとするとモジュールU1の命令実行機能CCでモ
ジュールU1に割り当てられたのもののなかで未使用な
ものを選びモジュールU2の命令実行機能CCへ伝える
第二の方法は、バスとそのタイムスロットを集中管理す
るモジュールを設ける方法で、この例でこの管理モジュ
ールをU3とすると、モジュールU1の命令実行機能C
CからモジュールU3の命令実行機能CCヘハント依頼
を行いモジュールU3の命令実行機能CCは空きのもの
の中からハントしモジュールU1の命令実行機能CCに
伝える。
モジュールU1の命令実行機能CCはこの値をモジュー
ルU il、  U 12.・・・・・・、Uizの命
令実行機能CCへ伝える。上記のどちらかの方法でバス
とそのタイムスロットがハントされたとする。この値が
、ei番目のバスのglタイムスロットとする。
このとき、モジュールU1における制御メモリSCMO
Oのgt番地に値aが、制御メモリSCMo1のb1番
地、b2番地、・・・・・・、bx番地に値giが、制
御メモリSCMIIのg1番地には最上位ビットelビ
ットが1でそれ以外がOの値が古き込まれる。モジュー
ルUisにおける(isは、11、・・・・・・、iz
のいずれか)制御メモリSCMIIのgi+1番地には
m+eiビットが1でそれ以外が0の値が書き込まれ、
制御メモリSCMOIのcl″1番地、・・・・・・ 
c i 鴛y a番地には値gl+1が書き込まれる。
通信的には、第5図(c)の歩進カウンタCNTRの値
がaのときaタイムスロットの値viが通話メモリSP
−MEMOのa番地に書き込まれる。制御メモリSCM
OOのgia番地aなので歩進カウンタCNTR値がg
iのとき、先に示した動作により通話メモリSP−ME
MOのa番地の値viが読みだされる。このとき制御メ
モリSCMIIのgt番地の値が読みだされ、先に説明
したように制御メモリSCMIIの最上位ビットとei
ビットが1であるので、ゲートX−ANDが開きこのタ
イムスロットに通話メモリSP−MEMOから読みださ
れた情報viは通話メモリSP−MEM1へ送出され、
更にバス接続リンク切り替え器5ELOにおいてei番
目のバスへのリンクが接続され通話メモリSP−MEM
Oから読み出された値viは、ei番目のバスへ送出さ
れる。ゲートX−ANDを通過した通話(伝達)情報v
lは先に示した動作により通話メモリSP−MEM1の
gia番地書き込まれる0歩進カウンタCNTR値がb
l、b2.・・・・・・、bxのそれぞれのとき制御メ
モリSCMOIのb1番地、  b2番地、・・・・・
・、bx番地の値に対応する通話メモリSP−MEMI
の番地、即ちgia番地値viがそれぞれbl、b2.
・・・・・・、bxタイムスロットに読みだされ伝達イ
ンタフェースINFへ送出される(以上までがUlにお
ける動作である)。
他モジュールUil、・・・・・・、Uizの動作を説
明する。代表して、モジュールUisのC!s1.・・
・・・・。
c i 1 y sにei番目のバスのgiタイムスロ
ットの情報viが送出される例を示す。
歩進カウンタCNTR値がg i+1のとき、モジュー
ルUisにおける制御メモリSCMIIのgi+1番地
の値はm+eiビットが1より、バス接続リンク切り替
え器S E L、 1でei番目のバスからのリンクが
接続される。ei番目のバスのglタイムスロットの情
報viは、モジエールU1からバスへの送出とモジュー
ルUtsのバスからの受信で1タイムスロツト遅れて、
歩進カウンタCNTR値がg i+1のときバス接続リ
ンク切り替え器SEL 1へ送出されるので、この値v
iは通話メモリSP−MEMIへ送出され書き込み可能
となり、先に説明した動作により歩進カウンタCNTR
値のg t+を番地に書き込まれる。制御メモリSCM
OIのc i m 1番地 、・、 ・・、 、  c
 ! l y s番地の値がg i+1より、歩進カウ
ンタCNTR値がc i s l、・・・・・・ ci
“ysのそれぞれのとき通話メモ!JSP−MEMIの
g i+1番地の値、すわなちviがそれぞれc L 
s 1.・・・・・・ c i I y sタイムスロ
ットに読みだされ伝達インタフェースINFへ送出され
る。
以上のようにしてU1モジュールのaタイムスロットの
伝達情報はモジュール内外の複数タイムスロットへ送出
される。
以上ような構成になっていることから、交換機実装内の
任意の複数の加入者もしくは回線に対して同報接続、あ
るいは多者接続することが可能である。この構成の効果
は、モジュール間の通信に対しては、同一バスの同一タ
イムスロットの情報を受信例会てのモジュールに利用す
ると、同一モジュール内の複数のタイムスロットに対し
ては、最後の受信側通話メモリを読むさいに情報をコピ
ーすることから、途中のバスやリンクのタイムスロット
を効率的に使用する、同報接続、多者間接続たのめの特
別な装置を設けないという効果がある。
〔発明の効果〕
以上説明したように、加入者回線やトランクからの回線
を直接収容し独立に交換機能するモジュールをブライゲ
インするビルディングブロック構成になっていることか
ら、小規模領域から大規模領域まで適用可能であること
、複雑なケーブル配線や集線機能を要しないこと、交換
機内の伝達遅延を少なくすることの特徴がある。
これを局用の交換機、加入者交換機として適用すれば、
容量の変更に即応できる、局舎スペースを広く必要とし
ない点が有効であり、PBXや地域網の交換機として適
用すれば、小人数の加入者の交換機、小規模の中継交換
機としても安価に提供できる、スペースを取らずどこに
でもおける点が有効である。
【図面の簡単な説明】
第1図(a)、 (b)はそれぞれ本発明の一実施例と
してのメインスイッチブロックを示すブロック図、第2
図は本発明の対象とするディジタル交換機全体の構成を
示す概念図、第3図はメインスイッチ内のモジュールの
構成を示すブロック図、第4図はモジュール内のスイッ
チを含むチップの構成を示すブロック図、第5図(a)
、(b)、(c)はそれぞれチップ内のスイッチの構成
を示すブロック図、第6図はモジュール間の中継を行う
モジュールの構成を示すブロック図、第7図(a)、(
b)、(C)はそれぞれ各制御メモリ、通話メモリに対
する操作の時間関係の説明図、第8図、第9図はそれぞ
れ呼処理時の伝達情報の接続を示す説明図、である。 符号の説明 5UB−G・・・加入者制御ブロック、TRUNK−T
・・・回線終端ブロック、MAIN−3W・・・メイン
スイッチブロック、MMI・・・保守、運用ブロック、
SB・・・加入者回路、CNT・・・監視信号回路、T
R・・・トランク装置、MX・・・伝達多重化装置、D
M・・・伝達情報分配装置、Ul、・・・、Un・・・
モジュール、JNI・・・中継モジュール、INF・・
・伝達インタフェース、S P−block・・・伝達
系ブロック、CC・・・命令実行機能、COM・・・プ
ロセッサ間通信手段、MM・・・、主記憶、vl・・・
一体チップ、INMX・・・多重化装置、OP T−m
odu・・・光信号−電気信号変換装置、SW・・・ス
イッチ回路ブロック、HWG・・・モジュール間インタ
フェース回路ブロック、SPP・・・信号処理回路ブロ
ック、CCI・・・対実行命令機能インタフェース制御
、SP−MEMO。 SP−MEMI・・・通話メモリ、SCMOO,SCM
O1,SCMI 1・・・制御メモリ、CNTR・・・
歩進カウンタ、PHCTLOI、PHCTLII。 PHCTL20・・・タイミング切り替え指示器、MP
X・・・タイミング切り替え器、HNGO,HNGl、
X−AND・・・ゲート、SPO・・・直・並列変換器
、PSl・・・並・直列変換器、SGP・・・信号処理
機能、TNS・・・信号発生機能、5ELO,5EL1
・・・バス接続リンク切り替え器、BUF・・・遅延手
段、HWOO,HWOI、HWO2,HWO3゜HWI
O,HWI 1.HWI2.HWI3・・・モジュール
間接続リンク、buff−si、 buff−rl”バ
ス1mバッファ、bus−si、 bus−rt・・・
バス接続リンク、SSW・・・空間スイッチ、vt、w
i・・・通話(伝達)情報。 代理人 弁理士 並 木 昭 夫 代理人 弁理士 松 崎   清 第 3 z 冨 j 3 冨 6 因 中廟2…ジλ−ル “芭係 117  図(α) 第7 図(1))

Claims (1)

    【特許請求の範囲】
  1. 1)交換機構成要素としてのスイッチ、信号処理手段、
    プロセッサを少なくとも含んで一体化すると共に、外部
    との接続機構としてプラグイン構造を採用して成るモジ
    ュールを、複数個集め、プロセッサ間通信を行う第1の
    結合線と、通話情報の伝達を行う第2の結合線と、によ
    りモジュール間を相互接続し、かつ全モジュールに関し
    て電源を共通化することにより実装単位を構成し、これ
    をディジタル交換機を構成する実装単位として、その中
    のモジュール数を可変することにより交換機規模を調整
    することを特徴とするディジタル交換機。
JP9128888A 1988-04-15 1988-04-15 ディジタル交換機 Pending JPH01264399A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9128888A JPH01264399A (ja) 1988-04-15 1988-04-15 ディジタル交換機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9128888A JPH01264399A (ja) 1988-04-15 1988-04-15 ディジタル交換機

Publications (1)

Publication Number Publication Date
JPH01264399A true JPH01264399A (ja) 1989-10-20

Family

ID=14022279

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9128888A Pending JPH01264399A (ja) 1988-04-15 1988-04-15 ディジタル交換機

Country Status (1)

Country Link
JP (1) JPH01264399A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04138800A (ja) * 1990-09-28 1992-05-13 Fujitsu Ltd クロスコネクト装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04138800A (ja) * 1990-09-28 1992-05-13 Fujitsu Ltd クロスコネクト装置

Similar Documents

Publication Publication Date Title
US4569043A (en) Arrangement for interfacing the space stage to the time stages of a T-S-T digital switching system
US4797589A (en) Dynamically reconfigurable time-space-time digital switch and network
US4322843A (en) Control information communication arrangement for a time division switching system
US4583218A (en) Control communication in a switching system having clustered remote switching modules
JPH0617399Y2 (ja) 通信機器用回路装置
EP0125605B1 (en) Channel selection in a switching system having clustered remote switching modules
US4558444A (en) Switching system having selectively interconnected remote switching modules
US5784369A (en) Methods and system for switching time-division-multiplexed digital signals of different rates
EP0125604B1 (en) Switching system having remote switching capability
US4293946A (en) Trilateral duplex path conferencing system with broadcast capability
US4484323A (en) Communication arrangements for distributed control systems
EP1428355B1 (en) Method for improving the utilization of a time-division multiplexed communication link of a signal transfer point, and a corresponding signal transfer point
JPH0573306B2 (ja)
US5226042A (en) Method for establishing wideband communications through a time division switching system
JPS6261200B2 (ja)
JPH08331616A (ja) 非同期転送モードを用いたマルチプロセッサ制御方式のデジタル構内交換機
US4472798A (en) Telecommunication path substitution arrangement
JPH01264399A (ja) ディジタル交換機
JP2953438B2 (ja) ハイウェイスイッチ制御方式および方法
CA1222309A (en) Modularly expandable space stage for a t-s-t digital switching system
US4524441A (en) Modular space stage arrangement for a T-S-T digital switching system
WO1987006784A1 (en) Apparatus and method for tdm data switching
KR920005064B1 (ko) 타임 스위치 장치
US4520478A (en) Space stage arrangement for a T-S-T digital switching system
JPS5950690A (ja) 自局内折返し方式