JPH01233858A - ディジタル交換機 - Google Patents

ディジタル交換機

Info

Publication number
JPH01233858A
JPH01233858A JP63059320A JP5932088A JPH01233858A JP H01233858 A JPH01233858 A JP H01233858A JP 63059320 A JP63059320 A JP 63059320A JP 5932088 A JP5932088 A JP 5932088A JP H01233858 A JPH01233858 A JP H01233858A
Authority
JP
Japan
Prior art keywords
parallel
serial
circuit
packet
switches
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63059320A
Other languages
English (en)
Inventor
Yutaka Ezaki
江崎 裕
Tomohiro Shinomiya
知宏 篠宮
Kazuo Iguchi
一雄 井口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP63059320A priority Critical patent/JPH01233858A/ja
Publication of JPH01233858A publication Critical patent/JPH01233858A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要] ATMに基づくパケット信号用ディジタル交換機に関し
、 交換機内空間スイッチ回路のスイッチ個数を減少させる
ことおよび交換速度を向上させることを目的とし、 それぞれが一定長ビットで全体で交換すべき全チャネル
(n)を示す複数のシリアルパケット信号を複数(k)
のパラレルパケット信号に変換するシリアル・パラレル
変換回路と、 (n/k) X (n/k)のスイッチ
がマトリクス状に配設されたものをに個並設し、該シリ
アル・パラレル変換回路がらのに群のパラレルパケット
信号を変換する空間スイッチ回路と、該空間スイッチ回
路からのに群のパラレル変換信号をシリアルパケット信
号に変換するパラレル・シリアル変換回路とを有する、
ように構成する。
〔産業上の利用分野〕
本発明はディジタル交換機に関するものであり、更に詳
しく述べると、ATM (AsynchronousT
ransfer Mode )に基づ(パケット信号用
ディジタル交換機において空間スイッチの個数を減少さ
せるものに関する。
〔従来の技術〕
ディジタル交換方式としては、現在パケット交換が広く
用いられている。バケ・/ト交換は、情報を可変長のパ
ケットに入れ、これにヘッダとして宛先情報を付加して
伝送し、受信側はヘッダをソフトウェアを用いて解析し
て交換を行う。この解析にソフトウェアを用いているた
め時間がか\す、交換に時間がか\るという問題が生じ
ている。か−る遅延は、パケット数の増大に伴って大き
くなる。
広帯域l5DNで要求されるサービスには、上記遅延が
許されないものがあり、上述の従来のパケット交換方式
とは異なる、ATM交換方式が提案されている。A T
’ Mは、新しい多重化方式であり、セルと呼ばれるス
ーパーオクテツト(数十オクテツトで構成)を単位とす
る論理的な情報の入れ物に許容されたユーザーからの情
報に従って、網のリソースをダイナミックに割り当てる
ことが可能となる。このため回線交換方式のように遅延
の少ない交換が可能になると云われている。ATMのヘ
ッダには次リンクアドレスのみが書がれているため交換
機はヘッド情報をその都度読込む必要がなく、ハードウ
ェアのみで交換が可能である。
〔発明が解決しようとする課題] ATM交換方式において、交換機はシリアルに入力され
るパケットデータのへ・ンダ部を読み込んで交換処理を
行ない、シリアルで出力するようにしている。このため
、n本×n本の伝送路を交換するには02個のスイッチ
が必要となる。特にnが増大するにつれてスイッチ個数
が大幅に増え、高価格、回路規模が大きくなるという問
題がある。
これに付随して、スイッチ回路の消費電力を増大する。
更に、並列に設けられるスイッチの増大は信号の遅延を
大きくし、スイッチング速度を低下させる。これらの問
題を裏からみれば、実質的に交換可能なデータレートに
制限が生じることを意味している。
従って、ATM交換方式においてスイッチ個数を減少さ
せることが要望されている。
〔課題を解決するための手段〕
本発明のATMディジタルパケット交換機の原理ブロッ
ク図を第1図に示す。
第1図の交換機は、それぞれが一定長ビットで全体で交
換すべき全チャネル(n)を示す複数のシリアルパケッ
ト信号を複数(k)のパラレルパケット信号に変換する
シリアル・パラレル変換回路1と、 (r+/k) X
 (n/k)のスイッチがマトリクス状に配設されたも
のをに個並設し、該シリアル・パラレル変換回路からの
に群のパラレルパケット信号を変換する空間スイッチ回
路2と、該空間スイッチ回路からのに群のパラレル変換
信号をシリアルパケット信号に変換するパラレル・シリ
アル変換回路3とから成る。
〔作 用〕
A T M ハ’i ’Jアルにパケット信号が入力さ
れるが、各パケット信号のデータ長は固定形式である。
従って、シリアルからパラレルへの変換が容易であると
いう特長を有する。各パケット信号は、第2図(a)の
如くヘッダとデータから成り、これらパケット信号がシ
リアルにシリアル・パラレル変換回路1に入力される。
シリアル・パラレル変換回路1は、例えば第2図ら)に
図示の如く、各パケット毎に複数のパラレルパケット信
号に変換する。
空間スイッチ回路2は、第3図に構成を示すように、そ
れぞれが(n/k) X (n/k)個マトリクス状に
配設されたスイッチかに個並設されている。従って、全
スイッチ数はn”/に個である。各マトリクス状スイッ
チがシリアル・パラレル回路1がらのパラレル変換パケ
7)信号を並列的に変換処理する。
パラレル・シリアル変換回路3は空間スイッチ回路2で
変換されたパラレル信号をシリアル信号に変換する。
〔実施例〕
パケット長km = 32ビツト、変換路数n = 2
56の場合、空間スイッチ回路のスイッチ数は256”
/32=2048個である。因みに従来の方法の場合の
スイッチ数は256 ” = 65536個である。
スイッチ数はパケット当りのデータビン(・長が長くな
る程、削減される。
(発明の効果〕 以上に述べたように本発明によれば、空間スイッチ回路
のスイッチが大幅に減少させることができる。これに伴
って消費電力の低減化、回路の小規模化が実現できる。
またスイノナ増加に伴う遅延も防止できる。
更に本発明によれば、空間スイッチ回路における交換処
理をに列並列処理しているので、交換速度が向上する。
【図面の簡単な説明】
第1図は本発明のディジタル交換機の原理ブロック図、 第2図は第1図のシリアル/パラレル変換動作説明図、 第3図は第1図の空間スイッチの構成図、である。 (符号の説明) 1・・・シリアル・パラレル変換回路、2・・・空間ス
イッチ、 3・・・パラレル・シリアル変換回路。

Claims (1)

  1. 【特許請求の範囲】 1、それぞれが一定長ビットで全体で交換すべき全チャ
    ネル(n)を示す複数のシリアルパケット信号を複数(
    k)のパラレルパケット信号に変換するシリアル・パラ
    レル変換回路(1)と、 (n/k)×(n/k)のスイッチがマトリクス状に配
    設されたものをk個並設し、該シリアル・パラレル変換
    回路からのk群のパラレルパケット信号を変換する空間
    スイッチ回路(2)と、 該空間スイッチ回路からのk群のパラレル変換信号をシ
    リアルパケット信号に変換するパラレル・シリアル変換
    回路(3)と を有する、ディジタル交換機。
JP63059320A 1988-03-15 1988-03-15 ディジタル交換機 Pending JPH01233858A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63059320A JPH01233858A (ja) 1988-03-15 1988-03-15 ディジタル交換機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63059320A JPH01233858A (ja) 1988-03-15 1988-03-15 ディジタル交換機

Publications (1)

Publication Number Publication Date
JPH01233858A true JPH01233858A (ja) 1989-09-19

Family

ID=13109950

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63059320A Pending JPH01233858A (ja) 1988-03-15 1988-03-15 ディジタル交換機

Country Status (1)

Country Link
JP (1) JPH01233858A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0267045A (ja) * 1988-08-31 1990-03-07 Nec Corp パケットスイッチ方法
US7046673B2 (en) 1995-01-31 2006-05-16 Marconi Intellectual Property (Ringfence), Inc. Method and apparatus for manipulating an ATM cell

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0267045A (ja) * 1988-08-31 1990-03-07 Nec Corp パケットスイッチ方法
US7046673B2 (en) 1995-01-31 2006-05-16 Marconi Intellectual Property (Ringfence), Inc. Method and apparatus for manipulating an ATM cell

Similar Documents

Publication Publication Date Title
FI72629B (fi) Multiplexerad rumsuppdelad kopplingsanordning.
US4845702A (en) Optical telecommunication package switching system using asynchronous techniques
JPH0439820B2 (ja)
JPH024054A (ja) ハイブリッドパケット交換方法および装置
EP0686331A1 (en) Message routing
JPH0670385A (ja) 高速セル交換網のための光スイッチ
US6934471B1 (en) Photonic switch using time-slot interchange
JPH02198246A (ja) セル交換装置
EP0388051A2 (en) Technique for converting either way between a plurality of N synchronized serial bit streams and a parallel TDM format
JPH11154954A (ja) Atmスイッチ
JPH01233858A (ja) ディジタル交換機
JPH077509A (ja) 光加入者線を非同期伝送モード通信網に接続するための光−電子混合技術型従局
JP3097921B2 (ja) 信号受信及び信号送信ユニット
JPH1032592A (ja) Atm通信装置
GB2261796A (en) A TDM parallel communications bus
GB2397966A (en) High-speed switch architecture
US6700896B1 (en) High-capacity WDM data network
CN101471793B (zh) 速率适配的方法和设备、交换板与线卡
US20020154361A1 (en) Wavelength division multiplexed (WDM) network element and a method for propagating data packets across the network element
JP3329824B2 (ja) 通信装置のための交換接続回路
JP2739070B2 (ja) パケット交換システム
JP3079068B2 (ja) Atmスイッチ
JP2852069B2 (ja) 交換機
JP2724174B2 (ja) 分配接続可能なatm交換装置
KR100456983B1 (ko) 듀얼-레이트 에이티엠 스위칭 장치