JPH01193670A - Printed circuit board connection system - Google Patents

Printed circuit board connection system

Info

Publication number
JPH01193670A
JPH01193670A JP1575788A JP1575788A JPH01193670A JP H01193670 A JPH01193670 A JP H01193670A JP 1575788 A JP1575788 A JP 1575788A JP 1575788 A JP1575788 A JP 1575788A JP H01193670 A JPH01193670 A JP H01193670A
Authority
JP
Japan
Prior art keywords
circuit board
back panel
terminals
circuit
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1575788A
Other languages
Japanese (ja)
Inventor
Kazunobu Adachi
安達 和信
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP1575788A priority Critical patent/JPH01193670A/en
Publication of JPH01193670A publication Critical patent/JPH01193670A/en
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

PURPOSE:To certainly connect the mutual terminals of printed circuit boards before and after pulling out, by a method wherein bypass connection is performed between a pair of the terminals of the printed circuit board and a pair of the terminals on the back panel connected to said board and a shortcircuit state is obtained when the printed circuit board is pulled out. CONSTITUTION:The sub-back panel 3i to be connected to each part 2i of a back panel has a resistor 12i and voltage of an H-level is applied to one terminal thereof from the panel 2i through a terminal 13i. The other terminal of the resistor 12i is connected to the gate terminals of switching elements (N channel FET) 41i, 42i and, when the printed circuit board 1i is connected to the panel 2i, said other terminal is connected to the terminal 7i of the circuit board 1i through a terminal 7'i. The terminal 7i is connected to the earth of the back panel through a terminal 8i. The elements 41i, 42i are turned OFF when the circuit board 1i is connected and turned ON when said circuit board 1i is not connected. When the elements 41i, 42i are turned ON, the terminals 111i-1, 101i+1 of the panels 2i-1, 2i+1 connecting circuit boards 1i-1, 1i+1 are shortcircuited and, in the same way, terminals 112i-1, 102i+1 are shortcircuited. Herein, i is 1, 2...n.

Description

【発明の詳細な説明】 〔概 要〕 複数の回路板と、該回路板を接続するバック・パネルと
を有してなる回路板接続システムに関し、複数の回路板
をバック・パネルに接続してなるシステムにおいて、保
守等のために任意の回路板を抜き取った場合においても
、抜き取った回路板の前後の回路板における対応する端
子同士の間を手作業によらず確実に接続することを目的
とし、複数の回路板と、該回路板を接続するバック・パ
ネルとを有してなる回路板接続システムにおいて、該バ
ック・パネルにおける前記回路板の各々を接続する部分
には、該接続する回路板の所定の対の端子の各々と接続
される、該バック・パネル上の対応する対の端子の間を
バイパス接続するショート回路が設けられ、該ショート
回路の各々は、対応する回路板が該バック・パネルに接
続されているときには非導通状態となり、該回路板が該
バック・パネルから抜き取られたときには短絡状態とな
るように制御されるように構成する。
[Detailed Description of the Invention] [Summary] A circuit board connection system comprising a plurality of circuit boards and a back panel that connects the circuit boards. The purpose of this system is to ensure that even when any circuit board is removed for maintenance etc., the corresponding terminals on the circuit boards before and after the removed circuit board can be reliably connected without manual intervention. , a circuit board connection system comprising a plurality of circuit boards and a back panel that connects the circuit boards; A shorting circuit is provided for bypassing between a corresponding pair of terminals on the back panel connected to each predetermined pair of terminals of the - Controlled to be non-conductive when connected to the panel and short-circuited when the circuit board is removed from the back panel.

〔産業上の利用分野〕[Industrial application field]

本発明は回路板接続システムに関し、特に、複数の回路
板と、該回路板を接続するバック・パネルとを有してな
る回路板接続システムに関する。
The present invention relates to circuit board connection systems, and more particularly, to circuit board connection systems having a plurality of circuit boards and a back panel connecting the circuit boards.

バック・パネルに複数の回路板を接続してなるシステム
において、該複数の回路板の1つを抜いた場合に該1つ
回路板の前後の回路板の特定の端子同士を接続すること
が有用である場合がある。
In a system where multiple circuit boards are connected to the back panel, it is useful to connect specific terminals on the circuit boards before and after that one circuit board when one of the multiple circuit boards is removed. It may be.

例えば、コントローラと、該コントローラに対してアク
セスしようとする複数の回路とが、それぞれ、個々の回
路板上に形成され、バック・パネルに接続されてなるシ
ステムにおいて、該複数の回路が優先度の高い順にいも
づる(デイジー・チエイン)接続され、該コントローラ
からのアクセス信号をを優先度の高い順に取り込む方式
がある。
For example, in a system in which a controller and a plurality of circuits to which the controller is to be accessed are formed on separate circuit boards and connected to a back panel, the plurality of circuits may have a high priority. There is a method in which the controllers are connected in daisy chain order, and access signals from the controller are taken in in order of priority.

このとき、保守等のために、いもづる接続されてなる回
路を形成している回路板の内、任意の回路板を抜き取っ
た場合に、抜かれた回路板の前後の回路板の対応する端
子同士を接続する必要が生ずる。従来は、この接続は人
手によって行なわれており作業性および確実性という点
において問題があった。そのため、いもづる接続された
回路板の1つを抜き取った場合に、人手の介入なしに前
後の回路板同士を接続する技術が要望されていた。
At this time, if any circuit board is removed from among the circuit boards forming a circuit that is interconnected for maintenance etc., the corresponding terminals of the circuit boards before and after the removed circuit board may be removed. It becomes necessary to connect. Conventionally, this connection has been made manually, which has caused problems in terms of workability and reliability. Therefore, there has been a need for a technology that connects the circuit boards before and after the circuit boards without human intervention when one of the circuit boards that are connected together is removed.

〔従来の技術、および発明が解決しようとする課題〕[Prior art and problems to be solved by the invention]

従来、複数の回路板をバック・パネルにデイジー・チエ
イン形に接続してなるシステムにおいて、保守等のため
に任意の回路板を抜き取った場合には、抜き取った回路
板の前後の回路板における対応する端子同士の間に、手
作業によって、ショート端子を取りつけることにより、
残りの回路板からなるシステムにおいてもデイジー・チ
エイン形接続の機能が維持されるようにしていた。
Conventionally, in a system in which multiple circuit boards are connected to the back panel in a daisy chain configuration, when any circuit board is removed for maintenance etc., the countermeasures are taken for the circuit boards before and after the removed circuit board. By manually attaching a short terminal between the two terminals,
The system of remaining circuit boards maintained the functionality of the daisy chain connection.

第6図は従来のデイジー・チエイン形接続のシステムの
バック・パネルにおける端子の接続の様子を示すもので
ある。第6図において、2゜、2.。
FIG. 6 shows how terminals are connected on the back panel of a conventional daisy chain type connection system. In Fig. 6, 2°, 2. .

22、・・・2oは、それぞれ、バック・パネルにおい
て回路板1゜、1.、1.、・・・1iが接続されてい
る部分を示し、端子10.、.10□i+  111.
 11zJ(i=1〜n、  j x Q〜n−1)は
、それぞれ、バック・パネルの各部分2゜、 21.2
i、・・・2.1に接続された回路板10,11.1!
、12、…1nの端子の内、デイジー・チエイン形接続
に関わるものに接続された端子を示す。第6図に示され
ているように、端子111Jと端子10□(i=1〜n
、j=0〜n−1)とがそれぞれ接続され、また、端子
11zJと端子10zi (i=l〜n、j=o〜n−
1)とがそれぞれ接続されている。これらは、それぞれ
、2方向の信号の流れに対応するもので、一方向の信号
は、回路板1.−1から端子11.i−。
22, . . . 2o are the circuit boards 1°, 1. , 1. , . . . 1i indicate the connected portions, and the terminals 10 . . . ,. 10□i+ 111.
11zJ (i=1~n, j x Q~n-1) are 2 degrees and 21.2 for each part of the back panel, respectively.
i,...2.1 connected circuit board 10,11.1!
, 12, . . . 1n terminals connected to those related to the daisy chain type connection are shown. As shown in FIG. 6, the terminal 111J and the terminal 10□ (i=1 to n
, j=0 to n-1) are connected, respectively, and the terminal 11zJ and the terminal 10zi (i=l to n, j=o to n-
1) are connected to each other. Each of these corresponds to a two-way signal flow, with one-way signals flowing from the circuit board 1. -1 to terminal 11. i-.

を経て出力されて端子10□から回路板1.に入力され
、また、他方向の信号は、回路板1i。1から端子10
2i*1を経て出力されて端子11□、から回路+7i
 1 iに入力される。
is output from terminal 10□ to circuit board 1. The signals in the other direction are input to the circuit board 1i. 1 to terminal 10
Output via 2i*1 and from terminal 11□ to circuit +7i
1 input to i.

前述のように、第6図の構成において、任意の回路板1
.をバック・パネルから抜き取ったときに、この回路板
1iの前後の回路板1□−1およびl illの間にお
いて上記の2方向の信号が流れる経路が、それぞれ形成
されねばならない。このため、従来は、第7図に示すよ
うに、バック・パネルにおける、抜き取られた回路板1
.が接続されていた部分の、デイジー・チエイン形接続
に関わる端子の内、前記の各方向の信号を伝達するもの
同士、すなわち、端子10目と端子11.(、そして、
端子10□、と端子11□、とを、それぞれ、ショート
端子141□および14iiを用いて接続することが行
なわれていた。しかしながら、従来のショート端子の取
りつけは、手作業により行なわれるため作業に手間を要
し、確実性にも欠けるという問題があった。
As mentioned above, in the configuration of FIG.
.. When the circuit board 1i is removed from the back panel, paths through which signals flow in the two directions described above must be formed between the circuit boards 1□-1 and l ill before and after the circuit board 1i. For this reason, conventionally, as shown in FIG.
.. Of the terminals involved in the daisy chain type connection in the part where the 10th and 11th terminals were connected, the terminals that transmit signals in each direction are connected to each other, that is, the 10th terminal and the 11th terminal. (,and,
The terminals 10□ and 11□ were connected using short terminals 141□ and 14ii, respectively. However, since the conventional shorting terminals are attached manually, there are problems in that the work is time-consuming and lacks reliability.

本発明は上記の問題点に鑑み、なされたもので、複数の
回路板をバック・パネルに接続してなるシステムにおい
て、保守等のために任意の回路板を抜き取った場合にお
いても、抜き取った回路板の前後の回路板における対応
する端子同士の間を手作業によらず確実に接続する回路
板接続システムを従供することを目的とするものである
The present invention has been made in view of the above problems, and in a system in which a plurality of circuit boards are connected to a back panel, even when any circuit board is removed for maintenance etc., the removed circuit It is an object of the present invention to provide a circuit board connection system that reliably connects corresponding terminals on circuit boards before and after the board without manual work.

〔課題を解決するための手段〕[Means to solve the problem]

第1図は本発明の基本構成図である。本図において、1
□ (i=1〜n−1)は複数の回路板の任意の1つ、
2.は該複数の回路板を接続するバック・パネル2(第
1図には図示せず)における、該回路板の任意の1つl
、を接続する部分、4、はショート回路、そして、31
は該接続する部分2、に取りつけられる、該ショート回
路4.を有する部分である。該ショート回路4.の各々
は、上記回路板1.の所定の対の端子5i、6.の各々
と接続される、該バック・パネル2上の対応する対の端
子10..11.の間をバイパス接続し、対応する回路
′Fi1 iが該バック・パネル2に接続されていると
きには、回路板1.の端子7.がらの制御信月により非
導通状態となり、該回路板l。
FIG. 1 is a basic configuration diagram of the present invention. In this figure, 1
□ (i=1 to n-1) is any one of multiple circuit boards,
2. is any one of the circuit boards in the back panel 2 (not shown in FIG. 1) connecting the plurality of circuit boards.
The part connecting , 4, is a short circuit, and 31
is attached to the connecting part 2, the short circuit 4. This is the part that has . The short circuit 4. Each of the above circuit boards 1. A predetermined pair of terminals 5i, 6. a corresponding pair of terminals 10. on said back panel 2 connected to each of the terminals 10. .. 11. When the corresponding circuit 'Fi1 i is connected to the back panel 2, the circuit board 1. Terminal 7. Due to the control signal, the circuit board becomes non-conductive.

がバック・パネル2から抜き取られたときに短絡状態と
なるように制御される。
is controlled so that it is in a short-circuited state when it is removed from the back panel 2.

〔作 用〕[For production]

本発明の回路板接続システムにおいては、任意の回路板
1.をバック・パネル2から抜き取ると、該回路板1.
の所定の対の端子5i、6iの各々と接続されていたバ
ック・パネル2上の対応する対の端子10i、11iの
間が、該抜き取りに応じて短絡状態となるショート回路
4.によって短絡される。
In the circuit board connection system of the present invention, any circuit board 1. When removed from the back panel 2, the circuit board 1.
A short circuit 4. in which the corresponding pair of terminals 10i, 11i on the back panel 2 connected to each of the predetermined pair of terminals 5i, 6i of the short circuit 4. shorted by.

この所定の対の端子5..6.の各々と接続されていた
バック・パネル2上の対応する対の端子10i、11□
を、抜き取った回路板1iの前後の回路板1i−1+1
i*1における対応する端子のそれぞれに接続される端
子同士とすれば、回路板1iを抜き取ると同時に、前後
の回路板における対応する端子のそれぞれが、ショート
状態となったショート回路4.により接続されることに
なる。
This predetermined pair of terminals5. .. 6. The corresponding pair of terminals 10i, 11□ on the back panel 2 were connected to each of the
The circuit boards 1i-1+1 before and after the removed circuit board 1i.
If the terminals are connected to each of the corresponding terminals in i*1, then at the same time as the circuit board 1i is removed, each of the corresponding terminals on the front and rear circuit boards becomes short circuit 4. It will be connected by.

〔実施例〕〔Example〕

第2図は、本発明の実施例の構成を示すものである。第
2図に示される構成は、基本的に前述の第1図の構成に
対応するものであって、1+  (i=1〜n−1)は
複数の回路板の任意の1つ(図中でCB、とも示す)、
2.は該複数の回路板を接続するバック・パネル2(第
2図においても図示せず)における、該回路板の任意の
1つ1.を接続する部分、そして、3.は、該接続する
部分2、に取りつけられ、前述のショート回路4.を実
現するスイッチング素子4.=、4i、を有するサブ・
バック・パネルである。第2図の構成においては、後述
する第5図のデイジー・チエイン形接続の構成に対応す
るように、第2図に示される回路板1iが抜き取られた
ときに、2系統の信号伝達経路のそれぞれについて、前
後の回路板1;−+。
FIG. 2 shows the configuration of an embodiment of the present invention. The configuration shown in FIG. 2 basically corresponds to the configuration shown in FIG. (also denoted as CB),
2. is any one of the circuit boards 1. in the back panel 2 (also not shown in FIG. 2) connecting the plurality of circuit boards. and 3. is attached to the connecting portion 2, and the aforementioned short circuit 4. Switching element that realizes 4. =,4i,.
This is the back panel. In the configuration shown in FIG. 2, when the circuit board 1i shown in FIG. 2 is removed, two signal transmission paths are connected, corresponding to the daisy chain type connection configuration shown in FIG. For each, front and rear circuit boards 1;-+.

1□9.における、対応する端子同士が接続されるよう
に、それぞれの系統のためのスイッチング素子4.i、
4i、が設けられている。第2図における5 Itおよ
び6目、そして、52.および62iが、上記の2系統
のそれぞれの経路において、バック・パネル2を介して
前後の回路板1.−Iおよび1i。、の各々対応する端
子と接続される、回路板1i上の端子である。また、I
 L=、  11+t。
1□9. Switching elements 4. for each system are connected so that corresponding terminals in 4. i,
4i, is provided. 5 It and 6 in FIG. 2, and 52. and 62i are connected to the front and rear circuit boards 1. and 62i via the back panel 2 in each of the above two paths. -I and 1i. , are terminals on the circuit board 1i that are connected to respective corresponding terminals of the circuit board 1i. Also, I
L=, 11+t.

10zi、  11i+は、上記の回路板l、の端子5
1.。
10zi, 11i+ are terminals 5 of the above circuit board l.
1. .

6、、.5□、、6□iのそれぞれに接続される、バッ
ク・パネル2上の端子であって、先に述べた従来のデイ
ジー・チエイン形接続システム(第6図)におけると同
様に、バック・パネル2の隣合う部分2.および2.や
、の間では、端子111.とlO□。奪、そして、11
□1と10□i、がそれぞれ接続され、これらの接続が
、それぞれ、上記の2系統の信号伝達経路の一部を構成
している。
6,... 5□, , 6□i, respectively, on the back panel 2, as in the conventional daisy chain type connection system described above (FIG. 6). 2 adjacent parts 2. and 2. , terminal 111. and lO□. Robbery and 11
□1 and 10□i are connected, respectively, and these connections constitute a part of the signal transmission paths of the above two systems, respectively.

第1図においては、ショート回路4直は、回路板1.が
バック・パネル2.に接続されることにより、該回路板
1.から制御信号を受けて非導通状態となる構成が示さ
れているが、第2図においては、ショート回路4iの制
御に関する、さらに、具体的な構成が示されている。第
2図の構成においては、バック・パネル2の各部分2五
に接続されるサブ・バック・パネル3、が抵抗121を
有し、該抵抗12、の一端には端子134を介してバッ
ク・パネル2.から“H”レベルの電位が印加され、該
抵抗124の他端は、第2図において、NチャンネルF
ETとして示されている、前述のスイッチング素子43
.および4hのゲート端子に並列に接続されると共に、
回路板1.がバック・パネル2.に接続されたときに、
端子7 i+を介して、回路板1iの端子7.と接続さ
れる。回路板1i上の端子7.はそのまま該回路板1五
の端子8.に接続され、該端子8.はバック・パネル2
のアース端子に接続される。こうして、抵抗12、の上
記他端に接続されるFET41iおよび4i、のゲート
端子の電位は、対応する回路板1゜が接続されていると
きにはアース電位、すなわち、“L”レベルとなり、該
回路板1iが接続されていないときは、′H”レベルと
なる。これにより、該FET、すなわち、スイッチング
素子41iおよび4!iは、ともに、対応する回路板1
.が接続されているときにはOFFとなり、該回路板l
、が接続されていないときは、ONとなる。これ等スイ
ッチング素子41iおよび4hがONとなることにより
、前記の2系統の信号伝達経路のうちの一方においては
、第2図の端子10.iに接続されている、回路板1.
−3を接続するバック・パネルの部分2.−1の端子1
1目−1と、端子114.に接続されている、回路板1
1.1を接続するバック・パネルの部分28.、の端子
101.。1との間が短絡され、また、他方の系統の信
号伝達経路においても同様に、第2図の端子10□、に
接続されている、回路板1i−1を接続するバック・パ
ネルの部分2、−1の端子1L=−+と、端子11□i
に接続されている、回路板1 illを接続するバック
・パネルの部分2.+Iの端子10□ゑ、lとの間が短
絡される。
In FIG. 1, short circuit 4 is connected to circuit board 1. is the back panel 2. By being connected to the circuit board 1. Although a configuration is shown in which the circuit enters a non-conducting state upon receiving a control signal from the short circuit 4i, a more specific configuration regarding control of the short circuit 4i is shown in FIG. In the configuration shown in FIG. 2, the sub-back panel 3 connected to each portion 25 of the back panel 2 has a resistor 121, and one end of the resistor 12 is connected to the back panel through a terminal 134. Panel 2. An “H” level potential is applied to the resistor 124 from the N-channel F
The aforementioned switching element 43, designated as ET
.. and 4h are connected in parallel to the gate terminals, and
Circuit board 1. is the back panel 2. when connected to
Via terminal 7 i+, terminal 7. of circuit board 1i. connected to. Terminal 7 on circuit board 1i. is the terminal 8 of the circuit board 15. connected to the terminal 8. is back panel 2
connected to the ground terminal of the In this way, the potential of the gate terminals of the FETs 41i and 4i connected to the other end of the resistor 12 becomes the ground potential, that is, the "L" level when the corresponding circuit board 1° is connected, and When 1i is not connected, it becomes 'H' level.Thereby, the FETs, that is, switching elements 41i and 4!i both connect to the corresponding circuit board 1.
.. is OFF when the circuit board is connected, and the circuit board l
, is not connected, it is turned ON. When these switching elements 41i and 4h are turned on, one of the two signal transmission paths described above is connected to the terminal 10. i, the circuit board 1.
-3 part of the back panel that connects 2. -1 terminal 1
1st eye-1 and terminal 114. circuit board 1 connected to
1. The part of the back panel that connects 28.1. , terminal 101. . The part 2 of the back panel connecting the circuit board 1i-1 is short-circuited with the circuit board 1i-1, and is similarly connected to the terminal 10□ in FIG. 2 in the signal transmission path of the other system. , -1 terminal 1L=-+ and terminal 11□i
The portion of the back panel that connects the circuit board 1ill, which is connected to the back panel 2. +I terminals 10□ゑ and 1 are short-circuited.

第3図は、第2図のバック・パネル2の、各回路板1i
が接続される部分2直に取りつけられるサブ・バック・
パネル3iの背面から見た構成例を示すものである。そ
して、第4図には、第3図のサブ・バック・パネル21
をバック・パネル2の各部分2ムに取り付ける様子が示
されている。
FIG. 3 shows each circuit board 1i of the back panel 2 of FIG.
The sub-back can be attached directly to the part 2 where it is connected.
This shows an example of the configuration of the panel 3i viewed from the back. FIG. 4 shows the sub-back panel 21 of FIG.
is shown attached to each part 2 of the back panel 2.

第5図は回路板のいもづる接続(デイジー・チエイン形
接続)の構成の1例を示すものである。
FIG. 5 shows an example of a configuration of a daisy chain type connection of circuit boards.

第5図において、1゜はコントローラであり、13,1
□、・・・17は、各々8亥コントローラ1゜にアクセ
スしようとする複数の回路を形成する回路板である。第
5図のシステムにおいて、コントローラ1oの出カバソ
ファ回路101より出力されたアクセス信号は、バック
・パネル2上で互いに接続された端子111(1110
1Iを経て回路板11に入力される。ここで、もし、回
路板り上の回路がコントローラ1゜に対するアクセス要
求をしているときは、アクセス要求信号RQ、が有効で
あるので、該アクセス要求信号RQ、を一方の入力とす
るAND回路102.の他方の入力端子に上記のコント
ローラ1゜からのアクセス信号が入力されると該A N
 D回路102.の出力は有効となり、該コントローラ
1゜ヘデータを出力するトライステート・バッファ回路
103.をONとすることにより該回路板IIからのデ
ータがコントローラ10へ送出される。該アクセス信号
はまた、他方でAND回路105.において、該アクセ
ス要求信号RQ、を反転したものと論理積をとられ、5
TAND回路105.の出力は、バック・パネル2上で
互いに接続された端子11.、.10.、を経て回路板
12に入力される。このAND回路1051の出力は、
自らのアクセス要求信号RQ、が有効でないときに、コ
ントローラ1゜がらのアクセス信号を次の回路板1□へ
伝えるものである。以下、優先度の順に配列された各回
路板1i.12、…1n、は全て、コントローラ1゜が
らのアクセス信号に対しては同様の構成により応答する
In Fig. 5, 1° is the controller, 13,1
□, . . . 17 are circuit boards forming a plurality of circuits each of which accesses the 8 controller 1°. In the system shown in FIG. 5, the access signal output from the output sofa circuit 101 of the controller 1o is transmitted to the terminals 111 (1110) connected to each other on the back panel 2.
1I to the circuit board 11. Here, if the circuit on the circuit board requests access to the controller 1°, the access request signal RQ is valid, so an AND circuit with the access request signal RQ as one input 102. When the access signal from the above controller 1° is input to the other input terminal of the
D circuit 102. The output of the tri-state buffer circuit 103. becomes valid and outputs data to the controller 1°. By turning ON the data from the circuit board II is sent to the controller 10. The access signal is also applied to AND circuit 105 . 5, which is logically ANDed with the inverted version of the access request signal RQ.
TAND circuit 105. The outputs of the terminals 11 . are connected to each other on the back panel 2 . ,. 10. , and then input to the circuit board 12. The output of this AND circuit 1051 is
When its own access request signal RQ is not valid, the access signal from the controller 1° is transmitted to the next circuit board 1□. Hereinafter, each circuit board 1i. 12, .

コントローラ1゜からのアクセス信号の伝達のために、
隣合う回路板1.と18.Iとの間はバック・パネル2
上で端子11.iと10口。1とを接続することにより
、接続されている。コントローラ1゜からのアクセス信
号に対して何れかの回路板l、においてアクセス要求が
あったときには、その回路板1i上のAND回路105
4において元のアクセス信号は反転され、上記の伝達の
経路を通って以下のより優先度の低い回路板1i+++
・・・1iに順に伝達される。そして、最も優先度の低
い回路板17において折り返されて、今度は逆に優先度
の低い回路板から順に、各回路板と、バック・パネル2
上の隣合う回路板間の接続経路を通ってコントローラ1
0に戻る。該隣合う回路板の間における、戻りの接続経
路は、第5図のバック・パネル2上の端子10□、1と
118.との接続によって形成されている。何れの回路
板においてもアクセス要求が無ければ、コントローラ1
゜に戻ってくる信号は該コントローラ1゜が出力したア
クセス信号と同じレベルであり、何れかの回路板におい
てアクセス要求が有れば、コントローラ1゜に戻ってく
る信号は該コントローラ 10が出力したアクセス信号
を反転したレベルである。
For transmission of access signals from controller 1°,
Adjacent circuit boards1. and 18. Between I and back panel 2
Terminal 11. i and 10 bites. 1, it is connected. When an access request is made on any circuit board 1 in response to an access signal from the controller 1, the AND circuit 105 on that circuit board 1i
4, the original access signal is inverted and passed through the above transmission path to the following lower priority circuit board 1i+++
...1i in turn. Then, it is folded back to the circuit board 17 with the lowest priority, and this time, in reverse order, each circuit board and the back panel 2 are connected in order from the circuit board with the lowest priority.
controller 1 through the connection path between the upper adjacent circuit boards.
Return to 0. The return connection path between the adjacent circuit boards is through terminals 10□, 1 and 118 . on the back panel 2 of FIG. It is formed by the connection with If there is no access request on any circuit board, controller 1
The signal returned to the controller 1° is at the same level as the access signal output by the controller 1°, and if there is an access request on any circuit board, the signal returned to the controller 1° is the same level as the access signal output by the controller 10. This is the inverted level of the access signal.

ここで、回路板11.1□、・・・17−1のうち、任
意の1つを、保守等の目的で抜き取った場合を考える。
Now, consider a case where any one of the circuit boards 11.1□, . . . 17-1 is removed for the purpose of maintenance or the like.

第5図の構成から容易に理解されるように、第5図の構
成において回路板1.を抜き取っても、前後の回路板1
□−1および1.。1からの端子11ii−、と10.
i、いそして、11□、−1と10□、+1とを、それ
ぞれ接続すれば、回路板1.を抜き取ったシステムにお
いても、上述のようなデイジー・チエイン形の回路板接
続システムとして機能する。
As can be easily understood from the configuration of FIG. 5, in the configuration of FIG. Even if you remove the front and rear circuit boards 1
□-1 and 1. . 1 to terminals 11ii-, and 10.
i, and then connect 11□, -1 and 10□, +1, respectively, to form circuit board 1. A system in which this is removed also functions as a daisy chain circuit board connection system as described above.

したがって、第5図の構成には、前述の第2図、第3図
および第4図に示した構成が有用である。
Therefore, the configurations shown in FIGS. 2, 3, and 4 described above are useful for the configuration in FIG. 5.

〔発明の効果〕〔Effect of the invention〕

本発明によれば、複数の回路板をハック・パネルに接続
してなるシステムにおいて、保守等のために任意の回路
板を抜き取った場合においても、抜き取った回路板の前
後の回路板における対応する端子同士の間を手作業によ
らず確実に接続することができる。
According to the present invention, in a system in which a plurality of circuit boards are connected to a hack panel, even when any circuit board is removed for maintenance etc., the corresponding circuit boards before and after the removed circuit board are It is possible to reliably connect terminals without manual work.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の基本構成図、 第2図は本発明の実施例の構成図、 第3図は本発明の実施例におけるサブ・バック・パネル
の構成図、 第4図は本発明によるサブ・バック・パネルの取りつけ
の1例を示す図、 第5図は回路板のデイジー・チエイン形接続の構成の1
例を示す図、 第6図は従来のデイジー・チエイン形接続のシステムの
バック・パネルにおける端子の接続の図、そして、 第7図は従来のショート端子取りつけの図である。 〔符号の説明〕 1゜、 L、 1□、〜11・・・回路板、2・・・バ
ック・パネル、 21.2i、〜2、・・・ハック・パネルの部分、31
.3□、〜37・・・サブ・バック・パネル、41.4
i、〜4.%・・・ショート回路、51.6□、7..
7  、’、8i、10i 。 11五、  10.i、  10z=+  111i、
  l l□、。 10、i’、102i’、111i’、11zi’。 134・・・端子、 14i、14i・・・ショート端子。
Figure 1 is a basic configuration diagram of the present invention, Figure 2 is a configuration diagram of an embodiment of the present invention, Figure 3 is a configuration diagram of a sub-back panel in an embodiment of the present invention, and Figure 4 is a diagram of the configuration of an embodiment of the present invention. Figure 5 shows an example of how to attach a sub-back panel.
FIG. 6 is a diagram showing the connection of terminals on the back panel of a conventional daisy chain type connection system, and FIG. 7 is a diagram showing the installation of a conventional short terminal. [Explanation of symbols] 1°, L, 1□, ~11...Circuit board, 2...Back panel, 21.2i, ~2,...Hack panel part, 31
.. 3□, ~37...Sub back panel, 41.4
i, ~4. %...Short circuit, 51.6□, 7. ..
7,',8i,10i. 115, 10. i, 10z=+111i,
l l□,. 10, i', 102i', 111i', 11zi'. 134...Terminal, 14i, 14i...Short terminal.

Claims (1)

【特許請求の範囲】 1、複数の回路板(1_1、1_2、…1_n_−_1
)と、該回路板(1_1、1_2、…1_n_−_1)
を接続するバック・パネル(2)とを有してなる回路板
接続システムにおいて、 該バック・パネル(2)における前記回路板の各々(1
_i)を接続する部分(2_i)には、該接続する回路
板(1_i)の所定の対の端子(5_i、6_i)の各
々と接続される、該バック・パネル(2)上の対応する
対の端子(10_i、11_i)の間をバイパス接続す
るショート回路(4_i)が設けられ、該ショート回路
(4_i)の各々は、対応する回路板(1_i)が該バ
ック・パネル(2)に接続されているときには非導通状
態となり、該回路板(1_i)が該バック・パネル(2
)から抜き取られたときには短絡状態となるように制御
されることを特徴とする回路板接続システム。 2、前記ショート回路(4_i)は、対応する回路板(
1_i)からの制御信号を受けている間のみ開となる請
求項1記載の回路板接続システム。 3、前記ショート回路(4_i)はスイッチング素子(
4_1_i、4_2_i)を有してなり、該スイッチン
グ素子(4_1_i、4_2_i)は、前記対応する回
路板(1_i)が前記バック・パネル(2)に接続され
ていないときには前記バック・パネル(2)から第1の
電位を印加されることによりONとなり、該対応する回
路板(1_i)が該バック・パネル(2)に接続されて
いるときには、該回路板(1_i)から第2の電位を印
加されることによりOFFとなる請求項2記載の回路板
接続システム。
[Claims] 1. A plurality of circuit boards (1_1, 1_2,...1_n_-_1
) and the circuit board (1_1, 1_2,...1_n_-_1)
a back panel (2) for connecting each of said circuit boards (1) in said back panel (2);
The part (2_i) connecting _i) includes a corresponding pair on the back panel (2), which is connected to each of a predetermined pair of terminals (5_i, 6_i) of the connecting circuit board (1_i). A short circuit (4_i) is provided for bypass connection between terminals (10_i, 11_i) of the terminals (10_i, 11_i), and each of the short circuits (4_i) connects the corresponding circuit board (1_i) to the back panel (2). When the circuit board (1_i) is connected to the back panel (2_i), it becomes non-conductive.
) A circuit board connection system characterized in that it is controlled to be in a short-circuit condition when removed from the circuit board. 2. The short circuit (4_i) is connected to the corresponding circuit board (
2. The circuit board connection system of claim 1, wherein the circuit board connection system is open only while receiving a control signal from 1_i). 3. The short circuit (4_i) is a switching element (
4_1_i, 4_2_i), and the switching elements (4_1_i, 4_2_i) are connected to the back panel (2) when the corresponding circuit board (1_i) is not connected to the back panel (2). It is turned on by applying a first potential, and when the corresponding circuit board (1_i) is connected to the back panel (2), a second potential is applied from the circuit board (1_i). 3. The circuit board connection system according to claim 2, wherein the circuit board connection system is turned off by.
JP1575788A 1988-01-28 1988-01-28 Printed circuit board connection system Pending JPH01193670A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1575788A JPH01193670A (en) 1988-01-28 1988-01-28 Printed circuit board connection system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1575788A JPH01193670A (en) 1988-01-28 1988-01-28 Printed circuit board connection system

Publications (1)

Publication Number Publication Date
JPH01193670A true JPH01193670A (en) 1989-08-03

Family

ID=11897652

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1575788A Pending JPH01193670A (en) 1988-01-28 1988-01-28 Printed circuit board connection system

Country Status (1)

Country Link
JP (1) JPH01193670A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4987895A (en) * 1986-10-06 1991-01-29 Heimlich Henry J Tracheal tube
FR2671887A1 (en) * 1991-01-21 1992-07-24 Systolic Sarl Electronic device allowing the connection and disconnection of a bus line of a computer system
DE102022212686A1 (en) 2022-11-28 2024-05-29 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung eingetragener Verein Pipe silencer and kit and method for its manufacture

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4987895A (en) * 1986-10-06 1991-01-29 Heimlich Henry J Tracheal tube
FR2671887A1 (en) * 1991-01-21 1992-07-24 Systolic Sarl Electronic device allowing the connection and disconnection of a bus line of a computer system
DE102022212686A1 (en) 2022-11-28 2024-05-29 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung eingetragener Verein Pipe silencer and kit and method for its manufacture

Similar Documents

Publication Publication Date Title
US4178620A (en) Three state bus driver with protection circuitry
JPS60112320A (en) Protecting system of tristate gate
US4322794A (en) Bus connection system
KR850000875A (en) Video component interconnector
JPH01193670A (en) Printed circuit board connection system
JPS63248248A (en) Multiplex control system
US5896514A (en) Logic implementation of control signals for on-silicon multi-master data transfer bus
JPH07104795B2 (en) Error detection method
US4337440A (en) Electronic cascade circuit comprising a circuit having controllable transfer characteristics and a two-port
JPS589445B2 (en) Duplex bus circuit
JPS58125124A (en) Parallel bus controller
JPS63156422A (en) Two-way input/output circuit
JPH0738399A (en) Bidirectional buffer circuit
JPH051161Y2 (en)
JPS6232739A (en) Switching control system
JPS62180456A (en) Signal bypass system for parallel computer
JPS6347106Y2 (en)
JP2619386B2 (en) Semiconductor integrated circuit device
JPH0237067Y2 (en)
JPS5924363A (en) Common connecting system of bus for plural microcomputers
JPH0452687Y2 (en)
JPS63211053A (en) Connecting circuit
JPS58218215A (en) Branch connection system
JPH05347610A (en) Bus interface circuit
JPS63292718A (en) Switching control circuit with two control lines