JPH01188959A - Information history memory - Google Patents

Information history memory

Info

Publication number
JPH01188959A
JPH01188959A JP63012797A JP1279788A JPH01188959A JP H01188959 A JPH01188959 A JP H01188959A JP 63012797 A JP63012797 A JP 63012797A JP 1279788 A JP1279788 A JP 1279788A JP H01188959 A JPH01188959 A JP H01188959A
Authority
JP
Japan
Prior art keywords
information
circuit
information history
history storage
state information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63012797A
Other languages
Japanese (ja)
Inventor
Mitsuhiro Suda
須田 充弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63012797A priority Critical patent/JPH01188959A/en
Publication of JPH01188959A publication Critical patent/JPH01188959A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To read out only the information necessary for analysis of a system fault by storing preliminarily the state information on a common bus and reading out selectively this state information after dividing it into functions. CONSTITUTION:An information history memory 11 writes a group of state information on a common bus 10 into an internal information history memory circuit 18 under the control of an information history memory writing circuit 13. When a system has the abnormality, an information history memory reading circuit 22 controls an address circuit 16 by a history information reading request signal 21. Then a history signal is sent to an information history selecting circuit 27 from an information history memory circuit 18. Then a state information selecting circuit 25 controls the circuit 27 in accordance with the contents of an abnormality detecting signal 20 and selects the history information necessary for analysis of the fault to store it into a reading register 28.

Description

【発明の詳細な説明】 (産業上の利用分野〕 本発明は中央処理装置に使用された情報履歴記憶装置に
おける障害発生時の共通バス制御方式に関し、特にその
情報履歴を収集するための制御方式に関する。
Detailed Description of the Invention (Field of Industrial Application) The present invention relates to a common bus control method when a failure occurs in an information history storage device used in a central processing unit, and in particular to a control method for collecting the information history. Regarding.

(従来の技術) 従来、この糧の情報履歴記憶装置ではシステムにおいて
障害が発生したとき、情報履歴記憶装置の内部に格納さ
れた履歴情報をすべて収集するように構成されてい念。
(Prior Art) Conventionally, this type of information history storage device has been configured to collect all the history information stored inside the information history storage device when a failure occurs in the system.

(発明が解決しようとする課題) 上述した従来の情報履歴記憶装置では、システムにおい
て障害が発生し次場合、情報履歴記憶装置への共通バス
の状態情報の書込みを停止し、すべての履歴情報を情報
履歴記憶装置から続出して収集していた。このような場
合、障害内容によっては不用の履歴情報までも収集して
いるため、障害処理時間が長くなるとともに、収集デー
タ記憶手段の記憶容量が増加すると云う欠点がある。
(Problems to be Solved by the Invention) In the conventional information history storage device described above, when a failure occurs in the system, writing of the state information of the common bus to the information history storage device is stopped and all history information is deleted. Information was being collected one after another from the history storage device. In such a case, since even unnecessary history information is collected depending on the nature of the failure, there are disadvantages in that the failure processing time becomes longer and the storage capacity of the collected data storage means increases.

本発明の目的は、共通バスの状態情報を格納しておき、
格納されている状態情報を機能単位に分割し1選択して
から読出すことによって上記欠点全除去し、短時間に必
要とする履歴情報を読出すことができるように構成し念
情報履歴記憶装置全提供することにある。
An object of the present invention is to store common bus status information,
By dividing the stored state information into functional units and selecting one before reading it, all of the above-mentioned drawbacks are removed, and the necessary history information can be read out in a short time. It's all about providing.

(課題を解決するための手段〕 本発明による情報履歴記憶装置は情報履歴記憶手段と、
情報履歴記憶書込み手段と、状態情報選択手段と、情報
履歴記憶読出し手段と全具備して構成し念ものである。
(Means for Solving the Problems) An information history storage device according to the present invention includes information history storage means,
The present invention is designed to include all information history storage/writing means, state information selection means, and information history storage/reading means.

情報履歴記憶手段は複数の演算処理装置、複数の主記憶
装置、ならびに複数の入出力制御装置が接続された共通
バスの状態情報音格納するためのものである。
The information history storage means is for storing status information of a common bus to which a plurality of arithmetic processing units, a plurality of main storage devices, and a plurality of input/output control devices are connected.

情報履歴記憶書込み手段は、状態情報を情報履歴記憶手
段に書込む念めのものである。
The information history storage/writing means is intended to write status information into the information history storage means.

状態情報選択手段は、情報履歴記憶手段に格納さf17
’h状態情報を機能単位に分割して選択するためのもの
である。
The status information selection means is stored in the information history storage means f17.
'h state information is divided into functional units for selection.

情報履歴記憶読出し手段は、状態情報選択手段により指
定されていて、且つ、情報履歴記憶手段、に格納されて
いる状態情報を読出すためのものである。
The information history storage/reading means is for reading the state information specified by the state information selection means and stored in the information history storage means.

(実施例) 次に1本発明について図面を参照して説明する。(Example) Next, one embodiment of the present invention will be explained with reference to the drawings.

第1図は、本発明による情報履歴記憶装置を使用し念シ
ステムの一実施例を示すブロック図である。第1図にお
いて% 1.2はそれぞれ演算処理装置、3.4はそれ
ぞれ主記憶装置、5゜6はそれぞれ入出力制御装置、7
は情報履歴記憶装置であり、各装置1〜7は共通バス8
に接続されている。
FIG. 1 is a block diagram showing an embodiment of a system using an information history storage device according to the present invention. In Figure 1, % 1.2 is the arithmetic processing unit, 3.4 is the main storage device, 5.6 is the input/output control device, and 7 is the input/output control device.
is an information history storage device, and each device 1 to 7 is connected to a common bus 8.
It is connected to the.

第2図は、本発明による情報履歴記憶装置の一実施例を
示すブロック図である。第2図において、11は情報履
歴記憶装置、13は情報履歴記憶書込み回路、16はア
ドレス回路、18は情報履歴記憶回路、22は情報履歴
記憶読出し回路、25は状態情報選択制御回路、27は
情報履歴信号選択回路、28は読出しレジスタである。
FIG. 2 is a block diagram showing an embodiment of the information history storage device according to the present invention. In FIG. 2, 11 is an information history storage device, 13 is an information history storage write circuit, 16 is an address circuit, 18 is an information history storage circuit, 22 is an information history storage readout circuit, 25 is a status information selection control circuit, and 27 is an information history storage circuit. Information history signal selection circuit 28 is a read register.

第2図において、情報履歴記憶装置11は共通ハス10
に接続されている。共通バスIOに接続された信号線1
2上の状態情報群は、情報履歴記憶書込み回路13から
信号線14上への書込み許可信号ならびに信号線15上
への書込み選択信号と、アドレス回路16から信号線1
7上への書込みアドレス信号とによって指定される情報
履歴記憶回路18の記憶領域に格納される。
In FIG. 2, the information history storage device 11 is a common lotus 10.
It is connected to the. Signal line 1 connected to common bus IO
The state information group on 2 includes a write enable signal on the signal line 14 from the information history storage/write circuit 13, a write selection signal on the signal line 15, and a write selection signal on the signal line 15 from the address circuit 16.
The data is stored in the storage area of the information history storage circuit 18 designated by the write address signal on the information history storage circuit 18.

情報履歴記憶書込み回路13は、信号線19を介してア
ドレス回路ヘアドレス制御信号を送信し、信号線17上
のアドレス信号音1づつ加算する。システムに異常が発
生した場合には、第1図に示す情報履歴記憶装置を除く
各装置から信号線20上への異常検出信号によって、情
報履歴記憶書込み回路13は共通バス10上の状態情報
群の記憶を停止する。
The information history storage/writing circuit 13 transmits an address control signal to the address circuit via the signal line 19 and adds the address signal sound on the signal line 17 one by one. When an abnormality occurs in the system, the information history storage/writing circuit 13 receives the status information group on the common bus 10 in response to an abnormality detection signal sent to the signal line 20 from each device except the information history storage device shown in FIG. Stop remembering.

信号線21上の履歴情報読出し要求信号により、情報履
歴記憶読出し回路22は信号線17上のアドレス信号で
指定される情報履歴記憶回路1,8の記憶領域から情報
履歴信号を信号線23上に読出す。また、情報履歴記憶
読出し回路22は、信号線24上のアドレス制御信号を
アドレス回路16に送信すると、アドレス信号は1づつ
加算される。
In response to the history information read request signal on the signal line 21, the information history storage/readout circuit 22 transfers the information history signal from the storage area of the information history storage circuits 1 and 8 designated by the address signal on the signal line 17 onto the signal line 23. Read out. Furthermore, when the information history storage/readout circuit 22 transmits the address control signal on the signal line 24 to the address circuit 16, the address signal is incremented by one.

次に、信号線23上に情報履歴信号群が送出されると、
信号線20上の異常検出信号の内容に応じて状態情報選
択制御回路25から信号線26上へ送出された選択信号
により、情報履歴信号選択回路27で障害解析に必要な
履歴情報が選択され、読出しレジスタ28に格納される
Next, when the information history signal group is sent out on the signal line 23,
Based on the selection signal sent from the status information selection control circuit 25 onto the signal line 26 in accordance with the content of the abnormality detection signal on the signal line 20, the information history signal selection circuit 27 selects history information necessary for failure analysis, It is stored in the read register 28.

また、状態選択制御回路25は、信号線23上の情報履
歴信号群からデータ数表示信号を信号線29上に出力す
る。
Further, the state selection control circuit 25 outputs a data number display signal from the information history signal group on the signal line 23 onto the signal line 29.

(発明の効果) 以上説明したように本発明は、共通バスの状態情報を格
納して訃き、格納されている状態情報を機能単位に分割
し、選択してから読出すことによって、共通バスに接続
された複数の情報処理装置で構成されるシステムに異常
が発生し念とき、格納されている状態情報の障害内容、
および障害解析に必要とする情報のみを読出すことがで
き、ハードウェアの無駄を最小に抑えることができると
ともに、障害処理時間も短縮することができろと云う効
果がある。
(Effects of the Invention) As explained above, the present invention stores the state information of the common bus, divides the stored state information into functional units, selects them, and then reads them. In case an abnormality occurs in a system consisting of multiple information processing devices connected to
Also, only the information required for failure analysis can be read out, thereby minimizing hardware waste and reducing failure processing time.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、本発明の情報履歴記憶装置を使用したシステ
ムの一実施例を示すブロック図である。 第2図は、本発明による情報履歴記憶装置の一実施例上
水すブロック図である。 1.2・・・演算処理装置 3.4・・・主記憶装置 5.6・・・入出力制御装置 7.11・・・情報履歴記憶装置 8.10・・・共通バス 13・・・情報履歴記憶書込み回路 16・・・アドレス回路 18・・・情報履歴記憶回路 22・・・情報履歴記憶読出し回路 2.5・・・状態情報選択制御回路 27・・・情報履歴信号選択回路 28・・・読出しレジスタ 12.14,15,17.19〜21,23゜24.2
6.29・・・信号線 特許出願人  日本電気株式会社
FIG. 1 is a block diagram showing an embodiment of a system using the information history storage device of the present invention. FIG. 2 is a block diagram of an embodiment of the information history storage device according to the present invention. 1.2... Arithmetic processing unit 3.4... Main storage device 5.6... Input/output control device 7.11... Information history storage device 8.10... Common bus 13... Information history storage write circuit 16...Address circuit 18...Information history storage circuit 22...Information history storage readout circuit 2.5...Status information selection control circuit 27...Information history signal selection circuit 28. ...Read register 12.14, 15, 17.19-21, 23゜24.2
6.29...Signal line patent applicant NEC Corporation

Claims (1)

【特許請求の範囲】[Claims]  複数の演算処理装置、複数の主記憶装置、ならびに複
数の入出力制御装置が接続された共通バスの状態情報を
格納するための情報履歴記憶手段と、前記状態情報を前
記情報履歴記憶手段に書込むための情報履歴記憶書込み
手段と、前記情報履歴記憶手段に格納された状態情報を
機能単位に分割して選択する状態情報選択手段と、前記
状態情報選択手段により指定されていて、且つ、前記情
報履歴記憶手段に格納されている状態情報を読出すため
の情報履歴記憶読出し手段とを具備して構成したことを
特徴とする情報履歴記憶装置。
information history storage means for storing state information of a common bus to which a plurality of arithmetic processing units, a plurality of main storage devices, and a plurality of input/output control devices are connected; and writing the state information to the information history storage means. information history storage and writing means for storing information, state information selection means for dividing and selecting the state information stored in the information history storage means into functional units, and state information selection means for dividing and selecting the state information stored in the information history storage means; 1. An information history storage device comprising: information history storage/reading means for reading state information stored in the information history storage means.
JP63012797A 1988-01-22 1988-01-22 Information history memory Pending JPH01188959A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63012797A JPH01188959A (en) 1988-01-22 1988-01-22 Information history memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63012797A JPH01188959A (en) 1988-01-22 1988-01-22 Information history memory

Publications (1)

Publication Number Publication Date
JPH01188959A true JPH01188959A (en) 1989-07-28

Family

ID=11815386

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63012797A Pending JPH01188959A (en) 1988-01-22 1988-01-22 Information history memory

Country Status (1)

Country Link
JP (1) JPH01188959A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007041952A (en) * 2005-08-04 2007-02-15 Nissan Motor Co Ltd Data processing apparatus and data processing method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007041952A (en) * 2005-08-04 2007-02-15 Nissan Motor Co Ltd Data processing apparatus and data processing method

Similar Documents

Publication Publication Date Title
JPH07271403A (en) Inactive system memory updating system
JPH01188959A (en) Information history memory
JPH05134889A (en) Redundant system for process controller
JP2890426B2 (en) Information processing device
JP2531207B2 (en) Channel device
JPH0199138A (en) Information history storage
JPS616746A (en) Partial writing control system
JPH0782427B2 (en) Sort processing method
JPH02148317A (en) Information history storage device
JPS59220851A (en) History information collecting device
JPH03144755A (en) Order control circuit
JPH0217549A (en) Data processor
JPH04359326A (en) History information recording system
JPH0738123B2 (en) Memory multiplexing type programmable controller
JPS63231641A (en) Trouble information storage system for information processor
JPH01136258A (en) Memory control system for information processor
JPH03132851A (en) Write data degeneration circuit
JPH02310737A (en) Tracer control system
JPH04165444A (en) Trouble information transfer system
JPH04321993A (en) Storage control device
JPH0731618B2 (en) Information processing equipment
JPH05313958A (en) Sequential data storage device
JPH02207360A (en) Information history storage
JPS61217847A (en) Detecting system for local memory error
JPS63153655A (en) Memory access control system