JPH01183912A - Input signal switching circuit - Google Patents

Input signal switching circuit

Info

Publication number
JPH01183912A
JPH01183912A JP862488A JP862488A JPH01183912A JP H01183912 A JPH01183912 A JP H01183912A JP 862488 A JP862488 A JP 862488A JP 862488 A JP862488 A JP 862488A JP H01183912 A JPH01183912 A JP H01183912A
Authority
JP
Japan
Prior art keywords
signal
terminal
low level
output
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP862488A
Other languages
Japanese (ja)
Other versions
JPH071862B2 (en
Inventor
Tsuneo Satomi
恒夫 里見
Koshin Namiki
並木 康臣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Priority to JP63008624A priority Critical patent/JPH071862B2/en
Publication of JPH01183912A publication Critical patent/JPH01183912A/en
Publication of JPH071862B2 publication Critical patent/JPH071862B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

PURPOSE:To decrease the number of active elements and to simplify a circuit by providing a time constant circuit including a capacitor charged when a first signal is a high level or open and discharged when the said signal is a low level. CONSTITUTION:When an input terminal 8 is a low level and an NPN transistor Q8 is turned off, a code Co3 supplied to a terminal 5 is a low level and the charge accumulated at a capacitor C3 is discharged through a resistance R10 and a diode D2. Next, when the terminal 5 is returned to 'open', the capacitor C3 is charged by a time constant T4 determined by the capacitor C3, resistances R11, R12 and R13 and the potential of a D point is advanced. By the above, when the code Co3 is supplied to the terminal 5, a code Co4 supplied to an input terminal 6 is muted, the code Co3 supplied from an output terminal 7 to the terminal 5 is outputted as a highlevel at the time of the 'open', and the low level is outputted as the low level.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は入力信号切換回路に係り、複数の入力端子より
入力される複数の入力信号に優先順位を持たせ、1つの
入力信号を出力する場合には他の入力信号をミュートす
る入力信号切換回路に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application The present invention relates to an input signal switching circuit, in which a plurality of input signals input from a plurality of input terminals are prioritized and one input signal is output. relates to an input signal switching circuit that mutes other input signals.

従来の技術 第2図は従来よりVTRにおいて用いられている入力信
号切換回路の回路図を示す。同図において破線内部の回
路は実際にはIC化されている部分を示す。入力端子1
に供給される正論理の信号コードCo1はVTRのオペ
レーションコードのシリアルパルス信号であり、入力端
子2に供給される同じく正論理の信号コードGo2は、
前段で受信、増幅、検波、波形整形されたリモコンコー
ドのシリアルパルス信号である。
BACKGROUND OF THE INVENTION FIG. 2 shows a circuit diagram of an input signal switching circuit conventionally used in a VTR. In the same figure, the circuitry inside the broken line indicates the part that is actually implemented as an IC. Input terminal 1
The positive logic signal code Co1 supplied to the input terminal 2 is a serial pulse signal of the operation code of the VTR, and the positive logic signal code Go2 supplied to the input terminal 2 is as follows.
This is the serial pulse signal of the remote control code that has been received, amplified, detected, and waveform shaped in the previous stage.

入力端子1にハイレベルのコードCo1が入力されると
、抵抗R+ * R2、コンデンサC+によって決定さ
れる時定数T1によってコンデンサC+が充電され0点
の電位が上昇してNPNトランジスタQIがオンとなり
、それと同時にPNPトランジスタQ2もオンとなって
コンデンサC2が充電され0点がハイレベルとなる。こ
のためNPNトランジスタQ3はオフとなり、入力端子
2に供給されるコードGO2はミュートされることとな
り、NPNトランジスタQ3のコレクタはオープン状態
となる。この時NPNt−ランジスタQ4はオンである
ことから、出力端子3はローレベルとなる。
When a high level code Co1 is input to the input terminal 1, the capacitor C+ is charged by the time constant T1 determined by the resistor R+ * R2 and the capacitor C+, the potential at the 0 point rises, and the NPN transistor QI is turned on. At the same time, the PNP transistor Q2 is also turned on, the capacitor C2 is charged, and the 0 point becomes high level. Therefore, the NPN transistor Q3 is turned off, the code GO2 supplied to the input terminal 2 is muted, and the collector of the NPN transistor Q3 is in an open state. At this time, since the NPNt-transistor Q4 is on, the output terminal 3 becomes low level.

次に、コードColがローレベルに戻ると、コンデンサ
C1に蓄えられた電荷は抵抗RI、コンデンサC1によ
り決定される時定数T2で放電されるが、ここで抵抗R
+ 、R2を適当な値に定めることによりTI <72
とすると、コードCO1がローレベルになってからも暫
くの期間はNPNトランジスタQLはオンのままである
ことからNPNトランジスタQ3もこの間オフとなって
おり、入力端子2に供給されるコードCo2をミュート
し続ける。一方NPNトランジスタQ4はコードCo1
がローレベルとなると直ちにオフとなりNPNトランジ
スタQ4のコレクタはオープン状態となるが、出力端子
3は抵抗R3によってプルアップされているためハイレ
ベルとなる。
Next, when the code Col returns to low level, the charge stored in the capacitor C1 is discharged with a time constant T2 determined by the resistor RI and the capacitor C1, but here the resistor R
+, by setting R2 to an appropriate value, TI < 72
Then, since the NPN transistor QL remains on for a while after the code CO1 becomes low level, the NPN transistor Q3 is also off during this period, muting the code Co2 supplied to the input terminal 2. Continue to do so. On the other hand, the NPN transistor Q4 has a code Co1
When becomes low level, it is immediately turned off and the collector of NPN transistor Q4 becomes open, but since the output terminal 3 is pulled up by resistor R3, it becomes high level.

以上より、入力端子1.にコードCO1が供給されると
入力端子2に供給されるコードGO2はミュートされる
とともに出力端子3には入力端子1より供給されるコー
ドCO1が反転されて出力されることとなる。
From the above, input terminal 1. When the code CO1 is supplied to the input terminal 2, the code GO2 supplied to the input terminal 2 is muted, and the code CO1 supplied from the input terminal 1 is inverted and outputted to the output terminal 3.

又、入力端子1が一定期間以上ローレベルの状態が続く
と、コンデンサC1の電荷は抵抗R1を介して完全に放
電され、0点はローレベルとなり、NPNトランジスタ
Q+、PNPトランジスタQ2ともにオフとなってPN
PトランジスタQ2のコレクタはオープン状態となり、
入力端子2に供給されるコードGO2のミュート状態は
解除される。この時NPNトランジスタQ4のコレクタ
はオープンとなっている。更にNPNトランジスタQ3
のベースは入力端子4よりベース−エミッタ間電圧(V
eε)の2倍の電圧(2Ve E )でバイアスされて
おり、入力端子2より供給されるコードCO2がハイレ
ベルとなるとNPNトランジスタQs 、Qsがオンと
なり、NPNトランジスタQs 、Q3の飽和出力抵抗
と抵抗R4との和が抵抗R3より充分小さければ出力端
子3がらはローレベルの信号が出力される。
Furthermore, when the input terminal 1 remains at a low level for a certain period of time or more, the charge in the capacitor C1 is completely discharged through the resistor R1, the 0 point becomes a low level, and both the NPN transistor Q+ and the PNP transistor Q2 are turned off. TePN
The collector of P transistor Q2 is in an open state,
The mute state of the code GO2 supplied to the input terminal 2 is released. At this time, the collector of NPN transistor Q4 is open. Furthermore, NPN transistor Q3
The base of the input terminal 4 is connected to the base-emitter voltage (V
When the code CO2 supplied from the input terminal 2 becomes high level, the NPN transistors Qs and Qs turn on, and the saturated output resistance of the NPN transistors Qs and Q3 increases. If the sum with the resistor R4 is sufficiently smaller than the resistor R3, a low level signal is output from the output terminal 3.

続いて入力端子2にローレベルの信号が供給されると、
NPNトランジスタQsはオフとなってNPNトランジ
スタQsのコレクタはオープン状態となり、0点の°電
位が2V8EとなることがらNPNトランジスタQ3は
オフとなる。このとぎNPNトランジスタQ3のコレク
タはオープン状態となり、出力端子3からはプルアップ
抵抗R3によってハイレベルの信号が出力される。
Next, when a low level signal is supplied to input terminal 2,
The NPN transistor Qs is turned off, the collector of the NPN transistor Qs is in an open state, and since the potential at the 0 point becomes 2V8E, the NPN transistor Q3 is turned off. At this point, the collector of the NPN transistor Q3 becomes open, and a high level signal is output from the output terminal 3 by the pull-up resistor R3.

以上より、入力端子1に一定期間以上コードCO1が供
給されない場合には入力端子2より供給されるコードG
o2が反転されて出力端子3より出力されることとなる
From the above, if code CO1 is not supplied to input terminal 1 for a certain period of time or more, code G is supplied from input terminal 2.
o2 is inverted and output from the output terminal 3.

発明が解決しようとする問題点 第2図の従来回路では、入力端子2に供給されるコード
CO2をミュートするために、NPNトランジスタQ1
及びPNPトランジスタQ2によってミュート動作を行
うとともにNPNトランジスタQ3によってスイッチン
グを行なわなければならないため回路素子が多くなると
いう問題点があった。
Problems to be Solved by the Invention In the conventional circuit shown in FIG. 2, in order to mute the code CO2 supplied to the input terminal 2, the NPN transistor Q1 is
Furthermore, since the muting operation must be performed by the PNP transistor Q2 and the switching must be performed by the NPN transistor Q3, there is a problem that the number of circuit elements increases.

更に、第2図の回路では入力端子1及び2は共に入力専
用の端子であり、第2図と同様の回路を2つ設け、これ
らの回路同志で信号の授受を行うためにはこれらの回路
同志の間に複雑な回路が必要になるという問題点があっ
た。
Furthermore, in the circuit shown in Figure 2, input terminals 1 and 2 are both input-only terminals, so two circuits similar to those shown in Figure 2 are provided, and in order to send and receive signals between these circuits, these circuits are required. The problem was that a complicated circuit was required between the comrades.

本発明は、上記の点に鑑みて01作されたものであり、
簡単な回路構成であって、しかもこの回路を2つ設けれ
ば、容易に信号の授受が可能な入力信号切換回路を提供
することを目的とする。
The present invention was created in view of the above points,
It is an object of the present invention to provide an input signal switching circuit which has a simple circuit configuration and can easily transmit and receive signals by providing two such circuits.

問題点を解決するための手段 請求項1記載の入力信号切換回路はハイレベルとローレ
ベル又はオープンとローレベルの2値の論理の第1の信
号が供給される第1の端子と、第1の信号がハイレベル
又はオープンの時は充電され、第1の信号がローレベル
の時は放電されるコンデンサを含む時定数回路と、エミ
ッタにローレベルとハイレベルの2値の論理の第2の信
号が供給されるとともに、前記コンデンサが充電され、
そのベース電位が所定レベル以上の時は第26信号がロ
ーレベルの時オン、ハイレベルの時オフとなって、第2
の信号をそのコレクタから出力し、前記コンデンサが放
電されベース電位が所定レベル以下の時は第2の信号の
論理レベルにかかわらずオフとなって第2の信号の伝送
を阻止するトランジスタと、第1の端子及び前記トラン
ジスタのコレクタに接続されたプルアップ抵抗を少なく
とも有する出力回路とからなり、第1の信号が第1の端
子に一定期間以上入力されない時は第2の信号に対応す
る第3の信号を前記プルアップ抵抗に接続された第2の
端子より出力し、第1の信号が第1の端子に入力された
時は第2の信号の論理レベルに拘らず第1の信号に対応
する第4の信号を優先的に第2の端子より出力するよう
構成する。
Means for Solving the Problems The input signal switching circuit according to claim 1 has a first terminal to which a first signal of binary logic of high level and low level or open and low level is supplied; A time constant circuit including a capacitor that is charged when the first signal is high level or open and discharged when the first signal is low level; A signal is supplied and the capacitor is charged,
When the base potential is above a predetermined level, the 26th signal is turned on when it is at a low level, and turned off when it is at a high level.
a transistor that outputs a signal from its collector and turns off regardless of the logic level of the second signal to prevent transmission of the second signal when the capacitor is discharged and the base potential is below a predetermined level; an output circuit having at least a pull-up resistor connected to the collector of the transistor and a third terminal corresponding to the second signal when the first signal is not input to the first terminal for a certain period of time or more. outputs the signal from the second terminal connected to the pull-up resistor, and when the first signal is input to the first terminal, it corresponds to the first signal regardless of the logic level of the second signal. The second terminal is configured to output the fourth signal preferentially from the second terminal.

請求項2記載の入力信号切換回路はオープンとローレベ
ルの28ftの論理の第1の信号が供給される第1の端
子と、第1の信号がオープンの時は充電され、第1の信
号がローレベルの時は放電されるコンデンサを含む時定
数回路と、エミッタにローレベルとハイレベルの2値の
論理の第2の信号が供給されるとともに、前記コンデン
サが充電され、そのベース電位が所定レベル以上の時は
第2の信号がローレベルの時オン、ハイレベルの時オフ
となって第2の信号をそのコレクタから出力し、前記コ
ンデンサが放電され該ベース電位が所定レベル以下の時
は第2の信号の論理レベルにかかわらずオフとなって第
2の信号の伝送を阻止するトランジスタと、第1の端子
及び前記トランジスタのコレクタに接続されたプルアッ
プ抵抗を少なくとも有する出力回路と、オープンと口〒
レベルを有する第3の信号を出力回路と第1の端子の接
続点に供給する入力回路とからなり、第1の信号が第1
の端子に一定期間以上入力されない時は第2の信号に対
応する第4の信号を前記プルアップ抵抗に接続された第
2の端子より出力され、第1の信号が第1の端子に入力
された時は第2の信号の論理レベルに拘らず第1の信号
に対応する第5の信号を優先的に第2の端子より出力し
、また、第1の信号がオープンの時は、第3の信号に対
応する第6の信号を第1の端子より出力するよう構成す
る。
The input signal switching circuit according to claim 2 has a first terminal to which a 28ft logic first signal of open and low level is supplied, and when the first signal is open, it is charged and the first signal is A second signal of binary logic of low level and high level is supplied to a time constant circuit including a capacitor that is discharged when it is at a low level and an emitter, and the capacitor is charged and its base potential is set to a predetermined level. When the second signal is at a low level, the second signal is turned on, and when it is at a high level, it is turned off and outputs the second signal from its collector.When the capacitor is discharged and the base potential is below a predetermined level, the second signal is turned on. an output circuit having at least a transistor that is turned off to prevent transmission of the second signal regardless of the logic level of the second signal; and a pull-up resistor connected to the first terminal and the collector of the transistor; and mouth
an input circuit that supplies a third signal having a level to a connection point between the output circuit and the first terminal;
When there is no input to the terminal for a certain period of time, a fourth signal corresponding to the second signal is output from the second terminal connected to the pull-up resistor, and the first signal is input to the first terminal. When the signal is open, the fifth signal corresponding to the first signal is preferentially output from the second terminal regardless of the logic level of the second signal, and when the first signal is open, the fifth signal is output from the second terminal. The device is configured to output a sixth signal corresponding to the signal from the first terminal.

作用 トランジスタはエミッタに供給される信号に対してスイ
ッチングを行うとともに、第1の端子にハイレベル又は
オープンの論理レベルの信号が供給され、時定数回路中
のコンデンサが充電されると上記エミッタに供給される
信号を第2の端子に出力する。
The working transistor performs switching for the signal supplied to the emitter, and when a high level or open logic level signal is supplied to the first terminal and the capacitor in the time constant circuit is charged, the signal is supplied to the emitter. outputs the signal to the second terminal.

更に、第1の端子に供給される信号の論理レベルをロー
レベルとオープンとし第1の端子と出力回路との接続点
に入力回路を付加した場合、上記トランジスタのエミッ
タに信号が供給されず、かつ第1の端子がオープンにな
っている状態で前記入力回路より第1の端子と出力回路
との接続点にローレベルの信号を供給すると、第1の端
子はローレベルとなる。又、前記入力回路より第1の端
子と出力回路との接続点をオープンとすると、第1の端
子はオープンとなる。従って第1の端子を出力端子とし
ても用いることが可能となる。
Furthermore, if the logic level of the signal supplied to the first terminal is set to low level and an input circuit is added to the connection point between the first terminal and the output circuit, no signal is supplied to the emitter of the transistor. When a low level signal is supplied from the input circuit to the connection point between the first terminal and the output circuit while the first terminal is open, the first terminal becomes low level. Further, when the connection point between the first terminal and the output circuit is opened from the input circuit, the first terminal becomes open. Therefore, the first terminal can also be used as an output terminal.

実施例 第1図は本発明の一実施例の回路図を示す。これは第2
図と同様にVTRにおいて用いられる入力信号切換回路
に本発明が適用された実施例である。同図において、5
は第1の端子となる端子、9は時定数回路、Q6はスイ
ッチング回路となるNPNトランジスタ、10は出力回
路、12は入り回路である。又11は赤外線リモコンモ
ジュールIC(図示せず)の一部となっている回路部分
である。端子5には負論理の信号コードCo3が供給さ
れ、入力端子6には、前段において受信、増幅、検波、
波形整形等がなされた正論理の信号コードCo4が供給
される。但し、コードCo3の論理レベルは従来回路の
コードCo1がハイとローだったのに対してここではロ
ーとオープンである点が異なる。
Embodiment FIG. 1 shows a circuit diagram of an embodiment of the present invention. This is the second
Similar to the figure, this is an embodiment in which the present invention is applied to an input signal switching circuit used in a VTR. In the same figure, 5
9 is a time constant circuit, Q6 is an NPN transistor that is a switching circuit, 10 is an output circuit, and 12 is an input circuit. Further, 11 is a circuit portion that is part of an infrared remote control module IC (not shown). A negative logic signal code Co3 is supplied to the terminal 5, and an input terminal 6 is supplied with the signal code Co3 that receives, amplifies, detects, and
A positive logic signal code Co4 that has been subjected to waveform shaping etc. is supplied. However, the difference is that the logic level of the code Co3 is low and open, whereas the code Co1 of the conventional circuit is high and low.

端子5はダイオードD2 、D3のカソード及びNPN
トランジスタQ8のコレクタと接続され、ダイオードD
2の7ノードは抵抗Rm、Ruを介してNPNトランジ
スタQ6のベースと接続されている。抵抗R+o、Ru
の接続点は抵抗R+aを介して電源Vccに接続されて
いるとともにコンデンサC!を介して接地されており、
抵抗RuとNPNトランジスタQ6のベースとの接続点
は抵抗Rνを介して接地されている。
Terminal 5 is the cathode of diodes D2 and D3 and NPN
Connected to the collector of transistor Q8 and connected to diode D
Node 2 is connected to the base of NPN transistor Q6 via resistors Rm and Ru. Resistance R+o, Ru
The connection point of is connected to the power supply Vcc via the resistor R+a and the capacitor C! is grounded through
A connection point between the resistor Ru and the base of the NPN transistor Q6 is grounded via a resistor Rv.

NPNトランジスタQ7のベースは入力端子6に接続さ
れ、エミッタは接地されている。NPNトランジスタQ
7のコレクタは抵抗R5を介して電源Vccに接続され
るとともにNPNt−ランジスタQ6のエミッタと接続
されている。
The base of the NPN transistor Q7 is connected to the input terminal 6, and the emitter is grounded. NPN transistor Q
7 is connected to the power supply Vcc via a resistor R5, and is also connected to the emitter of an NPNt transistor Q6.

NPNトランジスタQ8のエミッタは接地され、ベース
は端子8に、コレクタはタイオードD3のカソード及び
端子5と接続されている。ダイオードD!の7ノードは
NPNトランジスタQ6のコレクタ及び出力端子7に接
続され、更に抵抗RI4を介して電IVccに接続され
ている。
The emitter of the NPN transistor Q8 is grounded, the base is connected to the terminal 8, and the collector is connected to the cathode of the diode D3 and the terminal 5. Diode D! The 7th node is connected to the collector of the NPN transistor Q6 and the output terminal 7, and further connected to the voltage IVcc via the resistor RI4.

次に、第1図の回路の動作について説明する。Next, the operation of the circuit shown in FIG. 1 will be explained.

入力端子8がローレベルでNPNt−ランジスタQ8が
オフとなっている場合には、端子5に供給されるコード
Co3がローレベルであると、コンデン+I03に蓄え
られていた電荷は抵抗R16%ダイオードD2を介して
時定数丁3で放電される。
When the input terminal 8 is at a low level and the NPNt transistor Q8 is off, when the code Co3 supplied to the terminal 5 is at a low level, the charge stored in the capacitor +I03 is transferred to the resistor R16% diode D2. is discharged with a time constant of 3.

これにより0点の電位が低下してNPNトランジスタQ
6は0点の電位の如何に拘らずオフとなり、NPNトラ
ンジスタQ6のコレクタはオープンとなって、端子6に
供給されるコードCO4はミュートされる。又、この時
ダイオードD3はオンとなり出力端子7はダイオードD
3を介して直ちにローレベルとなる。
As a result, the potential at the 0 point decreases and the NPN transistor Q
6 is turned off regardless of the potential at the 0 point, the collector of the NPN transistor Q6 becomes open, and the code CO4 supplied to the terminal 6 is muted. Also, at this time, diode D3 is turned on and output terminal 7 is connected to diode D.
3, it immediately becomes a low level.

次に、端子5がオープンに戻ると、コンデンサC3はコ
ンデンサC3、抵抗Ru 、RI2 、Roによって決
まる時定数T4で充電され0点の電位は上昇する。しか
しここでT4を良く設定すると、端子5がオープンに戻
ってからも暫くの期間はNPNトランジスタQ6がオフ
の状態が続き、入力端子6に供給されるコードCO4を
ミュートし続ける。これに対してダイオードD3は直ち
にオフとなり、出力端子7は抵抗RI4によってプルア
ップされているためハイレベルとなる。
Next, when the terminal 5 returns to open, the capacitor C3 is charged with a time constant T4 determined by the capacitor C3, resistors Ru, RI2, and Ro, and the potential at the 0 point increases. However, if T4 is set well here, the NPN transistor Q6 will remain off for a while after the terminal 5 returns to open, and the code CO4 supplied to the input terminal 6 will continue to be muted. On the other hand, the diode D3 is immediately turned off, and the output terminal 7 becomes high level because it is pulled up by the resistor RI4.

以上よりコードCo3が端子5に供給されると入力端子
6に供給されるコードCo4はミュートされ、出力端子
7からは端子5に供給されるコードCO3がオープンは
ハイレベルとして、ローレベルはローレベルとして出力
されることとなる。
From the above, when the code Co3 is supplied to the terminal 5, the code Co4 supplied to the input terminal 6 is muted, and the code CO3 supplied from the output terminal 7 to the terminal 5 is high level when open, and low level when low level. This will be output as .

次に、端子5に一定ll]ra以上コードCo3が供給
されない場合(端子5が所定期間以上オープンの場合)
にはコンデンサC3は抵抗Ruを介して充電され、0点
及び0点の電位が上昇する。この状態で入力端子6に供
給されるコードCo4がハイレベルとなると、NPNト
ランジスタQ7がオンとなり0点の電位は低下し、これ
によりNPNトランジスタQ6もオンとなって出力端子
7はローレベルとなる。又、コードCO4がローレベル
に戻るとNPNトランジスタQ7はオフとなり、0点が
抵抗R6によってプルアップされていることからNPN
トランジスタQ6もオフとなり、出力端子7は抵抗R)
4によって1ルアツブされハイレベルとなる。
Next, when code Co3 is not supplied to terminal 5 for a certain amount of time or more (when terminal 5 is open for a predetermined period or more)
, the capacitor C3 is charged via the resistor Ru, and the potentials at the 0 point and the 0 point rise. In this state, when the code Co4 supplied to the input terminal 6 becomes high level, the NPN transistor Q7 is turned on and the potential at the 0 point is lowered, so that the NPN transistor Q6 is also turned on and the output terminal 7 becomes low level. . Also, when the code CO4 returns to low level, the NPN transistor Q7 turns off, and since the 0 point is pulled up by the resistor R6, the NPN transistor Q7 turns off.
Transistor Q6 is also turned off, and output terminal 7 is connected to resistor R)
By 4, 1 Lua is added and becomes high level.

以上より、コードCO3が一定期間以上供給されない場
合には、入力端子6に供給されるコードCO4が反転さ
れて出力端子7より出力されることとなる。
As described above, when the code CO3 is not supplied for a certain period of time or more, the code CO4 supplied to the input terminal 6 is inverted and output from the output terminal 7.

更に、コードCo3.Co4共に供給されない場合に入
力端子8をハイレベルとすると、NPNトランジスタQ
8がオンとなってE ′F5のレベルはローとなる。又
入力端子8をローレベルとすると、NPNトランジスタ
Q8はオフとなって端子5はオープンとなる。従って端
子5を出力端子としても用いることが可能となる。この
場合に端子5から信号パルスを出力中に、もしコードC
o3が端子5に供給されたとしても、コードCo3の論
理レベルがローとオープンであることから2つの信号が
ショートするという問題は起こらない。
Furthermore, the code Co3. If input terminal 8 is set to high level when Co4 is not supplied, NPN transistor Q
8 is turned on and the level of E'F5 becomes low. Further, when the input terminal 8 is set to a low level, the NPN transistor Q8 is turned off and the terminal 5 is opened. Therefore, the terminal 5 can also be used as an output terminal. In this case, while outputting a signal pulse from terminal 5, if code C
Even if o3 is supplied to terminal 5, the problem of short circuit between the two signals does not occur because the logic level of code Co3 is low and open.

これにより、第1図の回路構成のシス1ムが2つある場
合に、端子5同志を接続すれば1本の信号線を用いてデ
ータの授受が可能となるという利点がある。
This has the advantage that when there are two systems 1 having the circuit configuration shown in FIG. 1, data can be exchanged using one signal line by connecting the terminals 5 together.

なお、本実施例では回路を構成する能動素子としてバイ
ポーラ型のトランジスタを用いた例を示したが、本発明
はこれに限るものではなく、例えば電界効果トランジス
タ(FE丁)を用いても同様の動作を実現できることは
勿論である。
Although this embodiment shows an example in which a bipolar transistor is used as the active element constituting the circuit, the present invention is not limited to this. Of course, the operation can be realized.

発明の効果 上述の如く、本発明によれば従来回路に比べ回路素子、
特に能動素子の個数を削減できることからシンプルな回
路構成とすることができ、コストが削減され、また入力
端子の1つを出力端子として用いることが可能となり、
同様の回路を2つ設けた場合には1本の信号ラインでこ
れら2つの回路間で互いの信号がショートすることなく
信号の授受を行なうことが可能となる等の特長を有する
Effects of the Invention As mentioned above, according to the present invention, compared to the conventional circuit, the circuit elements,
In particular, since the number of active elements can be reduced, the circuit configuration can be simplified, reducing costs, and one of the input terminals can be used as an output terminal.
When two similar circuits are provided, it has the advantage that it is possible to send and receive signals between these two circuits using one signal line without causing short-circuits between the two circuits.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例の回路図、第2図は従来回路
の回路図である。 QI 、Qs、Q4 、Qs、Q6 、Qy、Qa ・
”NPNトランジスタ、Q2・・・PNPトランジスタ
、C1,C2、C3・・・コンデンサ、GO1〜Co4
・・・コード信号、1.2.4,6.8・・・入力端子
、3.7・・・出力端子、5・・・端子、9・・・時定
数回路、10・・・出力回路、12・・・入力回路。 特許出願人 日本ビクター株式会社 同    弁理士  松  浦  兼  行    1
 。 ゝへ 第1図 第2図
FIG. 1 is a circuit diagram of an embodiment of the present invention, and FIG. 2 is a circuit diagram of a conventional circuit. QI, Qs, Q4, Qs, Q6, Qy, Qa・
”NPN transistor, Q2...PNP transistor, C1, C2, C3...capacitor, GO1~Co4
... code signal, 1.2.4, 6.8 ... input terminal, 3.7 ... output terminal, 5 ... terminal, 9 ... time constant circuit, 10 ... output circuit , 12...input circuit. Patent applicant: Victor Japan Co., Ltd. Patent attorney: Kaneyuki Matsuura 1
. Figure 1 Figure 2

Claims (2)

【特許請求の範囲】[Claims] (1)ハイレベルとローレベル又はオープンとローレベ
ルの2値の論理の第1の信号が供給される第1の端子と
、 該第1の信号がハイレベル又はオープンの時は充電され
、該第1の信号がローレベルの時は放電されるコンデン
サを含む時定数回路と、エミッタにローレベルとハイレ
ベルの2値の論理の第2の信号が供給されるとともに、
該コンデンサが充電され、そのベース電位が所定レベル
以上の時は該第2の信号がローレベルの時オン、ハイレ
ベルの時オフとなって、該第2の信号をそのコレクタか
ら出力し、該コンデンサが放電され該ベース電位が所定
レベル以下の時は該第2の信号の論理レベルにかかわら
ずオフとなつて該第2の信号の伝送を阻止するトランジ
スタと、 該第1の端子及び該トランジスタのコレクタに接続され
たプルアップ抵抗を少なくとも有する出力回路とから構
成され、 該第1の信号が該第1の端子に一定期間以上入力されな
い時は該第2の信号に対応する第3の信号を該プルアッ
プ抵抗に接続された第2の端子より出力し、該第1の信
号が該第1の端子に入力された峙は該第2の信号の論理
レベルに拘らず該第1の信号に対応する第4の信号を優
先的に該第2の端子より出力することを特徴とする入力
信号切換回路。
(1) A first terminal to which a first signal of binary logic of high level and low level or open and low level is supplied, and when the first signal is high level or open, it is charged and connected. A time constant circuit including a capacitor that is discharged when the first signal is at a low level, and a second signal having a binary logic of low level and high level are supplied to the emitter;
When the capacitor is charged and its base potential is above a predetermined level, the second signal is turned on when it is at a low level and turned off when it is at a high level, and outputs the second signal from its collector. a transistor that turns off and blocks transmission of the second signal regardless of the logic level of the second signal when the capacitor is discharged and the base potential is below a predetermined level; the first terminal and the transistor; an output circuit having at least a pull-up resistor connected to the collector of the output circuit, and when the first signal is not input to the first terminal for a certain period of time or more, a third signal corresponding to the second signal is output. is output from a second terminal connected to the pull-up resistor, and when the first signal is input to the first terminal, the first signal is output regardless of the logic level of the second signal. An input signal switching circuit characterized in that a fourth signal corresponding to the input signal is outputted preferentially from the second terminal.
(2)オープンとローレベルの2値の論理の第1の信号
が供給される第1の端子と、 該第1の信号がオープンの時は充電され、該第1の信号
がローレベルの時は放電されるコンデンサを含む時定数
回路と、 エミッタにローレベルとハイレベルの2値の論理の第2
の信号が供給されるとともに、該コンデンサが充電され
、そのベース電位が所定レベル以上の時は該第2の信号
がローレベルの時オン、ハイレベルの時オフとなつて、
該第2の信号をそのコレクタから出力し、該コンデンサ
が放電され該ベース電位が所定レベル以下の時は該第2
の信号の論理レベルにかかわらずオフとなつて該第2の
信号の伝送を阻止するトランジスタと、 該第1の端子及び該トランジスタのコレクタに接続され
たプルアップ抵抗を少なくとも有する出力回路と、 オープンとローレベルを有する第3の信号を該出力回路
と該第1の端子の接続点に供給する入力回路とから構成
され、 該第1の信号が該第1の端子に一定期間以上入力されな
い時は該第2の信号に対応する第4の信号を該プルアッ
プ抵抗に接続された第2の端子より出力され、該第1の
信号が該第1の端子に入力された時は該第2の信号の論
理レベルに拘らず該第1の信号に対応する第5の信号を
優先的に該第2の端子より出力し、また、該第1の信号
がオープンの時は、該第3の信号に対応する第6の信号
を該第1の端子より出力することを特徴とする入力信号
切換回路。
(2) A first terminal to which a first signal of binary logic of open and low level is supplied; when the first signal is open, it is charged; when the first signal is low level, it is charged; is a time constant circuit including a capacitor to be discharged, and a second logic circuit with low level and high level binary logic at the emitter.
When the second signal is supplied, the capacitor is charged, and its base potential is above a predetermined level, the second signal is turned on when it is at a low level, and turned off when it is at a high level.
The second signal is output from its collector, and when the capacitor is discharged and the base potential is below a predetermined level, the second signal is output from the collector.
an output circuit having at least a pull-up resistor connected to the first terminal and the collector of the transistor; and an input circuit that supplies a third signal having a low level to a connection point between the output circuit and the first terminal, and when the first signal is not input to the first terminal for a certain period of time or more. outputs a fourth signal corresponding to the second signal from the second terminal connected to the pull-up resistor, and when the first signal is input to the first terminal, the fourth signal corresponding to the second signal is output from the second terminal connected to the pull-up resistor. The fifth signal corresponding to the first signal is preferentially output from the second terminal regardless of the logic level of the signal, and when the first signal is open, the third signal An input signal switching circuit characterized in that a sixth signal corresponding to the signal is output from the first terminal.
JP63008624A 1988-01-19 1988-01-19 Input signal switching circuit Expired - Fee Related JPH071862B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63008624A JPH071862B2 (en) 1988-01-19 1988-01-19 Input signal switching circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63008624A JPH071862B2 (en) 1988-01-19 1988-01-19 Input signal switching circuit

Publications (2)

Publication Number Publication Date
JPH01183912A true JPH01183912A (en) 1989-07-21
JPH071862B2 JPH071862B2 (en) 1995-01-11

Family

ID=11698101

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63008624A Expired - Fee Related JPH071862B2 (en) 1988-01-19 1988-01-19 Input signal switching circuit

Country Status (1)

Country Link
JP (1) JPH071862B2 (en)

Also Published As

Publication number Publication date
JPH071862B2 (en) 1995-01-11

Similar Documents

Publication Publication Date Title
JPS58140649A (en) Voltage detecting circuit
US4054804A (en) Bipolar charging and discharging circuit
JPS5836015A (en) Electronic variable impedance device
JPH01183912A (en) Input signal switching circuit
US3187196A (en) Trigger circuit including means for establishing a triggered discrimination level
US20050100177A1 (en) Mute circuit of an audio device for suppressing audio signals during transients of power switching
JPH10327021A (en) Voltage supply circuit for amplifier
JP3509497B2 (en) Insensitive comparator circuit
JPS5941642Y2 (en) Transmission/reception switching signal generation circuit
JPS6122345Y2 (en)
JPS5921549Y2 (en) monostable multivibrator
JPH02140004A (en) Mute control circuit
JP2625892B2 (en) Malfunction prevention circuit at power-on
JPS5929397Y2 (en) monostable circuit
JPH0212738Y2 (en)
JP2715024B2 (en) Semiconductor integrated circuit device
JPH024500Y2 (en)
JPS5921531Y2 (en) Muting circuit for direct coupled amplifier
JPH0316111Y2 (en)
JPH0113463Y2 (en)
JP2586732B2 (en) Detection circuit
JP2914145B2 (en) Pulse output circuit
JPS645383Y2 (en)
JPS5921552Y2 (en) reset circuit
JPH0621724A (en) Amplifier

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees