JPH01175339U - - Google Patents

Info

Publication number
JPH01175339U
JPH01175339U JP7001488U JP7001488U JPH01175339U JP H01175339 U JPH01175339 U JP H01175339U JP 7001488 U JP7001488 U JP 7001488U JP 7001488 U JP7001488 U JP 7001488U JP H01175339 U JPH01175339 U JP H01175339U
Authority
JP
Japan
Prior art keywords
address
trace
data
microprocessor
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7001488U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP7001488U priority Critical patent/JPH01175339U/ja
Publication of JPH01175339U publication Critical patent/JPH01175339U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

【図面の簡単な説明】
第1図は、本考案の実施例1のブロツク図、第
2図は、本考案の対象となる被測定マイクロプロ
セツサのブロツク図、第3図は、本考案のアドレ
ス変換テーブルレジスタ用トレースメモリの動作
図、第4図は、従来の実施例である。 第1図、1a…マイクロプロセツサ開発支援装
置、111…アドレス変換テーブルレジスタ用ト
レースメモリ、112…アドレス変換テーブルレ
ジスタ用トレースメモリ内のポインタトレース部
、113…一般用トレースメモリ、12a…トレ
ース制御装置、121…トレースアドレス変換回
路、122…ポインタ設定回路、123…バス制
御回路、124…アドレス変換テーブルレジスタ
用トレースメモリのポインタ設定回路、13a…
エミユレーシヨン制御装置、131…ステータス
検出回路、132…IOアドレス検出回路、13
3…エミユレーシヨン制御回路、134…入力回
路、14…被測定マイクロプロセツサ、141…
アドレス変換テーブルレジスタ、15…マイクロ
プロセツサ開発支援装置制御用マイクロプロセツ
サ、16…マイクロプロセツサ開発支援装置内部
バス、2…マイクロプロセツサ開発支援装置外部
のメモリ。 第2図、14…被測定マイクロプロセツサ、2
11…アドレス幅拡張前のアドレス、211a…
アドレス幅拡張前の上位アドレス、211b…ア
ドレス幅拡張前の下位アドレス、212…アドレ
ス幅拡張後のアドレス、212a…アドレス幅拡
張後の上位アドレス、213…アドレス変換テー
ブルレジスタ、214…アドレス変換テーブルレ
ジスタのIOアドレス、215…アドレス変換テ
ーブルレジスタ選択用レジスタ。 第4図、1b…マイクロプロセツサ開発支援装
置、113…一般用トレースメモリ、12b…ト
レース制御装置、13b…エミユレーシヨン制御
装置、14…被測定マイクロプロセツサ、141
…アドレス変換テーブルレジスタ、15…マイク
ロプロセツサ開発支援装置制御用マイクロプロセ
ツサ、2…マイクロプロセツサ開発支援装置外部
のメモリ。

Claims (1)

    【実用新案登録請求の範囲】
  1. アドレス幅を拡張することを目的とする複数の
    アドレス変換テーブルレジスタを有しており、前
    記複数のアドレス変換テーブルレジスタのデータ
    の1つをある特定の命令により、書き換えること
    が可能な機能を有する被測定マイクロプロセツサ
    を開発するためのマイクロプロセツサ開発支援装
    置において、リードデータ、ライトデータのトレ
    ースを実行し、前記複数のアドレス変換テーブル
    レジスタのデータの1つが書き換えられたとき、
    前記被測定マイクロプロセツサのアドレス、デー
    タ、ステータスをトレースすることを目的とする
    第一のトレースメモリとは独立して存在する前記
    アドレス変換テーブルレジスタを書き換えるため
    のアドレス、データ及び前記第一のトレースメモ
    リのその時点におけるポインタをトレースするこ
    とを目的とする第二のトレースメモリを有してお
    り、前記第二のトレースメモリにトレースされた
    物理アドレスにより、第一のトレースメモリにト
    レースされたアドレスを物理アドレスから論理ア
    ドレスに変換できる機能を持つことを特徴とする
    マイクロプロセツサ開発支援装置。
JP7001488U 1988-05-26 1988-05-26 Pending JPH01175339U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7001488U JPH01175339U (ja) 1988-05-26 1988-05-26

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7001488U JPH01175339U (ja) 1988-05-26 1988-05-26

Publications (1)

Publication Number Publication Date
JPH01175339U true JPH01175339U (ja) 1989-12-13

Family

ID=31295271

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7001488U Pending JPH01175339U (ja) 1988-05-26 1988-05-26

Country Status (1)

Country Link
JP (1) JPH01175339U (ja)

Similar Documents

Publication Publication Date Title
JPH01175339U (ja)
KR900015014A (ko) 데이타 프로세서
JPS5920353U (ja) プログラム記憶型コンピユ−タ
JP2793447B2 (ja) コントローラのアクセス制御方式
JPS6044140U (ja) マイクロプロセッサ等のデバッグ装置
JPH0543248U (ja) 計算機
JPH0218150U (ja)
JPS625723Y2 (ja)
JPH0334102U (ja)
JPH0679278B2 (ja) マイクロコンピュ−タ開発装置
JPH0443310B2 (ja)
JPS63168545U (ja)
JPH0172651U (ja)
JPS6446844U (ja)
JPS63143947U (ja)
JPS59122635U (ja) 8ビツトマイクロプロセツサ用プログラムデバツグ装置
JPH0344672U (ja)
JPS61164551U (ja)
JPH0325941U (ja)
JPH07219808A (ja) エミュレータのトレース方法およびエミュレータ
JPS63282533A (ja) インサ−キット・エミュレ−タ
JPH01127037U (ja)
JPH0350253U (ja)
JPH01151337U (ja)
JPS62164693U (ja)