JPS6446844U - - Google Patents
Info
- Publication number
- JPS6446844U JPS6446844U JP14244587U JP14244587U JPS6446844U JP S6446844 U JPS6446844 U JP S6446844U JP 14244587 U JP14244587 U JP 14244587U JP 14244587 U JP14244587 U JP 14244587U JP S6446844 U JPS6446844 U JP S6446844U
- Authority
- JP
- Japan
- Prior art keywords
- instruction
- register
- information
- counter
- holds
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Debugging And Monitoring (AREA)
Description
第1図は本考案の全体の構成を示す図、第2図
はプログラム制御の実行シーケンスを示す図であ
る。 図中1はメモリアドレスレジスタ、2はメモリ
データレジスタ、3は命令スキツプカウンタ、4
は命令カウンタ、5は命令レジスタ、6は入力バ
ス、7は出力バス、8は制御装置、9はメモリデ
ータバス、10はメモリアドレスバス、11は主
記憶装置、12,13はそれぞれ外部から入力さ
れる制御信号、外部へ出力される制御信号、14
は補助レジスタである。15はトレースシーケン
スであり、17〜25はトレースシーケンスにお
ける個々の動作、26は命令実行シーケンスであ
り、27〜31は命令実行シーケンスにおける個
々の動作を示すものである。
はプログラム制御の実行シーケンスを示す図であ
る。 図中1はメモリアドレスレジスタ、2はメモリ
データレジスタ、3は命令スキツプカウンタ、4
は命令カウンタ、5は命令レジスタ、6は入力バ
ス、7は出力バス、8は制御装置、9はメモリデ
ータバス、10はメモリアドレスバス、11は主
記憶装置、12,13はそれぞれ外部から入力さ
れる制御信号、外部へ出力される制御信号、14
は補助レジスタである。15はトレースシーケン
スであり、17〜25はトレースシーケンスにお
ける個々の動作、26は命令実行シーケンスであ
り、27〜31は命令実行シーケンスにおける個
々の動作を示すものである。
Claims (1)
- 命令及びデータを格納する記憶装置と、上記記
憶装置内の進行中のプログラムの番地情報をを保
持する命令カウンタと、上記命令カウンタの情報
をおくメモリアドレスレジスタと、上記メモリア
ドレスレジスタが示す上記記憶装置内の番地に対
して書込み、読出しを行う情報を保持するメモリ
データレジスタと、上記メモリデータレジスタか
らの命令情報を保持する命令レジスタと、上記命
令レジスタの命令情報を解読する制御装置と、上
記命令カウンタの値を上記メモリアドレスレジス
タにおくかどうかを決定する命令スキツプカウン
タと、上記命令スキツプカウンタにおく値を保持
する補助レジスタを備えたことを特徴とする電子
計算機。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14244587U JPS6446844U (ja) | 1987-09-18 | 1987-09-18 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14244587U JPS6446844U (ja) | 1987-09-18 | 1987-09-18 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6446844U true JPS6446844U (ja) | 1989-03-23 |
Family
ID=31408406
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14244587U Pending JPS6446844U (ja) | 1987-09-18 | 1987-09-18 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6446844U (ja) |
-
1987
- 1987-09-18 JP JP14244587U patent/JPS6446844U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6446844U (ja) | ||
JPS5920353U (ja) | プログラム記憶型コンピユ−タ | |
JPS6376948U (ja) | ||
JPS6181359U (ja) | ||
JPS61661U (ja) | プログラム機能を有する小型電子式計算機 | |
JPS61663U (ja) | プログラム電子計算機 | |
JPH033058U (ja) | ||
JPS60640U (ja) | Dma処理とプログラム計測モ−ドの並行処理システム | |
JPS5815203U (ja) | プログラマブル・コントロ−ラ | |
JPH0452247U (ja) | ||
JPS59130146U (ja) | メモリ装置 | |
JPH04305783A (ja) | マイクロコンピュータ | |
JPS6130107U (ja) | フロ−チヤ−ト式プログラマブル・コントロ−ラ | |
JPH0334102U (ja) | ||
JPS61201159U (ja) | ||
JPS6116659U (ja) | 小型電子式計算機 | |
JPS63183655U (ja) | ||
JPS60116540U (ja) | マイクロプログラム制御装置 | |
JPS6181351U (ja) | ||
JPS60184144U (ja) | マイクロコンピユ−タ装置 | |
JPH0313504U (ja) | ||
JPS60196858A (ja) | ラベル付デ−タの入力処理装置 | |
JPS6044298U (ja) | メモリ書込み回路 | |
JPS5824848U (ja) | 定数計算機能を有する小型電子式計算機 | |
JPS59108906U (ja) | 制御装置の仕様デ−タ表示装置 |