JPH01133624U - - Google Patents
Info
- Publication number
- JPH01133624U JPH01133624U JP2738588U JP2738588U JPH01133624U JP H01133624 U JPH01133624 U JP H01133624U JP 2738588 U JP2738588 U JP 2738588U JP 2738588 U JP2738588 U JP 2738588U JP H01133624 U JPH01133624 U JP H01133624U
- Authority
- JP
- Japan
- Prior art keywords
- processing
- data
- storage device
- memory
- arithmetic processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000295 complement effect Effects 0.000 claims 1
- 238000013144 data compression Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
第1図は本考案の一実施例である記憶装置を備
えたマイクロコンピユータシステムのブロツク図
、第2図は第1図のデータ処理回路と3ステート
バツフアアンプ回路の回路図である。 1…記憶装置、10…アドレスデコーダ、11
…随時読み出し再書き込み可能なメモリ(RAM
)、12…データ処理回路、13…3ステートバ
ツフアアンプ。
えたマイクロコンピユータシステムのブロツク図
、第2図は第1図のデータ処理回路と3ステート
バツフアアンプ回路の回路図である。 1…記憶装置、10…アドレスデコーダ、11
…随時読み出し再書き込み可能なメモリ(RAM
)、12…データ処理回路、13…3ステートバ
ツフアアンプ。
Claims (1)
- 【実用新案登録請求の範囲】 データを記憶するメモリを備えた記憶装置にお
いて、 制御信号に基づいて上記メモリから読み出され
たデータに対して補数演算処理、符号ビツト反転
処理、四則演算処理、及びデータ圧縮処理のうち
少なくとも1つの処理を行うデータ処理手段を備
えたことを特徴とする記憶装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2738588U JPH01133624U (ja) | 1988-03-01 | 1988-03-01 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2738588U JPH01133624U (ja) | 1988-03-01 | 1988-03-01 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01133624U true JPH01133624U (ja) | 1989-09-12 |
Family
ID=31249831
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2738588U Pending JPH01133624U (ja) | 1988-03-01 | 1988-03-01 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01133624U (ja) |
-
1988
- 1988-03-01 JP JP2738588U patent/JPH01133624U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6034648U (ja) | マイクロコンピユータにおけるメモリ・ページング・システム | |
JPH01133624U (ja) | ||
JPS625354U (ja) | ||
JPH0280399U (ja) | ||
JPH022751U (ja) | ||
JPS60640U (ja) | Dma処理とプログラム計測モ−ドの並行処理システム | |
JPH02149451U (ja) | ||
JPH0452250U (ja) | ||
JPH0291881A (ja) | 半導体記憶装置 | |
JPS6074061U (ja) | ヨー角加速度および横方向加速度検出装置 | |
JPS6439536U (ja) | ||
JPH0298098U (ja) | ||
JPS61128745U (ja) | ||
JPS61168439U (ja) | ||
JPH0246266U (ja) | ||
JPH0238641U (ja) | ||
JPH01160545U (ja) | ||
JPH026341U (ja) | ||
JPS59155629U (ja) | Gpib型コントロ−ル回路 | |
JPH03105098U (ja) | ||
JPS5928741U (ja) | 電子式キヤツシユレジスタ | |
JPS6368027U (ja) | ||
JPS6020656U (ja) | ワ−ドプロセツサの制御装置 | |
JPS62175352U (ja) | ||
JPS6289045U (ja) |