JP7383053B2 - バス監視方法、記憶媒体及び電子装置 - Google Patents
バス監視方法、記憶媒体及び電子装置 Download PDFInfo
- Publication number
- JP7383053B2 JP7383053B2 JP2021569023A JP2021569023A JP7383053B2 JP 7383053 B2 JP7383053 B2 JP 7383053B2 JP 2021569023 A JP2021569023 A JP 2021569023A JP 2021569023 A JP2021569023 A JP 2021569023A JP 7383053 B2 JP7383053 B2 JP 7383053B2
- Authority
- JP
- Japan
- Prior art keywords
- test
- monitoring
- bus
- message
- information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012544 monitoring process Methods 0.000 title claims description 442
- 238000000034 method Methods 0.000 title claims description 105
- 238000003860 storage Methods 0.000 title claims description 25
- 238000012360 testing method Methods 0.000 claims description 827
- 239000013598 vector Substances 0.000 claims description 126
- 230000004044 response Effects 0.000 claims description 77
- 230000001960 triggered effect Effects 0.000 claims description 28
- 238000004590 computer program Methods 0.000 claims description 22
- 230000015654 memory Effects 0.000 claims description 14
- 230000008569 process Effects 0.000 claims description 14
- 238000012545 processing Methods 0.000 claims description 13
- 238000005538 encapsulation Methods 0.000 claims description 3
- 238000012806 monitoring device Methods 0.000 description 31
- 238000005516 engineering process Methods 0.000 description 14
- 230000005540 biological transmission Effects 0.000 description 13
- 238000010586 diagram Methods 0.000 description 12
- 230000000694 effects Effects 0.000 description 6
- 238000004458 analytical method Methods 0.000 description 5
- 230000003287 optical effect Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 238000005070 sampling Methods 0.000 description 2
- 238000003491 array Methods 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000007405 data analysis Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/079—Root cause analysis, i.e. error or fault diagnosis
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2273—Test methods
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/221—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0745—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in an input/output transactions management context
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/263—Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/3003—Monitoring arrangements specially adapted to the computing system or computing system component being monitored
- G06F11/3027—Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Biomedical Technology (AREA)
- Health & Medical Sciences (AREA)
- Small-Scale Networks (AREA)
- Debugging And Monitoring (AREA)
Description
バスに設置された複数の監視モジュールであって、それぞれ前記バス上の1つのテスト対象サブシステムに設置され、その間がリングトポロジで直列接続されるように構成される複数の監視モジュールと、
テストベクトルを取得し、前記テストベクトルに基づいてテストメッセージを前記複数の監視モジュールのうちの1つの監視モジュールに送信して前記複数の監視モジュールの間で前記テストメッセージを伝送するように構成される制御モジュールと、を含み、
前記監視モジュールは、前記テストメッセージを実行し、前記テスト対象サブシステムのテスト情報を取得し、前記テスト対象サブシステムの前記テスト情報は、前記監視モジュールが前記テストメッセージを実行した場合における前記テスト対象サブシステムのバスの情報を指示するように構成される、バス監視装置を提供する。
バスに複数の監視ノードを設置することと、
テストベクトルを取得し、前記テストベクトルに基づいてテストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して前記複数の監視ノードの間で前記テストメッセージを伝送することと、を含み、
各前記監視ノードはそれぞれ前記バス上の1つのテスト対象サブシステムに設置され、複数の前記監視ノード同士がリングトポロジで直列接続され、
前記テストベクトルは、前記テストメッセージを実行して前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示することに用いられ、前記テスト対象サブシステムの前記テスト情報は、前記監視ノードが前記テストメッセージを実行した場合における前記テスト対象サブシステムのバスの情報を指示することに用いられる、バス監視方法をさらに提供する。
バスに複数の監視ノードを設置することと、
テストメッセージを受信して実行し、前記テスト対象サブシステムのテスト情報を取得することと、を含み、
各前記監視ノードはそれぞれ前記バス上の1つのテスト対象サブシステムに設置され、複数の前記監視ノード同士はリングトポロジで直列接続され、前記テスト対象サブシステムの前記テスト情報は、前記監視ノードが前記テストメッセージを実行した場合における前記テスト対象サブシステムのバスの情報を指示することに用いられ、前記テストメッセージは、取得されたテストベクトルに基づいて制御モジュールによって前記複数の監視ノードのうちの1つの監視ノードに送信されて複数の監視ノードの間で伝送される、バス監視方法をさらに提供する。
バスに複数の監視ノードが設置され、各前記監視ノードがそれぞれ前記バス上の1つのテスト対象サブシステムに設置され、複数の前記監視ノード同士がリングトポロジで直列接続されるように構成されるトポロジーユニットと、
テストベクトルを取得し、前記テストベクトルに基づいてテストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して前記複数の監視ノードの間で前記テストメッセージを伝送するように構成される制御ユニットと、を含み、
前記テストベクトルは、前記テストメッセージを実行して前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示するように構成され、前記テスト対象サブシステムの前記テスト情報は、前記監視ノードが前記テストメッセージを実行した場合における前記テスト対象サブシステムのバスの情報を指示することに用いられる、バス監視装置をさらに提供する。
バスに複数の監視ノードが設置され、各前記監視ノードがそれぞれ前記バス上の1つのテスト対象サブシステムに設置され、複数の前記監視ノード同士がリングトポロジで直列接続されるように構成されるトポロジーユニットと、
テストメッセージを受信して実行し、前記テスト対象サブシステムのテスト情報を取得し、前記テスト対象サブシステムの前記テスト情報が、前記監視ノードが前記テストメッセージを実行した場合における前記テスト対象サブシステムのバスの情報を指示するように構成される監視ユニットと、を含み、
前記テストメッセージは、取得されたテストベクトルに基づいて制御モジュールによって前記複数の監視ノードの間に送信して伝送される、バス監視装置をさらに提供する。
本実施例はバス監視装置を提供する。図1は、本出願の実施例に係るバス監視装置の機能模式図(1)であり、図1に示すように、バス監視装置は、
バスに設置され、それぞれバス上の1つのテスト対象サブシステムに設置されるように配置され、その間がリングトポロジで直列接続されるように構成される複数の監視モジュール102と、テストベクトルを取得し、テストベクトルに基づいてテストメッセージを複数の監視モジュール102の間に送信して伝送するように構成される制御モジュール104と、を含み、監視モジュール102は、テストメッセージを実行し、テスト対象サブシステムのテスト情報を取得するように構成され、テスト対象サブシステムのテスト情報は、監視モジュールがテストメッセージを実行した場合におけるテスト対象サブシステムのバスの情報を指示することに用いられる。
本実施例は、制御モジュールに適用されるバス監視方法をさらに提供し、図5は、本出願の実施例に係るバス監視方法のフローチャート(1)であり、図5に示すように、該バス監視方法は、S202、及びS204を含む。
予め設定されたトリガー条件を満たす場合、各テスト対象ノードにおけるバスの書き込みアドレスチャネル、書き込みデータチャネル、書き込み応答チャネル、読み取りアドレスチャネル及び読み取りデータチャネルがトリガー条件を満たす時点のバス情報を取得し、トリガー条件を取得することは、読み取り、書き込みチャネルの多重化を用い、アドレス、データ及び応答に分けられる3つのチャネルの間の組み合わせ順序の設定をサポートするトリガー条件を取得することを含み、アドレス、データ及び応答に分けられる3つのチャネルの間の組み合わせ順序の設定をサポートすることは、アドレスチャネルをトリガーする場合、データチャネルが優先してトリガーされる設定をサポートすることと、データチャネルをトリガーする場合、アドレスチャネルが優先してトリガーされる設定をサポートすることと、応答チャネルをトリガーする場合、アドレスチャネル及びデータチャネルが優先してトリガーされる設定をサポートすることと、を含む。
各テスト対象ノードにおけるバスの書き込みアドレスチャネル、書き込みデータチャネル、書き込み応答チャネル、読み取りアドレスチャネル及び読み取りデータチャネルの最後のハンドシェイク情報を取得する。
各テスト対象ノードにおけるバスの書き込みアドレスチャネル及び書き込み応答チャネルのハンドシェイクタイムアウトによる中断のアラーム情報を取得し、各テスト対象ノードにおけるバスの読み取りアドレスチャネル及び読み取りデータチャネルのハンドシェイクタイムアウトによる中断のアラーム情報を取得し、各テスト対象ノードにおけるバスの書き込みアドレスチャネルのハンドシェイクが成功した回数と書き込み応答チャネルのハンドシェイクが成功した回数との差値情報を取得し、各テスト対象ノードにおけるバスの読み取りアドレスチャネルのハンドシェイクが成功した回数と読み取りデータチャネルのハンドシェイクが成功した回数との差値情報を取得する。
各テスト対象ノードにおけるバスの書き込みアドレスチャネル及び読み取りアドレスチャネルの最新アウトスタンディング回のアドレス情報を取得する。
図7は、本出願の実施例に係るシーン実施例1のフローチャートであり、図7に示すように、このシーン実施例の方法は、バスの書き込みアドレスチャネルデータを取得し、アドレスをマッチ項として設定し、単一のトリガーを行うことを例として、如何にしてバスを監視するかを説明し、ステップは以下のとおりである。
S4020では、バスをイネーブルする書き込みチャネルを配置してレジスタを統計する。
S4030では、開けたアドレスチャネルを配置してイネーブルスイッチを単回トリガーする。
S4040では、データを記憶するように記憶レジスタを配置する。
S4050では、アドレスチャネルとマッチングすることに適用するIDを配置してレジスタを選択する。
S4060では、アドレスチャネルのサンプリング時間を記録するようにサンプリング時間レジスタを配置する。
S4070では、アドレスに対してマスクマッチングを行うようにアドレスマスクレジスタを配置する。
S4080では、マッチ値をサンプリングするようにマッチアドレスレジスタを配置する。
S4090では、マッチ値をサンプリングするようにマッチアドレスマスクレジスタを配置する。
S4100では、アドレスマッチングが成功したレジスタをリセットする。
S4110では、アドレスマッチングが成功したか否かを判断し、アドレスマッチングが成功しなかった場合、ステップS4120を実行し、アドレスマッチングが成功した場合、ステップS4130を実行する。
S4120では、アドレスマッチングが成功するまで、該レジスタを継続して読み取る。
S4130では、アドレスマッチングが成功したレジスタの値を読み取る。
S4140では、書き込みアドレスチャネルの関連するデータ情報を読み取り、該関連するデータ情報は、ハンドシェイク時間情報、書き込みアドレスID情報、書き込みアドレス情報、書き込みバースト長さ情報、バーストサイズ情報及びバーストタイプ情報を含む。
図8は、本出願の実施例に係るシーン実施例2のフローチャートであり、図8に示すように、このシーン実施例の方法は、バスの5つのチャネルを監視することを例として、如何にしてバスを監視するかを説明し、ステップは以下のとおりである。
図9は、本出願の実施例に係るシーン実施例3のフローチャートであり、図9に示すように、このシーン実施例の方法はバスのアドレスチャネルを監視することを例として、如何にしてバスを監視するかを説明し、ステップは以下のとおりである。
S6020では、それぞれ書き込みアドレスチャネルのハンドシェイクが成功した回数と書き込み応答チャネルのハンドシェイクが成功した回数との差値、及び読み取りアドレスチャネルのハンドシェイクが成功した回数と読み取りデータチャネルのハンドシェイクが成功した回数との差値を記録する。
S6030では、ハンドシェイク回数の差値がセロではなく且つ変わらず、時間(サイレント状態)が閾値を超えたと判断した場合、サイレントタイムアウトによる中断をトリガーする。
ステップ6040では、サイレントタイムアウトによる中断をトリガーした監視ノードの監視機能を一時停止し、レジスタをリセットしてそのまま維持し、バスの後のいずれかの動作を監視しない。
ステップ6050では、割り込みが常にプルアップされないことを確保するために、サイレントタイムアウトカウンタをリセットする。
ステップ6060では、バスが復元できないと判断した場合、バスは再リセットして起動する必要がある。
図10は、本出願の実施例に係るシーン実施例4のフローチャートであり、図10に示すように、このシーン実施例の方法は、バスの書き込みアドレスチャネル及び/又は読み取りアドレスチャネルを監視することを例として、如何にしてバスを監視するかを説明し、ステップは以下のとおりである。
ステップ7010では、書き込みアドレスチャネル及び/又は読み取りアドレスチャネルの情報(情報は、アドレス情報、ID情報、バースト長さ情報、バーストサイズ情報及びバーストタイプ情報を含む)を、深さがアウトスタンディング値に等しい書き込みアドレス先入れ先出しキュー(first input first output、fifo)及び/又は読み取りアドレスfifoに記憶し、書き込みアドレスチャネルは書き込みアドレスfifoに対応し、読み取りアドレスチャネルは読み取りアドレスfifoに対応する。
ステップ7020では、書き込みアドレスチャネル及び/又は読み取りアドレスチャネル情報を読み取る前に、書き込みアドレスfifo及び/又は読み取りアドレスfifoの状態をチェックする。
ステップ7030では、fifoが空きではない場合、レジスタを書き込む操作によってレジスタの書き込みアドレスfifo及び/又は読み取りアドレスfifoの読み取りイネーブル信号をプルアップし、情報をfifoから取り出して5(3+1+1)個のキャッシュメモリレジスタに保存し、そして5つのキャッシュメモリレジスタの値を読み取る。
ステップ7040では、続いて、レジスタを書き込む操作によってレジスタの書き込みアドレスfifo及び/又は読み取りアドレスfifoの読み取りイネーブル信号をプルアップし、次の回の情報をfifoから取り出して5(3+1+1)個のキャッシュメモリレジスタに保存し、5つのキャッシュメモリレジスタの値を読み取る。
ステップ7050では、書き込みアドレスfifo及び/又は読み取りアドレスfifo内のすべての情報が読み出され、取り出されると、fifo状態が空きになる。
本実施例は、監視ノードに適用されるバス監視方法をさらに提供し、図11は、本出願の実施例に係るバス監視方法のフローチャート(3)であり、図11に示すように、該バス監視方法は、S802及びS804を含む。
S802では、バスに複数の監視ノードを設置し、各監視ノードはそれぞれバス上の1つのテスト対象サブシステムに設置され、複数の監視ノード同士はリングトポロジで直列接続される。
S804では、テストメッセージを受信して実行し、テスト対象サブシステムのテスト情報を取得し、テスト対象サブシステムのテスト情報は、監視ノードがテストメッセージを実行した場合の、テスト対象サブシステムのバスの情報を指示することに用いられ、テストメッセージは、取得されたテストベクトルに基づいて制御モジュールによって複数の監視ノードの間に送信して伝送される。
制御モジュールは、テストベクトルを取得し、テストベクトルを解析してテストメッセージを得て、テストメッセージを複数の監視ノードの間に送信して伝送することを含む。
テスト対象サブシステムのバスの書き込みアドレスチャネル、書き込みデータチャネル、書き込み応答チャネル、読み取りアドレスチャネル、読み取りデータチャネルの予め設定された範囲内のバスハンドシェイク情報を取得することを含む。
テスト対象サブシステムのバスの書き込みアドレスチャネルのハンドシェイクが成功した回数と書き込み応答チャネルのハンドシェイクが成功した回数との差値、及び読み取りアドレスチャネルのハンドシェイクが成功した回数と読み取りデータチャネルのハンドシェイクが成功した回数との差値を取得し、差値がゼロではなく、差値の変わらない時間が予め設定された閾値を超えたという、予め設定された条件を満たす場合には、監視ノードは、さらにサイレントタイムアウトによる中断を送信することに用いられることを含む。
本実施例は、制御モジュールに適用されるバス監視装置をさらに提供し、該装置は、上記実施例及び実施形態を実現するためのものであり、既に説明した部分の説明は省略する。以下で使用されるように、「モジュール」という用語は、事前設定された機能を実現できるソフトウェア及び/又はハードウェアの組み合わせである。以下の実施例で説明する装置は、ソフトウェアで実現できるが、ハードウェア又はハードウェアとソフトウェアの組み合わせによって実現することも可能である。
本実施例は、監視ノードに適用されるバス監視装置をさらに提供し、該装置は、上記実施例及び代替実施形態を実現するためのものであり、既に説明した部分の説明は省略する。以下で使用されるように、「モジュール」という用語は、事前設定された機能を実現できるソフトウェア及び/又はハードウェアの組み合わせである。以下の実施例で説明する装置は、ソフトウェアで実現されるが、ハードウェア、又はハードウェアとソフトウェアの組み合わせによって実現することも可能である。
本出願の実施例は、コンピュータプログラムが記憶されており、該コンピュータプログラムが実行されるとき、上記のいずれか一項の方法実施例におけるステップを実行するように構成される記憶媒体をさらに提供する。
S20では、テストベクトルを取得し、テストベクトルに基づいてテストメッセージを複数の監視ノードの間に送信して伝送し、テストベクトルは、テストメッセージを実行してテスト対象サブシステムのテスト情報を取得するように監視ノードに指示することに用いられ、テスト対象サブシステムのテスト情報は、監視ノードがテストメッセージを実行した場合におけるテスト対象サブシステムのバスの情報を指示することに用いられる。
本出願の実施例は、コンピュータプログラムが記憶されており、該コンピュータプログラムが実行されるとき、上記のいずれか一項の方法実施例におけるステップを実行するように構成される記憶媒体をさらに提供する。
S20では、テストメッセージを受信して実行し、テスト対象サブシステムのテスト情報を取得し、テスト対象サブシステムのテスト情報は、監視ノードがテストメッセージを実行した場合の、テスト対象サブシステムのバスの情報を指示することに用いられ、テストメッセージは、取得されたテストベクトルに基づいて制御モジュールによって複数の監視ノードの間に送信して伝送される。
本出願の実施例は、メモリ及びプロセッサを含み、該メモリにコンピュータプログラムが記憶されており、該プロセッサがコンピュータプログラムを実行して上記のいずれか一項の方法実施例におけるステップを実行するように構成される電子装置をさらに提供する。
S20では、テストベクトルを取得し、テストベクトルに基づいてテストメッセージを複数の監視ノードの間に送信して伝送し、テストベクトルは、テストメッセージを実行してテスト対象サブシステムのテスト情報を取得するように監視ノードに指示することに用いられ、テスト対象サブシステムのテスト情報は、監視ノードがテストメッセージを実行した場合におけるテスト対象サブシステムのバスの情報を指示することに用いられる。
本出願の実施例は、メモリ及びプロセッサを含み、該メモリにコンピュータプログラムが記憶されており、該プロセッサがコンピュータプログラムを実行して上記のいずれか一項の方法実施例におけるステップを実行するように構成される電子装置をさらに提供する。
S20では、テストメッセージを受信して実行し、テスト対象サブシステムのテスト情報を取得し、テスト対象サブシステムのテスト情報は、監視ノードがテストメッセージを実行した場合の、テスト対象サブシステムのバスの情報を指示することに用いられ、テストメッセージは、取得されたテストベクトルに基づいて制御モジュールによって複数の監視ノードの間に送信して伝送される。
Claims (20)
- 制御モジュールに適用されるバス監視方法であって、
前記制御モジュールは、バスに設置された複数の監視ノードを制御し、各前記監視ノードはそれぞれ前記バス上の1つのテスト対象サブシステムに設置され、複数の前記監視ノード同士はリングトポロジで直列接続され、
前記方法は、
前記制御モジュールが、テストベクトルを取得し、前記テストベクトルに基づいてテストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して前記複数の監視ノードの間で前記テストメッセージを伝送すること、
を含み、
前記テストメッセージは、前記テストメッセージを実行して前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示することに用いられ、
前記テスト対象サブシステムの前記テスト情報は、前記監視ノードが前記テストメッセージを実行した場合に取得され、前記テスト情報は、前記テストメッセージが実行された場合、前記テスト対象サブシステムのバスの情報を指示することに用いられる、
バス監視方法。 - 前記制御モジュールが、前記テストベクトルを取得し、前記テストベクトルに基づいてテストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して前記複数の監視ノードの間で前記テストメッセージを伝送することは、
前記制御モジュールが、前記テストベクトルを取得し、前記テストベクトルを解析して前記テストメッセージを得て、前記テストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して前記複数の監視ノードの間で前記テストメッセージを伝送することを含む、
請求項1に記載のバス監視方法。 - 前記制御モジュールが、前記テストベクトルを取得し、前記テストベクトルに基づいてテストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して前記複数の監視ノードの間で前記テストメッセージを伝送することは、
前記制御モジュールが、前記テストベクトルを取得し、前記テストベクトルを解析して前記テストメッセージを得ることと、
前記制御モジュールが、前記テストメッセージに基づいて配置メッセージを生成して、前記配置メッセージを前記バス上の複数の前記テスト対象サブシステムに送信し、前記配置メッセージは、前記配置メッセージに基づいて配置処理を行うように複数の前記テスト対象サブシステムに指示することに用いられることと、
前記制御モジュールが、複数の前記テスト対象サブシステムが前記配置処理を完了した後、前記テストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して前記複数の監視ノードの間で前記テストメッセージを伝送することと、を含む
請求項1又は2に記載のバス監視方法。 - 前記テストメッセージは複数のテストサブメッセージを含み、各前記テストサブメッセージには、前記テスト対象サブシステムを識別するための第1識別情報が付加され、
各テストサブメッセージは、前記各テストサブメッセージに付加された第1識別情報に基づいて、前記各テストサブメッセージを実行するように目標監視ノードに指示することに用いられ、前記目標監視ノードは、前記各テストサブメッセージに付加された第1識別情報により識別された前記テスト対象サブシステムに設置された前記監視ノードである、
請求項1に記載のバス監視方法。 - 前記テストメッセージが前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示することに用いられることは、
前記テストメッセージが、第1監視実行ユニットを時分割多重化して前記テスト対象サブシステムのバスの書き込みアドレスチャネル、書き込みデータチャネル及び書き込み応答チャネルの情報を取得することと、第2監視実行ユニットを時分割多重化して前記テスト対象サブシステムのバスの読み取りアドレスチャネル及び読み取りデータチャネルの情報を取得することを、前記監視ノードに指示することに用いられることを含み、
前記第1監視実行ユニット及び前記第2監視実行ユニットはいずれも前記監視ノードに設置されている、
請求項1に記載のバス監視方法。 - 前記テストメッセージが前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示することに用いられることは、
前記テストメッセージが、前記テスト対象サブシステムのバスのアドレスチャネルとデータチャネルと応答チャネルとが予め設定されたトリガー順序条件を満たす場合、前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示することに用いられることを含み、
前記アドレスチャネルは前記書き込みアドレスチャネル及び前記読み取りアドレスチャネルを含み、前記データチャネルは前記書き込みデータチャネル及び前記読み取りデータチャネルを含み、前記応答チャネルは前記書き込み応答チャネルを含み、
前記テスト対象サブシステムのバスのアドレスチャネルとデータチャネルと応答チャネルとが予め設定されたトリガー順序条件を満たすことは、
前記アドレスチャネルが前記監視ノードのマッチオブジェクトとなる場合、前記トリガー順序条件として、前記データチャネルが前記アドレスチャネルよりも優先してトリガーされることと、
前記データチャネルが前記監視ノードのマッチオブジェクトとなる場合、前記トリガー順序条件として、前記アドレスチャネルが前記データチャネルよりも優先してトリガーされることと、
前記応答チャネルが前記監視ノードのマッチオブジェクトとなる場合、前記トリガー順序条件として、前記アドレスチャネル及び前記データチャネルがいずれも前記応答チャネルよりも優先してトリガーされることとの少なくとも一つを含む、
請求項5に記載のバス監視方法。 - 前記テストメッセージが前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示することに用いられることは、
前記テストメッセージが、前記テスト対象サブシステムのバスの前記書き込みアドレスチャネル、前記書き込みデータチャネル、前記書き込み応答チャネル、前記読み取りアドレスチャネル、及び前記読み取りデータチャネルの予め設定された範囲内のバスハンドシェイク情報を取得するように前記監視ノードに指示することに用いられることを含む、
請求項5に記載のバス監視方法。 - 前記テストメッセージが前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示することに用いられることは、
前記テストメッセージが、前記テスト対象サブシステムのバスの前記書き込みアドレスチャネルのハンドシェイクが成功した回数と前記書き込み応答チャネルのハンドシェイクが成功した回数との差値、及び前記読み取りアドレスチャネルのハンドシェイクが成功した回数と読み取りデータチャネルのハンドシェイクが成功した回数との差値を取得するように前記監視ノードに指示することに用いられることを含み、
前記差値がゼロではなく、前記差値の変わらない時間が予め設定された閾値を超えたという、予め設定された条件を満たす場合には、前記監視ノードは、さらに、サイレントタイムアウトによる中断を送信することに用いられる、
請求項5に記載のバス監視方法。 - 前記テストメッセージが、前記テストメッセージを実行し、前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示することに用いられることは、
前記テストメッセージが、前記テスト対象サブシステムのバスの前記書き込みアドレスチャネル及び前記読み取りアドレスチャネルの予め設定された範囲内のアドレス情報を取得するように前記監視ノードに指示することに用いられることを含み、前記予め設定された範囲内のアドレス情報は、現時点から計算するアウトスタンディング回のアドレス情報を指示することに用いられる、
請求項5に記載のバス監視方法。 - 前記テストメッセージが前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示することに用いられることは、
前記テストメッセージが、前記テスト対象サブシステムの前記テスト情報を取得し、前記テスト情報を前記制御モジュールに送信するように前記監視ノードに指示することに用いられることを含む、
請求項1に記載のバス監視方法。 - 前記テストメッセージが前記テスト対象サブシステムのテスト情報を取得するように前記監視ノードに指示することに用いられることは、
前記テストメッセージが、前記テスト対象サブシステムの前記テスト情報を取得し、予め設定されたフレームフォーマットに基づいて前記テスト情報をカプセル化し、カプセル化された後の前記テスト情報を前記制御モジュールに送信するように前記監視ノードに指示することに用いられることを含む、
請求項1又は9に記載のバス監視方法。 - 前記カプセル化された後の前記テスト情報には、前記制御モジュールを識別するための第2識別情報が付加されている、
請求項11に記載のバス監視方法。 - 監視ノードに適用されるバス監視方法であって、前記監視ノードは、バスに複数、設置され、各前記監視ノードはそれぞれ前記バス上の1つのテスト対象サブシステムに設置され、複数の前記監視ノード同士はリングトポロジで直列接続され、
前記方法は、
前記監視ノードが、テストメッセージを受信して実行し、前記テスト対象サブシステムのテスト情報を取得すること、
を含み、
前記テスト対象サブシステムの前記テスト情報は、前記監視ノードが前記テストメッセージを実行した場合に取得され、前記テスト情報は、前記テストメッセージが実行された場合、前記テスト対象サブシステムのバスの情報を指示することに用いられ、
前記テストメッセージは、取得されたテストベクトルに基づいて制御モジュールによって前記複数の監視ノードのうちの1つの監視ノードに送信されて前記複数の監視ノードの間で伝送される、
バス監視方法。 - 前記制御モジュールが、取得されたテストベクトルに基づいて前記テストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して前記複数の監視ノードの間で伝送することは、
前記制御モジュールが前記テストベクトルを取得し、前記テストベクトルを解析して前記テストメッセージを得て、前記テストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して複数の監視ノードの間で前記テストメッセージを伝送することを含む、
請求項13に記載のバス監視方法。 - 前記制御モジュールが、取得されたテストベクトルに基づいて前記テストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して複数の監視ノードの間で伝送することは、
前記制御モジュールが前記テストベクトルを取得し、前記テストベクトルを解析して前記テストメッセージを得ることと、
前記制御モジュールが前記テストメッセージに基づいて配置メッセージを生成して、前記配置メッセージを前記バス上の複数の前記テスト対象サブシステムに送信し、前記配置メッセージは前記配置メッセージに基づいて配置処理を行うように複数の前記テスト対象サブシステムに指示することに用いられることと、
前記制御モジュールが、複数の前記テスト対象サブシステムが前記配置処理を完了した後、前記テストメッセージを前記複数の監視ノードのうちの1つの監視ノードに送信して複数の監視ノードの間で前記テストメッセージを伝送することと、を含む、
請求項13又は14に記載のバス監視方法。 - 前記テストメッセージは複数のテストサブメッセージを含み、各前記テストサブメッセージには、前記テスト対象サブシステムを識別するための第1識別情報が付加され、
各テストサブメッセージは、前記各テストサブメッセージに付加された第1識別情報に基づいて、前記各テストサブメッセージを実行するように目標監視ノードに指示することに用いられ、前記目標監視ノードは、前記各テストサブメッセージに付加された第1識別情報により識別された前記テスト対象サブシステムに設置された前記監視ノードである、
請求項13に記載のバス監視方法。 - 前記監視ノードが、前記テスト対象サブシステムのテスト情報を取得することは、
前記監視ノードが、第1監視実行ユニットを時分割多重化して前記テスト対象サブシステムのバスの書き込みアドレスチャネル、書き込みデータチャネル及び書き込み応答チャネルの情報を取得することと、
前記監視ノードが、第2監視実行ユニットを時分割多重化して前記テスト対象サブシステムのバスの読み取りアドレスチャネル及び読み取りデータチャネルの情報を取得することと、を含み、
前記第1監視実行ユニット及び前記第2監視実行ユニットはいずれも前記監視ノードに設置されている、
請求項13に記載のバス監視方法。 - 前記監視ノードが、前記テスト対象サブシステムのテスト情報を取得することは、
前記テスト対象サブシステムのバスのアドレスチャネルとデータチャネルと応答チャネルとが予め設定されたトリガー順序条件を満たす場合、前記監視ノードが、前記テスト対象サブシステムのテスト情報を取得することを含み、前記アドレスチャネルは前記書き込みアドレスチャネル及び前記読み取りアドレスチャネルを含み、前記データチャネルは前記書き込みデータチャネル及び前記読み取りデータチャネルを含み、前記応答チャネルは前記書き込み応答チャネルを含み、
前記テスト対象サブシステムのバスのアドレスチャネルとデータチャネルと応答チャネルとが予め設定されたトリガー順序条件を満たすことは、
前記アドレスチャネルが前記監視ノードのマッチオブジェクトとなる場合、前記トリガー順序条件として、前記データチャネルが前記アドレスチャネルよりも優先してトリガーされることと、
前記データチャネルが前記監視ノードのマッチオブジェクトとなる場合、前記トリガー順序条件として、前記アドレスチャネルが前記データチャネルよりも優先してトリガーされることと、
前記応答チャネルが前記監視ノードのマッチオブジェクトとなる場合、前記トリガー順序条件として、前記アドレスチャネル及び前記データチャネルがいずれも前記応答チャネルよりも優先してトリガーされることとの少なくとも一つを含む、
請求項17に記載のバス監視方法。 - コンピュータプログラムが記憶されており、前記コンピュータプログラムは、実行されるとき、請求項1~18のいずれか1項に記載の前記バス監視方法を実行するように構成される、
記憶媒体。 - メモリ及びプロセッサを含み、前記メモリにはコンピュータプログラムが記憶されており、前記プロセッサは前記コンピュータプログラムを実行して請求項1~18のいずれか1項に記載の前記バス監視方法を実行するように構成される、
電子装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910578843.2A CN112148537B (zh) | 2019-06-28 | 2019-06-28 | 总线监控装置及方法、存储介质、电子装置 |
CN201910578843.2 | 2019-06-28 | ||
PCT/CN2020/096133 WO2020259339A1 (zh) | 2019-06-28 | 2020-06-15 | 总线监控装置及方法、存储介质、电子装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022534210A JP2022534210A (ja) | 2022-07-28 |
JP7383053B2 true JP7383053B2 (ja) | 2023-11-17 |
Family
ID=73891198
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021569023A Active JP7383053B2 (ja) | 2019-06-28 | 2020-06-15 | バス監視方法、記憶媒体及び電子装置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US12086022B2 (ja) |
EP (1) | EP3961403B1 (ja) |
JP (1) | JP7383053B2 (ja) |
KR (1) | KR20210154249A (ja) |
CN (1) | CN112148537B (ja) |
WO (1) | WO2020259339A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114666252A (zh) * | 2022-05-25 | 2022-06-24 | 苏州英特模汽车科技有限公司 | 台架测试系统及方法 |
CN115685785B (zh) * | 2022-12-29 | 2023-05-12 | 摩尔线程智能科技(北京)有限责任公司 | 通用总线模型和仿真测试的方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006109728A1 (ja) | 2005-04-11 | 2006-10-19 | Matsushita Electric Industrial Co., Ltd. | システム性能プロファイリング装置 |
US20110197002A1 (en) | 2010-02-09 | 2011-08-11 | Huawei Technologies Co., Ltd. | System bus monitoring method, system bus monitor, and system on chip |
US20140026126A1 (en) | 2012-07-20 | 2014-01-23 | Intel Mobile Communications GmbH | Methods and apparatuses for interconnect tracing |
WO2014083780A1 (ja) | 2012-11-29 | 2014-06-05 | パナソニック株式会社 | 通信装置、通信装置を有するルータ、バスシステム、およびバスシステムを有する半導体回路の回路基板 |
CN108802601A (zh) | 2018-06-21 | 2018-11-13 | 记忆科技(深圳)有限公司 | 环路传输的芯片测试方法、装置及计算机设备 |
CN109617767A (zh) | 2019-02-22 | 2019-04-12 | 盛科网络(苏州)有限公司 | 一种在芯片中报文环回处理的实时调试方法及装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5453992A (en) * | 1993-08-02 | 1995-09-26 | Texas Instruments Incorporated | Method and apparatus for selectable parallel execution of test operations |
US5570425A (en) * | 1994-11-07 | 1996-10-29 | Digisonix, Inc. | Transducer daisy chain |
EP1305691A4 (en) * | 2000-06-02 | 2003-07-23 | Radisys Corp | VOICE-OVER-IP COMMUNICATION WITHOUT ECHO CANCELLATION |
US7035755B2 (en) * | 2001-08-17 | 2006-04-25 | Credence Systems Corporation | Circuit testing with ring-connected test instrument modules |
US7428661B2 (en) * | 2001-09-21 | 2008-09-23 | Sam Michael | Test and debug processor and method |
US9170901B2 (en) * | 2009-08-18 | 2015-10-27 | Lexmark International, Inc. | System and method for analyzing an electronics device including a logic analyzer |
US8855962B2 (en) * | 2012-02-22 | 2014-10-07 | Freescale Semiconductor, Inc. | System for testing electronic circuits |
CN103903651B (zh) * | 2012-12-25 | 2017-02-15 | 上海华虹宏力半导体制造有限公司 | 双线串行端口内建自测电路及其通讯方法 |
CN106844118B (zh) * | 2016-12-30 | 2019-11-22 | 成都傅立叶电子科技有限公司 | 一种基于Tbus总线标准的片内总线测试系统 |
US10833679B2 (en) * | 2018-12-28 | 2020-11-10 | Intel Corporation | Multi-purpose interface for configuration data and user fabric data |
-
2019
- 2019-06-28 CN CN201910578843.2A patent/CN112148537B/zh active Active
-
2020
- 2020-06-15 WO PCT/CN2020/096133 patent/WO2020259339A1/zh unknown
- 2020-06-15 KR KR1020217038522A patent/KR20210154249A/ko active Search and Examination
- 2020-06-15 EP EP20832404.6A patent/EP3961403B1/en active Active
- 2020-06-15 US US17/609,653 patent/US12086022B2/en active Active
- 2020-06-15 JP JP2021569023A patent/JP7383053B2/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006109728A1 (ja) | 2005-04-11 | 2006-10-19 | Matsushita Electric Industrial Co., Ltd. | システム性能プロファイリング装置 |
US20110197002A1 (en) | 2010-02-09 | 2011-08-11 | Huawei Technologies Co., Ltd. | System bus monitoring method, system bus monitor, and system on chip |
US20140026126A1 (en) | 2012-07-20 | 2014-01-23 | Intel Mobile Communications GmbH | Methods and apparatuses for interconnect tracing |
WO2014083780A1 (ja) | 2012-11-29 | 2014-06-05 | パナソニック株式会社 | 通信装置、通信装置を有するルータ、バスシステム、およびバスシステムを有する半導体回路の回路基板 |
CN108802601A (zh) | 2018-06-21 | 2018-11-13 | 记忆科技(深圳)有限公司 | 环路传输的芯片测试方法、装置及计算机设备 |
CN109617767A (zh) | 2019-02-22 | 2019-04-12 | 盛科网络(苏州)有限公司 | 一种在芯片中报文环回处理的实时调试方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
US12086022B2 (en) | 2024-09-10 |
EP3961403A4 (en) | 2022-06-22 |
US20220206887A1 (en) | 2022-06-30 |
WO2020259339A1 (zh) | 2020-12-30 |
KR20210154249A (ko) | 2021-12-20 |
CN112148537A (zh) | 2020-12-29 |
EP3961403B1 (en) | 2024-09-11 |
CN112148537B (zh) | 2023-10-27 |
JP2022534210A (ja) | 2022-07-28 |
EP3961403A1 (en) | 2022-03-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7398437B2 (en) | Method and system for multi-user channel allocation for a multi-channel analyzer | |
CN105868149B (zh) | 一种串口信息的传输方法和装置 | |
TWI759423B (zh) | 自動測試裝備、自動測試裝備(ate)設備以及擷取及報告通訊資訊以供故障分析之方法 | |
JP7383053B2 (ja) | バス監視方法、記憶媒体及び電子装置 | |
US20030120980A1 (en) | System trace unit | |
CN112653600A (zh) | 基于usb网卡的网卡性能测试方法、装置及电子设备 | |
CN107995068A (zh) | 网口测试方法及设备 | |
CN108009065A (zh) | 监控axi总线的方法和装置 | |
EP2435918B1 (en) | Integrated circuit comprising trace logic and method for providing trace information | |
CN109407655B (zh) | 一种调试芯片的方法及装置 | |
CN109471763B (zh) | 抓取NVME硬盘trace的方法、装置、设备及系统 | |
US7457999B2 (en) | Debug port system for control and observation | |
CN115702355A (zh) | 使用触发生成的自动化测试设备和方法 | |
KR101407725B1 (ko) | 실시간 통신이 가능한 점검장치 | |
CN116125853A (zh) | 集成电路的安全控制方法、装置、存储介质及电子设备 | |
CN103026308A (zh) | 通信装置 | |
US7051237B2 (en) | Program-controlled unit | |
US7281162B2 (en) | Program-controlled unit | |
KR101407726B1 (ko) | 점검장치의 실시간 통신 지원방법 | |
CN118069442A (zh) | 磁盘阵列卡测试方法、装置、电子设备及存储介质 | |
CN114531371A (zh) | 总线监测网络、片上系统以及总线管理方法 | |
CN118051366A (zh) | 故障处理方法及计算设备 | |
CN118689814A (zh) | 片上系统的调试系统、设备及片上系统的调试方法 | |
CN115632960A (zh) | 一种故障注入的触发方法、装置、设备及可读存储介质 | |
CN116521496A (zh) | 服务器性能验证方法、系统、计算机设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20211119 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20211119 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20221220 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20230105 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20230105 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230317 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230620 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230817 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20231024 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20231107 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7383053 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |