JP7317180B2 - 量子ビットシステムの寄生容量の低減 - Google Patents
量子ビットシステムの寄生容量の低減 Download PDFInfo
- Publication number
- JP7317180B2 JP7317180B2 JP2022081650A JP2022081650A JP7317180B2 JP 7317180 B2 JP7317180 B2 JP 7317180B2 JP 2022081650 A JP2022081650 A JP 2022081650A JP 2022081650 A JP2022081650 A JP 2022081650A JP 7317180 B2 JP7317180 B2 JP 7317180B2
- Authority
- JP
- Japan
- Prior art keywords
- qubit
- electrode
- qubits
- array
- coplanar waveguide
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Superconductor Devices And Manufacturing Methods Thereof (AREA)
Description
210 第一量子ビット
211 第一電極
212 第二電極
220 第二量子ビット
230 第三量子ビット
240 第四量子ビット
241 第一電極
242 第二電極
245 SQUID
247 第一接合
249 第二接合
281、282、283、284 コプレーナ導波路アーム
290 接地面
295 ギャップ
Claims (18)
- 複数の量子ビットを備える量子ビットアレイを備えるシステムであって、
前記量子ビットアレイが、二つの電極を備える第一量子ビットと、二つの電極を備える第二量子ビットとを備え、
前記第一量子ビットの第一電極と前記第二量子ビットの第一電極との間の距離が、前記第一量子ビットの第一電極と前記第二量子ビットの第二電極との間の距離と同じである、システム。 - 前記第一量子ビットの第一電極が、前記第二量子ビットの第一電極及び第二電極と共通接地を共有していない、請求項1に記載のシステム。
- 第一AC電位が前記第一量子ビットの第一電極に印加され、前記第一AC電位と異なる第二AC電位が前記第一量子ビットの第二電極に印加される、請求項1又は2に記載のシステム。
- 前記第一量子ビットの第一電極がジョセフソン接合で前記第一量子ビットの第二電極に結合されている、請求項1から3のいずれか一項に記載のシステム。
- 前記第一量子ビットの第一電極及び前記第一量子ビットの第二電極が第一方向に沿って細長であり、前記第二量子ビットの第一電極及び前記第二量子ビットの第二電極が前記第一方向と異なる第二方向に沿って細長である、請求項1から4のいずれか一項に記載のシステム。
- 前記第一方向が前記第二方向と直交している、請求項5に記載のシステム。
- 前記第二量子ビットが前記第一量子ビットの次近接量子ビットである、請求項1から6のいずれか一項に記載のシステム。
- 前記第一量子ビットが差動量子ビットである、請求項1から7のいずれか一項に記載のシステム。
- 前記第一量子ビットがエックスモン(Xmon)量子ビットである、請求項8に記載のシステム。
- 前記量子ビットアレイが、複数の行の量子ビットと複数の列の量子ビットとを備える二次元量子ビットアレイである、請求項1から9のいずれか一項に記載のシステム。
- 前記量子ビットアレイが不規則なグリッドである、請求項1から9のいずれか一項に記載のシステム。
- 前記第一量子ビットが複数のコプレーナ導波路アームを備え、少なくとも一つのコプレーナ導波路アームが前記第一量子ビットの各電極から外向きに延伸している、請求項1から11のいずれか一項に記載のシステム。
- 第三量子ビットを更に備え、
前記第三量子ビットが前記第一量子ビットの最近接量子ビットであり、前記第三量子ビットが二つの電極を備える、請求項12に記載のシステム。 - 前記第三量子ビットが複数のコプレーナ導波路アームを備え、少なくとも一つのコプレーナ導波路アームが前記第三量子ビットの各電極から外向きに延伸し、
前記第一量子ビットのコプレーナ導波路アームの端が前記第三量子ビットのコプレーナ導波路アームの端と向き合う、請求項13に記載のシステム。 - 前記第一量子ビットと前記第二量子ビットとの間の結合強度が、略1GHzから略20GHzの間の周波数に同調させた前記第一量子ビットについて0MHz超0.01MHz未満である、請求項1から14のいずれか一項に記載のシステム。
- 前記第一量子ビットと前記第一量子ビットから最近接の他の量子ビットとの間の結合強度が、略1GHzから略20GHzの間の周波数に同調させた前記第一量子ビットについて0MHz超30MHz未満である、請求項1から15のいずれか一項に記載のシステム。
- 前記第一量子ビット及び前記第二量子ビットを囲む接地面を更に備える請求項1から16の一項に記載のシステム。
- 接地面を更に備え、
前記接地面が、前記量子ビットアレイの量子ビットが位置する量子ビット面とは異なる面である、請求項1から16のいずれか一項に記載のシステム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022081650A JP7317180B2 (ja) | 2018-03-26 | 2022-05-18 | 量子ビットシステムの寄生容量の低減 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020552037A JP7077419B2 (ja) | 2018-03-26 | 2018-03-26 | 量子ビットシステムの寄生容量の低減 |
PCT/US2018/024356 WO2019190460A1 (en) | 2018-03-26 | 2018-03-26 | Reducing parasitic capacitance in a qubit system |
JP2022081650A JP7317180B2 (ja) | 2018-03-26 | 2022-05-18 | 量子ビットシステムの寄生容量の低減 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020552037A Division JP7077419B2 (ja) | 2018-03-26 | 2018-03-26 | 量子ビットシステムの寄生容量の低減 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022126641A JP2022126641A (ja) | 2022-08-30 |
JP7317180B2 true JP7317180B2 (ja) | 2023-07-28 |
Family
ID=87885288
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022081650A Active JP7317180B2 (ja) | 2018-03-26 | 2022-05-18 | 量子ビットシステムの寄生容量の低減 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7317180B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4355065A1 (en) * | 2022-10-11 | 2024-04-17 | Forschungszentrum Jülich GmbH | Planar electrically floating qubit circuit structure |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003158306A (ja) | 2001-11-21 | 2003-05-30 | National Institute Of Advanced Industrial & Technology | 超伝導配線及びその作製方法 |
JP2004235542A (ja) | 2003-01-31 | 2004-08-19 | Sharp Corp | クロストークノイズを低減するバス配線を備える電気回路装置、電気回路装置のバス配線の配線方法、電気回路装置のバス配線の配線システム |
JP2008525873A (ja) | 2004-12-23 | 2008-07-17 | ディー−ウェイブ システムズ,インコーポレイテッド | 量子デバイスを備えるアナログプロセッサ |
JP2008539480A (ja) | 2005-04-26 | 2008-11-13 | ディー−ウェイブ システムズ,インコーポレイテッド | 量子ビット状態のコピー |
US20140266406A1 (en) | 2013-03-14 | 2014-09-18 | International Business Machines Corporation | Symmetric placement of components on a chip to reduce crosstalk induced by chip modes |
WO2017116439A1 (en) | 2015-12-30 | 2017-07-06 | Google Inc. | Reducing surface loss and stray coupling in quantum devices using dielectric thinning |
JP2017518629A (ja) | 2014-05-29 | 2017-07-06 | ノースロップ グラマン システムズ コーポレイションNorthrop Grumman Systems Corporation | ハイブリッド量子回路部品 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0673384B2 (ja) * | 1984-08-15 | 1994-09-14 | 日本電気株式会社 | 超伝導集積回路接続パッド |
JPS6441879A (en) * | 1987-08-07 | 1989-02-14 | Hitachi Ltd | Superconductive quantum interferometer |
-
2022
- 2022-05-18 JP JP2022081650A patent/JP7317180B2/ja active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003158306A (ja) | 2001-11-21 | 2003-05-30 | National Institute Of Advanced Industrial & Technology | 超伝導配線及びその作製方法 |
JP2004235542A (ja) | 2003-01-31 | 2004-08-19 | Sharp Corp | クロストークノイズを低減するバス配線を備える電気回路装置、電気回路装置のバス配線の配線方法、電気回路装置のバス配線の配線システム |
JP2008525873A (ja) | 2004-12-23 | 2008-07-17 | ディー−ウェイブ システムズ,インコーポレイテッド | 量子デバイスを備えるアナログプロセッサ |
JP2008539480A (ja) | 2005-04-26 | 2008-11-13 | ディー−ウェイブ システムズ,インコーポレイテッド | 量子ビット状態のコピー |
US20140266406A1 (en) | 2013-03-14 | 2014-09-18 | International Business Machines Corporation | Symmetric placement of components on a chip to reduce crosstalk induced by chip modes |
JP2017518629A (ja) | 2014-05-29 | 2017-07-06 | ノースロップ グラマン システムズ コーポレイションNorthrop Grumman Systems Corporation | ハイブリッド量子回路部品 |
WO2017116439A1 (en) | 2015-12-30 | 2017-07-06 | Google Inc. | Reducing surface loss and stray coupling in quantum devices using dielectric thinning |
Also Published As
Publication number | Publication date |
---|---|
JP2022126641A (ja) | 2022-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7077419B2 (ja) | 量子ビットシステムの寄生容量の低減 | |
US7613765B1 (en) | Bus architecture for quantum processing | |
KR102208348B1 (ko) | 이온 밀 손상을 줄이기 위한 캐핑층 | |
CN110235150B (zh) | 选择性覆盖以减少量子比特失相 | |
US11538976B1 (en) | Quantum processor design to increase control footprint | |
JP2020503690A (ja) | 寄生容量を減少させ、誘導性結合器モードに結合するデバイスおよび方法 | |
CN109313726B (zh) | 使用电介质减薄来减少量子设备中的表面损耗和杂散耦合 | |
JP7354325B2 (ja) | 超伝導量子コンピューティングのためのハイブリッド力学インダクタンスデバイス | |
US10957737B2 (en) | Symmetrical qubits with reduced far-field radiation | |
US11251355B2 (en) | Resonance frequency adjustment for fixed-frequency qubits | |
JP7317180B2 (ja) | 量子ビットシステムの寄生容量の低減 | |
JP2023547322A (ja) | 超伝導量子ビットおよびその作製方法、量子ストレージデバイス、ならびに量子コンピュータ | |
CN216083732U (zh) | 一种量子芯片及一种量子计算机 | |
US20230225223A1 (en) | Josephson junctions with reduced stray inductance | |
JP7496836B2 (ja) | トレンチ付きキャパシタ構造体を含むトランズモン・キュービット | |
JP7120460B2 (ja) | 回路製造方法及び超伝導回路 | |
EP4328809A1 (en) | Quantum circuit, quantum chip, and quantum computer | |
CN111465947B (zh) | 传输线谐振器耦合 | |
CN219285749U (zh) | 一种量子比特、电路、芯片以及计算机 | |
US20240322823A1 (en) | Quantum circuit, quantum chip, and quantum computer | |
CN115701272A (zh) | 一种量子芯片及其制备方法、一种量子计算机 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220615 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220615 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230619 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230718 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7317180 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |