JP7270139B2 - Dc/dc変換装置 - Google Patents

Dc/dc変換装置 Download PDF

Info

Publication number
JP7270139B2
JP7270139B2 JP2019151285A JP2019151285A JP7270139B2 JP 7270139 B2 JP7270139 B2 JP 7270139B2 JP 2019151285 A JP2019151285 A JP 2019151285A JP 2019151285 A JP2019151285 A JP 2019151285A JP 7270139 B2 JP7270139 B2 JP 7270139B2
Authority
JP
Japan
Prior art keywords
switching element
flying capacitor
capacitor circuit
voltage side
section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019151285A
Other languages
English (en)
Other versions
JP2021035118A (ja
Inventor
直章 藤居
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Intellectual Property Management Co Ltd
Original Assignee
Panasonic Intellectual Property Management Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Intellectual Property Management Co Ltd filed Critical Panasonic Intellectual Property Management Co Ltd
Priority to JP2019151285A priority Critical patent/JP7270139B2/ja
Priority to PCT/JP2020/024286 priority patent/WO2021033412A1/ja
Priority to EP20854782.8A priority patent/EP4007144A4/en
Priority to US17/636,672 priority patent/US20220286049A1/en
Priority to CN202080058764.XA priority patent/CN114270685A/zh
Publication of JP2021035118A publication Critical patent/JP2021035118A/ja
Application granted granted Critical
Publication of JP7270139B2 publication Critical patent/JP7270139B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0095Hybrid converter topologies, e.g. NPC mixed with flying capacitor, thyristor converter mixed with MMC or charge pump mixed with buck
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/483Converters with outputs that each can have more than two voltages levels
    • H02M7/4837Flying capacitor converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Description

本発明は、直流電力を別の電圧の直流電力に変換するDC/DC変換装置に関する。
太陽電池、蓄電池、燃料電池などに接続されるパワーコンディショナでは、DC/DCコンバータとインバータが使用される。DC/DCコンバータとインバータは、高効率な電力変換と小型設計が望まれる。それを実現するためのDC/DCコンバータとして、リアクトルの後段に、フライングキャパシタ回路(直列接続された4つのスイッチング素子と、第2スイッチング素子と第3スイッチング素子に並列接続されたフライングキャパシタで構成される)を接続し、リアクトルとフライングキャパシタ回路の接続点の電圧を3レベル化したマルチレベル電力変換装置が提案されている(例えば、特許文献1参照)。
マルチレベル電力変換装置は、各スイッチング素子に印加される電圧を小さくでき、それによりスイッチング損失を少なくでき、高効率な電力変換を実現する。上記フライングキャパシタ回路を利用したマルチレベル電力変換装置では3レベル化することにより、フライングキャパシタ回路を構成する各スイッチング素子に印加される電圧を、直流バス電圧の1/2倍まで小さくすることができる。
それにより、インバータのフルブリッジ部で使用している比較的高い耐圧(例えば、600V)のスイッチング素子を使用せずに、比較的低い耐圧(例えば、300V)のスイッチング素子で構成することが可能となる。耐圧の低いスイッチング素子は耐圧の高いスイッチング素子に対して安価であり、かつ電力変換中の導通損失、スイッチング損失などが少なく、さらなる高効率化に寄与する。
特開2013-192383号公報
しかしながら動作電圧が比較的高圧(例えば、450Vなど)のアプリケーションにおいて300V耐圧のスイッチング素子を使用する場合、600V耐圧のスイッチング素子を使用する場合と比較して損失が改善するものの、複数のスイッチング素子を導通するため、トータルでの損失改善効果は限定的なものとなる。
本開示はこうした状況に鑑みなされたものであり、その目的は、より低耐圧のスイッチング素子の使用を可能とすることにより、さらなる高効率化を実現したDC/DC変換装置を提供することにある。
上記課題を解決するために、本開示のある態様のDC/DC変換装置は、高圧側直流部と並列に直列接続された第1フライングキャパシタ回路及び第2フライングキャパシタ回路と、低圧側直流部の正側端子と、前記第1フライングキャパシタ回路の中点間に接続されたリアクトルと、を備える。前記第2フライングキャパシタ回路の中点は、前記低圧側直流部の負側端子に接続され、前記第1フライングキャパシタ回路と前記第2フライングキャパシタ回路との間の接続点は、前記高圧側直流部の中間電位点に接続される。
本開示によれば、より低耐圧のスイッチング素子の使用を可能とすることにより、さらなる高効率化を実現したDC/DC変換装置を提供できる。
実施の形態に係るDC/DC変換装置の構成を説明するための図である。 実施の形態に係るDC/DC変換装置の第1スイッチング素子-第8スイッチング素子のスイッチングパターンをまとめた図である。 図3(a)-(d)は、昇圧動作時の各スイッチングパターンの電流経路を示す回路図である。 図4(a)-(d)は、降圧動作時の各スイッチングパターンの電流経路を示す回路図である。 昇圧比が2倍より大きい場合の第1スイッチング素子-第8スイッチング素子のスイッチングパターンの一例を示すタイミングチャートである。 昇圧比が2倍より小さい場合の第1スイッチング素子-第8スイッチング素子のスイッチングパターンの一例を示すタイミングチャートである。 図7(a)-(c)は、フライングキャパシタ回路の構成例を示す図である。 N(Nは自然数)段のフライングキャパシタ回路を示す図である。 変形例1に係るDC/DC変換装置の構成を説明するための図である。 変形例2に係るDC/DC変換装置の構成を説明するための図である。 変形例3に係るDC/DC変換装置の構成を説明するための図である。
図1は、実施の形態に係るDC/DC変換装置3の構成を説明するための図である。実施の形態に係るDC/DC変換装置3は、双方向の昇降圧DC/DCコンバータである。DC/DC変換装置3は、第2直流電源2から供給される直流電力を昇圧して第1直流電源1に供給することができる。またDC/DC変換装置3は、第1直流電源1から供給される直流電力を降圧して第2直流電源2に供給することができる。本明細書では、第2直流電源2が第1直流電源1より低圧な電源であることを前提とする。
第2直流電源2は例えば、蓄電池、電気二重層コンデンサなどが該当する。第1直流電源1は例えば、双方向DC/ACインバータが接続された直流バスなどが該当する。当該双方向DC/ACインバータの交流側は、蓄電システムの用途では商用電力系統と交流負荷に接続される。電気自動車の用途ではモータ(回生機能あり)に接続される。蓄電システムの用途では当該直流バスに、太陽電池用のDC/DCコンバータや、他の蓄電池用のDC/DCコンバータがさらに接続されていてもよい。
DC/DC変換装置3は、DC/DC変換部30及び制御部40を備える。DC/DC変換部30は、入力コンデンサC5、リアクトルL1、第1フライングキャパシタ回路31、第2フライングキャパシタ回路32、第1分割コンデンサC3及び第2分割コンデンサC4を含む。
第2直流電源2と並列に入力コンデンサC5が接続される。第1直流電源1の正側バスと負側バスの間に、第1分割コンデンサC3及び第2分割コンデンサC4が直列に接続される。第1分割コンデンサC3及び第2分割コンデンサC4は、第1直流電源1の電圧Eを1/2に分圧する作用、DC/DC変換部30内で発生するサージ電圧を抑制するためのスナバコンデンサとしての作用を有する。本明細書では、入力コンデンサC5より前段の構成を低圧直流部と呼び、第1分割コンデンサC3及び第2分割コンデンサC4より後段の構成を高圧直流部と呼ぶ。
第1フライングキャパシタ回路31及び第2フライングキャパシタ回路32は、高圧側直流部と並列に直列接続される。リアクトルL1は、低圧側直流部の正側端子と、第1フライングキャパシタ回路31の中点間に直列に接続される。低圧側直流部の負側端子と、第2フライングキャパシタ回路32の中点が接続される。第1フライングキャパシタ回路31と第2フライングキャパシタ回路32との間の接続点は、高圧側直流部の中間電位点M(第1分割コンデンサC3と第2分割コンデンサC4の分圧点)に接続される。
なお、第1分割コンデンサC3及び第2分割コンデンサC4は省略可能であり、その場合、第1フライングキャパシタ回路31と第2フライングキャパシタ回路32との間の接続点は、必ずしも高圧側直流部の中間電位点Mに接続される必要はない。
第1フライングキャパシタ回路31は、第1スイッチング素子S1、第2スイッチング素子S2、第3スイッチング素子S3、第4スイッチング素子S4及び第1フライングキャパシタC1を含む。第1スイッチング素子S1、第2スイッチング素子S2、第3スイッチング素子S3及び第4スイッチング素子S4は直列接続され、高圧直流部の正側バスと中間電位点Mの間に接続される。第1フライングキャパシタC1は、第1スイッチング素子S1と第2スイッチング素子S2との接続点と、第3スイッチング素子S3と第4スイッチング素子S4との接続点との間に接続され、第1スイッチング素子S1-第4スイッチング素子S4により充放電される。
第1フライングキャパシタ回路31の中点には、第1スイッチング素子S1の上側端子に印加される第1直流電源1の電圧E[V]と、第4スイッチング素子S4の下側端子に印加される1/2E[V]の間の範囲の電位が生成される。第1フライングキャパシタC1は1/4E[V]の電圧になるように初期充電(プリチャージ)され、1/4E[V]の電圧を中心として充放電が繰り返される。従って、第1フライングキャパシタ回路31の中点には、概ね、E[V]、3/4E[V]、1/2E[V]の3レベルの電位が生成される。
第2フライングキャパシタ回路32は、第5スイッチング素子S5、第6スイッチング素子S6、第7スイッチング素子S7、第8スイッチング素子S8及び第2フライングキャパシタC2を含む。第5スイッチング素子S5、第6スイッチング素子S6、第7スイッチング素子S7及び第8スイッチング素子S8は直列接続され、高圧直流部の中間電位点Mと負側バスの間に接続される。第2フライングキャパシタC2は、第5スイッチング素子S5と第6スイッチング素子S6との接続点と、第7スイッチング素子S7と第8スイッチング素子S8との接続点との間に接続され、第5スイッチング素子S5-第8スイッチング素子S8により充放電される。
第2フライングキャパシタ回路32の中点には、第5スイッチング素子S5の上側端子に印加される1/2E[V]と、第8スイッチング素子S8の下側端子に印加される0[V]の間の範囲の電位が生成される。第2フライングキャパシタC2は1/4E[V]の電圧になるように初期充電(プリチャージ)され、1/4E[V]の電圧を中心として充放電が繰り返される。従って、第2フライングキャパシタ回路32の中点には、概ね、1/2E[V]、1/4E[V]、0[V]の3レベルの電位が生成される。
第1スイッチング素子S1-第8スイッチング素子S8にはそれぞれ、第1ダイオードD1-第8ダイオードD8が逆並列に形成/接続される。
第1スイッチング素子S1-第8スイッチング素子S8には、第1直流電源1及び第2直流電源2の電圧より低い耐圧のスイッチング素子が使用されることが好ましい。以下、本実施の形態では第1スイッチング素子S1-第8スイッチング素子S8に、150V耐圧のNチャネルMOSFETを使用する例を想定する。NチャネルMOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)では、ソースからドレイン方向に寄生ダイオードが形成される。
なお、第1スイッチング素子S1-第8スイッチング素子S8にIGBT(Insulated Gate Bipolar Transistor)やバイポーラトランジスタを使用してもよい。その場合、第1スイッチング素子S1-第8スイッチング素子S8に寄生ダイオードは形成されず、第1スイッチング素子S1-第8スイッチング素子S8にそれぞれ外付けダイオードが逆並列に接続される。なお、一般的なシリコン(Si)半導体に限らず、炭化ケイ素(SiC)、窒化ガリウム(GaN)、酸化ガリウム(Ga2O3)、ダイヤモンド(C)等を使用したワイドバンドギャップ半導体を用いてもよい。
図1には示していないが、低圧直流部の両端電圧を検出する第1電圧センサ、リアクトルL1に流れる電流を検出する電流センサ、及び高圧直流部の両端電圧を検出する第2電圧センサが設けられ、それぞれの計測値が制御部40に出力される。
制御部40は、第1フライングキャパシタ回路31及び第2フライングキャパシタ回路32を制御して、低圧側直流部から高圧側直流部へ昇圧動作で直流電力を伝送することができる。また高圧側直流部から低圧側直流部へ降圧動作で直流電力を伝送することができる。より具体的には制御部40は、第1スイッチング素子S1-第8スイッチング素子S8のゲート端子に駆動信号(PWM(Pulse Width Modulation)信号)を供給することにより、第1スイッチング素子S1-第8スイッチング素子S8をオン/オフ制御して、昇圧動作または降圧動作で、双方向に電力を伝送することができる。
制御部40の構成は、ハードウェア資源とソフトウェア資源の協働、又はハードウェア資源のみにより実現できる。ハードウェア資源としてアナログ素子、マイクロコンピュータ、DSP、ROM、RAM、FPGA、ASIC、その他のLSIを利用できる。ソフトウェア資源としてファームウェア等のプログラムを利用できる。
図2は、実施の形態に係るDC/DC変換装置3の第1スイッチング素子S1-第8スイッチング素子S8のスイッチングパターンをまとめた図である。図2に示すスイッチングパターンでは、第1スイッチング素子S1及び第8スイッチング素子S8の組と、第4スイッチング素子S4及び第5スイッチング素子S5の組とが相補関係となる。また第2スイッチング素子S2及び第7スイッチング素子S7の組と、第3スイッチング素子S3及び第6スイッチング素子S6の組とが相補関係となる。
制御部40は、4つのモードを使用して昇圧動作または降圧動作を実行する。
モードaでは制御部40は、第2スイッチング素子S2、第4スイッチング素子S4、第5スイッチング素子S5及び第7スイッチング素子S7をオン状態、並びに第1スイッチング素子S1、第3スイッチング素子S3、第6スイッチング素子S6及び第8スイッチング素子S8をオフ状態に制御する。モードaでは、第1フライングキャパシタ回路31の中点と第2フライングキャパシタ回路32の中点間の電圧(即ち、低圧側の入出力電圧V)は1/2Eとなる。
モードbでは制御部40は、第1スイッチング素子S1、第3スイッチング素子S3、第6スイッチング素子S6及び第8スイッチング素子S8をオン状態 並びに第2スイッチング素子S2、第4スイッチング素子S4、第5スイッチング素子S5及び第7スイッチング素子S7をオフ状態に制御する。モードbでは、第1フライングキャパシタ回路31と第2フライングキャパシタ回路32の低圧側の入出力電圧Vは1/2Eとなる。
モードcでは制御部40は、第1スイッチング素子S1、第2スイッチング素子S2、第7スイッチング素子S7及び第8スイッチング素子S8をオン状態 並びに第3スイッチング素子S3、第4スイッチング素子S4、第5スイッチング素子S5及び第6スイッチング素子S6をオフ状態に制御する。モードcでは、第1フライングキャパシタ回路31と第2フライングキャパシタ回路32の低圧側の入出力電圧VはEとなる。
モードdでは制御部40は、第3スイッチング素子S3、第4スイッチング素子S4、第5スイッチング素子S5及び第6スイッチング素子S6をオン状態 並びに第1スイッチング素子S1、第2スイッチング素子S2、第7スイッチング素子S7及び第8スイッチング素子S8をオフ状態に制御する。モードdでは、第1フライングキャパシタ回路31と第2フライングキャパシタ回路32の低圧側の入出力電圧Vは0となる。
図3(a)-(d)は、昇圧動作時の各スイッチングパターンの電流経路を示す回路図である。図4(a)-(d)は、降圧動作時の各スイッチングパターンの電流経路を示す回路図である。なお、図面の簡略化のためMOSFETを単純なスイッチ記号で描いている。
図3(a)は昇圧動作時のモードaの電流経路を示し、図3(b)は昇圧動作時のモードbの電流経路を示し、図3(c)は昇圧動作時のモードcの電流経路を示し、図3(d)は昇圧動作時のモードdの電流経路を示している。同様に、図4(a)は降圧動作時のモードaの電流経路を示し、図4(b)は降圧動作時のモードbの電流経路を示し、図4(c)は降圧動作時のモードcの電流経路を示し、図4(d)は降圧動作時のモードdの電流経路を示している。
昇圧動作時と降圧動作時とで電流の向きが反対になる。モードaにおいて、図3(a)に示すように昇圧動作時は第1フライングキャパシタC1及び第2フライングキャパシタC2が充電動作となるが、図4(a)に示すように降圧動作時は第1フライングキャパシタC1及び第2フライングキャパシタC2が放電動作となる。モードbにおいて、図3(b)に示すように昇圧動作時は第1フライングキャパシタC1及び第2フライングキャパシタC2が放電動作となるが、図4(b)に示すように降圧動作時は第1フライングキャパシタC1及び第2フライングキャパシタC2が充電動作となる。
制御部40は低圧直流部から高圧直流部へ昇圧動作で電力を伝送する場合、正方向の電流指令値を設定し、リアクトルL1に流れる電流の計測値が、当該正方向の電流指令値を維持するように第1スイッチング素子S1-第8スイッチング素子S8のデューティ比(オン時間)を制御する。反対に、制御部40は高圧直流部から低圧直流部へ降圧動作で電力を伝送する場合、負方向の電流指令値を設定し、リアクトルL1に流れる電流の計測値が、当該負方向の電流指令値を維持するように第1スイッチング素子S1-第8スイッチング素子S8のデューティ比(オン時間)を制御する。
また制御部40は、低圧側直流部の電圧と高圧側直流部の電圧との比率(以下、昇圧比で定義する)が設定値より小さい場合、モードa、モードb及びモードcを使用して電力を伝送する。また制御部40は、当該昇圧比が当該設定値より大きい場合、モードa、モードb及びモードdを使用して電力を伝送する。また制御部40は、当該昇圧比が当該設定値と一致する場合、モードa及びモードbを使用して電力を伝送する。
低圧側直流部の電圧と高圧側直流部の電圧は、それぞれ電圧センサにより計測される。上記設定値は、第1フライングキャパシタC1の電圧と第2フライングキャパシタC2の電圧の合計電圧1/2Eと、第1直流電源1の電圧Eとの比率に応じて設定される。本実施の形態では上記設定値は2に設定される。なお、低圧側直流部の電圧と高圧側直流部の電圧との比率を降圧比で定義する場合、上記設定値は1/2に設定される。
制御部40は、電流指令値とリアクトルL1に流れる電流の計測値とが一致し、かつ第1フライングキャパシタC1及び第2フライングキャパシタC2の電圧がそれぞれ1/4Eになるようにデューティ比を生成する。具体的には制御部40は、リアクトルL1に流れる電流が電流指令値に対して小さいほどデューティ比を上昇させ、大きいほどデューティ比を低下させる。
図5は、昇圧比が2倍より大きい場合の第1スイッチング素子S1-第8スイッチング素子S8のスイッチングパターンの一例を示すタイミングチャートである。図6は、昇圧比が2倍より小さい場合の第1スイッチング素子S1-第8スイッチング素子S8のスイッチングパターンの一例を示すタイミングチャートである。図5及び図6に示す制御例は、ダブルキャリア駆動方式を使用した制御例を示している。ダブルキャリア駆動方式では、180°位相がずれた2つのキャリア信号(図5及び図6では三角波)を使用する。デューティ比dutyは2つのキャリア信号と比較される閾値となる。昇圧比が2倍より大きい場合、デューティ比dutyは0.5~1.0の範囲の値をとり、昇圧比が2倍より小さい場合、デューティ比dutyは0.0~0.5の範囲の値をとる。
太線のキャリア信号とデューティ比dutyの比較結果により、第1スイッチング素子S1及び第8スイッチング素子S8に供給する第1ゲート信号と、第4スイッチング素子S4及び第5スイッチング素子S5に供給する第4ゲート信号を生成する。具体的には太線のキャリア信号がデューティ比dutyより高い領域では、第1ゲート信号がオン及び第4ゲート信号がオフになる。太線のキャリア信号がデューティ比dutyより低い領域では、第1ゲート信号がオフ及び第4ゲート信号がオンになる。第1ゲート信号と第4ゲート信号は相補関係にある。なお、第1ゲート信号と第4ゲート信号のオン/オフが切り替わる際に、第1ゲート信号と第4ゲート信号が同時にオフになるデッドタイム期間が設定されている。
細線のキャリア信号とデューティ比dutyの比較結果により、第2スイッチング素子S2及び第7スイッチング素子S7に供給する第2ゲート信号と、第3スイッチング素子S3及び第6スイッチング素子S6に供給する第3ゲート信号を生成する。具体的には細線のキャリア信号がデューティ比dutyより高い領域では、第2ゲート信号がオン及び第3ゲート信号がオフになる。細線のキャリア信号がデューティ比dutyより低い領域では、第2ゲート信号がオフ及び第3ゲート信号がオンになる。第2ゲート信号と第3ゲート信号は相補関係にある。なお、第2ゲート信号と第3ゲート信号のオン/オフが切り替わる際に、第2ゲート信号と第3ゲート信号が同時にオフになるデッドタイム期間が設定されている。
昇圧比が2倍より大きい場合、制御部40はモードaとモードbを交互に切り替え、両者を切り替える間にモードdを挿入する。即ち制御部40は、モードa→モードd→モードb→モードd→モードa→モードd→モードb→モードd・・・の順にモードを切り替える。デューティ比dutyが変化しない間は、モードaとモードbの期間が等しくなり、第1フライングキャパシタC1及び第2フライングキャパシタC2の電圧がそれぞれ1/4Eに保たれる。昇圧比が2倍より大きい場合、デューティ比dutyが上昇するほど、モードa及びモードbの期間に対するモードdの期間が長くなり、伝達されるエネルギー量が増大する。
昇圧比が2倍より小さい場合、制御部40はモードaとモードbを交互に切り替え、両者を切り替える間にモードcを挿入する。即ち制御部40は、モードa→モードc→モードb→モードc→モードa→モードc→モードb→モードc・・・の順にモードを切り替える。デューティ比dutyが変化しない間は、モードaとモードbの期間が等しくなり、第1フライングキャパシタC1及び第2フライングキャパシタC2の電圧がそれぞれ1/4Eに保たれる。昇圧比が2倍より小さい場合、デューティ比dutyが上昇するほど、モードa及びモードbの期間に対するモードcの期間が短くなり、伝達されるエネルギー量が増大する。
昇圧比が理想的に2倍を維持し、第1フライングキャパシタC1及び第2フライングキャパシタC2の電圧がそれぞれ理想的に1/4Eを維持すれば、デューティ比dutyは0.5を維持する。
制御部40は、第1フライングキャパシタC1の電圧と第2フライングキャパシタC2の電圧の合計電圧が1/2Eを下回ると、モードa及びモードbの内、充電する方のモードの時間を増やして当該合計電圧を1/2Eに近づける。反対に制御部40は、第1フライングキャパシタC1の電圧と第2フライングキャパシタC2の電圧の合計電圧が1/2Eを上回ると、モードa及びモードbの内、放電する方のモードの時間を増やして当該合計電圧を1/2Eに近づける。
なお制御部40は、第1フライングキャパシタC1及び第2フライングキャパシタC2を使用せずに、モードcとモードdを交互に切り替えることにより、DC/DC変換部30に、通常の昇圧チョッパの動作をさせることも可能である。この場合、昇圧比による動作モードの切り替えは発生しない。
以上説明したように本実施の形態によれば、リアクトルL1の後段のスイッチ部を、高圧側直流部と並列に直列接続された第1フライングキャパシタ回路31及び第2フライングキャパシタ回路32で構成する。これにより、第1スイッチング素子S1-第8スイッチング素子S8に低耐圧のスイッチング素子(例えば、150V耐圧のMOSFET)の使用が可能となる。低耐圧のスイッチング素子を使用することにより、スイッチング素子の導通損失を低減することができ、DC/DC変換装置3を高効率化することができる。また低耐圧のスイッチング素子を使用することにより発熱が低減され、放熱部品を小型化することができる。また低耐圧のスイッチング素子を使用することにより、低スイッチングロスで高周波化できるため、受動部品も小型化することができる。
また昇圧比に応じてモードを切り替えることで、リアクトルL1に蓄えるエネルギー量を変えることができる。具体的には昇圧比が2倍よりも小さい場合は、モードa、モードb及びモードcで動作し、昇圧比が2倍よりも大きい場合は、モードa、モードb及びモードdで動作する。これにより、第2直流電源2と第1直流電源1の広範囲な電圧レンジに対応するDC/DC変換装置3が構築可能となる。また、第1フライングキャパシタC1及び第2フライングキャパシタC2の電圧がそれぞれ1/4Eになるように制御することで、第1スイッチング素子S1-第8スイッチング素子S8の耐圧超過を防止することができる。
以上、本開示を実施の形態をもとに説明した。実施の形態は例示であり、それらの各構成要素や各処理プロセスの組み合わせにいろいろな変形例が可能なこと、またそうした変形例も本開示の範囲にあることは当業者に理解されるところである。
上記実施の形態では、フライングキャパシタ回路の構成例として、直列接続された4つのスイッチング素子と、1つのフライングキャパシタを使用する1段のフライングキャパシタ回路を例に挙げた。この点、さらに段数を増やしたフライングキャパシタ回路を使用することもできる。
図7(a)-(c)は、フライングキャパシタ回路の構成例を示す図である。図7(a)は1段のフライングキャパシタ回路を示す。図7(a)に示すフライングキャパシタ回路は、上記実施の形態で説明した回路構成と同様である。
図7(b)は2段のフライングキャパシタ回路を示す。2段のフライングキャパシタ回路では、直列接続された6つのスイッチング素子S12、S1、S2、S3、S4、S42と、2つのフライングキャパシタC11、C12を備える。1番内側のフライングキャパシタC11は、2つのスイッチング素子S2、S3に対して並列に接続され、1/6Eの電圧を維持するように制御される。本明細書ではEは、高圧側直流部の電圧を示す。内側から2番目のフライングキャパシタC12は、4つのスイッチング素子S1、S2、S3、S4に対して並列に接続され、1/6Eの電圧を維持するように制御される。
図7(c)は3段のフライングキャパシタ回路を示す。3段のフライングキャパシタ回路では、直列接続された6つのスイッチング素子S13、S12、S1、S2、S3、S4、S42、S43と、3つのフライングキャパシタC11、C12、C13を備える。1番内側のフライングキャパシタC11は、2つのスイッチング素子S2、S3に対して並列に接続され、1/8Eの電圧を維持するように制御される。内側から2番目のフライングキャパシタC12は、4つのスイッチング素子S1、S2、S3、S4に対して並列に接続され、2/8Eの電圧を維持するように制御される。内側から3番目のフライングキャパシタC13は、6つのスイッチング素子S12、S1、S2、S3、S4、S42に対して並列に接続され、3/8Eの電圧を維持するように制御される。
図8は、N(Nは自然数)段のフライングキャパシタ回路を示す。N段のフライングキャパシタ回路では、直列接続された(2N+2)個のスイッチング素子S1n、・・・、S13、S12、S1、S2、S3、S4、S42、S43、・・・、S4nと、N個のフライングキャパシタC11、C12、C13、・・・、C1nを備える。1番内側のフライングキャパシタC11は、2つのスイッチング素子S2、S3に対して並列に接続され、1/(2N+2)Eの電圧を維持するように制御される。内側から2番目のフライングキャパシタC12は、4つのスイッチング素子S1、S2、S3、S4に対して並列に接続され、2/(2N+2)Eの電圧を維持するように制御される。内側から3番目のフライングキャパシタC13は、6つのスイッチング素子S12、S1、S2、S3、S4、S42に対して並列に接続され、3/(2N+2)Eの電圧を維持するように制御される。最も外側のフライングキャパシタC1nは、2N個のS1(n-1)、・・・、S13、S12、S1、S2、S3、S4、S42、S43、・・・、S4(n-1)に対して並列に接続され、N/(2N+2)Eの電圧を維持するように制御される。
図1に示した第1フライングキャパシタ回路31及び第2フライングキャパシタ回路32では、図7(a)に示した1段のフライングキャパシタ回路を使用している。1段のフライングキャパシタ回路を使用すると、第1フライングキャパシタ回路31の中点と第2フライングキャパシタ回路32の中点との間に3レベル(E、1/2E、0)の電圧を発生させることが可能となる。図7(b)に示した2段のフライングキャパシタ回路を使用すると、第1フライングキャパシタ回路31の中点と第2フライングキャパシタ回路32の中点との間に5レベル(E、2/3E、1/2E、1/3E、0)の電圧を発生させることが可能となる。図7(c)に示した3段のフライングキャパシタ回路を使用すると、第1フライングキャパシタ回路31の中点と第2フライングキャパシタ回路32の中点との間に7レベル(E、3/4E、5/8E、1/2E、3/8E、1/4E、0)の電圧を発生させることが可能となる。図8に示したN段のフライングキャパシタ回路を使用すると、第1フライングキャパシタ回路31の中点と第2フライングキャパシタ回路32の中点との間に(2N+1)レベルの電圧を発生させることが可能となる。
フライングキャパシタ回路の段数を増やすほど、安価で耐圧が低いスイッチング素子を使用することができる一方、使用するスイッチング素子の数が増大する。従って設計者は、トータルのコストとトータルの変換効率を考慮して、フライングキャパシタ回路の最適な段数を決定すればよい。また、高圧側直流部の電圧が1000Vを超えるアプリケーションや、10000Vを超えるアプリケーションでは、各スイッチング素子の耐圧を下げるために、フライングキャパシタ回路の段数を増やすことが有効である。
図9は、変形例1に係るDC/DC変換装置3の構成を説明するための図である。変形例1に係るDC/DC変換装置3は、単方向の降圧DC/DCコンバータであり、低圧側直流部から高圧側直流部へは電力を伝送することができない。変形例1に係るDC/DC変換装置3では、第3スイッチング素子S3、第4スイッチング素子S4、第5スイッチング素子S5及び第6スイッチング素子S6の代わりに、4つのダイオード素子(第3ダイオードD3、第4ダイオードD4、第5ダイオードD5及び第6ダイオードD6)が使用される。これにより、スイッチング素子とドライバの数を減らすことができ、コストを削減することができる。変形例1に係るDC/DC変換装置3は例えば、第1直流電源1から基準電圧(例えば、DC12V、DC24V、DC48V)を生成する降圧回路として使用可能である。
図10は、変形例2に係るDC/DC変換装置3の構成を説明するための図である。変形例2に係るDC/DC変換装置3は、単方向の昇圧DC/DCコンバータであり、高圧側直流部から低圧側直流部へは電力を伝送することができない。変形例2に係るDC/DC変換装置3では、第1スイッチング素子S1、第2スイッチング素子S2、第7スイッチング素子S7及び第8スイッチング素子S8の代わりに、4つのダイオード素子(第1ダイオードD1、第2ダイオードD2、第7ダイオードD7及び第8ダイオードD8)が使用される。これにより、スイッチング素子とドライバの数を減らすことができ、コストを削減することができる。変形例2に係るDC/DC変換装置3は例えば、太陽電池用の昇圧回路として使用可能である。
図11は、変形例3に係るDC/DC変換装置3の構成を説明するための図である。図1に示したDC/DC変換装置3では、リアクトルL1を、低圧側直流部の正側端子と第1フライングキャパシタ回路31の中点間に接続したが、図11に示すように、低圧側直流部の負側端子と第2フライングキャパシタ回路32の中点間に接続してもよい。この場合も、図1に示したDC/DC変換装置3と同様の効果を得られる。
なお、実施の形態は、以下の項目によって特定されてもよい。
[項目1]
高圧側直流部と並列に直列接続された第1フライングキャパシタ回路(31)及び第2フライングキャパシタ回路(32)と、
低圧側直流部の正側端子と、前記第1フライングキャパシタ回路(31)の中点間に接続されたリアクトル(L1)と、を備え、
前記第2フライングキャパシタ回路(32)の中点は、前記低圧側直流部の負側端子に接続され、
前記第1フライングキャパシタ回路(31)と前記第2フライングキャパシタ回路(32)との間の接続点は、前記高圧側直流部の中間電位点に接続されることを特徴とするDC/DC変換装置(3)。
これによれば、リアクトル(L1)に流れる電流を制御するスイッチング素子に、低耐圧のスイッチング素子を使用することが可能となり、小型化・高効率化を図ることができる。
[項目2]
高圧側直流部と並列に直列接続された第1フライングキャパシタ回路(31)及び第2フライングキャパシタ回路(32)と、
低圧側直流部の負側端子と、前記第2フライングキャパシタ回路(32)の中点間に接続されたリアクトル(L1)と、を備え、
前記第1フライングキャパシタ回路(31)の中点は、前記低圧側直流部の正側端子に接続され、
前記第1フライングキャパシタ回路(31)と前記第2フライングキャパシタ回路(32)との間の接続点は、前記高圧側直流部の中間電位点に接続されることを特徴とするDC/DC変換装置(3)。
これによれば、リアクトル(L1)に流れる電流を制御するスイッチング素子に、低耐圧のスイッチング素子を使用することが可能となり、小型化・高効率化を図ることができる。
[項目3]
前記第1フライングキャパシタ回路(31)及び前記第2フライングキャパシタ回路(32)を制御して、前記低圧側直流部から前記高圧側直流部へ昇圧動作で電力伝送、及び前記高圧側直流部から前記低圧側直流部へ降圧動作で電力伝送の少なくとも一方を実行可能な制御部(40)をさらに備えることを特徴とする項目1または2に記載のDC/DC変換装置(3)。
これによれば、双方向に電力を伝送することができる。
[項目4]
前記第1フライングキャパシタ回路(31)は、
直列接続された第1スイッチング素子(S1)、第2スイッチング素子(S2)、第3スイッチング素子(S3)及び第4スイッチング素子(S4)と、
前記第1スイッチング素子(S1)と第2スイッチング素子(S2)との接続点と、第3スイッチング素子(S3)と第4スイッチング素子(S4)との接続点との間に接続された第1フライングキャパシタ(C1)と、を含み、
前記第2フライングキャパシタ回路(32)は、
直列接続された第5スイッチング素子(S5)、第6スイッチング素子(S6)、第7スイッチング素子(S7)及び第8スイッチング素子(S8)と、
前記第5スイッチング素子(S5)と第6スイッチング素子(S6)との接続点と、第7スイッチング素子(S7)と第8スイッチング素子(S8)との接続点との間に接続された第2フライングキャパシタ(C2)と、を含むことを特徴とする項目3に記載のDC/DC変換装置(3)。
高圧直流部と並列に、8個のスイッチング素子(S1-S8)を直列接続することにより、従来より低耐圧のスイッチング素子を使用することが可能となる。
[項目5]
前記制御部(40)は、
前記第2スイッチング素子(S2)、前記第4スイッチング素子(S4)、前記第5スイッチング素子(S5)及び前記第7スイッチング素子(S7)をオン状態、並びに前記第1スイッチング素子(S1)、前記第3スイッチング素子(S3)、前記第6スイッチング素子(S6)及び前記第8スイッチング素子(S8)をオフ状態に制御する第1モード、
前記第1スイッチング素子(S1)、前記第3スイッチング素子(S3)、前記第6スイッチング素子(S6)及び前記第8スイッチング素子(S8)をオン状態 並びに前記第2スイッチング素子(S2)、前記第4スイッチング素子(S4)、前記第5スイッチング素子(S5)及び前記第7スイッチング素子(S7)をオフ状態に制御する第2モード、
前記第1スイッチング素子(S1)、前記第2スイッチング素子(S2)、前記第7スイッチング素子(S7)及び前記第8スイッチング素子(S8)をオン状態 並びに前記第3スイッチング素子(S3)、前記第4スイッチング素子(S4)、前記第5スイッチング素子(S5)及び前記第6スイッチング素子(S6)をオフ状態に制御する第3モード、
前記第3スイッチング素子(S3)、前記第4スイッチング素子(S4)、前記第5スイッチング素子(S5)及び前記第6スイッチング素子(S6)をオン状態 並びに前記第1スイッチング素子(S1)、前記第2スイッチング素子(S2)、前記第7スイッチング素子(S7)及び前記第8スイッチング素子(S8)をオフ状態に制御する第4モード、
の4つのモードを使用して前記昇圧動作または前記降圧動作を実行することを特徴とする項目4に記載のDC/DC変換装置(3)。
4つのモードを組み合わせて使用することにより、種々の制御が可能となる。
[項目6]
前記制御部(40)は、
前記低圧側直流部の電圧と前記高圧側直流部の電圧との比率が設定値より小さい場合、前記第1モード、前記第2モード及び前記第3モードを使用し、前記比率が前記設定値より大きい場合、前記第1モード、前記第2モード及び前記第4モードを使用することを特徴とする項目5に記載のDC/DC変換装置(3)。
当該比率に応じてモードを切り替えることにより、リアクトル(L1)に蓄積するエネルギー量を変えることができる。
[項目7]
前記制御部(40)は、前記第1フライングキャパシタ(C1)の電圧と前記第2フライングキャパシタ(C2)の電圧を、前記高圧側直流部の電圧の1/4倍の電圧になるように制御することを特徴とする項目4から6のいずれか1項に記載のDC/DC変換装置(3)。
これによれば、第1スイッチング素子(S1)-第8スイッチング素子(S8)の耐圧超過を防止することができる。
[項目8]
前記第1フライングキャパシタ回路(31)及び前記第2フライングキャパシタ回路(32)はそれぞれ、N(Nは自然数)個のフライングキャパシタ(C1、・・・、C1N)を含み、
前記制御部(40)は、
最も内側に接続される1番目のフライングキャパシタの電圧(C1)は、前記高圧側直流部の電圧の(1/(2N+2))倍の電圧になるように制御し、
最も外側に接続されるN番目のフライングキャパシタの電圧(C1N)は、前記高圧側直流部の電圧の(N/(2N+2))倍の電圧になるように制御し、
前記第1フライングキャパシタ回路(31)の中点と前記第2フライングキャパシタ回路(32)の中点との間に、(2N+1)通りの電圧を発生させることを特徴とする項目3から7のいずれか1項に記載のDC/DC変換装置(3)。
これによれば、フライングキャパシタ回路(31、32)の段数を増やすことにより、さらに低耐圧のスイッチング素子を使用することが可能となる。
[項目9]
前記第1フライングキャパシタ回路(31)に含まれる複数のスイッチング素子(S1-S4)及び前記第2フライングキャパシタ回路(32)に含まれる複数スイッチング素子(S5-S8)には、前記高圧側直流部の電圧及び前記低圧側直流部の電圧より低い耐圧のスイッチング素子が使用されることを特徴とする項目1から8のいずれか1項に記載のDC/DC変換装置(3)。
これによれば、低耐圧のスイッチング素子を使用することが可能となり、小型化・高効率化を図ることができる。
[項目10]
前記第1フライングキャパシタ回路(31)は、
直列接続された第1ダイオード(D1)、第2ダイオード(D2)、第3スイッチング素子(S3)及び第4スイッチング素子(S4)と、
前記第1ダイオード(D1)と第2ダイオード(D2)との接続点と、第3スイッチング素子(S3)と第4スイッチング素子(S4)との接続点との間に接続された第1フライングキャパシタ(C1)と、を含み、
前記第2フライングキャパシタ回路(32)は、
直列接続された第5スイッチング素子(S5)、第6スイッチング素子(S6)、第7ダイオード(D7)及び第8ダイオード(D8)と、
前記第5スイッチング素子(S5)と第6スイッチング素子(S6)との接続点と、第7ダイオード(D7)と第8ダイオード(D8)との接続点との間に接続された第2フライングキャパシタ(C2)と、を含み、
前記制御部(40)は、前記第3スイッチング素子(S3)、前記第4スイッチング素子(S4)、前記第5スイッチング素子(S5)及び前記第6スイッチング素子(S6)を制御して、前記低圧側直流部から前記高圧側直流部へ昇圧動作で直流電力を出力させることを特徴とする項目3に記載のDC/DC変換装置(3)。
単方向の昇圧コンバータとすることにより、コストを低減することができる。
[項目11]
前記第1フライングキャパシタ回路(31)は、
直列接続された第1スイッチング素子(S1)、第2スイッチング素子(S2)、第3ダイオード(D3)及び第4ダイオード(D4)と、
前記第1スイッチング素子(S1)と第2スイッチング素子(S2)との接続点と、第3ダイオード(D3)と第4ダイオード(D4)との接続点との間に接続された第1フライングキャパシタ(C1)と、を含み、
前記第2フライングキャパシタ回路(32)は、
直列接続された第5ダイオード(D5)、第6ダイオード(D6)、第7スイッチング素子(S7)及び第8スイッチング素子(S8)と、
前記第5ダイオード(D5)と第6ダイオード(D6)との接続点と、第7スイッチング素子(S7)と第8スイッチング素子(S8)との接続点との間に接続された第2フライングキャパシタ(C2)と、を含み、
前記制御部(40)は、前記第1スイッチング素子(S1)、前記第2スイッチング素子(S2)、前記第7スイッチング素子(S7)及び前記第8スイッチング素子(S8)を制御して、前記高圧側直流部から前記低圧側直流部へ降圧動作で直流電力を出力させることを特徴とする項目3に記載のDC/DC変換装置(3)。
単方向の降圧コンバータとすることにより、コストを低減することができる。
1 第1直流電源、 2 第2直流電源、 3 DC/DC変換装置、 30 DC/DC変換部、 31,32 フライングキャパシタ回路、 40 制御部、 S1-S8 スイッチング素子、 D1-D8 ダイオード、 C1,C2 フライングキャパシタ、 C3,C4 分割コンデンサ、 C5 入力コンデンサ、 L1 リアクトル。

Claims (10)

  1. 高圧側直流部と並列に直列接続された第1フライングキャパシタ回路及び第2フライングキャパシタ回路と、
    低圧側直流部の正側端子と、前記第1フライングキャパシタ回路の中点間に接続されたリアクトルと、
    前記第1フライングキャパシタ回路及び前記第2フライングキャパシタ回路を制御して、前記低圧側直流部から前記高圧側直流部へ昇圧動作で電力伝送、及び前記高圧側直流部から前記低圧側直流部へ降圧動作で電力伝送の少なくとも一方を実行可能な制御部と、
    を備え、
    前記第2フライングキャパシタ回路の中点は、前記低圧側直流部の負側端子に接続され、
    前記第1フライングキャパシタ回路と前記第2フライングキャパシタ回路との間の接続点は、前記高圧側直流部の中間電位点に接続され
    前記第1フライングキャパシタ回路は、
    直列接続された第1スイッチング素子、第2スイッチング素子、第3スイッチング素子及び第4スイッチング素子と、
    前記第1スイッチング素子と第2スイッチング素子との接続点と、第3スイッチング素子と第4スイッチング素子との接続点との間に接続された第1フライングキャパシタと、を含み、
    前記第2フライングキャパシタ回路は、
    直列接続された第5スイッチング素子、第6スイッチング素子、第7スイッチング素子及び第8スイッチング素子と、
    前記第5スイッチング素子と第6スイッチング素子との接続点と、第7スイッチング素子と第8スイッチング素子との接続点との間に接続された第2フライングキャパシタと、を含み、
    前記制御部は、
    前記第2スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第7スイッチング素子をオン状態、並びに前記第1スイッチング素子、前記第3スイッチング素子、前記第6スイッチング素子及び前記第8スイッチング素子をオフ状態に制御する第1モード、
    前記第1スイッチング素子、前記第3スイッチング素子、前記第6スイッチング素子及び前記第8スイッチング素子をオン状態、並びに前記第2スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第7スイッチング素子をオフ状態に制御する第2モード、
    前記第1スイッチング素子、前記第2スイッチング素子、前記第7スイッチング素子及び前記第8スイッチング素子をオン状態、並びに前記第3スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第6スイッチング素子をオフ状態に制御する第3モード、
    前記第3スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第6スイッチング素子をオン状態、並びに前記第1スイッチング素子、前記第2スイッチング素子、前記第7スイッチング素子及び前記第8スイッチング素子をオフ状態に制御する第4モード、
    の4つのモードを使用して前記昇圧動作または前記降圧動作を実行することを特徴とするDC/DC変換装置。
  2. 高圧側直流部と並列に直列接続された第1フライングキャパシタ回路及び第2フライングキャパシタ回路と、
    低圧側直流部の負側端子と、前記第2フライングキャパシタ回路の中点間に接続されたリアクトルと、
    前記第1フライングキャパシタ回路及び前記第2フライングキャパシタ回路を制御して、前記低圧側直流部から前記高圧側直流部へ昇圧動作で電力伝送、及び前記高圧側直流部から前記低圧側直流部へ降圧動作で電力伝送の少なくとも一方を実行可能な制御部と、
    を備え、
    前記第1フライングキャパシタ回路の中点は、前記低圧側直流部の正側端子に接続され、
    前記第1フライングキャパシタ回路と前記第2フライングキャパシタ回路との間の接続点は、前記高圧側直流部の中間電位点に接続され
    前記第1フライングキャパシタ回路は、
    直列接続された第1スイッチング素子、第2スイッチング素子、第3スイッチング素子及び第4スイッチング素子と、
    前記第1スイッチング素子と第2スイッチング素子との接続点と、第3スイッチング素子と第4スイッチング素子との接続点との間に接続された第1フライングキャパシタと、を含み、
    前記第2フライングキャパシタ回路は、
    直列接続された第5スイッチング素子、第6スイッチング素子、第7スイッチング素子及び第8スイッチング素子と、
    前記第5スイッチング素子と第6スイッチング素子との接続点と、第7スイッチング素子と第8スイッチング素子との接続点との間に接続された第2フライングキャパシタと、を含み、
    前記制御部は、
    前記第2スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第7スイッチング素子をオン状態、並びに前記第1スイッチング素子、前記第3スイッチング素子、前記第6スイッチング素子及び前記第8スイッチング素子をオフ状態に制御する第1モード、
    前記第1スイッチング素子、前記第3スイッチング素子、前記第6スイッチング素子及び前記第8スイッチング素子をオン状態、並びに前記第2スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第7スイッチング素子をオフ状態に制御する第2モード、
    前記第1スイッチング素子、前記第2スイッチング素子、前記第7スイッチング素子及び前記第8スイッチング素子をオン状態、並びに前記第3スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第6スイッチング素子をオフ状態に制御する第3モード、
    前記第3スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第6スイッチング素子をオン状態、並びに前記第1スイッチング素子、前記第2スイッチング素子、前記第7スイッチング素子及び前記第8スイッチング素子をオフ状態に制御する第4モード、
    の4つのモードを使用して前記昇圧動作または前記降圧動作を実行することを特徴とするDC/DC変換装置。
  3. 前記制御部は、
    前記低圧側直流部の電圧と前記高圧側直流部の電圧との比率が設定値より小さい場合、前記第1モード、前記第2モード及び前記第3モードを使用し、前記比率が前記設定値より大きい場合、前記第1モード、前記第2モード及び前記第4モードを使用することを特徴とする請求項1または2に記載のDC/DC変換装置。
  4. 前記制御部は、前記第1フライングキャパシタの電圧と前記第2フライングキャパシタの電圧を、前記高圧側直流部の電圧の1/4倍の電圧になるように制御することを特徴とする請求項1から3のいずれか1項に記載のDC/DC変換装置。
  5. 前記第1フライングキャパシタ回路及び前記第2フライングキャパシタ回路はそれぞれ、N(Nは自然数)個のフライングキャパシタを含み、
    前記制御部は、
    最も内側に接続される1番目のフライングキャパシタの電圧は、前記高圧側直流部の電圧の(1/(2N+2))倍の電圧になるように制御し、
    最も外側に接続されるN番目のフライングキャパシタの電圧は、前記高圧側直流部の電圧の(N/(2N+2))倍の電圧になるように制御し、
    前記第1フライングキャパシタ回路の中点と前記第2フライングキャパシタ回路の中点との間に、(2N+1)通りの電圧を発生させることを特徴とする請求項1から4のいずれか1項に記載のDC/DC変換装置。
  6. 前記第1フライングキャパシタ回路に含まれる複数のスイッチング素子及び前記第2フライングキャパシタ回路に含まれる複数スイッチング素子には、前記高圧側直流部の電圧及び前記低圧側直流部の電圧より低い耐圧のスイッチング素子が使用されることを特徴とする請求項1からのいずれか1項に記載のDC/DC変換装置。
  7. 高圧側直流部と並列に直列接続された第1フライングキャパシタ回路及び第2フライングキャパシタ回路と、
    低圧側直流部の正側端子と、前記第1フライングキャパシタ回路の中点間に接続されたリアクトルと、
    前記第1フライングキャパシタ回路及び前記第2フライングキャパシタ回路を制御して、前記低圧側直流部から前記高圧側直流部へ昇圧動作で電力伝送を実行可能な制御部と、
    を備え、
    前記第2フライングキャパシタ回路の中点は、前記低圧側直流部の負側端子に接続され、
    前記第1フライングキャパシタ回路と前記第2フライングキャパシタ回路との間の接続点は、前記高圧側直流部の中間電位点に接続され、
    前記第1フライングキャパシタ回路は、
    直列接続された第1ダイオード、第2ダイオード、第3スイッチング素子及び第4スイッチング素子と、
    前記第1ダイオードと第2ダイオードとの接続点と、第3スイッチング素子と第4スイッチング素子との接続点との間に接続された第1フライングキャパシタと、を含み、
    前記第2フライングキャパシタ回路は、
    直列接続された第5スイッチング素子、第6スイッチング素子、第7ダイオード及び第8ダイオードと、
    前記第5スイッチング素子と第6スイッチング素子との接続点と、第7ダイオードと第8ダイオードとの接続点との間に接続された第2フライングキャパシタと、を含み、
    前記制御部は、
    前記第4スイッチング素子及び前記第5スイッチング素子をオン状態、並びに前記第3スイッチング素子及び前記第6スイッチング素子をオフ状態に制御する第1モード、
    前記第3スイッチング素子及び前記第6スイッチング素子をオン状態、並びに前記第4スイッチング素子及び前記第5スイッチング素子をオフ状態に制御する第2モード、
    前記第3スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第6スイッチング素子をオフ状態に制御する第3モード、
    前記第3スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第6スイッチング素子をオン状態に制御する第4モード、
    の4つのモードを使用して前記昇圧動作を実行することを特徴とするDC/DC変換装置。
  8. 高圧側直流部と並列に直列接続された第1フライングキャパシタ回路及び第2フライングキャパシタ回路と、
    低圧側直流部の負側端子と、前記第2フライングキャパシタ回路の中点間に接続されたリアクトルと、
    前記第1フライングキャパシタ回路及び前記第2フライングキャパシタ回路を制御して、前記低圧側直流部から前記高圧側直流部へ昇圧動作で電力伝送を実行可能な制御部と、
    を備え、
    前記第1フライングキャパシタ回路の中点は、前記低圧側直流部の正側端子に接続され、
    前記第1フライングキャパシタ回路と前記第2フライングキャパシタ回路との間の接続点は、前記高圧側直流部の中間電位点に接続され、
    前記第1フライングキャパシタ回路は、
    直列接続された第1ダイオード、第2ダイオード、第3スイッチング素子及び第4スイッチング素子と、
    前記第1ダイオードと第2ダイオードとの接続点と、第3スイッチング素子と第4スイッチング素子との接続点との間に接続された第1フライングキャパシタと、を含み、
    前記第2フライングキャパシタ回路は、
    直列接続された第5スイッチング素子、第6スイッチング素子、第7ダイオード及び第8ダイオードと、
    前記第5スイッチング素子と第6スイッチング素子との接続点と、第7ダイオードと第8ダイオードとの接続点との間に接続された第2フライングキャパシタと、を含み、
    前記制御部は、
    前記第4スイッチング素子及び前記第5スイッチング素子をオン状態、並びに前記第3スイッチング素子及び前記第6スイッチング素子をオフ状態に制御する第1モード、
    前記第3スイッチング素子及び前記第6スイッチング素子をオン状態、並びに前記第4スイッチング素子及び前記第5スイッチング素子をオフ状態に制御する第2モード、
    前記第3スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第6スイッチング素子をオフ状態に制御する第3モード、
    前記第3スイッチング素子、前記第4スイッチング素子、前記第5スイッチング素子及び前記第6スイッチング素子をオン状態に制御する第4モード、
    の4つのモードを使用して前記昇圧動作を実行することを特徴とするDC/DC変換装置。
  9. 高圧側直流部と並列に直列接続された第1フライングキャパシタ回路及び第2フライングキャパシタ回路と、
    低圧側直流部の正側端子と、前記第1フライングキャパシタ回路の中点間に接続されたリアクトルと、
    前記第1フライングキャパシタ回路及び前記第2フライングキャパシタ回路を制御して、前記高圧側直流部から前記低圧側直流部へ降圧動作で電力伝送を実行可能な制御部と、
    を備え、
    前記第2フライングキャパシタ回路の中点は、前記低圧側直流部の負側端子に接続され、
    前記第1フライングキャパシタ回路と前記第2フライングキャパシタ回路との間の接続点は、前記高圧側直流部の中間電位点に接続され、
    前記第1フライングキャパシタ回路は、
    直列接続された第1スイッチング素子、第2スイッチング素子、第3ダイオード及び第4ダイオードと、
    前記第1スイッチング素子と第2スイッチング素子との接続点と、第3ダイオードと第4ダイオードとの接続点との間に接続された第1フライングキャパシタと、を含み、
    前記第2フライングキャパシタ回路は、
    直列接続された第5ダイオード、第6ダイオード、第7スイッチング素子及び第8スイッチング素子と、
    前記第5ダイオードと第6ダイオードとの接続点と、第7スイッチング素子と第8スイッチング素子との接続点との間に接続された第2フライングキャパシタと、を含み、
    前記制御部は、
    前記第2スイッチング素子及び前記第7スイッチング素子をオン状態、並びに前記第1スイッチング素子及び前記第8スイッチング素子をオフ状態に制御する第1モード、
    前記第1スイッチング素子及び前記第8スイッチング素子をオン状態、並びに前記第2スイッチング素子及び前記第7スイッチング素子をオフ状態に制御する第2モード、
    前記第1スイッチング素子、前記第2スイッチング素子、前記第7スイッチング素子及び前記第8スイッチング素子をオン状態に制御する第3モード、
    前記第1スイッチング素子、前記第2スイッチング素子、前記第7スイッチング素子及び前記第8スイッチング素子をオフ状態に制御する第4モード、
    の4つのモードを使用して前記降圧動作を実行することを特徴とするDC/DC変換装置。
  10. 高圧側直流部と並列に直列接続された第1フライングキャパシタ回路及び第2フライングキャパシタ回路と、
    低圧側直流部の負側端子と、前記第2フライングキャパシタ回路の中点間に接続されたリアクトルと、
    前記第1フライングキャパシタ回路及び前記第2フライングキャパシタ回路を制御して、前記高圧側直流部から前記低圧側直流部へ降圧動作で電力伝送を実行可能な制御部と、
    を備え、
    前記第1フライングキャパシタ回路の中点は、前記低圧側直流部の正側端子に接続され、
    前記第1フライングキャパシタ回路と前記第2フライングキャパシタ回路との間の接続点は、前記高圧側直流部の中間電位点に接続され、
    前記第1フライングキャパシタ回路は、
    直列接続された第1スイッチング素子、第2スイッチング素子、第3ダイオード及び第4ダイオードと、
    前記第1スイッチング素子と第2スイッチング素子との接続点と、第3ダイオードと第4ダイオードとの接続点との間に接続された第1フライングキャパシタと、を含み、
    前記第2フライングキャパシタ回路は、
    直列接続された第5ダイオード、第6ダイオード、第7スイッチング素子及び第8スイッチング素子と、
    前記第5ダイオードと第6ダイオードとの接続点と、第7スイッチング素子と第8スイッチング素子との接続点との間に接続された第2フライングキャパシタと、を含み、
    前記制御部は、
    前記第2スイッチング素子及び前記第7スイッチング素子をオン状態、並びに前記第1スイッチング素子及び前記第8スイッチング素子をオフ状態に制御する第1モード、
    前記第1スイッチング素子及び前記第8スイッチング素子をオン状態、並びに前記第2スイッチング素子及び前記第7スイッチング素子をオフ状態に制御する第2モード、
    前記第1スイッチング素子、前記第2スイッチング素子、前記第7スイッチング素子及び前記第8スイッチング素子をオン状態に制御する第3モード、
    前記第1スイッチング素子、前記第2スイッチング素子、前記第7スイッチング素子及び前記第8スイッチング素子をオフ状態に制御する第4モード、
    の4つのモードを使用して前記降圧動作を実行することを特徴とするDC/DC変換装置。
JP2019151285A 2019-08-21 2019-08-21 Dc/dc変換装置 Active JP7270139B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2019151285A JP7270139B2 (ja) 2019-08-21 2019-08-21 Dc/dc変換装置
PCT/JP2020/024286 WO2021033412A1 (ja) 2019-08-21 2020-06-22 Dc/dc変換装置
EP20854782.8A EP4007144A4 (en) 2019-08-21 2020-06-22 DC VOLTAGE CONVERSION DEVICE
US17/636,672 US20220286049A1 (en) 2019-08-21 2020-06-22 Dc/dc converting device
CN202080058764.XA CN114270685A (zh) 2019-08-21 2020-06-22 Dc/dc转换装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2019151285A JP7270139B2 (ja) 2019-08-21 2019-08-21 Dc/dc変換装置

Publications (2)

Publication Number Publication Date
JP2021035118A JP2021035118A (ja) 2021-03-01
JP7270139B2 true JP7270139B2 (ja) 2023-05-10

Family

ID=74660805

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019151285A Active JP7270139B2 (ja) 2019-08-21 2019-08-21 Dc/dc変換装置

Country Status (5)

Country Link
US (1) US20220286049A1 (ja)
EP (1) EP4007144A4 (ja)
JP (1) JP7270139B2 (ja)
CN (1) CN114270685A (ja)
WO (1) WO2021033412A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6690750B1 (ja) * 2019-03-19 2020-04-28 株式会社明電舎 Fc型3レベル電力変換装置
US20220224231A1 (en) * 2021-01-13 2022-07-14 Infineon Technologies Austria Ag Power conversion and flying capacitor implementations
US20230308014A1 (en) * 2022-03-25 2023-09-28 Cirrus Logic International Semiconductor Ltd. Dc-dc converters
US20230353036A1 (en) * 2022-05-02 2023-11-02 Infineon Technologies Austria Ag Power conversion phases and coupling inductance
CN115250061B (zh) * 2022-09-23 2023-01-06 深圳市微源半导体股份有限公司 变压电路及电子设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008141871A (ja) 2006-12-01 2008-06-19 Honda Motor Co Ltd 電力変換器
JP2011010519A (ja) 2009-06-29 2011-01-13 Honda Motor Co Ltd Dc/dcコンバータ
JP2012182977A (ja) 2011-02-28 2012-09-20 Semikron Elektronik Gmbh & Co Kg Dc/dc変換器セル、それから形成されるフィードバック能力を備えたdc/dc変換器回路、およびその操作方法
JP2013192383A (ja) 2012-03-14 2013-09-26 Sanken Electric Co Ltd Dc−dcコンバータ

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103190061B (zh) * 2010-11-09 2015-08-05 株式会社安川电机 滤波电路以及具备该滤波电路的双向电力变换装置
CN102185359B (zh) * 2011-05-30 2013-02-06 哈尔滨工业大学 基于双向升降压变换器的总线式电池组均衡方法
JP5800130B2 (ja) * 2011-06-20 2015-10-28 富士電機株式会社 直流電源システム
CN102332818B (zh) * 2011-09-13 2013-08-28 天津大学 一种三电平大降压直流变换器及其脉冲宽度调制方法
JP5780914B2 (ja) * 2011-10-24 2015-09-16 株式会社豊田中央研究所 電力変換器の制御装置および制御方法
DE102012005974A1 (de) * 2012-03-23 2013-09-26 Tq-Systems Gmbh Elektrische Schaltung und Verfahren zu deren Betrieb
US9083230B2 (en) * 2013-06-20 2015-07-14 Rockwell Automation Technologies, Inc. Multilevel voltage source converters and systems
JP6191965B2 (ja) * 2014-05-12 2017-09-06 パナソニックIpマネジメント株式会社 電力変換装置、およびそれを用いたパワーコンディショナ
JP6454936B2 (ja) * 2014-05-12 2019-01-23 パナソニックIpマネジメント株式会社 電力変換装置、およびそれを用いたパワーコンディショナ
CN106230253B (zh) * 2016-09-09 2019-05-07 华为技术有限公司 升压功率变换电路和控制方法
WO2019066929A1 (en) * 2017-09-29 2019-04-04 Intel Corporation CONVERTING MULTIPLE OUTPUT VOLTAGES
WO2019069654A1 (ja) * 2017-10-06 2019-04-11 パナソニックIpマネジメント株式会社 電力変換装置
JP6690750B1 (ja) * 2019-03-19 2020-04-28 株式会社明電舎 Fc型3レベル電力変換装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008141871A (ja) 2006-12-01 2008-06-19 Honda Motor Co Ltd 電力変換器
JP2011010519A (ja) 2009-06-29 2011-01-13 Honda Motor Co Ltd Dc/dcコンバータ
JP2012182977A (ja) 2011-02-28 2012-09-20 Semikron Elektronik Gmbh & Co Kg Dc/dc変換器セル、それから形成されるフィードバック能力を備えたdc/dc変換器回路、およびその操作方法
JP2013192383A (ja) 2012-03-14 2013-09-26 Sanken Electric Co Ltd Dc−dcコンバータ

Also Published As

Publication number Publication date
US20220286049A1 (en) 2022-09-08
CN114270685A (zh) 2022-04-01
WO2021033412A1 (ja) 2021-02-25
JP2021035118A (ja) 2021-03-01
EP4007144A1 (en) 2022-06-01
EP4007144A4 (en) 2022-10-12

Similar Documents

Publication Publication Date Title
JP7270139B2 (ja) Dc/dc変換装置
US11489456B2 (en) Hybrid multilevel inverters with reduced voltage stress
EP3049880B1 (en) Boost converter with reduced switching loss
US9007040B2 (en) DC-DC power conversion apparatus
CN101098103B (zh) 功率转换器开关驱动器的自供电电源
US20170054298A1 (en) Multilevel Inverter Device and Method
EP2413489B1 (en) Highly efficient half-bridge DC/AC converter
US20120069604A1 (en) Compact power converter with high efficiency in operation
US11451151B1 (en) Hybrid power conversion system and control method
JP6610406B2 (ja) 電力変換装置
US11539296B2 (en) Hybrid power conversion system and control method
Stillwell et al. Design of a 1 kV bidirectional DC-DC converter with 650 V GaN transistors
EP4007146A1 (en) Power conversion device
EP4007145A1 (en) Power conversion device
KR20090126993A (ko) 전력회생이 가능한 멀티레벨 컨버터용 모듈 및 이를 이용한멀티레벨 컨버터
US20230299690A1 (en) Neutral point clamped inverter and photovoltaic power supply system
JP2021175260A (ja) Dc/dc変換装置
Moradisizkoohi et al. A quasi-resonant bi-directional buck-boost converter for Electric Vehicle applications
JP7466089B2 (ja) Dc/dc変換装置
JP7296558B2 (ja) Dc/dc変換装置
JPWO2013136623A1 (ja) 電力変換器及びその制御装置
JP7432892B2 (ja) 電力変換装置
JP7182135B2 (ja) Dc/dc変換装置
CN219999227U (zh) 一种三电平变换器
JP7262054B2 (ja) 電力変換装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20220214

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20221227

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230214

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20230404

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20230410

R151 Written notification of patent or utility model registration

Ref document number: 7270139

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151