JP7247156B2 - 光源駆動装置、光源駆動方法および表示装置 - Google Patents

光源駆動装置、光源駆動方法および表示装置 Download PDF

Info

Publication number
JP7247156B2
JP7247156B2 JP2020194263A JP2020194263A JP7247156B2 JP 7247156 B2 JP7247156 B2 JP 7247156B2 JP 2020194263 A JP2020194263 A JP 2020194263A JP 2020194263 A JP2020194263 A JP 2020194263A JP 7247156 B2 JP7247156 B2 JP 7247156B2
Authority
JP
Japan
Prior art keywords
light
light source
gradation
period
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2020194263A
Other languages
English (en)
Other versions
JP2021039375A (ja
Inventor
伸基 中島
隆嗣 相崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JVCKenwood Corp
Original Assignee
JVCKenwood Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by JVCKenwood Corp filed Critical JVCKenwood Corp
Priority to JP2020194263A priority Critical patent/JP7247156B2/ja
Publication of JP2021039375A publication Critical patent/JP2021039375A/ja
Priority to JP2022068756A priority patent/JP7355148B2/ja
Application granted granted Critical
Publication of JP7247156B2 publication Critical patent/JP7247156B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、光源駆動装置、光源駆動方法および表示装置に関する。
液晶表示装置に用いられる液晶表示素子を駆動する駆動方式として、アナログ駆動方式とディジタル駆動方式とが知られている。アナログ駆動方式は、画素に印加される電圧値を連続的なアナログ値とした駆動方式である。ディジタル駆動方式は、画素に印加する電圧の大きさを2値とし、画像の輝度(階調)に対応して、印加電圧の時間幅を変えることにより、液晶の画素に印加する実効電圧値を制御する駆動方式である。ディジタル駆動方式は、画素に印加される情報が「0」および「1」の何れかであるため、ノイズなどの外部要因による影響を受け難いという特徴がある。
ディジタル駆動方式において、映像信号の1フレームを時分割制御して中間階調を得る技術が知られている。例えば、特許文献1には、映像信号の1フレーム周期を等分割して複数のサブフレームを形成し、表示する映像信号の階調に対応して適宜サブフレームを選択して表示を行い、人の視覚積分効果を利用して中間階調を表現する技術が開示されている。
特開2013-092548号公報
ところで、人の階調に対する反応はリニアではなく、より低い階調(より暗い画像)においてより敏感に反応することが知られている。一方、上述した、サブフレームを用いた階調制御による駆動方式は、各階調での照度は、その階調で選択したサブフレームの照度を加算したものになる。液晶の、電圧印加時間と透過率との関係はリニアではなく、人の階調に対する反応と似たものとなるが、階調が低い領域においてズレが大きくなり、視覚的に違和感のある画像となってしまうという問題点があった。
本発明は、上記に鑑みてなされたものであって、液晶表示素子をディジタル駆動方式により駆動する場合の表示品質を向上させることを目的とする。
上述した課題を解決し、目的を達成するために、本発明は、映像信号のフレーム周期を分割した分割周期を作成する分割周期作成部と、階調毎に予め割り当てられた分割周期に応じて映像信号に従い画素毎にオンおよびオフが制御される表示素子に対して光を照射する光源を駆動する光源制御部とを備え、光源制御部は、黒表示を除く最も低い階調に対応する第1の分割周期での第1の光量を、第1の分割周期以外の第2の分割周期の第2の光量より低い光量にするとともに、黒表示を除く全ての階調に第1の光量を含み、黒表示を除く全ての階調において、第1の光量と第2の光量が同じ場合を1としたときの各階調の最小分解能を1よりも小さく、かつ階調が小さくなるにしたがって小さくなる単調減少カーブを形成するように制御し、第1の光量を制御することで単調減少カーブを諧調方向に変化させることが可能であることを特徴とする。
本発明によれば、液晶表示素子をディジタル駆動方式により駆動する場合の表示品質を向上させることが可能となるという効果を奏する。
図1は、各実施形態に適用可能な表示システムの一例の構成を示す図である。 図2は、第1の実施形態に係る投射装置の一例の構成を概略的に示すブロック図である。 図3は、第1の実施形態に係る、階調値とサブフレームと画素のオン/オフ制御との関係の例を示す図である。 図4は、γ=2.2のガンマ曲線と投射部の入出力特性の例とを比較して示す図である。 図5は、第1の実施形態に係る光源制御を説明するためのタイムチャートである。 図6は、表示素子の各画素の例を示す図である。 図7は、第1の実施形態に係る、表示素子における各画素のオン/オフ制御と、光源の光量制御との関係の例を示す図である。 図8は、第1の実施形態に係る光源制御を行った場合の効果について説明するための図である。 図9は、第1の実施形態に係る、最小分解能の階調値n毎の変化の例を示す図である。 図10は、第1の実施形態の変形例に係る光源の制御の例を示す図である。 図11は、第2の実施形態に係る投射装置の一例の構成を示す図である。 図12は、表示素子の構成例を、光の入射方向と平行な方向の断面により示す図である。 図13は、表示素子の特性の例を示す図である。 図14は、第2の実施形態に係る映像処理・駆動部および画素電極部の構成の例を示すブロック図である。 図15は、第2の実施形態に係る画素回路の一例の構成を示すブロック図である。 図16は、第2の実施形態に係る、信号変換部、誤差拡散部、フレームレートコントロール部およびサブフレームデータ作成部における処理の流れを説明するための図である。 図17は、第2の実施形態に係るフレームレートコントロールテーブルの例を示す。 図18は、第2の実施形態に適用可能な駆動階調テーブルの例を示す図である。 図19は、第2の実施形態に係る制御の例を示すタイムチャートである。
以下に添付図面を参照して、光源駆動装置、表示装置および光源駆動方法の好適な実施形態を詳細に説明する。係る実施形態に示す具体的な数値および外観構成などは、本発明の理解を容易とするための例示にすぎず、特に断る場合を除き、本発明を限定するものではない。なお、本発明に直接関係のない要素は詳細な説明および図示を省略している。
図1は、各実施形態に適用可能な表示システムの一例の構成を示す。図1において、表示装置としての投射装置100は、光源および表示素子を備える。投射装置100は、光源から射出された光を、映像出力装置101から供給された映像信号に基づき表示素子により変調して、映像信号に応じた投射光として出射する。投射装置100から出射された投射光は、スクリーンなどの被投射媒体102に投射され、被投射媒体102上に、映像
信号に応じた投射映像として表示される。
(第1の実施形態)
第1の実施形態に係る投射装置について説明する。図2は、第1の実施形態に係る投射装置の一例の構成を概略的に示す。図2において、図1の投射装置100に対応する投射装置100aは、映像処理部110と、駆動部111と、後述する分割周期を作成する分割周期作成部としてのサブフレーム作成部112と、光源制御部113と、投射部122とを備える。また、投射部122は、光源120と表示素子121とを含む。ここで、サブフレーム作成部112と光源制御部113とによる構成を、光源駆動装置と呼ぶ。
映像処理部110に対して映像信号が入力される。ここで、映像信号は、所定のフレーム周期(例えば60フレーム/秒)でフレーム画像が更新される動画像を表示するためのディジタル方式の映像信号であるものとする。これに限らず、アナログ方式の映像信号を例えば映像処理部110においてディジタル方式の映像信号に変換してもよい。また、説明のため、映像信号は、画素毎に、階調値「0」~階調値「12」の13階調を表現可能であるものとする。ここで、階調値「0」および階調値「12」は、それぞれ黒表示および白表示に対応し、階調値「1」~階調値「11」は、階調値に応じた明るさの中間調表示に対応する。
映像処理部110は、入力された映像信号から、フレームの先頭を示すフレーム同期信号Vsyncと、画素毎の階調情報Gradとを抽出する。階調情報Gradは、画素の階調値(輝度値)を含む。映像処理部110は、抽出した階調情報Gradを駆動部111に供給する。また、映像処理部110は、抽出したフレーム同期信号Vsyncをサブフレーム作成部112に供給する。
サブフレーム作成部112は、映像処理部110から供給されたフレーム同期信号Vsyncから、1フレーム周期を分割した分割周期を作成する。サブフレーム作成部112は、例えば、1フレーム周期を、映像信号の階調数に対応する分割数で分割し、分割周期を作成する。この分割周期を、以下、サブフレームと呼ぶ。
映像信号が13階調を表現可能であるこの例では、サブフレーム作成部112は、1フレーム周期を階調数より1少ない12のサブフレームSF1、SF2、…、SF12に分割する。これは、詳細は後述するが、階調値「0」または階調値「12」では、1フレーム周期内において画素のオフ状態またはオン状態が維持されるためである。
サブフレーム作成部112は、例えば、分割した各サブフレームSF1、SF2、…、SF12のタイミングを示すサブフレーム同期信号SFsyncを生成し、生成したサブフレーム同期信号SFsyncを、フレーム同期信号Vsyncと共に出力する。サブフレーム作成部112から出力されたフレーム同期信号Vsyncおよびサブフレーム同期信号SFsyncは、それぞれ駆動部111および光源制御部113に供給される。
光源制御部113は、光源120の発光を制御するための光源制御信号を、サブフレーム作成部112から供給されたフレーム同期信号Vsyncおよびサブフレーム同期信号SFsyncに基づき生成する。光源120は、例えば半導体レーザであって、光源制御部113から供給された光源制御信号に従いレーザ光の発光が制御される。例えば、光源120は、光源制御信号に従い、少なくとも、射出するレーザ光の強度(明るさ)が制御される。また、光源120は、光源制御信号に従い、発光タイミングが、少なくとも上述のサブフレーム単位で制御可能とされている。光源制御部113による光源120の発光制御の詳細については、後述する。
なお、光源120は、光源制御信号に従い発光強度が制御可能で、且つ、発光タイミングがサブフレーム単位で制御可能であれば、他の種類の光源であってもよい。例えば、光源としてLED(Light Emitting Diode)を用いてもよいし、UHP(Ultra High Performance)ランプを用いることも可能である。
一方、駆動部111は、映像処理部110から供給された画素毎の階調情報Gradと、サブフレーム作成部112から供給されたフレーム同期信号Vsyncおよびサブフレーム同期信号SFsyncとに基づき、表示素子121を駆動するための駆動信号を生成する。駆動信号は、表示素子121に供給される。
表示素子121は、画素がマトリクス状に配置され、駆動部111から供給された、映信号に基づく駆動信号に従い、光源120から入射された光を画素毎に変調して射出する。第1の実施形態では、表示素子121として、液晶の特性を用いた液晶表示素子を用いる。液晶表示素子は、画素毎の画素電極と、各画素に共通する共通電極との間に液晶を挟み込み、画素電極により映像信号に応じて画素毎に電圧を印加することで特定の偏光方
向の光に対する液晶の透過率を変化させ、映像の表示を行う。
第1の実施形態では、表示素子121として、反射型の液晶表示素子を用いる。反射型の液晶表示素子では、照射された光は、入射面から液晶層を通過して反射面に照射され、反射面で反射されて再び液晶層を通過して入射面から外部に射出される。反射型の液晶表示素子は、入射された光の偏光状態を変化させて射出するため、偏光ビームスプリッタなどを用いて入射光と出射光を偏光分離する。
投射装置100aにおいて、光源120および表示素子121とを含んで、投射部122が構成される。被投射媒体102に投射される投射映像は、この投射部122に含まれる光源120の特性と表示素子121の特性とを統合した特性を備えることになる。以降、これら光源120の特性と表示素子121の特性とを統合した特性を、投射部122の特性とする。また、表示素子121に入力される駆動信号を、投射部122に対する入力とし、光源120の光が表示素子121を介して射出された光を、投射部122の出力とする。
次に、第1の実施形態に係るディジタル駆動方式について、より具体的に説明する。第1の実施形態では、駆動部111は、ディジタル駆動方式により表示素子121を駆動する。第1の実施形態に係るディジタル駆動方式では、駆動部111は、画素をオン状態と、オフ状態との2状態で制御する。なお、オン状態は、例えば液晶の透過率が最も高い状態であって、液晶に白色の光を入射した場合に略白の表示(白表示)となる状態である。また、オフ状態は、例えば液晶の透過率が最も低い状態であって、液晶に白色の光を入射した場合に略黒の表示(黒表示)となる状態である。また、駆動部111は、ある画素について、1フレーム周期内のサブフレームのうち、当該画素の階調値に応じた数のサブフレームにおいてオン状態に制御し、それ以外のサブフレームにおいてオフ状態に制御することで、当該画素において階調を表現する。
図3は、第1の実施形態に係る、階調値とサブフレームと画素のオン/オフ制御との関係の例を示す。図3において、各列は、左から右に向けてサブフレームSF1、SF2、…、SF12とされている。これらのうち、サブフレームSF1がフレーム周期の先頭のサブフレーム、サブフレームSF12がフレーム周期の後端のサブフレームとする。また、図3において、各行は、上から下に向けて階調値が0から1ずつ増加する。階調値「0」が最も低い(暗い)階調であり、階調値「12」が最も高い(明るい)階調である。
第1の実施形態では、駆動部111は、画素の階調値に応じた数のサブフレームを、フレーム周期の先頭から順に選択し、選択したサブフレームにおいて、当該画素をオン状態に制御する。図3において、斜線を付して示す値「1」のセルは、画素をオン状態に制御することを示し、値「0」のセルは、画素をオフ状態に制御することを示す。
例えば、ある画素の階調値が「3」である場合、駆動部111は、フレーム周期の先頭のサブフレームSF1から3つのサブフレーム(サブフレームSF1、SF2およびSF3)を選択する。そして、駆動部111は、選択したサブフレームにおいて、当該画素をオン状態に制御する。また、駆動部111は、その他の9個のサブフレーム(サブフレームSF4~SF12)では、当該画素をオフ状態に制御する。
また例えば、ある画素の階調値が「12」である場合、駆動部111は、フレーム周期の先頭のサブフレームSF1から12個のサブフレーム(サブフレームSF1~SF12)を選択する。そして、駆動部111は、選択したサブフレームにおいて、当該画素をオン状態に制御する。この場合には、オフ状態に制御するサブフレームは存在しない。
さらに例えば、ある画素の階調値が「0」である場合、駆動部111は、1フレーム周期内の全てのサブフレーム(サブフレームSF1~SF12)で当該画素をオフ状態に制御する。この場合には、オン状態に制御するサブフレームは存在しない。
このように、第1の実施形態では、オンおよびオフ制御を行うサブフレームが、階調毎に予め割り当てられる。また、階調値「0」では、フレーム周期内で画素のオフ状態が維持され、階調値「12」では、フレーム周期内で画素のオン状態が維持される。このように、階調値「0」および階調値「12」の階調は、フレーム周期内の全てのサブフレームをオフ状態およびオン状態に制御することで実現できるため、1フレーム周期内のサブフレーム数は、12で足りる。
ここで、投射部122の特性について説明する。一般的に、ディスプレイの入出力特性はリニアではなく、入力に対して出力が下に凸の曲線で表される。したがって、映像信号の処理も、この入出力特性に従い行われる。ディスプレイの入出力特性を示す曲線としては、一般的には、例えばガンマ値γ=2.2のガンマ曲線が用いられる。ガンマ曲線は、入力値をVIN、出力値をVOUTとしたときに、VOUT=VINγにより示される。
入出力特性がガンマ値γのディスプレイに対して、例えばガンマ値1/γのガンマ曲線に従い補正された映像信号を供給することで、リニアな階調表現を得ることができる。例えば、映像出力装置101から出力される映像信号は、一般的には、リニアな階調特性に対し、ガンマ値1/γ≒0.455のガンマ曲線に基づき補正された階調特性を持つ。
液晶を用いた表示素子121を備える投射部122の特性も、入出力特性はリニアではなく、ディスプレイの入出力特性と同様の、入力に対して出力が下に凸の曲線で表される。例えば、投射部122の入力は、映像信号の階調値に対応する。第1の実施形態では、図3を用いて説明したように、階調値は、液晶層への電圧印加時間に対応する。また、投射部122の出力は、光源120の光量と液晶の透過率とに基づくものとなる。より詳細には、投射部122の出力は、光源120から光が表示素子121を介して被投射媒体102に投射された場合の、被投射媒体102上での輝度に対応する。
図4は、γ=2.2のガンマ曲線に従った入出力特性を基準の特性として、この基準特性と投射部122の入出力特性の例とを比較して示す。図4(a)において、横軸に入力すなわち映像信号を、最大値を1に正規化して示す。上述の例では、入力は、値「1」が階調値「12」に対応する。また、図4(a)において、縦軸に出力すなわち輝度を、それぞれ最大値を1に正規化して示している。なお、輝度は、上述した、光源120から光が表示素子121を介して被投射媒体102に投射された場合の、被投射媒体102上での輝度であるものとする。さらに、図4(a)の例では、光源120の光量は、一定に制御されているものとする。
図4(b)は、図4(a)において範囲Aで示した部分を拡大した例である。図4(a)および図4(b)において、特性線140が基準特性(γ=2.2のガンマ曲線に従った特性)を、特性線141が表示素子121の入出力特性を、それぞれ示す。
図4(a)に示されるように、例えば入力値≧0.5(階調値「7」以上)といった高い入力値の範囲では、特性線140と特性線141とが略一致し、投射部122の入出力特性が基準特性と略等しいと見做すことができる。
一方、例えば入力値<0.5(階調値「6」以下)といった低い入力値の範囲では、特性線140と特性線141とが重ならず、投射部122の入出力特性が基準特性に対して高い出力(輝度)側にずれている。図4(a)の最も低い入力値を含む範囲Aにおいても、図4(b)に示されるように、投射部122の入出力特性が基準特性に対して高い出力(輝度)側にずれている。
この特性線141に従った入出力特性により投射部122を駆動すると、高い階調値の範囲、すなわち、特性線141と特性線140とが略一致する範囲での入力値の映像信号による映像の表示については、略意図した通りの表示が得られると考えられる。一方、低い階調値の範囲、すなわち、特性線141が特性線140に対して高出力側にずれている範囲での入力値の映像信号による映像の表示については、意図した映像よりも明るく表示されることになる。これは、映像信号の映像における暗い映像領域の表示品質の低下の要因となり得る。
そこで、第1の実施形態では、1フレーム周期内で光源120の光量を制御することで、投射部122の入出力特性を例えば基準特性に近付ける。より詳細には、第1の実施形態では、光源120の光量をサブフレーム単位で制御し、光源120の光量を、各サブフレームSF1~SF12に含まれる、黒表示(階調値「0」)を除く最も低い階調に対応する第1のサブフレームでの第1の光量が、第1のサブフレーム以外の第2サブフレームの第2の光量より低い光量になるように制御する。
図5のタイムチャートを用いて、第1の実施形態に係る光源制御について、より具体的に説明する。図5において、右方向に向けて時間が進行する。図5(a)は、フレーム周期を表すフレーム同期信号Vsyncの例を示す。信号の立ち上がりエッジから、次の立ち上がりエッジまでを、1フレーム周期とする。
図5(b)は、サブフレーム周期を表すサブフレーム同期信号SFsyncの例を示す。フレーム同期信号Vsyncと同様に、サブフレーム同期信号SFsyncも、信号の立ち上がりエッジから、次の立ち上がりエッジまでを、1サブフレーム周期とする。図5(b)の例では、上述の図3に対応し、1フレーム周期を時間軸方向に12のサブフレームSF1~SF12に分割している。
図5(d)は、既存技術による光源120の光量制御の例を示す。既存技術においては、図5(d)に斜線を付して示しているように、全てのサブフレームSF1~SF12において、光源120の光量を均一な光量に制御していた。このときの各サブフレームSF1~SF12における光源120の光量を、100%の光量とする。上述した図4の特性線141は、この既存技術に対応するものである。
図5(c)は、第1の実施形態に係る光源120の光量制御の例を示す。第1の実施形態では、光源制御部113は、フレーム周期の先頭のサブフレームSF1において光源120の光量を例えば50%の低減比率で低減させる制御を行い、その他のサブフレームSF2~SF12では、光源120の光量を100%の光量に制御する。サブフレームSF1は、上述の図3に示したように、黒表示(階調値「0」)を除く最も低い階調において画素がオン制御されるサブフレームである。したがって、このサブフレームSF1では、階調値「0」の階調を除く各階調で共通して画素がオン制御される。
図6および図7を用いて、第1の実施形態に係る投射部122の制御について、より具体的に説明する。図6は、表示素子121の各画素の例を示す。ここでは、説明のため、表示素子121が5画素×5画素を含むものとし、各画素を座標(xn,yn)で示している。図6の各マス内の数値は、映像信号に従った各画素の階調値の例を示す。
図7は、第1の実施形態に係る、表示素子121における各画素のオン/オフ制御と、光源120の光量制御との関係の例を示す。なお、図7において、右方向に向けて時間の進行を示している。
図7(a)は、図6の例において、座標(x0,y0)~(x4,y0)の5個の画素について、オン状態に制御されるオン区間130を示している。図6を参照し、駆動部112は、画素(x0,y0)に対し、階調値の「3」に対してサブフレームSF1~SF3をオン区間130とし、画素(x1,y0)に対し、階調値の「1」に対してサブフレームSF1のみをオン区間130としている。また、駆動部112は、画素(x2,y0)に対し、階調値が「0」であるので、オン区間130を設けない。さらに、駆動部112は、画素(x3,y0)および画素(x4,y0)に対し、それぞれ階調値が「5」および「9」であるため、それぞれサブフレームSF1~SF5、ならびに、サブフレームSF1~SF9をオン区間130としている。
図7(b)は、光源120の光量制御の例を示す。この例では、図5(c)と同様に、光源制御部113は、光源120を、サブフレームSF1において光量を50%の低減比率で低減させる制御を行い、他のサブフレームSF2~SF12において100%の光量に制御している。そのため、各画素(x0,y0)、(x1,y0)、(x3,y0)および(x4,y0)は、サブフレームSF1において50%の輝度(光量)となる。そして、各画素(x0,y0)、(x3,y0)および(x4,y0)は、サブフレームSF2以降において、100%の輝度(光量)となる。
したがって、黒表示の画素(x2,y0)を除く各画素(x0,y0)、(x1,y0)、(x3,y0)および(x4,y0)は、図5(d)で示した、光源120の光量を全サブフレームSF1~SF12で均一な光量に制御した場合と比較して、サブフレームSF1で光量を低減比率50%で低減させた分、輝度(光量)が下がっていることになる。
例えば、光源120の光量が100%の場合の輝度を「1」として正規化し、各画素において、各サブフレームにおける光源120の光量が単純加算されるものとする。この場合、第1の実施形態に係る光源制御によれば、各画素(x0,y0)、(x1,y0)、(x3,y0)および(x4,y0)の輝度(光量)は、それぞれ「2.5」、「0.5」、「4.5」および「8.5」となる。これに対して、各サブフレームSF1~SF12における光源の光量を均一とする既存技術の場合は、各画素(x0,y0)、(x1,y0)、(x3,y0)および(x4,y0)の輝度(光量)は、それぞれ「3」、「1」、「5」および「9」となる。
各画素の輝度(光量)を、第1の実施形態による光量制御を行った場合と、既存技術とで比較すると、黒表示を除き、階調が低いほど両者の比が大きくなることが分かる。
図8を用いて、第1の実施形態に係る光源制御を行った場合の効果について説明する。なお、図8において、上述した図4と共通する部分には同一の符号を付して、詳細な説明を省略する。図8(a)および図8(b)は、上述した図4(a)および図4(b)に対して、第1の実施形態に係る光源制御を行った場合の投射部122の入出力特性の例を示す特性線142を追加したものである。
図8の例では、光源120の光量を、サブフレームSF1で50%、他のサブフレームSF2~SF12でそれぞれ100%に制御している。このように制御することで、例えば入力値<0.5(階調値「6」以下)といった低い入力値の範囲において、第1の実施形態に係る特性線142は、既存技術による特性線141と比較して、より特性線140すなわち基準特性に近付いていることが分かる。一方、入力値≧0.5(階調値「7」以上)といった高い入力値の範囲では、既存技術と同様に、特性線142は特性線と略一致している。
したがって、第1の実施形態に係る光源制御を行うことで、低い階調の範囲での入力値の映像信号による映像の表示が、既存技術に対してより意図した映像に近付き、既存技術に対して表示品質を向上させることができる。
出力値の最小分解能は、単位入力値における出力値によって表すことができる。図8(b)に示されるように、ある入力値pにおける、既存技術における最小分解能Lと、第1の実施形態に係る光量制御を行った場合の最小分解能L'について考える。この場合、サブフレームSF1の光量aを「0≦a≦1」とし、他のサブフレームSF2~SF12の光量bを「1」とした場合、最小分解能L'は、L'=a×Lとすることができる。
ここで、「0≦a/b≦1」とした場合、階調値nにおける最小分解能L'(n)は、下記の式(1)により表される。なお、式(1)において、n>0である。また、サブフレームSFの順番を示す値nは、階調値に対応する。
Figure 0007247156000001
図9は、第1の実施形態に係る、式(1)に従い計算した最小分解能の、階調値n毎の変化の例を示す。図9において、縦軸は、第1の実施形態に係る最小分解能L'と、既存技術による最小分解能Lとの比L'/Lを示し、横軸は、階調値nを示す。また、特性線150は「a=0.5、b=1」の場合の例、特性線151は「a=0.3、b=1」の場合の例、特性線152は「a=0.7、b=1」の場合の例をそれぞれ示す。
図9に示されるように、階調値nが大きくなる程、比L'/Lの値が「1」に近付き、階調値nが小さくなる程、比L'/Lの値が小さくなる。また、階調値nが一定値以下(例えば階調値「4」~「5」以下)では、階調値nに対する比L'/Lの値の変化の度合いが大きくなる。したがって、階調値nの値が一定値以下の範囲、例えば「1≦n≦4~5」の範囲において最小分解能がより小さくなり、暗い映像領域における表示品質を向上させることができる。
また、特性線150、151および152に示されるように、値a/bによって比L'/Lの変化の度合いが異なる。したがって、光源制御部113において、例えば光量bを「1」に固定とし、光量aを0≦a≦1の間で調整することで、より適切な制御を行うことが可能である。例えば、光源120や表示素子121の特性に応じて値aを変更することが考えられる。
(第1の実施形態の変形例)
次に、第1の実施形態の変形例について説明する。上述した第1の実施形態では、フレーム周期を分割したサブフレームSF1~SF12のうち、黒表示(階調値「0」)を除く最も低い階調値に対応する1つのサブフレームSF1のみにおいて光源120の光量を低減させる制御を行っていた。これに対して、第1の実施形態の変形例では、複数のサブフレームSFにおいて光源120の光量を低減させる。
図10は、第1の実施形態の変形例に係る光源120の制御の例を示す。図10の例では、光源制御部113は、フレーム周期を分割したサブフレームSF1~SF12のうち、黒表示を除く最も低い階調値に対応するサブフレームSF1と、このサブフレームSF1に時間的に連続するサブフレームSF2およびSF3の3つのサブフレームSFにおいて、光源120の光量を低減させる制御を行う。
各サブフレームSF1~SF3における光量の低減度合いは、投射部122の入出力特性が基準特性に近付くように決める。図10の例では、各サブフレームSF1~SF3において、光源120の光量を低減比率25%で均一に低減させて制御しているが、これはこの例に限定されない。例えば、光源120の光量の低減比率は25%に限られない。また例えば、光源120の光量を、各サブフレームSF1~SF3において異なる低減比率で低減させてもよい。
さらに、上述では、サブフレーム作成部112は、フレーム周期を等分割して各サブフレームSFを作成しているが、これはこの例に限定されない。すなわち、サブフレーム作成部112は、各サブフレームSFの長さを異ならせてもよい。
(第2の実施形態)
次に、第2の実施形態について説明する。図11は、第2の実施形態に係る、図1の投射装置100に対応する投射装置100bの一例の構成を示す。投射装置100bは、映像処理・駆動部200と、投射部240とを含む。また、投射部240は、光源210と、照明光学系211と、光分離器212と、投射光学系213と、表示素子220とを含む。
映像処理・駆動部200は、例えば映像出力装置101から供給された映像信号に基づき、光源210を制御するための光源制御信号と、表示素子220を駆動するための駆動信号とを生成する。
光源210は、図2の光源120に対応し、例えば半導体レーザが用いられる。光源210から射出された光は、照明光学系211を介して光分離器212に入射される。照明光学系211から光分離器212に入射される光は、P偏光とS偏光とを含む光である。
光分離器212は、光に含まれるP偏光とS偏光とを分離する偏光分離面を含み、偏光分離面においてP偏光を透過させ、S偏光を反射させる。光分離器212としては、偏光ビームスプリッタを用いることができる。照明光学系211から光分離器212に入射された光は、偏光分離面でP偏光とS偏光とに分離され、P偏光は、偏光分離面を透過し、S偏光は、偏光分離面で反射されて表示素子220に照射される。
表示素子220は、図2の表示素子121に対応し、例えば反射型液晶表示素子である。図12は、表示素子220の構成例を、光の入射方向と平行な方向の断面により示す。表示素子220は、対向電極2201と、画素電極および画素電極を駆動する画素回路を含む画素電極部2203と、液晶層2202とを備え、対向電極2201と、画素電極部2203の画素電極とで液晶層2202を挟んで構成される。表示素子220は、画素回路に供給される駆動信号に応じて、画素電極と対向電極2201との間の液晶層2202に電圧を印加するようになっている。
表示素子220に入射されたS偏光は、対向電極2201から液晶層2202を介して画素電極部2203に入射され、画素電極部2203で反射されて再び液晶層2202および対向電極2201を介して、表示素子220から射出される。このとき、液晶層2202は、駆動信号に応じて対向電極2201と画素電極部2203の画素電極と間に印加される電圧に応じて、入射および反射されるS偏光を変調する。対向電極2201に入射したS偏光は、画素電極部2203で反射して対向電極2201から射出するまでの過程で変調を受け、P偏光とS偏光からなる光として対向電極2201から射出される。
図13は、表示素子220の特性の例を示す。図13において、横軸は、画素電極と対向電極2201とにより液晶層2202に印加される印加電圧を示す。縦軸は、液晶層2202の透過率を示す。表示素子220から射出される光の強度は、この透過率に応じたものとなる。液晶層2202の透過率は、印加電圧が0Vで略0%であり、オフ状態となっている。透過率は、印加電圧を上げていくと徐々に上昇し、閾値電圧Vthを超えると、急激な上昇となる。透過率は、飽和電圧Vwで飽和する。この飽和電圧Vwが白レベル電圧である。表示素子220は、例えば0Vから飽和電圧Vwの間の透過率を用いて表示を行う。
図12に戻り、表示素子220から射出されたP偏光およびS偏光を含む光は、光分離器212に入射され、偏光分離面においてS偏光が反射され、P偏光が透過される。透過されたP偏光は、光分離器212から射出されて投射光学系213に入射され、投射光として投射装置100bから射出される。投射装置110bから射出された投射光は、被投射媒体102に投射され、被投射媒体102上に投射映像が表示される。
なお、第2の実施形態においても、投射部240の入出力特性は、上述した第1の実施形態における投射部122の入出力特性と同様に、図4の特性線141で示されるような、基準特性に対して低階調の範囲で高輝度側にずれた特性を有するものとする。
図14は、第2の実施形態に係る投射装置100bに含まれる映像処理・駆動部200および画素電極部2203の構成の例を示す。この第2の実施形態に係る投射装置100bは、上述した第1の実施形態に係る投射装置100aと同様に、映像信号のフレーム周期を分割して分割周期すなわちサブフレームSFを作成し、映像信号の画素毎に、画素の階調値に応じた数のサブフレームSFにおいてオン状態に制御することで階調を表現する、ディジタル駆動方式が適用される。以下では、上述の第1の実施形態と同様に、階調が階調値「0」~「12」の13階調で表現され、フレーム周期を階調数より1少ない12の分割周期に等分割して、12のサブフレームSF1~SF12を作成するものとする。
図14において、映像処理・駆動部200は、信号変換部21と、誤差拡散部23と、フレームレートコントロール部24と、リミッタ部25と、サブフレームデータ作成部26と、駆動階調テーブル27と、メモリ制御部28と、フレームバッファ29と、データ転送部30と、駆動制御部31と、電圧制御部32と、光源制御部230とを含む。
また、画素電極部2203は、ソースドライバ33と、ゲートドライバ34と、各画素回路2210、2210、…とを含む。なお、ソースドライバ33およびゲートドライバ34は、画素電極部2203の外部に設けてもよい。
画素電極部2203において、各画素回路2210、2210、…は、マトリクス状に配列され、列方向に列データ線D0、D1、…、Dnによりそれぞれ接続され、行方向に行選択線W0、W1、…、Wmによりそれぞれ接続される。列データ線D0、D1、…、Dnは、ソースドライバ33にそれぞれ接続される。また、行選択線W0、W1、…、Wmは、ゲートドライバ34にそれぞれ接続される。
メモリ制御部28は、後述するサブフレームデータ作成部26からフレーム同期信号Vsyncと、サブフレーム同期信号SFsyncとが供給される。また、メモリ制御部28は、サブフレームデータ作成部26で作成された各サブフレームSFのサブフレームデータ(後述する)を、サブフレーム同期信号SFsyncに従い、サブフレームSF毎に分割されたフレームバッファ29に格納する。フレームバッファ29は、2つのフレームバッファを含むダブルバッファの構造になっており、メモリ制御部28は、一方のフレームバッファに映像信号データを格納している間、他方のフレームバッファからサブフレームデータを読み出すことができる。
駆動制御部31は、サブフレームデータ作成部26からフレーム同期信号Vsyncおよびサブフレーム同期信号SFsyncが供給され、サブフレームSF毎の処理のタイミングなどを制御する。駆動制御部31は、これら同期信号に基づき、データ転送部30への転送指示と、ソースドライバ33およびゲートドライバ34の制御とを行う。より具体的には、駆動制御部31は、フレーム同期信号Vsyncおよびサブフレーム同期信号SFsyncに基づき、垂直スタート信号VSTおよび垂直シフトクロック信号VCKと、水平スタート信号HSTおよび水平シフトクロック信号HCKとを生成する。
垂直スタート信号VSTおよび水平スタート信号HSTは、それぞれサブフレームSF先頭のタイミングと、ライン先頭のタイミングとを指定する。垂直シフトクロック信号VCKは、行選択線W0、W1、…、Wmを指定する。また、水平シフトクロック信号HCKは、列データ線D0、D1、…、Dnに対応した指定を行う。垂直スタート信号VSTおよび垂直シフトクロック信号VCKは、ゲートドライバ34に供給される。また、水平スタート信号HSTおよび水平シフトクロック信号HCKは、ソースドライバ33に供給される。
データ転送部30は、駆動制御部31の制御に従い、メモリ制御部28に対して、指定したサブフレームSFのサブフレームデータをフレームバッファ29から読み出すように指示する。データ転送部30は、メモリ制御部28から、フレームバッファ29から読み出したサブフレームデータを受け取り、受け取ったサブフレームデータを、駆動制御部31の制御に従い例えばライン単位でソースドライバ33へと転送する。
ソースドライバ33は、1ライン分のサブフレームデータをデータ転送部30より受け取る毎に、対応する画素回路2210、2210、…に対して、列データ線D0、D1、…、Dnを用いて同時に転送する。また、ゲートドライバ34は、行選択線W0、W1、…、Wmのうち、駆動制御部31から供給された垂直スタート信号VSTおよび垂直シフトクロック信号VCKにより指定された行の行選択線をアクティブにする。これにより、指定された行の全ての列の画素回路2210に、画素毎のサブフレームデータが転送される。
駆動制御部31は、さらに、フレーム同期信号Vsyncおよびサブフレーム同期信号SFsyncに基づき、電圧タイミング信号を生成する。電圧タイミング信号は、電圧制御部32供給される。また、電圧制御部32に対して、電圧値が0Vのゼロ電圧Vzeroと、飽和電圧Vwとが供給される。電圧制御部32は、電圧タイミング信号に示されるタイミングで、各画素回路2210、2210、…に対して、ゼロ電圧Vzeroおよび飽和電圧Vwに基づく電圧を、ブランキング電圧である電圧V0と、駆動電圧である電圧V1として供給する。また、電圧制御部32は、対向電極2201に供給するための共通電圧Vcomを出力する。なお、ブランキング電圧および駆動電圧は、それぞれ、画素をオフ状態およびオン状態に制御する電圧に対応する。
図15は、第2の実施形態に係る画素回路2210の一例の構成を示す。画素回路2210は、サンプル・ホールド部16と電圧選択回路17とを備え、電圧選択回路17の出力が、画素電極2204に供給される。なお、画素電極2204に液晶層2202を挟んで対向する対向電極2201に対して、共通電圧Vcomが供給される。サンプル・ホールド部16は、SRAM(Static Random Access Memory)構造のフリップフロップよりなる。サンプル・ホールド部16は、列データ線Dと行選択線Wとから信号が入力され、出力は、電圧選択回路17に供給される。電圧選択回路17は、電圧制御部32から電圧V0および電圧V1が供給される。
次に、映像処理・駆動部200の動作について説明する。ディジタル方式の映像信号が信号変換部21に供給される。信号変換部21は、供給された映像信号からフレーム同期信号Vsyncを抽出すると共に、当該映像信号を所定のビット数の映像信号データに変換して出力する。信号変換部21は、抽出したフレーム同期信号Vsyncを誤差拡散部23、フレームレートコントロール部24、リミッタ部25およびサブフレームデータ作成部26にそれぞれ供給する。
また、信号変換部21から出力された映像信号データは、誤差拡散部23、フレームレートコントロール部24およびリミッタ部25によりそれぞれ所定の信号処理を施されてサブフレームデータ作成部26に供給される。
図16を用いて、第2の実施形態に係る、信号変換部21、誤差拡散部23、フレームレートコントロール部24およびサブフレームデータ作成部26における処理の流れを説明する。ここでは、信号変換部21に入力される映像信号がビット数が8ビットの映像信号データであるものとして説明する。
信号変換部21は、入力されたNビットの映像信号データを、よりビット数が大きい(M+F+D)ビットのビット数を持つデータに変換する。ここで、値MはサブフレームSF数を2進数で表したときのビット数、値Dは誤差拡散部23により補間されるビット数、値Fはフレームレートコントロール部24により補間されるビット数を表している。なお値N、値M、値Fおよび値Dは、それぞれ1以上の整数である。図16の例では、値N=8、値D=4、値F=2、値M=4とされている。
信号変換部21は、例えばルックアップテーブルを用いてビット数の変換処理を行う。ここで、上述したように、一般的に、ディスプレイは、ガンマ値γ=2.2のガンマ曲線に従った入出力特性を持っている。そのため、映像出力装置101から出力される映像信号は、一般的には、ディスプレイで表示した際にリニアな階調表現が得られるように、ディスプレイのガンマ値の逆数のガンマ値によるガンマ曲線で補正された信号となっている。
信号変換部21は、投射部240の入出力特性を基準特性、すなわちガンマ値γ=2.2のガンマ曲線の特性に近付けるように予め調整されたルックアップテーブルを用いて、入力された映像信号データの変換を行う。この変換処理を、キャリブレーションと呼ぶ。このとき、信号変換部21は、ルックアップテーブルにより、Nビットの映像信号データを、(M+F+D)ビットの映像信号データに変換して出力する。値N=8、値D=4、
値F=2、値M=4であるこの例では、信号変換部21は、8ビットの映像信号データを、10ビットの映像信号データに変換して出力することになる。
信号変換部21において(M+F+D)ビットに変換された映像信号データは、誤差拡散部23により下位Dビットの情報を周辺画素に拡散することによって、(M+F)ビットのデータに変換される。値N=8、値D=4、値F=2、値M=4であるこの例では、誤差拡散部23は、信号変換部21から出力された10ビットの映像信号データに対して、画素毎に、下位4ビットの情報を周辺画素に拡散し上位6ビットのデータに量子化する。
誤差拡散法とは、表示すべき映像信号と実表示値との誤差(表示誤差)を周辺の画素に拡散することで階調不足を補う方法である。第2の実施形態においては、表示すべき映像信号の下位4ビットを表示誤差とし、注目画素の右隣の画素に表示誤差の7/16を、左下の画素に表示誤差の3/16を、直下の画素に表示誤差の5/16を、右下の画素に表示誤差の1/16を、それぞれ加える。この処理を、例えば1フレームの映像内の左から右に向けて画素毎に行い、この処理をさらに1フレームの映像内の上から下に向けてライン毎に行う。
誤差拡散部23の動作について、より詳細に説明する。注目画素は、上述のように誤差を拡散すると共に、直前の注目画素により拡散された誤差が加算される。誤差拡散部23は、入力された10ビットの映像信号データの注目画素に対して、先ず、直前の注目画素により拡散された誤差を誤差バッファから読み出して加算する。誤差拡散部23は、誤差バッファの値が加算された10ビットの注目画素を、上位の6ビットと下位の4ビットとに分割する。
分割された下位の4ビットの値は、(下位4ビット,表示誤差)とするとき、次のようになる。
(0000, 0)
(0001,+1)
(0010,+2)
(0011,+3)
(0100,+4)
(0101,+5)
(0110,+6)
(0111,+7)
(1000,-7)
(1001,-6)
(1010,-5)
(1011,-4)
(1100,-3)
(1101,-2)
(1110,-1)
(1111, 0)
分割された下位の4ビットの値に対応する表示誤差は、誤差バッファへと加算され記憶される。また、分割された下位の4ビットの値に対して閾値比較を行ない、値が2進数表記で「1000」より大きい場合、上位6ビットの値に「1」が加算される。そして、上位の6ビットのデータが誤差拡散部23から出力される。
誤差拡散部23にて(M+F)ビットに変換された映像信号データは、フレームレートコントロール部24に入力される。フレームレートコントロール部24は、表示素子220の1画素の表示に対してm(mは2以上の整数)フレームを1周期として、その周期のn(nはm>n>0の整数)フレームではオン表示を行ない、残りの(m-n)フレームではオフ表示を行うことにより疑似的に階調を表示させるフレームコントロール処理を行
う。
換言すれば、フレームレートコントロール処理は、画面の書き換えと網膜の残像効果とを利用して中間階調を擬似的に作り出す処理である。例えば、ある画素を1フレーム毎に階調値「0」と階調値「1」とで交互に書き換えることにより、人間の目には、その画素が階調値「0」と階調値「1」の中間の階調値を持つ画素に見えることになる。そして、このような階調値「0」と階調値「1」との交互の書き換えを、例えば4フレームを1セットとして制御することによって、階調値「0」と階調値「1」との間に3段階の階調を擬似的に表現できるようになる。
フレームレートコントロール部24は、図17に示されるフレームレートコントロールテーブルを備える。フレームレートコントロール部24は、さらに、例えばフレーム同期信号Vsyncに基づきフレームをカウントするフレームカウンタを備える。図17の例では、フレームレートコントロールテーブルは、それぞれのマスにおいて値「0」または「1」が指定される4×4のマトリクス(小マトリクスと呼ぶ)が、さらに4×4のマトリクス状(大マトリクスと呼ぶ)に配置されてなる。
大マトリクスの各列は、フレームカウンタのカウンタ値における下位2ビットの値で指定される。また、大マトリクスの各行は、フレームレートコントロール部24に入力される6ビットの映像信号データにおける下位2ビットの値で指定される。また、各小マトリクスの各列および各行は、画素の表示エリア内での位置情報、すなわち、画素の座標に基づき指定される。より具体的には、各小マトリクスの各列は、画素のX座標の下位2ビットの値で指定され、各行は、画素のY座標の下位2ビットの値で指定される。
フレームレートコントロール部24では、供給された(M+F)ビットの映像信号データの下位Fビットの値と、画素の位置情報およびフレームのカウント情報とから、フレームレートコントロールテーブル内の位置を特定し、その位置での値(値「0」または値「1」)を上位Mビットに加える。これにより、(M+F)ビットの映像信号データを、Mビットのデータに変換する。
値F=2、値M=4のこの例では、誤差拡散部23により出力された6ビットの映像信号データは、フレームレートコントロール部24に入力される。フレームレートコントロール部24は、この映像信号データの下位2ビットの情報と、表示エリアでの位置情報と、フレームカウンタ情報とより、フレームレートコントロールテーブルから値「0」または値「1」を取得し、取得した値を、入力された映像信号データの6ビットから分離され
た上位4ビットの値に加算する。
より具体的には、フレームレートコントロール部24は、入力された6ビットの映像信号データ(画素データ)を、上位の4ビットのデータと下位の2ビットのデータとに分割する。フレームレートコントロール部24は、分割して得た下位2ビットのデータと、当該画素の表示エリアでのX座標の下位2ビットおよびY座標の下位2ビットと、フレームカウンタのカウント値の下位2ビットとの合計8ビットの値を用いて、図17のフレームレートコントロールテーブルの大マトリクスおよび小マトリクスにおける位置を特定し、特定された位置により指定される値「0」または値「1」を取得する。フレームレートコントロール部24は、取得した値「0」または値「1」を、入力された映像信号データから分離した上位4ビットのデータに加算して、4ビットの映像信号データとして出力する。
このように、フレームレートコントロール部24により、画素のオン/オフが、画素のブロック単位で、階調毎に制御される。これにより、連続する2つの階調の間に、擬似的にさらに階調を表現することができる。
図14を参照し、フレームレートコントロール部24から出力された4ビットの映像信号データは、リミッタ部25に供給される。リミッタ部25は、供給された映像信号データの階調値の最大値を「12」に制限する。リミッタ部25で階調値の最大値が「12」に制限された映像信号データは、サブフレームデータ作成部26に供給される。サブフレームデータ作成部26は、駆動階調テーブル27を用いて、供給された映像信号データを12ビットのデータに変換する。
また、サブフレームデータ作成部26は、供給されたフレーム同期信号Vsyncに基づきサブフレーム同期信号SFsyncを生成する。サブフレームデータ作成部26は、フレーム同期信号Vsyncおよびサブフレーム同期信号SFsyncを、メモリ制御部28および駆動制御部31に供給すると共に、光源制御部230に供給する。
図18は、第2の実施形態に適用可能な駆動階調テーブル27の例を示す。図18において、上述した図3と同様に、各列は、左から右に向けてサブフレームSF1、SF2、…、SF12とされている。これらのうち、サブフレームSF1がフレーム周期の先頭のサブフレーム、サブフレームSF12がフレーム周期の後端のサブフレームとする。また、図18において、各行は、上から下に向けて階調値が0から1ずつ増加する。階調値「0」が最も低い(暗い)階調であり、階調値「12」が最も高い(明るい)階調である。
第2の実施形態では、上述の図3の第1の実施形態の例とは逆に、画素の階調値に応じた数のサブフレームを、フレーム周期の後端から順に選択し、選択したサブフレームにおいて、当該画素をオン状態に制御する。図18において、斜線を付して示す値「1」のセルは、画素をオン状態に制御することを示し、値「0」のセルは、画素をオフ状態に制御することを示す。駆動階調テーブル27は、このように、画素のオン/オフ制御を示す値が、各サブフレームSF1~SF12と階調値とに関連付けられて格納される。
このように、第2の実施形態においても、上述の第1の実施形態と同様に、オンおよびオフ制御を行うサブフレームが、階調毎に予め割り当てられる。
サブフレームデータ作成部26は、映像信号データに従い駆動階調テーブル27を参照し、サブフレームSF毎に、各画素のデータを値「0」または値「1」のデータ(以下、0/1データと呼ぶ)に変換し、サブフレームデータを作成する。
例えば、上述した図6を参照し、それぞれ階調値が「3」、「1」、「0」、「5」および「9」である座標(x0,y0)~(x4,y0)の各画素は、サブフレームSF1において、値「0」、「0」、「0」、「0」および「0」の各0/1データに変換され、サブフレームSF1のサブフレームデータとされる。各画素は、サブフレームSF4で、それぞれ値「0」、「0」、「0」、「0」および「1」の各0/1データに変換され、サブフレームSF4のサブフレームデータとされる。また、サブフレームSF12において、それぞれ値「1」、「1」、「0」、「1」および「1」の各0/1データに変換され、サブフレームSF12のサブフレームデータとされる。
図19は、第2の実施形態に係る制御の例を示すタイムチャートである。図19のタイムチャートは、上述した図5のタイムチャートと対応するもので、表示素子220に関する駆動タイミングと、光源210の駆動タイミングとが含まれている。図19(a)および図19(b)は、それぞれフレーム同期信号Vsyncおよびサブフレーム同期信号SFsyncの例を示す。図19(b)の例では、上述の図18に対応し、1フレーム周期を階調数より1少ない12のサブフレームSF1~SF12に分割している。
図19(c)は、表示素子210の駆動タイミングの例を示し、図19(d)は、映像信号データの画素電極部2203への転送タイミングの例を示す。また、図19(e)は、光源210の光量制御の例を示す。
図19(c)において、期間WCは、画素電極部2203に含まれる全ての画素回路2210にサブフレームSF毎の映像信号データを転送するデータ転送期間を示す。期間DCは、画素回路2210を駆動する際の駆動期間を示す。1つのサブフレームSFに期間WCおよび期間DCが配置される。期間WCは、サブフレームSFの開始タイミングに対応して開始され、期間WCの終了後、期間DCが開始される。期間DCは、サブフレームSFの終了タイミングに対応して終了される。
1フレーム周期内で、時間軸方向に先頭からサブフレームSF1、SF2、…、SF11、SF12の順番で、フレームバッファ29から各サブフレームSF1、SF2、…、SF11、SF12のサブフレームデータが読み出されて、期間WCにおいて各画素回路2210に転送される。転送されたサブフレームデータは、各画素回路2210のサンプル・ホールド部16にそれぞれ保持される。
一例として、データ転送部30は、駆動制御部31の制御に従い、サブフレームデータをライン単位でソースドライバ33に転送する。ソースドライバ33は、駆動制御部31の制御に従い、転送されたサブフレームデータを、例えば、各データ線D0、D1、…、Dnにそれぞれ対応するレジスタに画素毎に書き込み保持する。ここで画素毎に保持されるデータは、画素の階調値が駆動階調テーブル27に基づき変換された値「0」または値「1」の0/1データとなる。
また、ゲートドライバ34は、駆動制御部31の制御に従い、サブフレームデータのライン単位での転送タイミングに対応して行選択線W0、W1、…、Wmを順次選択する。これにより、ソースドライバ33に保持された各画素の0/1データが、行選択線W0、W1、…、Wmにより選択された各画素回路2210のサンプル・ホールド部16に取得され保持される。これにより、期間WC内で、画素電極部2203に含まれる全ての画素回路2210において、サンプル・ホールド部16に画素の0/1データが保持される。
期間DCでは、画素電極部2203に含まれる全ての画素回路2210が駆動される。図15を参照して、画素回路2210の駆動制御について説明する。各画素回路2210に0/1データを転送する期間WCでは、サンプル・ホールド部16に保持される0/1データの値に関わらず、画素をブランキング状態とする必要がある。そのため、電圧制御部32は、駆動制御部31の制御に従い、期間WCでは、電圧V0と、電圧V1と、共通電圧Vcomとを同電位(例えば接地電位)に設定する。
期間WCが終了すると、駆動期間である期間DCが開始される。電圧制御部32は、駆動制御部31の制御により、期間DCを等分割した期間DC#1およびDC#2それぞれで、各画素回路2210を駆動する。電圧制御部32は、期間DC#1では、電圧V1が飽和電圧Vwに、電圧V0および共通電圧Vcomを接地電位に、それぞれ設定する。また、電圧制御部32は、期間DC#2では、期間DC#1とは逆に、電圧V1を接地電位に、電圧V0および共通電圧Vcomを飽和電圧Vwに設定する。
画素回路2210において、サンプル・ホールド部16に保持される0/1データが値「0」の場合、電圧選択回路17は、電圧V0を画素電極2204に印加する電圧として選択する。期間DC#1では、画素電極2204の電圧Vpeと対向電極2201に印加される共通電圧Vcomは、それぞれ接地電位となる。したがって、液晶層2202に印加される電圧は、0[V]となり、液晶層2202の駆動状態がブランキング状態(オフ状態)となる。
画素回路2210において、サンプル・ホールド部16に保持される0/1データが値「1」の場合、電圧選択回路17は、電圧V1を画素電極2204に印加する電圧として選択する。期間DC#1では、画素電極2204の電圧Vpeが飽和電圧Vw、対向電極2201に印加される共通電圧Vcomは接地電位となる。したがって、液晶層2202に印加される電圧は、対向電極2201の電位を基準として、正の飽和電圧Vwとなり、液晶層2202が駆動状態(オン状態)となる。また、期間DC#2では、画素電極2204の電圧Vpeが接地電位、対向電極2201に印加される共通電圧Vcomが飽和電圧Vw(飽和電圧+Vw)となり、液晶層2202に印加される電圧は、対向電極2201の電位を基準として、負の飽和電圧Vw(飽和電圧-Vw)となり、液晶層2202が駆動状態(オン状態)となる。
液晶層2202に絶対値が等しく正負が異なる電圧(飽和電圧+Vwおよび-Vw)を同じ期間印加することにより、長時間平均して液晶層2202に印加する電圧が0[v]となり、焼き付きを防止することができる。
図19の説明に戻り、図19(e)は、光源制御部230による光源210の光量制御の例を示す。図18を用いて説明したように、第2の実施形態では、サブフレームSF12が黒表示(階調値「0」)を除く最も低い階調において画素がオン制御されるサブフレームとなっており、このサブフレームSF12では、階調値「0」の階調を除く各階調で共通して画素が駆動状態(オン制御)とされる。そのため、光源制御部230は、サブフレームデータ作成部26から供給されるフレーム同期信号Vsyncおよびサブフレーム同期信号SFsyncに従い、フレーム周期の後端のサブフレームSF12において光源210の光量を例えば50%の低減比率で低減させる制御を行い、その他のサブフレームSF1~SF11では、光源210の光量を100%の光量に制御している。
このように、フレーム周期の後端側で光源210の光量を低減させる光源制御を行っても、上述した第1の実施形態と同様に、低い階調の範囲での入力値の映像信号による映像の表示が、既存技術に対してより意図した映像に近付き、既存技術に対して表示品質を向上させることができる。
16 サンプル・ホールド部
17 電圧選択回路
21 信号変換部
23 誤差拡散部
24 フレームレートコントロール部
26 サブフレームデータ作成部
27 駆動階調テーブル
28 メモリ制御部
29 フレームバッファ
30 データ転送部
31 駆動制御部
32 電圧制御部
33 ソースドライバ
34 ゲートドライバ
100,100a,100b 投射装置
101 映像出力装置
102 被投射媒体
110 映像処理部
111 駆動部
112 サブフレーム作成部
113,230 光源制御部
120,210 光源
121,220 表示素子
122,240 投射部
200 映像処理・駆動部
2201 対向電極
2202 液晶層
2203 画素電極部
2204 画素電極
2210 画素回路

Claims (6)

  1. 映像信号のフレーム周期を分割した分割周期を作成する分割周期作成部と、
    階調毎に予め割り当てられた前記分割周期に応じて前記映像信号に従い画素毎にオンおよびオフが制御される表示素子に対して光を照射する光源を駆動する光源制御部と
    を備え、
    前記光源制御部は、
    黒表示を除く最も低い階調に対応する第1の分割周期での第1の光量を、該第1の分割周期以外の第2の分割周期の第2の光量より低い光量にするとともに、黒表示を除く全ての階調に前記第1の光量を含み、
    黒表示を除く全ての階調において、前記第1の光量と前記第2の光量が同じ場合を1としたときの各階調の最小分解能を1より小さく、かつ階調が小さくなるにしたがって小さくなる単調減少カーブを形成することで基準のガンマ値の特性とズレのあるすべての階調値を前記基準のガンマ値の特性に近づけるように制御し、前記第1の光量を制御することで前記単調減少カーブを変化させることが可能である
    ことを特徴とする液晶表示装置の光源駆動装置。
  2. 前記光源制御部は、
    前記光源の光量を、前記第2の分割周期のうち前記第1の分割周期から連続する1以上の分割周期でさらに前記第1の光量に制御する
    ことを特徴とする請求項1に記載の光源駆動装置。
  3. 映像信号のフレーム周期を分割した分割周期を作成する分割周期作成ステップと、
    階調毎に予め割り当てられた前記分割周期に応じて前記映像信号に従い画素毎にオンおよびオフが制御される表示素子に対して光を照射する光源を駆動する光源制御ステップと
    を備え、
    前記光源制御ステップは、
    黒表示を除く最も低い階調に対応する第1の分割周期と、該第1の分割周期以外の第2の分割周期とのうち、少なくとも該第1の分割周期での第1の光量を、該第2の分割周期の第2の光量より低い光量にするとともに、黒表示を除く全ての階調に前記第1の光量を含み、
    黒表示を除く全ての階調において、前記第1の光量と前記第2の光量が同じ場合を1としたときの各階調の最小分解能を1より小さく、かつ階調が小さくなるにしたがって小さくなる単調減少カーブを形成することで基準のガンマ値の特性とズレのあるすべての階調値を前記基準のガンマ値の特性に近づけるように制御し、前記第1の光量を制御することで前記単調減少カーブを変化させることが可能である
    ことを特徴とする液晶表示装置の光源駆動方法。
  4. 光源と、
    前記光源から射出された光を映像信号に応じて変調させる表示素子と、
    前記映像信号のフレーム周期を分割した分割周期を作成する分割周期作成部と、
    階調毎に予め割り当てられた前記分割周期に応じて前記映像信号に従い前記表示素子の画素毎のオンおよびオフを制御する駆動部と、
    前記光源を駆動する光源制御部と
    を備え、
    前記光源制御部は、
    黒表示を除く最も低い階調に対応する第1の分割周期と、該第1の分割周期以外の第2の分割周期とのうち、少なくとも該第1の分割周期での第1の光量を、該第2の分割周期の第2の光量より低い光量にするとともに、黒表示を除く全ての階調に前記第1の光量を含み、
    黒表示を除く全ての階調において、前記第1の光量と前記第2の光量が同じ場合を1としたときの各階調の最小分解能を1より小さく、かつ階調が小さくなるにしたがって小さくなる単調減少カーブを形成することで基準のガンマ値の特性とズレのあるすべての階調値を前記基準のガンマ値の特性に近づけるように制御し、前記第1の光量を制御することで前記単調減少カーブを変化させることが可能である
    ことを特徴とする液晶表示装置。
  5. 前記光源制御部は、
    前記光源の光量を、前記第2の分割周期のうち前記第1の分割周期から連続する1以上の分割周期でさらに前記第1の光量に制御する
    ことを特徴とする請求項4に記載の液晶表示装置。
  6. 前記駆動部は、
    前記画素のオンおよびオフを、前記階調毎に、前記画素のブロック単位でさらに制御する
    ことを特徴とする請求項4または請求項5に記載の液晶表示装置。

JP2020194263A 2020-11-24 2020-11-24 光源駆動装置、光源駆動方法および表示装置 Active JP7247156B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2020194263A JP7247156B2 (ja) 2020-11-24 2020-11-24 光源駆動装置、光源駆動方法および表示装置
JP2022068756A JP7355148B2 (ja) 2020-11-24 2022-04-19 光源駆動装置、光源駆動方法および液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2020194263A JP7247156B2 (ja) 2020-11-24 2020-11-24 光源駆動装置、光源駆動方法および表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2019092736A Division JP2019168706A (ja) 2019-05-16 2019-05-16 光源駆動装置、光源駆動方法および表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022068756A Division JP7355148B2 (ja) 2020-11-24 2022-04-19 光源駆動装置、光源駆動方法および液晶表示装置

Publications (2)

Publication Number Publication Date
JP2021039375A JP2021039375A (ja) 2021-03-11
JP7247156B2 true JP7247156B2 (ja) 2023-03-28

Family

ID=74849116

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2020194263A Active JP7247156B2 (ja) 2020-11-24 2020-11-24 光源駆動装置、光源駆動方法および表示装置
JP2022068756A Active JP7355148B2 (ja) 2020-11-24 2022-04-19 光源駆動装置、光源駆動方法および液晶表示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2022068756A Active JP7355148B2 (ja) 2020-11-24 2022-04-19 光源駆動装置、光源駆動方法および液晶表示装置

Country Status (1)

Country Link
JP (2) JP7247156B2 (ja)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001175216A (ja) 1999-10-04 2001-06-29 Matsushita Electric Ind Co Ltd 高階調度表示技術
JP2002297085A (ja) 2001-03-30 2002-10-09 Ricoh Co Ltd 階調表示方法及び階調表示装置
US20050128223A1 (en) 2003-12-12 2005-06-16 Adam Ghozeil Method and system for generating pixel gray scale levels
JP2007171727A (ja) 2005-12-26 2007-07-05 Tohoku Pioneer Corp 映像信号の表示制御装置および表示制御方法
US20080218458A1 (en) 2007-03-02 2008-09-11 Taro Endo Color display system
US20090103053A1 (en) 2007-10-02 2009-04-23 Hirotoshi Ichikawa Projection apparatus comprising spatial light modulator
JP2014115430A (ja) 2012-12-07 2014-06-26 Jvc Kenwood Corp 液晶表示装置、及びその駆動方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5959598A (en) * 1995-07-20 1999-09-28 The Regents Of The University Of Colorado Pixel buffer circuits for implementing improved methods of displaying grey-scale or color images
JP2007078866A (ja) * 2005-09-12 2007-03-29 Sharp Corp 空間光変調システム、その駆動方法及びプロジェクタ
JP5895446B2 (ja) * 2011-10-24 2016-03-30 株式会社Jvcケンウッド 液晶表示素子の駆動装置、液晶表示装置及び液晶表示素子の駆動方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001175216A (ja) 1999-10-04 2001-06-29 Matsushita Electric Ind Co Ltd 高階調度表示技術
JP2002297085A (ja) 2001-03-30 2002-10-09 Ricoh Co Ltd 階調表示方法及び階調表示装置
US20050128223A1 (en) 2003-12-12 2005-06-16 Adam Ghozeil Method and system for generating pixel gray scale levels
JP2007171727A (ja) 2005-12-26 2007-07-05 Tohoku Pioneer Corp 映像信号の表示制御装置および表示制御方法
US20080218458A1 (en) 2007-03-02 2008-09-11 Taro Endo Color display system
US20090103053A1 (en) 2007-10-02 2009-04-23 Hirotoshi Ichikawa Projection apparatus comprising spatial light modulator
JP2014115430A (ja) 2012-12-07 2014-06-26 Jvc Kenwood Corp 液晶表示装置、及びその駆動方法

Also Published As

Publication number Publication date
JP7355148B2 (ja) 2023-10-03
JP2022109949A (ja) 2022-07-28
JP2021039375A (ja) 2021-03-11

Similar Documents

Publication Publication Date Title
KR101148394B1 (ko) 화상 처리 장치 및 화상 표시 장치
US6784898B2 (en) Mixed mode grayscale method for display system
JP6589360B2 (ja) 表示装置および表示装置の駆動方法
US20100110112A1 (en) Backlight apparatus and display apparatus
WO2012043454A1 (ja) 液晶表示装置、液晶表示素子の駆動装置及び駆動方法
JP2008225105A (ja) 空間光変調器
JP2006343707A (ja) 表示装置
JPWO2006030842A1 (ja) 表示装置の駆動方法、駆動装置、そのプログラムおよび記録媒体、並びに、表示装置
US11070776B2 (en) Light source drive device, light source drive method, and display apparatus
JP2011150004A (ja) 電気光学装置および電子機器
JP6200149B2 (ja) 液晶表示装置、及びその駆動方法
JP2012103356A (ja) 液晶表示装置
JP5895446B2 (ja) 液晶表示素子の駆動装置、液晶表示装置及び液晶表示素子の駆動方法
TWI225238B (en) Plasma display panel (PDP) - improvement of dithering noise while displaying less video levels than required
WO2012169589A1 (ja) 液晶表示装置及びその駆動方法
JP6237415B2 (ja) 映像表示装置
JP5824921B2 (ja) 液晶表示装置、液晶表示素子の駆動装置及び駆動方法
JP7247156B2 (ja) 光源駆動装置、光源駆動方法および表示装置
JP2002278501A (ja) 階調表示方法、画像表示方法及び画像表示装置
JP2020064103A (ja) 電気光学装置の駆動方法、電気光学装置および電子機器
JP2010250043A (ja) 電気光学装置
JP5375795B2 (ja) 液晶表示装置、液晶表示素子の駆動装置及び駆動方法
JP2019056938A (ja) 光源駆動装置、光源駆動方法および表示装置
JP2019168706A (ja) 光源駆動装置、光源駆動方法および表示装置
JP2001343950A (ja) 画像表示装置および方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20201130

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210819

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210914

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211105

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20220125

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220419

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20220419

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20220427

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20220510

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20220603

C211 Notice of termination of reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C211

Effective date: 20220607

C22 Notice of designation (change) of administrative judge

Free format text: JAPANESE INTERMEDIATE CODE: C22

Effective date: 20220830

C22 Notice of designation (change) of administrative judge

Free format text: JAPANESE INTERMEDIATE CODE: C22

Effective date: 20221213

C13 Notice of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: C13

Effective date: 20230110

C302 Record of communication

Free format text: JAPANESE INTERMEDIATE CODE: C302

Effective date: 20230113

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230118

C23 Notice of termination of proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C23

Effective date: 20230214

C03 Trial/appeal decision taken

Free format text: JAPANESE INTERMEDIATE CODE: C03

Effective date: 20230314

C30A Notification sent

Free format text: JAPANESE INTERMEDIATE CODE: C3012

Effective date: 20230314

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20230315

R150 Certificate of patent or registration of utility model

Ref document number: 7247156

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150