JP7216231B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP7216231B2 JP7216231B2 JP2022015762A JP2022015762A JP7216231B2 JP 7216231 B2 JP7216231 B2 JP 7216231B2 JP 2022015762 A JP2022015762 A JP 2022015762A JP 2022015762 A JP2022015762 A JP 2022015762A JP 7216231 B2 JP7216231 B2 JP 7216231B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- circuit
- power supply
- power
- mos transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Description
図1には、第1の実施の形態の半導体装置(チップ)10Aが示されている。図1に示すように、半導体装置10Aの電源配線14は、図3と同様に、行方向に複数の電源線と、列方向に複数の電源線とを備え、メッシュ状に配線されている。電源配線14には、電源(vss)パッド12と、複数の回路16、18とが接続されている。
次に、第2の実施の形態を説明する。
(第1の変形例)
第2の実施の形態では、n型MOSトランジスタ26がノイズを発生させる。本開示の技術は、n型MOSトランジスタ26に限定されず、p型MOSトランジスタであっても、第2の実施の形態と同様に、p型MOSトランジスタのソースを、電源(vcc)パッド12の近傍から分離させた電源線30に直結させる。
第2の実施の形態では、n型MOSトランジスタ26が、第1の変形例では、p型MOSトランジスタが、ノイズを発生させる。本開示の技術は、これらに限定されない。例えば、本開示の技術は、半導体装置に、少なくとも1つのn型MOSトランジスタ26及び少なくとも1つのp型MOSトランジスタを備える場合にも、適用することができる。この場合には、n型MOSトランジスタ26及びp型MOSトランジスタの各々のソースを、電源パッド12の近傍から分離させた電源線に直結させる。この場合、n型MOSトランジスタ26のソースを、電源(vss/vcc)パッド12の近傍から分離させた第1の電源線に直結させ、p型MOSトランジスタのソースを、電源パッド12の近傍から分離させた第2の電源線に直結させるようにしてもよい。ここで、第1の電源線と第2の電源線とは接続されていなくともいいが、第1の電源線及び第2の電源線の一方が他方に接続したり、第1の電源線及び第2の電源線が、電源パッド12の近傍から分離させた第3の電源線に接続したりしてもよい。なお、第1の電源線~第3の電源線は、回路18には直接接続しない。
第1の実施の形態、第2の実施の形態、第1の変形例、及び第2の変形例は、1つの電源パッド12を備える。本開示の技術は、これらに限定されない。例えば、本開示の技術は、半導体装置に電源パッドを複数備える場合にも適用できる。この場合、電源線20又は電源線30の他端は、複数の電源パッドの中で、回路16又はn型MOSトランジスタ26(又はp型MOSトランジスタ)に最も近い位置に位置する電源パッドが電源線に接続する部分の近傍に接続されるようにしてもよい。
12 電源パッド
14 電源配線
14A 電源線
14B 電源線
16 回路
18 回路
20 電源線
26 n型MOSトランジスタ26
30 電源線
40 一端
44 他端
46 交差点
Claims (6)
- ノイズの発生の要因となる第1の回路と、
前記第1の回路の周辺に設けられた第2の回路と、
一端が前記第1の回路と接続され且つ前記一端より他端の位置が前記第2の回路から遠ざかる位置に配設されると共に前記第2の回路とは接続されない第1の配線と、
前記第1の配線の前記他端と、第2の配線を介して、接続される電源パッドと、
を備え、
前記電源パッドは、前記第2の配線に接続され、
前記第1の配線の前記他端は、前記第2の配線における前記電源パッドが接続される部分の近傍に接続され、
前記第2の配線は、複数の線がメッシュ状に配線され且つ前記線が交差する交差点を有し、
前記第1の配線の前記他端が前記第2の配線に接続される接続部分と前記交差点との距離は、前記接続部分と前記第2の配線における前記電源パッドが接続される部分との距離より長い、
半導体装置。 - 前記電源パッドを複数備え、
前記第1の配線の前記他端は、前記第2の配線を介して、前記複数の電源パッドの中で、前記第1の回路に最も近い位置に位置する電源パッドに接続される、
請求項1に記載の半導体装置。 - 前記第1の回路は、n型MOSトランジスタ又はp型MOSトランジスタであり、
前記第1の配線の一端は、前記n型MOSトランジスタのソース又は前記p型MOSトランジスタのソースに接続される、
請求項1又は請求項2に記載の半導体装置。 - 前記第1の回路を複数備え、
前記複数の第1の回路の各々は、n型MOSトランジスタ又はp型MOSトランジスタである、
請求項3に記載の半導体装置。 - 前記第1の回路は、前記第2の配線には直接接続されない、
請求項1~請求項4の何れか1項に記載の半導体装置。 - 前記第2の配線は、電源用の配線であり、
前記第2の回路は、電源用に前記第2の配線にのみ直接接続され、
前記第1の回路は、電源用に前記第1の配線にのみ直接接続される、
請求項1~請求項5の何れか1項に記載の半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022015762A JP7216231B2 (ja) | 2018-03-30 | 2022-02-03 | 半導体装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018068043A JP7020981B2 (ja) | 2018-03-30 | 2018-03-30 | 半導体装置 |
JP2022015762A JP7216231B2 (ja) | 2018-03-30 | 2022-02-03 | 半導体装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018068043A Division JP7020981B2 (ja) | 2018-03-30 | 2018-03-30 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022058887A JP2022058887A (ja) | 2022-04-12 |
JP7216231B2 true JP7216231B2 (ja) | 2023-01-31 |
Family
ID=87846689
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022015762A Active JP7216231B2 (ja) | 2018-03-30 | 2022-02-03 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7216231B2 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020190578A1 (en) | 2001-06-15 | 2002-12-19 | Yasuyuki Ishikawa | Semiconductor integrated circuit device |
WO2004077556A1 (ja) | 2003-02-26 | 2004-09-10 | Sanyo Electric Co., Ltd. | 半導体集積回路装置及びその電源配線方法 |
CN1881584A (zh) | 2005-06-13 | 2006-12-20 | 松下电器产业株式会社 | 半导体集成电路装置、电子部件安装板和布局设计方法 |
-
2022
- 2022-02-03 JP JP2022015762A patent/JP7216231B2/ja active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020190578A1 (en) | 2001-06-15 | 2002-12-19 | Yasuyuki Ishikawa | Semiconductor integrated circuit device |
JP2002373940A (ja) | 2001-06-15 | 2002-12-26 | Denso Corp | 半導体集積回路装置 |
WO2004077556A1 (ja) | 2003-02-26 | 2004-09-10 | Sanyo Electric Co., Ltd. | 半導体集積回路装置及びその電源配線方法 |
US20060239102A1 (en) | 2003-02-26 | 2006-10-26 | Atsushi Saita | Semiconductor integrated circuit device and its power supply wiring method |
CN1881584A (zh) | 2005-06-13 | 2006-12-20 | 松下电器产业株式会社 | 半导体集成电路装置、电子部件安装板和布局设计方法 |
US20060285418A1 (en) | 2005-06-13 | 2006-12-21 | Naoaki Aoki | Semiconductor integrated circuit device, electronic component mounting board and layout designing method for the semiconductor integrated circuit device |
JP2006351633A (ja) | 2005-06-13 | 2006-12-28 | Matsushita Electric Ind Co Ltd | 半導体集積回路装置、電子部品実装基板および半導体集積回路装置のレイアウト設計方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2022058887A (ja) | 2022-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5097096B2 (ja) | 半導体集積回路 | |
JP2010147282A (ja) | 半導体集積回路装置 | |
TW200501322A (en) | Semiconductor integrated circuit device having diagonal direction wiring and layout method therefor | |
WO2018211931A1 (ja) | 半導体集積回路装置 | |
JP5896682B2 (ja) | 半導体集積回路装置 | |
JP6597628B2 (ja) | 半導体集積回路装置 | |
WO2016110905A1 (ja) | 半導体装置及びその設計方法 | |
WO2016063459A1 (ja) | 半導体集積回路装置 | |
WO2021090471A1 (ja) | 半導体集積回路装置 | |
JP7216231B2 (ja) | 半導体装置 | |
JP7020981B2 (ja) | 半導体装置 | |
US7834381B2 (en) | Layout of power source regions and power switch regions in a semiconductor integrated circuit device | |
CN110392922B (zh) | 半导体集成电路装置 | |
US6720636B2 (en) | Semiconductor device with a staggered pad arrangement | |
JP2010161158A (ja) | 半導体集積回路装置 | |
JP5604602B2 (ja) | 半導体集積回路装置 | |
JP4262242B2 (ja) | 半導体装置 | |
JP7152684B2 (ja) | 半導体集積回路装置 | |
KR19980086430A (ko) | 반도체 집적회로 | |
KR102407896B1 (ko) | 반도체 장치 | |
JP7323847B2 (ja) | 半導体集積回路装置 | |
KR100325185B1 (ko) | 반도체 집적회로 | |
JP5916820B2 (ja) | 半導体集積回路装置 | |
JP2009260147A (ja) | 半導体集積回路装置 | |
JP6118923B2 (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220203 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20221220 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20221222 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230119 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7216231 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |