JP7056482B2 - 炭化珪素半導体装置 - Google Patents
炭化珪素半導体装置 Download PDFInfo
- Publication number
- JP7056482B2 JP7056482B2 JP2018168755A JP2018168755A JP7056482B2 JP 7056482 B2 JP7056482 B2 JP 7056482B2 JP 2018168755 A JP2018168755 A JP 2018168755A JP 2018168755 A JP2018168755 A JP 2018168755A JP 7056482 B2 JP7056482 B2 JP 7056482B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- silicon carbide
- type
- carbide semiconductor
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Electrodes Of Semiconductors (AREA)
- Junction Field-Effect Transistors (AREA)
Description
最初に本開示の実施態様を列記して説明する。以下の説明では、同一または対応する要素には同一の符号を付し、それらについて同じ説明は繰り返さない。また本明細書の結晶学的記載においては、個別方位を[]、集合方位を<>、個別面を()、集合面を{}でそれぞれ示している。ここで結晶学上の指数が負であることは、通常、数字の上に"-"(バー)を付すことによって表現されるが、本明細書では数字の前に負の符号を付すことによって結晶学上の負の指数を表現している。また、本開示のエピタキシャル成長は、ホモエピタキシャル成長である。
以下、本開示の一実施形態(以下「本実施形態」と記す)について詳細に説明するが、本実施形態はこれらに限定されるものではない。
最初に、炭化珪素半導体装置である縦型のトランジスタについて、図1に基づき説明する。尚、以下の炭化珪素半導体装置の構造の図面では、便宜上、炭化珪素半導体装置を形成している各々の層の膜厚や幅等は実際とは異なっている。
次に、第1の実施形態における炭化珪素半導体装置について、図2~図5に基づき説明する。図2及び図3は、第1の実施形態における炭化珪素半導体装置を炭化珪素単結晶基板10の第1の面10aに対し垂直に切断した断面図であり、図4及び図5は、炭化珪素単結晶基板10の第1の面10aに対し平行に切断した断面図である。具体的には、図4は、図2における一点鎖線2A-2Bの近傍、及び、図3における一点鎖線3A-3Bの近傍において切断した断面図である。図5は、図2における一点鎖線2C-2Dの近傍、及び、図3における一点鎖線3C-3Dの近傍において切断した断面図である。図2は、図4における一点鎖線2A-2B、及び、図5における一点鎖線2C-2Dにおいて切断した断面図である。図3は、図4における一点鎖線3A-3B、及び、図5における一点鎖線3C-3Dの近傍において切断した断面図である。炭化珪素単結晶基板10における炭化珪素のポリタイプは4Hである。4Hのポリタイプの炭化珪素は、電子移動度、絶縁破壊電界強度等が、他のポリタイプよりも優れているからである。
次に、本実施形態における縦型の炭化珪素半導体装置について行ったシミュレーションについて説明する。図6は、本実施形態の縦型の炭化珪素半導体装置において、ドレイン-ソース電圧(VDS)が2.0Vの場合のゲート-ソース電圧(VGS)とドレイン電流(ID)との関係を示す。尚、ゲートしきい値電圧(Vth)は2.5Vである。
次に、第2の実施形態について説明する。本実施形態における縦型トランジスタとなる炭化珪素半導体装置は、図10及び図11に示されるように、第3のn型層124の表面に対し、垂直な側面230aを有する溝230が形成されている構造のものである。尚、図10は、図4における一点鎖線2A-2B、及び、図5における一点鎖線2C-2Dに対応する部分の断面図である。図11は、図4における一点鎖線3A-3B、及び、図5における一点鎖線3C-3Dに対応する部分の断面図である。
10a 第1の面
10b 第2の面
11 炭化珪素エピタキシャル層
11a 表面
21 第1のn型層
22 p型層
23 第2のn型層
30 溝
30a 側面
30b 底面
40 ゲート絶縁膜
51 ゲート電極
52 ソース電極
52a オーミックコンタクト層
53 ドレイン電極
53a オーミックコンタクト層
61 層間絶縁膜
62 バリアメタル層
63 パッシベーション膜
121 第1のn型層
122 第2のn型層
123 p型層
124 第3のn型層
125 埋込p型領域
125a 端
127 p型接続領域
130 溝
130a 側面
130b 底面
140 ゲート絶縁膜
151 ゲート電極
230 溝
230a 側面
230b 底面
240 ゲート絶縁膜
251 ゲート電極
Claims (6)
- 第1導電型の炭化珪素半導体の第1層と、
前記第1層の上の前記第1導電型の炭化珪素半導体の第2層と、
前記第2層の上の前記第1導電型とは異なる第2導電型の炭化珪素半導体の第3層と、
前記第3層の上の前記第1導電型の炭化珪素半導体の第4層と、
前記第4層、前記第3層、前記第2層の一部に側面を有する溝と、
前記溝の内部に設けられた絶縁膜と、
前記溝の内部の前記絶縁膜の上に設けられた複数のゲート電極と、
前記ゲート電極の直下の前記第1層に設けられた前記第2導電型の炭化珪素半導体の複数の埋込領域と、
前記第1層において、前記埋込領域の間に設けられた前記第1導電型の炭化珪素半導体の電流狭窄領域と、
を有する縦型トランジスタであって、
qを電気素量、ε0を真空中の誘電率、kSiCを炭化珪素の比誘電率、Vdを炭化珪素における拡散電位、ND2を前記第2層における不純物濃度、NDKを前記電流狭窄領域における不純物濃度、TD2を前記第2層の厚さ、WUBを隣り合う前記埋込領域の間隔、WD2を前記溝の側面における前記第2層と前記第3層との界面の位置から前記埋込領域の端までの前記第2層と前記第3層の界面に平行な距離とした場合に、
- 前記第1層の不純物濃度ND1は、1.0×1016cm-3以上、5.0×1016cm-3以下であり、
前記第2層の不純物濃度ND2は、1.0×1016cm-3以上、8.0×1016cm-3以下であり、
前記電流狭窄領域の不純物濃度NDKは、5.0×1016cm-3以上、1.0×1018cm-3以下である請求項1または請求項2に記載の炭化珪素半導体装置。 - 前記第1層は炭化珪素単結晶基板の第1の面側に形成されているものであって、
前記第4層に接するソース電極と、
前記炭化珪素単結晶基板の前記第1の面とは反対の第2の面に設けられたドレイン電極と、
を有する請求項1~請求項3のいずれか一項に記載の炭化珪素半導体装置。 - 前記炭化珪素単結晶基板のポリタイプは4Hであり、
前記第4層の表面はSi面であり、
前記溝の側面は、前記第4層の表面に対し垂直である請求項4に記載の炭化珪素半導体装置。 - 前記炭化珪素単結晶基板のポリタイプは4Hであり、
前記第4層の表面はC面であり、
前記溝の側面は、前記第4層の表面に対し50°以上、60°以下である請求項4に記載の炭化珪素半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018168755A JP7056482B2 (ja) | 2018-09-10 | 2018-09-10 | 炭化珪素半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018168755A JP7056482B2 (ja) | 2018-09-10 | 2018-09-10 | 炭化珪素半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2020043197A JP2020043197A (ja) | 2020-03-19 |
JP7056482B2 true JP7056482B2 (ja) | 2022-04-19 |
Family
ID=69798664
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018168755A Active JP7056482B2 (ja) | 2018-09-10 | 2018-09-10 | 炭化珪素半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7056482B2 (ja) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014102994A1 (ja) | 2012-12-28 | 2014-07-03 | 株式会社日立製作所 | 炭化珪素半導体装置及びその製造方法 |
WO2016002766A1 (ja) | 2014-06-30 | 2016-01-07 | 国立研究開発法人産業技術総合研究所 | 炭化珪素半導体装置およびその製造方法 |
WO2016006341A1 (ja) | 2014-07-07 | 2016-01-14 | 株式会社 東芝 | 半導体装置およびその製造方法 |
WO2017043606A1 (ja) | 2015-09-09 | 2017-03-16 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
WO2018155553A1 (ja) | 2017-02-24 | 2018-08-30 | 三菱電機株式会社 | 炭化珪素半導体装置および電力変換装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6171678B2 (ja) * | 2013-07-26 | 2017-08-02 | 住友電気工業株式会社 | 炭化珪素半導体装置およびその製造方法 |
-
2018
- 2018-09-10 JP JP2018168755A patent/JP7056482B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014102994A1 (ja) | 2012-12-28 | 2014-07-03 | 株式会社日立製作所 | 炭化珪素半導体装置及びその製造方法 |
WO2016002766A1 (ja) | 2014-06-30 | 2016-01-07 | 国立研究開発法人産業技術総合研究所 | 炭化珪素半導体装置およびその製造方法 |
WO2016006341A1 (ja) | 2014-07-07 | 2016-01-14 | 株式会社 東芝 | 半導体装置およびその製造方法 |
WO2017043606A1 (ja) | 2015-09-09 | 2017-03-16 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
WO2018155553A1 (ja) | 2017-02-24 | 2018-08-30 | 三菱電機株式会社 | 炭化珪素半導体装置および電力変換装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2020043197A (ja) | 2020-03-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7182594B2 (ja) | ゲート・トレンチと、埋め込まれた終端構造とを有するパワー半導体デバイス、及び、関連方法 | |
US7479678B2 (en) | Semiconductor element and method of manufacturing the same | |
JP5586887B2 (ja) | 半導体装置及びその製造方法 | |
US7947555B2 (en) | Method of making silicon carbide semiconductor device | |
US9029869B2 (en) | Semiconductor device | |
JP6937326B2 (ja) | 短チャネルトレンチ型パワーmosfet | |
KR20140001947A (ko) | 반도체 장치 | |
US8741707B2 (en) | Method and system for fabricating edge termination structures in GaN materials | |
US9786741B2 (en) | Silicon carbide semiconductor device and method for manufacturing the same | |
US20190043942A1 (en) | Semiconductor device and method for manufacturing the same | |
US12119377B2 (en) | SiC devices with shielding structure | |
JP7314930B2 (ja) | 半導体装置 | |
US20200119142A1 (en) | Semiconductor device | |
US11367775B1 (en) | Shielding structure for SiC devices | |
JP6207627B2 (ja) | 半導体装置 | |
JP7056482B2 (ja) | 炭化珪素半導体装置 | |
JP7150609B2 (ja) | 短チャネルのトレンチパワーmosfet | |
JP7111305B2 (ja) | 半導体装置 | |
US10811494B2 (en) | Method and assembly for mitigating short channel effects in silicon carbide MOSFET devices | |
JP2016076729A (ja) | 半導体装置 | |
JP2020126932A (ja) | トレンチゲート型半導体装置 | |
CN116529890B (zh) | 具有绝缘沟槽栅电极的功率半导体器件 | |
EP4439672A1 (en) | Semiconductor device and method for manufacturing the same | |
US20230163174A1 (en) | Shielding Structure for Silicon Carbide Devices | |
CN111316447B (zh) | 用于减轻碳化硅mosfet器件中的短沟道效应的方法和组件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210421 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220228 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220308 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220321 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7056482 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |