JP6936543B2 - Usbインターフェース回路および低電力動作のための方法 - Google Patents

Usbインターフェース回路および低電力動作のための方法 Download PDF

Info

Publication number
JP6936543B2
JP6936543B2 JP2018524779A JP2018524779A JP6936543B2 JP 6936543 B2 JP6936543 B2 JP 6936543B2 JP 2018524779 A JP2018524779 A JP 2018524779A JP 2018524779 A JP2018524779 A JP 2018524779A JP 6936543 B2 JP6936543 B2 JP 6936543B2
Authority
JP
Japan
Prior art keywords
usb port
power
usb
port controller
power mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018524779A
Other languages
English (en)
Other versions
JP2018535493A (ja
JP2018535493A5 (ja
Inventor
ウェイン ウォーターズ デリック
ウェイン ウォーターズ デリック
ウォリス コリンズ グレゴリー
ウォリス コリンズ グレゴリー
Original Assignee
テキサス インスツルメンツ インコーポレイテッド
テキサス インスツルメンツ インコーポレイテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US15/346,865 external-priority patent/US11181966B2/en
Application filed by テキサス インスツルメンツ インコーポレイテッド, テキサス インスツルメンツ インコーポレイテッド filed Critical テキサス インスツルメンツ インコーポレイテッド
Publication of JP2018535493A publication Critical patent/JP2018535493A/ja
Publication of JP2018535493A5 publication Critical patent/JP2018535493A5/ja
Application granted granted Critical
Publication of JP6936543B2 publication Critical patent/JP6936543B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3209Monitoring remote activity, e.g. over telephone lines or network connections
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3253Power saving in bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)
  • Information Transfer Systems (AREA)

Description

ユニバーサルシリアルバス(USB)ポートおよびケーブルは、デスクトップコンピュータ、自動車ダッシュボードコンソール、および、バッテリー駆動ポータブルデバイス(例えば、ラップトップコンピュータ、タブレット、携帯電話、電子書籍、および、MP3プレーヤ)など、種々の互換電子デバイスの相互接続を提供する。USBポートは、デバイス間のシリアル通信、ならびに、バッテリー駆動周辺デバイスを充電および動作させるための電力伝送を提供するために、標準化されたUSBケーブル接続を用いてアクセスされる。USB互換システムは、電力回路やホストプロセッサなどのホストシステム回路要素にUSBデータおよび電力接続をインターフェースするために、内部回路基板に搭載されるインターフェース集積回路(IC)を含むことがある。また、種々のポータブルデバイスを充電するための複数のUSBポートを有する専用USB充電デバイスも利用可能である。また、USB充電器は、幾つかの周辺デバイスを急速充電するための回路要素を含み得る。多くのデスクトップコンピュータおよびラップトップコンピュータが、データ伝送および/または周辺デバイス充電のための複数のUSBポートを含む。USB電力搬送(USB−PD)およびType−C(USB−C)仕様が、急速または高速充電能力のためなど、5V以上の充電電力に対応し得るデバイスのための汎用電力プラグを提供するために、USBケーブルおよびコネクタを介した一層高い電力の搬送について記載している。USB−PD仕様は、ソースポートからシンクポートへの電力伝送について電圧および電流レベルをネゴシエートするための通信を定義し、電力ネゴシエーション通信は、通常のUSB通信とは無関係である。
バッテリー駆動デバイスなど、多くのUSBポートシステムにおけるUSBポートコントローラにとって、電力消費が課題である。また、マルチポートUSBシステムは、USB互換デバイスに接続される他のポートと共に、一つまたは複数の未使用または未取り付けポートを含み得る。異なるUSBポートは、関連ポートコントローラによって個別に管理され、ポートマネージャ回路が、データおよびクロックラインを備えるICシリアルバスなどの通信相互接続を用いてポートコントローラと通信する。USB Implementers Forum(USB−IF)は、2015年10月20日にIC仕様をリリースした。このIC仕様は、ポートマネージャがポートコントローラと相互作用するために用い得るレジスタセットを規定している。ICは、シリアルインターフェースの一例である。ポートマネージャは、適切なコマンドを送信することによって、未使用ポートコントローラを低電力動作モードにし得る。しかし、ポートマネージャは、ICバスに沿って、マスタおよびマスタスレーブ通信アーキテクチャとして動作し、各ポートコントローラは、いつでも読み出しまたは書き込みトランザクションに迅速に反応するために、シリアルインターフェース回路要素を、給電された状態に保たなければならない。また、アイドルモードポートコントローラは、そのポートコントローラにアドレスされていない場合でも、検出された通信トランザクションに反応しなければならず、その後、ポートマネージャは、ポートコントローラをアイドルモードに戻すために別のコマンドを送信しなければならない。この状態は、複数のアイドルモードポートを有するシステムにおいて悪化され、アクティブポートへの通信が、全てのアイドルポートに応答させ、ポートマネージャは、これらのポートコントローラを再びアイドルモードにするために複数のコマンドを送信しなければならず、そうしたコマンドの各々が、別のアイドルモード中断を引き起こす。
開示される例には、USBポートコントローラと、USBポートコントローラの、削減された電力消費および低電力またはアイドルモード動作のための方法とが含まれる。ポートコントローラが、ポートマネージャ回路からのコマンドに応答して、通常の第1の電力モードから、削減された電力消費のための第2の電力モードに切り換わる。ポートコントローラは、通信接続上の検出されたアクティビティに応答して、または、USBデバイスの検出された接続に応答して、第2の電力モードから第1の電力モードに切り換わる。低電力モード退出が、検出された通信アクティビティに起因する場合、USBポートコントローラにアドレスされた通信トランザクションが或る時間内に受信されない限り、ポートコントローラは、第2の電力モードに自動で切り換わる。これにより、ポートコントローラが、ポートマネージャ回路からの特定のコマンドを待つことなく低電力動作モードに戻り得るようにすることによって、省電力が向上され、ポートマネージャ回路は、そのようなメッセージングを用いて他のポートコントローラを中断する必要がなく、それにより、アイドルモードポートコントローラが通信事象に応答するのを避けることが可能となる。
幾つかの例において、USBポートコントローラは、ソース、シンクとして、および/または、デュアルロールパワー(DRP)ポートコントローラとして動作するようにポートマネージャによって構成され得る。ポートコントローラは、通常電力モードおよび低電力モードの両方において、この構成されたポートモードに従って動作し、低電力モードを出た後、この構成されたポートモード動作を継続または再開する。幾つかの実装において、DRP構成のポートコントローラが、通常電力モード動作の間、未取り付け(unattached)シンク状態と未取り付けソース状態との間でトグルする。低電力またはアイドルモード動作において、DRP構成のポートコントローラは、未取り付けソース状態とディセーブル状態との間でトグルする。幾つかの例において、ポートコントローラは、シンプルなコンパレータ回路など、低電力接続または取り付け検出回路を含み、この検出回路は、パワーソーシングUSBデバイスの接続を検出するために、USBポートコネクタの構成チャネル(CC)ラインの電圧を監視する。幾つかの例において、ポートコントローラは、低電力モードにおいて、ディセーブル状態のCCラインに、比較的高抵抗のプルダウン抵抗器を選択的に接続するために、スイッチを備えるバイアス制御回路を含む。これにより、コンパレータ回路は、USBデバイス取り付け検出のために一層高い閾値電圧を用いることが可能となる。
さらに開示される例が、USBポートコントローラを動作させるための方法を含み、この方法は、ポートマネージャ回路からのコマンドに応答して、コントローラの動作を第1の(通常)電力モードから第2の低電力モードに切り換えることを含む。また、幾つかの例は、通信接続上の検出されたアクティビティ、または、USBポートコントローラへのUSBデバイスの接続検出に応答して、第2の電力モードから第1の電力モードに切り換えることを提供する。また、この方法は、検出された通信アクティビティに応答して第1の電力モードに切り換わった後、USBポートコントローラにアドレスされる通信トランザクションが或る時間内に受信されない限り、第2の電力モードに自動で切り換わることを含む。
USB互換デバイスとインターフェースするために、ホストプロセッサ、ポートマネージャ、および、複数のUSBポートコントローラICを備えるホスト印刷回路基板の概略図である。
図1のポートコントローラに実装される状態機械の概略図である。
USBポートコントローラを動作させるための方法のフローチャートである。 USBポートコントローラを動作させるための方法のフローチャートである。
図面において、同様の参照数字は全体を通して同様の要素を指し、種々の特徴は必ずしも一定の縮尺で描かれていない。また、用語「結合する(couple)」は、間接的もしくは直接的な電気接続、または、それらの組み合わせを含むことが意図される。例えば、第1のデバイスが、第2のデバイスに結合する、または、第2のデバイスと結合される場合、その接続は、直接的な電気接続を介したものであってもよく、または、一つまたは複数の介在デバイスおよび接続を介する間接的な電気接続を介したものであってもよい。
図1は、USB電力搬送(USB−PD)システムを実装する種々の回路を含むホスト印刷回路基板(PCB)100を用いて実装されるUSBホストシステムを示す。USBホストシステムは、関連するポートコントローラ集積回路(IC)120−1および120−2と共に、複数のポートコネクタ102−1および102−2を含む。ポートコントローラ120は、コネクタ102を介するデータおよび/または電力伝送のために、プロセッサ110などのホスト回路を、一つまたは複数のUSBデバイス(図示せず)にインターフェースする。第1のUSBポートコントローラIC120−1は後述され、図示される第2のUSBポートコントローラ120−2に対して、同様の構成要素および動作が提供される。ホストシステム100は、ポートコントローラ120を用いて、ホストPCB100と接続されるUSB互換デバイスとの間の電力伝送を制御する。一例において、コネクタ102は、対応するUSBポートに関連するTypeC(USB−C)ポートコネクタ102である。一例において、USBコントローラ120は、ベースバンドトランシーバ124をUSBケーブルコネクタ102の構成チャネルライン114と電気的に結合するために端子を含む。ベースバンドトランシーバ124は、ホストプロセッサ110からの伝達データ信号に従ってデータをCCライン114に伝達するために、および、構成チャネルライン114からデータを受信するために、I/O接続を含む。ホストプロセッサ110およびコントローラIC120は、電力供給108によって給電され、電力供給108は、正電圧を、コントローラ120の第1の電圧ノードINに提供する。また、コントローラIC120は、IC120の出力端子OUTを介してUSBコネクタ102のバス電圧ライン112(VBUS)に接続される電力回路122を含む。
一例において、ホストプロセッサ110は、プログラム可能なプロセッサまたはプログラムされたプロセッサであり、このプロセッサは、給電されているとき、関連する電子メモリ(図示せず)にストアされた命令を実行して、USB電力搬送パラメータを、USBケーブル(図示せず)を介して対応するポートコネクタ102に接続される関連USB互換デバイスとネゴシエートするように動作可能である。その他の例において、ホスト110は、単一回路(例えば、集積回路もしくはIC)として実装されようと、複数回路として実装されようと、任意の適切なプロセッサ、論理回路、または、それらの組み合わせであり得る。一例において、ホストPCB100は、コントローラIC120からホストプロセッサ110にDP_OUT接続およびDM_OUT接続を提供し、USBコントローラ120は、コネクタ102のD+ラインおよびD−ラインに接続するためにDM_IN端子およびDP_IN端子を提供し、これにより、ホストプロセッサ110がデータパケットを送信および受信することが可能となる。また、コントローラIC120は、USBケーブル102の接地ラインへの接続のため接地端子GNDを提供する。幾つかの例において、ホストプロセッサ110が提供されず、ポートインターフェースは、コネクタ102のD+ラインおよびD−ラインを使用せず、DM_IN端子およびDP_IN端子は用いられないかまたは省かれ得る。幾つかの例において、ポートコントローラ120は、ポートマネージャ回路104とデータを交換するために、一つまたは複数の構成チャネルライン114に沿って、接続されるUSBデバイスとの通信を実装する。
ポートコントローラ120は各々が、通常モードで通信接続を介してポートマネージャ回路104と通信するために通信インターフェース回路142を含む。一例において、ポートマネージャ104は、ホストプロセッサ110と通信し、通信接続に沿ったメッセージ交換のため、接続されたUSBポートコントローラ120の動作を指示または制御する。別の実装において、ポートマネージャ回路104はホスト回路110に含まれる。さらに別の実装において、ポートマネージャ回路104およびポートコントローラ回路は、同じIC内にある。さらに別の実装において、複数のポートコントローラが同じIC内にある。図示される例では、シリアルクロックライン106(SCL)およびシリアルデータライン(SDA)を含む、ICシリアルバス接続が提供されている。この例では、ポートコントローラ120は、低電力モード動作の間選択的に電源が落とされる、ICインターフェース回路142を提供する。一例において、ポートマネージャ回路104は通信マスタとして動作し、ポートコントローラIC120は各々、互いと通信するためにICバスライン106および108を用いてマスタスレーブ通信構成におけるスレーブとして動作する。特に、ポートマネージャ104は、メッセージパケットをバスに提供し得る。接続されたポートコントローラ120は各々、固有アドレスを割り当てられ、各ポートコントローラ120は、受信したメッセージパケットのアドレスフィールドを評価して、自身が意図された受信者であるかを判定する。この構成を用いて、幾つかの例において、ポートマネージャ104は、ポートコントローラ120の幾つかの動作を制御するためにデータを交換するため、各個別のポートコントローラIC120のレジスタ137〜139にデータを書き込み得、および、レジスタ137〜139からデータを読み出し得る。
また、ポートコントローラ120は、通信インターフェース回路142を用いる低電力モード制御回路130を含む。制御回路142は、プログラム可能である場合もそうでない場合でも、本明細書においてさらに詳述されるようにポートコントローラ120の高度な電力モードおよびポートモード動作を実装するための任意の適切な論理回路であり得る。一例において、制御回路130は状態機械140を含み、状態機械140は、ファームウェアもしくはプログラム命令の実行によって、または、種々の例における専用論理回路要素によって実装され得る。また、制御回路130は、タイマー回路141、警告レジスタ137(ALERT)、ロール制御レジスタ138(ROLE CONTROL)、および、コマンドレジスタ139(COMMAND)を含み、これらはポートマネージャ回路104とのインターフェースとして用いられる。
制御回路130は、ポートコントローラ120の電力モードを制御する。一例において、低電力制御回路130は、USBポートコントローラ120の通常動作のための第1の電力モード(NORMALモード)、または、USBポートコントローラ120による削減された電力消費のための第2の電力モード(LPモード)を選択的に実装するように電力回路122を制御する。一例において、図示される低電力モード制御回路130の構成要素の全てまたは一部が、第2の電力モードでの動作の間、給電されたままであり、ポートコントローラ120の残りの回路要素の一部または全てが、第2の電力モードで電源を落とされる。一つの実装において、低電力モード制御回路要素130は二つのセグメントを含み、一方のセグメントが、スイッチS1およびS2を動作させるためのスイッチ回路要素、およびコンパレータ回路150を含み、これらの回路のみが低電力モードで電源を投入される。通常モード動作の始まりにおいて、ICインターフェース回路142、ならびに、レジスタ137〜139および141は、アクティブになる。この例では、低電力消費が促進され、USBデバイス(例えば、プルアップ/プルダウンおよびコンパレータ)の接続を監視するために用いられる回路のみがアクティブである。一例において、電力回路122は、電力モード制御回路130の制御下でポートコントローラIC120内の種々の回路に電力を提供するために、電力変換回路要素を含む。ポートマネージャ回路104は、コマンドレジスタ139を書き込むことによってポートコントローラ120を低電力モードに入らせるように、制御回路130に指示し得る。また、幾つかの実装において、ポートマネージャ回路104は、制御回路130に、低電力モードから通常電力モードに切り換えるように命令し得るが、これは、開示される例の全ての実装の厳格な要件ではない。制御回路130は、低電力アイドルモードを実装するためにポートコントローラ120内の幾つかの回路の選択的なシャットダウンまたはアイドリングを制御するためなど、接続132によって電力回路122に動作可能に結合される。
また、制御回路130は、ポートコントローラ120の「ポートモード」を制御する。幾つかの例において、ポートモードは、制御回路130のロール制御レジスタ138への書き込み動作を用いてポートマネージャ回路104によって指示される。ポートマネージャ回路104が、構成されるポートモードにおいて電力回路122を選択的に動作するように構成させ得るように、制御回路130は、接続132を介して制御信号またはコマンドメッセージを提供する。一例において、構成されたポートモードは、第1のポートモード(SOURCEポートモード)を含み、第1のポートモードにおいて、電力回路122は、USBポートコネクタ102の電力ライン112に電力を搬送する。第2のポートモード(SINKポートモード)において、電力回路122は、電力ライン112から電力を受け取る。第3のポートモード(DUAL ROLE POWERまたはDRPモード)において、電力回路122は、コネクタ102へのUSBデバイスの接続をペンディングする電力ライン112に電力を搬送すること、または、電力ライン112から電力を受け取ることをやめる。
ポートマネージャ回路104は、種々の異なる構成を実装するため関連USBポートのインターフェースを選択的に制御するために、ICインターフェース回路142を介して、制御回路のロール制御レジスタ138に適切なビットを書き込む。USB−PD規格は、プロバイダのみ、プロバイダ−消費者、消費者−プロバイダ、および、消費者のみを含む、四種類のUSB互換デバイスを規定する。プロバイダのみ、プロバイダ−消費者、または、消費者−プロバイダであるデバイスは、消費またはシンクのため、遠端デバイス用にVBUSライン112上にDC電圧を提供するために、ソースロールである場合もあり得る。USB−Cは、下向きポート(DFP)、上向きポート(UFP)、および、デュアルロールポートまたはデュアルロールパワー(DRP)の、三種類のUSBデバイスを認識する。USB−PDメッセージが無い場合、DFPは電力の源であり、UFPは電力をシンクする。USB−Cケーブルおよびコネクタは、電力構成のため、および、ベースバンド通信のため、構成チャネル(CC)ライン114または複数の構成チャネルラインを含む。USB−PD仕様は、構成チャネルライン114を介するメッセージ交換のため、Biphase Mark Coding(BMC)を用いてベースバンド通信を提供する。USB−Cシステムは、二つの構成チャネルラインCC1およびCC2を備えるType−Cプラグを用いる。本開示の様々な態様が、単一の構成チャネルライン114に関連して説明され、これらの技法は、種々の実装において、複数の構成チャネルラインに対して適用され得る。USB−PD仕様は、情報を交換するためにUSB−PDケーブルおよびコネクタを介して接続されるポート間の半二重パケットベース通信リンクを規定し、この通信リンクにより、二つのポートが、ソースポートからシンクポートに提供される電圧および電流を通信およびネゴシエートし得る。ポートは、ロールを切り換えるように(ソースからシンク、およびその逆)ネゴシエートし得る。CCライン上のBMC通信は、USBケーブルのD+ラインおよびD−ラインを通る通常のUSB通信とは無関係である。一つまたは複数の構成チャネルラインが、アナログ信号レベルを用いて、接続されるデバイスの電力伝送構成をネゴシエートするために用いられ得る。例えば、構成チャネルライン114上のDC電圧を制御することによって、USB−PDメッセージなしで、最大15Wの電力がUSB Type−Cケーブルのために搬送され得る。構成チャネルライン114の公称電圧は、(例えば、プルアップ抵抗器RPまたは電流源を用いる)DFPデバイスからのプルアップ電流、および、UFPデバイスからのプルダウン抵抗器RD(またはプルダウン電流源)によって決定される。それゆえ、CCライン電圧値は、プルアップレベルおよびプルダウンレベルの組み合わせに起因して、多くの実例において0.3Vから2.4Vまで変化し得る。
図2は、制御回路130によって実装される例示の状態機械140の更なる詳細を示す。制御回路130は、通信ライン106もしくは108上のノイズ、または、その他の偽トリガアラームに起因する低電力モードの退出を検出し、ポートマネージャ104による更なるアクションを伴わずに、ポートコントローラ120を低電力モードに戻す。第1の(NORMAL)電力モードの間のDRPポートモードにおいて、状態機械140は、unattached.SRC状態201とunattached.SNK状態202との間でトグルする。unattached.SRC状態201において、USBポートコントローラ120は、図1におけるスイッチS4を閉じることによって、プルアップ抵抗器RP1を、USBポートコネクタ102の構成チャネルライン114に接続し、通常モードコンパレータ回路要素(図示せず)が、USBポートコネクタ102へのパワーシンキングUSBデバイスの接続を検出するために、構成チャネルライン114の電圧を監視する。unattached.SNK状態202において、USBポートコントローラ120は、比較的低い抵抗のプルダウン抵抗器RDlを構成チャネルライン114に接続するためにスイッチS3を閉じ、通常モードコンパレータ回路要素は、構成チャネルライン電圧が閾値を上回って遷移することによって示される、USBポートコネクタ102へのパワーソーシングUSBデバイスの接続を検出するために、構成チャネルライン114を監視する。スイッチS3およびS4は、一度に一つのみが閉じるように、単極双投である。一例において、通常モード回路要素は、0.25V程度に低い構成チャネル電圧を検出することが可能である。
ポートコントローラ120の低電力モード動作の間のDRPポートモードにおいて、状態機械140は、USBポートコネクタ102へのパワーソーシングUSBデバイスの接続を検出するために、USBポートコントローラ120が、異なるプルアップ抵抗器RP2(または電流源)を適用し、構成チャネルライン114を監視する、unattached.SRC状態201と、USBポートコントローラ120が、異なるプルダウン抵抗器RD2を適用し、構成チャネルライン114を監視する、ディセーブル状態203との間でトグルする。一例において、低電力制御回路130はスイッチング回路146を含み、スイッチング回路146は、RD2を構成チャネルライン114に接続するために、ディセーブル状態203の間閉じられる第1のスイッチS1を備える。この構成では、第1の低電力コンパレータ回路144が、構成チャネルライン114の電圧CCを閾値電圧VTH2と比較し、CC電圧が、ポート102−1へのUSBデバイスの接続を示す閾値VTH2を超えたことを示す信号WAKE2を、コンパレータ出力145において提供する。
また、一例において、低電力回路要素130はスイッチS2を含み、スイッチS2は、unattached.SRC状態201における低電力モード動作の間、選択的に閉じられる。スイッチS2を閉じると、第2のプルアップ抵抗器RP2が、供給電圧V+および構成チャネルライン114間に、並びに、CCライン電圧を第3の閾値電圧VTH3と比較する更なる低電力コンパレータ150に接続される。この動作条件において、CC電圧が、デバイスポート102−1の接続を示す閾値電圧VTH3を下回ったことを示すために、コンパレータ150は、出力151において信号WAKE3を提供する。また、ポートコントローラ120は、第2の電力モードから第1の電力モードに切り換わった後、構成されたポートモード(例えば、SOURCE、SINK、またはDRP)で動作し続ける。このようにして、ポートコントローラ120は、ホストシステム100の電力消費を削減し、通信バス106、108上または構成チャネルライン114上に偽トリガ事象が生じたとき、アイドル状態のポートコントローラ120が迅速に低電力モードに戻ることを可能にする。パワーシンキングUSBデバイスがポートコネクタ102に取り付けられ、一方で、ポートコントローラ状態機械140がunattached.SRC状態201である場合、状態機械140はAttachWait.SRC状態204に移り、その後、状態機械140を実装し続ける。一方、ディセーブル状態203において、構成チャネルライン114上の電圧が、VTH2によって設定された検出閾値を超えて上昇する場合、状態機械140は、unattached.SNK状態202に遷移する。S1およびS2を交互に閉じて、CCライン114への接続をRPおよびRD間で切り換える場合、構成チャネルライン114上の電圧は、ハイからローまたはローからハイへ変化し、遷移の間、WAKE2信号或いはWAKE3信号によって、ポートコントローラ120が低電力動作モードを出ることのないように、コンパレータ回路は、この予期される遷移を無視する。
一例において、通信インターフェース回路142がポートマネージャ回路104からコマンド(例えば、ICアイドルコマンド)を受信することに応答して、低電力モード制御回路130は、ポートコントローラ120によって、ポートコントローラ120の動作を、ポートコントローラ120の通常動作のための第1の電力モードから、削減された電力消費のための第2の電力モードに切り換える。制御回路130は、通信接続106、108上の検出されたアクティビティ、または、USBポートコネクタ102へのUSBデバイスの検出された接続に応答して、USBポートコントローラ120の動作を、第2の電力モードから第1の電力モードに切り換える。また、検出された通信接続アクティビティによって低電力モード退出が生じた場合、制御回路130は、タイマー141を開始し、第2の電力モードから第1の電力モードに切り換わった後(例えば、タイマー141が切れるとき)、USBポートコントローラ120にアドレスされる通信トランザクションが、ゼロでない或る時間内に受信されない場合、ポートコントローラ120の動作を第2の電力モードに自動で切り換える。このようにして、タイマー141が切れる前に、ポートマネージャ回路104が、読み出しトランザクション或いは書き込みトランザクションを駆動しない場合、ポートコントローラ120は低電力モードに戻る。これにより、回路120は、通信ライン106または108上のノイズによって低電力モード退出が生じる状況を含め、迅速に低電力動作に戻ることが可能となり、ポートマネージャ104はポートコントローラ120との通信を試みない。実際の通信トランザクションが、ポートマネージャ104によって試みられた場合、低電力ICモードポートコントローラ120は、クロックライン106および/またはデータライン108上の立ち上がりエッジおよび/または立ち下りエッジを検出し、ポートマネージャ回路104からの別の読み出しまたは書き込みを処理することができるように、5ms以内に通常電力モード動作を再開する。
また、図1の例示のポートコントローラIC120は、コントローラ130が第2の電力モードを出る通信または取り付け事象を検出するために、専用低電力検出回路を用いて、低電力モード動作の間、構成チャネルライン114を監視するための削減された電力を提供する。一例において、低電力回路要素130は、一つまたは複数のエッジ検出回路を含み、エッジ検出回路は、ライン106(クロック)および108(データ)の電圧における立ち上がりエッジを識別するために、第2の(低)電力モードで動作する。図1の例では、低電力回路要素130はコンパレータ148を含み、コンパレータ148は、シリアルクロックラインの立ち上がりエッジまたは立ち下りエッジを検出するために、シリアルクロックラインSCLの電圧を閾値電圧VTH1と比較する。コンパレータ回路148は、通信接続106、108の検出される信号エッジに応答して通信検出信号WAKE1を提供するために、第2の電力モードLPで動作する出力143を含む。通信接続106、108の検出された信号エッジを示す通信検出信号WAKE1に応答して、制御回路130は、ポートコントローラ120の動作を、第2の電力モードから第1の電力モードに切り換える。
また、ポートコントローラ120は、第2の電力モードで給電されたままの専用低電力取り付けまたは接続検出回路要素を含む。コンパレータ144は、USBポートコネクタ102へのUSBデバイスの接続を検出するために、構成チャネルライン114の電圧CCを基準電圧VTH2と比較する。構成チャネルライン114の電圧CCが閾値電圧VTH2を超えることに応答して、コンパレータ出力145はポート接続検出信号WAKE2を提供する。また、ポートコントローラ120は、構成チャネルライン114上の電圧CCを選択的にプルアップまたはプルダウン(例えば、バイアス)するために、制御接続134上の一つまたは複数の制御信号によって制御されるスイッチ回路要素を備えるバイアス制御回路146を含む。一例において、バイアス回路146は、低電力動作モードのため、図1においてスイッチS1およびS2として示される単極双投スイッチを実装する。ポートコントローラ120の通常モード回路要素は、通常電力モード動作の間、図2のunattached.SNK状態202においてスイッチS3を閉じて、5.1KΩ抵抗器RD1を、構成チャネルライン114と回路接地基準GNDとの間に接続する。接続しているUSBソースデバイスが、電流を構成チャネルライン114に提供して、CCライン電圧を約0.4Vにする。
低電力モードにおいて、制御回路130はスイッチS1を閉じて、より一層大きな抵抗器RD2(例えば、125KΩ以上、200KΩなど)を、構成チャネルライン114とGNDとの間に接続する。プルダウン抵抗器RD2は、第1の電力モードで印加されるプルダウン抵抗よりも高い抵抗を有する。この一層大きなプルダウン抵抗RD2は、幾つかの例において、ポートコントローラ120がシンクポートモードで動作するとき、または、第2の電力モードでのDRPポートモード動作の間のディセーブル状態203において、印加される。好ましくは、抵抗器RD2は、USBケーブルの他方の端部においてプルアップ抵抗器Rpを適用している接続されたUSBソースに対して、構成チャネルライン114が開いているように見えるように、十分大きな抵抗値を有する。幾つかの例において、プルダウン抵抗器RD2は、ケーブルの他方の端部に接続されたソーシングUSBデバイスによって検出されないように十分大きな抵抗値を有し、これによって、CCライン電圧は、電圧vOpenを上回ったままとなる。電圧vOpenは、プルアップRpの強度に依存するが、幾つかの例において1.6Vまたは2.6Vであり得る。また、パワーソーシングUSBデバイスがポートコネクタ102に接続する場合、RD2の一層大きな抵抗は、構成チャネルライン電圧CCを増加させる。これにより、低電力モードの間、0.25ボルトより著しく高い閾値比較電圧VTHを有する、低コストのシンプルなコンパレータ144の使用が促進されて、実際のデバイス接続の正確な検出が可能となり、一方で、構成チャネルライン114上のノイズによって引き起こされる偽検出の可能性が低減される。制御回路130は、USBポートコネクタ102へのUSBデバイスの接続に応答して、構成チャネルライン114の電圧CCが閾値電圧VTH2を超えること示す、コンパレータ144からのポート接続検出信号WAKE2に応答して、スイッチポートコントローラ120を、第2の電力モードから第1の電力モードに切り換えるように構成される。
図3Aおよび図3Bは、USBポートコントローラを動作させるための方法300を図示する。この方法は、上述のポートコントローラ120において実装され得る。方法300は、図3Aにおいて第1の(NORMAL)電力モードの302で始まる。302で、ポートコントローラ120は、ポートマネージャ104によって命じられるポートモードに従って、構成された、ソース、シンク、または、DRPポートモードで動作する。304で、構成されたソースポートモードのために、プルアップ抵抗器RPが、(例えば、制御回路130が図1における第3のスイッチS3を閉じることによって)、または、電流源(図示せず)をライン114に接続することによって、構成チャネルライン114に接続される。306で、構成されたシンクポートモードのために、ポートコントローラ120は、5.1KΩプルダウン抵抗器(図1におけるRD1)を構成チャネルライン114に接続する。308で、構成されたデュアルロールパワーポートモードのために、ポートコントローラ120は、図2におけるunattached.SRC状態201とunattached.SNK状態202との間でトグルする。310で、制御回路130は、ポートマネージャ回路104からICアイドルコマンドが受信されたかどうかを判定する。受信されていない場合(310でNO)、方法300は、302〜308の、上述した通常電力モード動作を継続する。
ポートマネージャ回路104からICアイドルコマンドが受信された場合(図3Aの310でYES)、方法300は図3Bにおいて継続し、図3Bは、ポートコントローラ120による削減された電力消費のため、312の、第2の電力モードへのスイッチング動作を含む。第2の電力モードにおいて、ポートマネージャ回路104によって設定される予め構成されたポートモードに従って、ポートコントローラ120は、314、316、または、318において、低電力動作を実装する。314で、ソースポートモードのために、電力回路122は電力を電力ライン112に搬送し、バイアス回路146は、47KΩプルアップ抵抗器RP1(または電流源、図示せず)を、スイッチS4を介して構成チャネルライン114に接続する。316で、シンクポートモードのために、電力回路122は、電力ライン112から電力を受け取り、バイアス回路146は、200KΩプルダウン抵抗器RD2を、図1におけるスイッチS1を介して構成チャネルライン114に接続する。318で、DRPポートモードのために、電力回路122は、USBポートコネクタ102へのUSBデバイスの接続をペンディングする電力ライン112に電力を搬送すること、または、電力ライン112から電力を受け取ることをやめ、unattached.SRC状態201とディセーブル状態203との間でトグルする。ここで、バイアス回路146は、ディセーブル状態203において、200KΩプルダウン抵抗器RD2を、スイッチS1を介して構成チャネルライン114に接続する。
320で、制御回路130は、ポート接続アクティビティまたはIC通信アクティビティが検出されたかどうかを判定する。検出されていない場合(320でNO)、プロセス300は、312〜318の第2の電力モードにおいて継続する。310で通信アクティビティが検出される場合、方法300は322に進み、322は、第1の電力モードに戻ること、および、構成されたポートモード動作を継続することを含む。322で、制御回路130はタイマーを始動させ、324で、タイマーが切れる前に、マッチングアドレスを用いてICパケットが受信されたかどうかを判定する。ICパケットが受信されていない場合(324でNO)、328で、制御回路130は、ポートコントローラ120を低電力モードに自動で戻し、プロセスは、上述されるように、構成されたポートモードを用いて312〜318に戻る。ICパケットが受信された場合(324でYES)、ポートコントローラ120は、ICメッセージに応答し、上述したように図3Aにおける302〜308で通常電力モード動作を継続する。
320でポート取り付けまたは接続が検出される場合(320でYES)、330で、ポートコントローラ120は、同じ構成されたポートモードに従って第1の電力モードに戻り、制御回路130は、例えば、図1における警告レジスタ137において適切なフラグビットを書き込むことなどによって、ポートマネージャ回路104に警告する。330で低電力モードを出るとき、ポートコントローラ120は、ポートコントローラ120がポート接続を検出したときの最後のポートモード(例えば、ソース/シンク)のままである。例えば、ポートコントローラ120が低電力モードでRP2を適用していた場合、ポートコントローラ120は、通常モードでRPlを接続し、その後、RP2を接続解除し、そのため、事実上シームレスな遷移が起こる。同様に、ポートコントローラ120は、通常電力モードに遷移する際、低電力モードでのRD2の接続からRD1の接続に切り換わる。その後、プロセス300は、上述したように通常モード動作のために図3Aにおける302〜308に戻る。
特許請求の範囲内で、説明された実施形態における改変が可能であり、その他の実施形態が可能である。

Claims (20)

  1. ユニバーサルシリアルバス(USB)ポートコネクタを介してUSBデバイスをインターフェースするためのUSBポートコントローラであって、
    通信接続を通じてポートマネージャ回路と通信するように構成される通信インターフェース回路と、
    制御回路であって、
    前記通信インターフェース回路が前記通信接続を通じて前記ポートマネージャ回路からコマンドを受信することに応答して、USBポートコントローラの動作を、前記USBポートコントローラの通常動作のための第1の電力モードから、前記USBポートコントローラによる前記第1の電力モードにおける電力消費に比較して削減された電力消費のための第2の電力モードに切り換え、
    前記通信接続上のアクティビティを検出すること、又は前記USBポートコネクタへのUSBデバイスの接続を検出することに応答して、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換え、
    前記通信接続上の検出されたアクティビティに応答して前記第2の電力モードから前記第1の電力モードに切り換わる後に、前記USBポートコントローラにアドレスされる通信トランザクションが、前記第2の電力モードから前記第1の電力モードに切り換わる後のゼロでない或る時間内に前記通信接続を通じて受信されない限り、前記USBポートコントローラの動作を前記第2の電力モードに自動的に切り換える、
    ように構成される、前記制御回路と、
    出力を有するコンパレータであって、前記USBポートコントローラが前記第2の電力モードである間に、前記USBポートコネクタの構成チャネルラインの電圧が閾値電圧を超えることに応答してポート接続検出信号を生成するように構成される、前記コンパレータと、
    を含む、USBポートコントローラ。
  2. 請求項1に記載のUSBポートコントローラであって、
    電力回路であって、
    前記電力回路が前記USBポートコネクタの電力ラインに電力を搬送する第1のポートモードと、
    前記電力回路が前記電力ラインから電力を受け取る第2のポートモードと、
    前記電力回路が、前記USBポートコネクタへの前記USBデバイスの接続をペンディングする前記電力ラインに電力を搬送することをやめる、又は前記電力ラインから電力を受け取ることをやめる、第3のポートモードと、
    の1つを含む、構成されたポートモードにおいて選択的に動作するように前記ポートマネージャ回路によって構成可能である、前記電力回路を更に含み、
    前記第2の電力モードから前記第1の電力モードに切り換わる後に、前記電力回路が前記構成されたポートモードで動作し続ける、USBポートコントローラ。
  3. 請求項2に記載のUSBポートコントローラであって、
    前記第2の電力モードにおいて、前記電力回路が、
    前記USBポートコネクタへのパワーシンキングUSBデバイスの接続を検出するために、前記USBポートコントローラが前記USBポートコネクタの構成チャネルラインを監視する、未取り付けソース状態と、
    前記USBポートコネクタへのパワーソーシングUSBデバイスの接続を検出するために、前記USBポートコントローラが前記構成チャネルラインを監視する、ディセーブル状態と、
    の間でトグルするように、前記第3のポートモードで動作する、USBポートコントローラ。
  4. 請求項3に記載のUSBポートコントローラであって、
    前記電力回路が前記ディセーブル状態における前記第3のポートモードで動作するときと、前記電力回路が前記第2のポートモードで動作するときとに、プルダウン抵抗器を前記構成チャネルラインに接続するように前記第2の電力モードにおいて作用するスイッチを含むバイアス制御回路であって、前記プルダウン抵抗器が前記USBポートコネクタに接続されるソーシングUSBデバイスによって検出されないように、前記プルダウン抵抗器が充分大きい抵抗を有する、前記バイアス制御回路を更に含む、USBポートコントローラ。
  5. 請求項4に記載のUSBポートコントローラであって、
    前記第1の電力モードにおいて、前記電力回路が、
    前記USBポートコネクタへのパワーシンキングUSBデバイスの接続を検出するために、前記USBポートコントローラが前記USBポートコネクタの構成チャネルラインを監視する、未取り付けソース状態と、
    前記USBポートコネクタへのパワーソーシングUSBデバイスの接続を検出するために、前記USBポートコントローラが前記構成チャネルラインを監視する、未取り付けシンク状態と、
    の間でトグルするように、前記第3のポートモードで動作する、USBポートコントローラ。
  6. 請求項4に記載のUSBポートコントローラであって、
    前記USBポートコネクタへの前記USBデバイスの接続に応答して、前記構成チャネルラインの前記電圧が前記閾値電圧を超えることを示す、前記コンパレータからの前記ポート接続検出信号に応答して、前記制御回路が、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換えるように構成される、USBポートコントローラ。
  7. 請求項3に記載のUSBポートコントローラであって、
    前記第1の電力モードにおいて、前記電力回路が、
    前記USBポートコネクタへのパワーシンキングUSBデバイスの接続を検出するために、前記USBポートコントローラが前記USBポートコネクタの構成チャネルラインを監視する、未取り付けソース状態と、
    前記USBポートコネクタへのパワーソーシングUSBデバイスの接続を検出するために、前記USBポートコントローラが前記構成チャネルラインを監視する、未取り付けシンク状態と、
    の間でトグルするように、前記第3のポートモードで動作する、USBポートコントローラ。
  8. 請求項2に記載のUSBポートコントローラであって、
    プルダウン抵抗器を前記構成チャネルラインに接続するように前記第2の電力モードにおいて作用するスイッチを含むバイアス制御回路であって、前記プルダウン抵抗器が前記USBポートコネクタに接続されるソーシングUSBデバイスによって検出されないように、前記プルダウン抵抗器が充分大きい抵抗を有する、前記バイアス制御回路を更に含み、
    前記USBポートコネクタへの前記USBデバイスの接続に応答して、前記構成チャネルラインの前記電圧が前記閾値電圧を超えることを示す、前記コンパレータからの前記ポート接続検出信号に応答して、前記制御回路が、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換えるように構成される、USBポートコントローラ。
  9. 請求項8に記載のUSBポートコントローラであって、
    前記制御回路が、前記通信接続の検出される信号エッジに応答して通信検出信号を提供するように前記第2の電力モードにおいて作用する第2のコンパレータを含み、
    前記通信接続の前記検出された信号エッジを示す前記通信検出信号に応答して、前記制御回路が、USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに前記切り換えるように構成される、USBポートコントローラ。
  10. 請求項1に記載のUSBポートコントローラであって、
    プルダウン抵抗器を前記構成チャネルラインに接続するように前記第2の電力モードにおいて作用するスイッチを含むバイアス制御回路であって、前記プルダウン抵抗器が前記USBポートコネクタに接続されるソーシングUSBデバイスによって検出されないように、前記プルダウン抵抗器が充分大きい抵抗を有する、前記バイアス制御回路を更に含み、
    前記USBポートコネクタへの前記USBデバイスの接続に応答して、前記構成チャネルラインの前記電圧が前記閾値電圧を超えることを示す、前記コンパレータからの前記ポート接続検出信号に応答して、前記制御回路が、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換えるように構成される、USBポートコントローラ。
  11. 請求項10に記載のUSBポートコントローラであって、
    前記制御回路が、前記通信接続の検出される信号エッジに応答して通信検出信号を提供するように前記第2の電力モードにおいて作用する第2のコンパレータを含み、
    前記通信接続の前記検出された信号エッジを示す前記通信検出信号に応答して、前記制御回路が、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換えるように構成される、USBポートコントローラ。
  12. 請求項1に記載のUSBポートコントローラであって、
    前記制御回路が、前記通信接続の検出される信号エッジに応答して通信検出信号を提供するように前記第2の電力モードにおいて作用する第2のコンパレータを含み、
    前記通信接続の前記検出された信号エッジを示す前記通信検出信号に応答して、前記制御回路が、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換えるように構成される、USBポートコントローラ。
  13. 請求項1に記載のUSBポートコントローラであって、
    前記通信インターフェース回路と前記制御回路とが集積回路内に製造される、USBポートコントローラ。
  14. ユニバーサルシリアルバス(USB)ポートコネクタを介してUSBデバイスをインターフェースするためのUSBポートコントローラであって、
    通信接続を通じてポートマネージャ回路と通信するように構成される通信インターフェース回路と、
    制御回路であって、
    前記USBポートコントローラの通常動作のための第1の電力モード又は前記USBポートコントローラによる削減された電力消費のための第2の電力モードにおいて、前記USBポートコントローラを選択的に動作させ、
    前記通信接続上のアクティビティを検出すること、又は前記USBポートコネクタへのUSBデバイスの接続を検出することに応答して、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換える、
    ように構成される、前記制御回路と、
    出力を有するコンパレータであって、前記USBポートコントローラが前記第2の電力モードにある間に、前記USBポートコネクタの構成チャネルラインの電圧を閾値電圧と比較、前記構成チャネルラインの電圧が前記閾値電圧を超えることに応答して、前記USBポートコネクタへのUSBデバイスの接続の検出を示すポート接続検出信号を前記出力に提供する、前記コンパレータと、
    前記USBポートコントローラが前記第2の電力モードである間に、前記第1の電力モードにおいて印加されるプルダウン抵抗より高い抵抗を有するプルダウン抵抗器を前記構成チャネルラインに接続するように構成されるスイッチを含むバイアス制御回路と、
    を含む、USBポートコントローラ。
  15. 請求項14に記載のUSBポートコントローラであって、
    前記USBポートコネクタへの前記USBデバイスの接続に応答して、前記構成チャネルラインの前記電圧が前記閾値電圧を超えることを示す、前記コンパレータからの前記ポート接続検出信号に応答して、前記制御回路が、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換えるように構成される、USBポートコントローラ。
  16. 請求項15に記載のUSBポートコントローラであって、
    前記制御回路が、前記通信接続の検出される信号エッジに応答して通信検出信号を提供するように前記第2の電力モードにおいて作用するコンパレータを含み、
    前記通信接続の前記検出された信号エッジを示す前記通信検出信号に応答して、前記制御回路が、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換えるように構成される、USBポートコントローラ。
  17. 請求項14に記載のUSBポートコントローラであって、
    前記制御回路が、前記通信接続の検出される信号エッジに応答して通信検出信号を提供するように前記第2の電力モードにおいて作用するコンパレータを含み、
    前記通信接続の前記検出された信号エッジを示す前記通信検出信号に応答して、前記制御回路が、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換えるように構成される、USBポートコントローラ。
  18. 請求項14に記載のUSBポートコントローラであって、
    前記通信インターフェース回路と前記制御回路とが集積回路内に製造される、USBポートコントローラ。
  19. ユニバーサルシリアルバス(USB)ポートコントローラを動作させる方法であって、
    前記USBポートコントローラの通常動作のための第1の電力モード、又は前記USBポートコントローラによる削減された電力消費のための第2の電力モードにおいて、前記USBポートコントローラを選択的に動作させることと、
    前記USBポートコントローラ内の通信インターフェースに結合され、USBポートコネクタに結合されない通信接続上のアクティビティを検出すること、又は前記USBポートコネクタへのUSBデバイスの接続を検出することに応答して、前記USBポートコントローラの動作を前記第2の電力モードから前記第1の電力モードに切り換えることと、
    前記通信接続上の検出されたアクティビティに応答して前記第2の電力モードから前記第1の電力モードに切り換わる後に、前記USBポートコントローラにアドレスされる通信トランザクションが、前記第2の電力モードから前記第1の電力モードに切り換わった後のゼロでない或る時間内に前記通信接続上で受信されない限り、前記USBポートコントローラの動作を前記第2の電力モードに自動的に切り換えることと、
    前記USBポートコントローラが前記第2の電力モードである間に、コンパレータによって、前記通信接続の信号エッジを検出することに応答して通信検出信号を提供することと、
    を含む、方法。
  20. 請求項19に記載の方法であって、
    ポートマネージャ回路からの構成設定に従って構成されるポートモードにおいて選択的に動作するように前記USBポートコントローラの電力回路を動作させることを更に含み、
    前記構成されるポートモードが、
    前記電力回路が前記USBポートコネクタの電力ラインに電力を搬送する第1のポートモードと、
    前記電力回路が前記電力ラインから電力を受け取る第2のポートモードと、
    前記電力回路が、前記USBポートコネクタへの前記USBデバイスの接続をペンディングする前記電力ラインに電力を搬送することをやめる、又は前記電力ラインから電力を受け取ることをやめる、第3のポートモードと、
    の1つを含み、
    前記第2の電力モードから前記第1の電力モードに切り換わる後に、前記電力回路が前記構成されたポートモードで動作し続ける、方法。
JP2018524779A 2015-11-13 2016-11-14 Usbインターフェース回路および低電力動作のための方法 Active JP6936543B2 (ja)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
US201562254952P 2015-11-13 2015-11-13
US62/254,952 2015-11-13
US15/346,865 US11181966B2 (en) 2015-11-13 2016-11-09 USB interface circuit and method for low power operation
US15/346,865 2016-11-09
US201615348753A 2016-11-10 2016-11-10
US15/348,753 2016-11-10
PCT/US2016/061862 WO2017083831A1 (en) 2015-11-13 2016-11-14 Usb interface circuit and method for low power operation

Publications (3)

Publication Number Publication Date
JP2018535493A JP2018535493A (ja) 2018-11-29
JP2018535493A5 JP2018535493A5 (ja) 2019-12-12
JP6936543B2 true JP6936543B2 (ja) 2021-09-15

Family

ID=58696152

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018524779A Active JP6936543B2 (ja) 2015-11-13 2016-11-14 Usbインターフェース回路および低電力動作のための方法

Country Status (4)

Country Link
EP (1) EP3374841B1 (ja)
JP (1) JP6936543B2 (ja)
CN (2) CN113741670A (ja)
WO (1) WO2017083831A1 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11112844B2 (en) * 2017-05-24 2021-09-07 Qualcomm Incorporated Universal serial bus (USB) type-C and power delivery port with scalable power architecture
US10489324B2 (en) 2017-08-25 2019-11-26 Qualcomm Incorporated Systems and methods for port management
US10218129B1 (en) * 2018-04-11 2019-02-26 Cypress Semiconductor Corporation Overvoltage protection for universal serial bus type-C (USB-C) connector systems
US10381787B1 (en) 2018-05-21 2019-08-13 Cypress Semiconductor Corporation Voltage protection for universal serial bus type-C (USB-C) connector systems
JP6949792B2 (ja) * 2018-09-05 2021-10-13 ルネサスエレクトロニクス株式会社 デバイス、コントロールモジュール、コントローラ
DE102018218171A1 (de) * 2018-10-24 2020-04-30 Robert Bosch Gmbh Schaltung zur Aufbereitung eines Wake-Up-Signals
US10573997B1 (en) * 2019-05-24 2020-02-25 Microsoft Technology Licensing, Llc Power supply unit with connector protection circuit
JP7213755B2 (ja) * 2019-05-29 2023-01-27 ルネサスエレクトロニクス株式会社 半導体システム及び半導体装置
WO2021009794A1 (ja) 2019-07-12 2021-01-21 シャープNecディスプレイソリューションズ株式会社 電子機器、電子機器の電力供給方法
JP7493169B2 (ja) * 2019-11-08 2024-05-31 パナソニックIpマネジメント株式会社 Usbコンセント
JP2021184218A (ja) * 2020-05-22 2021-12-02 ルネサスエレクトロニクス株式会社 接続検出回路および半導体装置

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6567921B1 (en) * 1999-01-25 2003-05-20 Agere Systems, Inc. Asynchronous low power mode bus controller circuit and method of low power mode operation
US6675305B1 (en) * 2000-08-04 2004-01-06 Synopsys, Inc. Power saving in a USB peripheral by providing gated clock signal to CSR block in response to a local interrupt generated when an operation is to be performed
CN100412760C (zh) * 2006-02-16 2008-08-20 中芯国际集成电路制造(上海)有限公司 用于基于通用串行总线的装置的节电系统和方法
US7490255B2 (en) * 2006-06-30 2009-02-10 Intel Corporation Power efficient flow control model for USB asynchronous transfers
US7644217B2 (en) * 2007-03-02 2010-01-05 Microchip Technology Incorporated Detecting connection to a USB host or hub without using an extra status input
KR20120088856A (ko) * 2007-03-29 2012-08-08 노키아 코포레이션 유에스비 기기로의 연결
CN101359316B (zh) * 2007-08-03 2010-06-30 联芯科技有限公司 一种实现通用串行总线usb otg的方法及装置
US8028178B2 (en) * 2008-09-09 2011-09-27 Freescale Semiconductor, Inc. System and method for providing external power on a universal serial bus
US8830073B2 (en) * 2009-12-01 2014-09-09 Apple Inc. Power converter with reduced power consumption when toggling between sleep and normal modes during device charging
JP4823352B2 (ja) * 2009-12-24 2011-11-24 株式会社東芝 情報処理装置
US9310838B2 (en) * 2010-03-19 2016-04-12 I/O Interconnect, Ltd. Power management method for switching power mode of a computer system based on detection of a human interface device
US8423802B2 (en) * 2010-04-07 2013-04-16 Andes Technology Corporation Power scaling module and power scaling unit of an electronic system having a function unit in a standby state which is insensitive to change in frequency or voltage during synchronization
CN102789298B (zh) * 2011-05-17 2016-03-30 施耐德电器工业公司 电源控制电路和方法
WO2012170162A1 (en) * 2011-06-10 2012-12-13 Aliphcom Power management in a data-capable strapband
US8880916B2 (en) * 2011-08-09 2014-11-04 O2Micro, Inc. Circuits and methods for controlling battery management systems
US8689022B2 (en) * 2011-08-30 2014-04-01 Qualcomm Incorporated Methods of and apparatus for controlling power drawn by an appliance through a USB port
US8868893B2 (en) * 2011-12-13 2014-10-21 Active-Semi, Inc. Multi-mode power manager for power management integrated circuit
JP2013161272A (ja) * 2012-02-06 2013-08-19 Renesas Electronics Corp ダウンストリームポート制御装置、コントローラ、ダウンストリームポート制御方法及びダウンストリームポート制御プログラム
US8904217B2 (en) * 2012-03-09 2014-12-02 Google Inc. System and method for managing power consumption in a computer device
US8904054B2 (en) * 2012-03-20 2014-12-02 Sony Corporation Method and apparatus for mode switching of interface ports
US9400538B2 (en) * 2013-09-13 2016-07-26 Dell Products L.P. Information handling system docking with cable based power and video management
JP2015098096A (ja) * 2013-11-18 2015-05-28 キヤノン株式会社 画像形成装置および画像形成装置の制御方法
JP6388364B2 (ja) * 2014-03-17 2018-09-12 キヤノン株式会社 画像形成装置およびその制御方法、並びにプログラム
JP6083878B2 (ja) * 2014-04-09 2017-02-22 ノキア テクノロジーズ オーユー 電力供給の方向を決定する方法及び装置
US10127181B2 (en) * 2014-04-30 2018-11-13 Microchip Technology Incorporated Port disconnect charging function for USB hub
CN104461992B (zh) * 2014-10-31 2018-07-06 苏州达方电子有限公司 电子装置

Also Published As

Publication number Publication date
EP3374841A1 (en) 2018-09-19
EP3374841B1 (en) 2024-09-04
WO2017083831A1 (en) 2017-05-18
CN108139789A (zh) 2018-06-08
JP2018535493A (ja) 2018-11-29
EP3374841A4 (en) 2019-06-26
CN113741670A (zh) 2021-12-03

Similar Documents

Publication Publication Date Title
US12086013B2 (en) USB interface circuit and method for low power operation
JP6936543B2 (ja) Usbインターフェース回路および低電力動作のための方法
CN105630724B (zh) 一种USB Type‑C系统控制电路
TWI461891B (zh) 電源管理電路及其方法
US20100201308A1 (en) Device and method for battery charging
CN107925261B (zh) Usb功率输送耗尽电池控制
US20100199112A1 (en) Information processing apparatus and power supply control method
EP2746959A1 (en) Method and apparatus pertaining to universal serial bus-based charging
JP2011258173A (ja) 省電力装置及びその省電力方法
EP1685496B1 (en) An interface for serial data communication
CN101359316A (zh) 一种实现通用串行总线usb otg的方法及装置
WO2013134531A1 (en) System and method for managing power consumption in a computer device
JP2011108235A (ja) 周辺機器、スイッチング・デバイスのための省電力回路及び動作方法
JP2017515200A (ja) Usbハブの二重モードポートにおける切断検出のためのシステムおよび方法
US7870408B2 (en) Universal serial bus wakeup circuit
US6871252B1 (en) Method and apparatus for logical detach for a hot-plug-in data bus
US8205108B2 (en) Method and module for power detection and peripheral apparatus using the same
KR100711006B1 (ko) Usb 장치에서의 vbus 전력 제어 장치
TWI792840B (zh) Usb晶片及其操作方法
KR20080042271A (ko) Usb 연결을 감지하는 usb 장치
TWI547037B (zh) 低耗能之通用序列匯流排集線器
JP4076408B2 (ja) Usb用レジュームコントロール装置
CN116945782A (zh) 打印机及其控制方法
TW201416843A (zh) 電腦裝置及通用連接埠模組的供電方法
KR19990043424A (ko) Usb 모니터에 있어서 모니터 자동 구동방법

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20180516

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191030

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191030

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200918

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200930

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20201222

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20210217

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20210218

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210323

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210325

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210602

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210728

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210824

R150 Certificate of patent or registration of utility model

Ref document number: 6936543

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250