JP6594395B2 - 撮像装置、撮像システム、および、移動体 - Google Patents
撮像装置、撮像システム、および、移動体 Download PDFInfo
- Publication number
- JP6594395B2 JP6594395B2 JP2017202136A JP2017202136A JP6594395B2 JP 6594395 B2 JP6594395 B2 JP 6594395B2 JP 2017202136 A JP2017202136 A JP 2017202136A JP 2017202136 A JP2017202136 A JP 2017202136A JP 6594395 B2 JP6594395 B2 JP 6594395B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- gain
- analog
- imaging apparatus
- image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000003384 imaging method Methods 0.000 title claims description 148
- 238000006243 chemical reaction Methods 0.000 claims description 95
- 238000012545 processing Methods 0.000 claims description 66
- 230000008859 change Effects 0.000 claims description 33
- 230000003321 amplification Effects 0.000 claims description 27
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 27
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 27
- 239000000203 mixture Substances 0.000 claims description 5
- 230000002194 synthesizing effect Effects 0.000 claims 4
- 230000000875 corresponding effect Effects 0.000 description 34
- 239000003990 capacitor Substances 0.000 description 28
- 238000010586 diagram Methods 0.000 description 19
- 238000000034 method Methods 0.000 description 16
- 230000001276 controlling effect Effects 0.000 description 15
- 238000012937 correction Methods 0.000 description 15
- 238000012546 transfer Methods 0.000 description 12
- 101100464779 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CNA1 gene Proteins 0.000 description 11
- 238000009792 diffusion process Methods 0.000 description 11
- 230000008569 process Effects 0.000 description 7
- 230000005856 abnormality Effects 0.000 description 6
- 230000003287 optical effect Effects 0.000 description 6
- 101150110971 CIN7 gene Proteins 0.000 description 5
- 101150110298 INV1 gene Proteins 0.000 description 5
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 5
- 238000012986 modification Methods 0.000 description 5
- 230000004048 modification Effects 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 238000003786 synthesis reaction Methods 0.000 description 4
- 238000001514 detection method Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 2
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 238000007781 pre-processing Methods 0.000 description 2
- 101100243558 Caenorhabditis elegans pfd-3 gene Proteins 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 238000013144 data compression Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000005096 rolling process Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
図1の回路ブロック図を参照して、第1の実施例に係る撮像装置IM1の構成について説明する。図1は、撮像装置IM1の含む構成要素を示している。撮像装置IM1は、行列状に配置された複数の画素100によって構成された画素アレイ101を含む。図1では一例として画素アレイ101が4行3列の画素100を有する場合を説明する。しかし、画素アレイ101の配置はこれに限られない。画素100は、画素100への入射光に応じた画素信号を生成する。また、画素100は、画素100のリセットされた状態に応じたリセットレベル信号を生成する。
第2の実施例について説明する。第1の実施例では、長時間露光の後の“1H”期間、および、短時間露光の後の“1H”期間のそれぞれで、制御回路106が、増幅信号Vampの信号値に応じて、増幅回路105のゲインを制御する。これに対して、第2の実施例では、短時間露光(第2の露光期間)により生じた電荷に基づく画素信号を読み出す際は、増幅回路105のゲインを固定する。換言すると、長時間露光(第1の露光期間)の後の“1H”期間のみで、増幅信号Vampの信号値と閾値Vthとの比較、および、当該比較の結果に応じたゲインの制御が行われる。そこで、以下では主として第1の実施例と異なる部分を説明し、第1の実施例と同様の部分についての説明を省略する。
第3の実施例について説明する。第3の実施例では、列信号処理部104の構成が、第1の実施例乃至第2の実施例の列信号処理部104と異なる。そこで、以下では主として、第1の実施例および第2の実施例と異なる部分を説明し、第1の実施例または第2の実施例と同様の部分についての説明を省略する。
第4の実施例について説明する。第4の実施例では、列信号処理部104の構成が、第1の実施例乃至第3の実施例の列信号処理部104と異なる。そこで、以下では主として、実施例1と異なる部分を説明し、第1の実施例乃至第3の実施例のいずれかと同様の部分についての説明を適宜省略する。
第5の実施例について説明する。第5の実施例では、列信号処理部104の構成が、第4の実施例の列信号処理部104と異なる。そこで、以下では主として、実施例4と異なる部分を説明し、実施例4と同様の部分についての説明を適宜省略する。
実施例1〜実施例5の撮像装置IMにおいて、複数の画像を取得する動作、つまり、動画撮影について説明する。各実施例において、1つの行の画素100から画素信号を1回読み出すための動作(例えば、実施例1の図5および図6)が説明された。この読み出し動作が、複数の行の画素100に対して、順に行われることによって、1つの画像が取得される。
撮像システムの実施例について説明する。撮像システムとして、デジタルスチルカメラ、デジタルカムコーダ、カメラヘッド、複写機、ファックス、携帯電話、車載カメラ、観測衛星などがあげられる。図26に、撮像システムの例としてデジタルスチルカメラのブロック図を示す。
移動体の実施例について説明する。本実施例の移動体は、車載カメラを備えた自動車である。図28(a)は、自動車2100の外観と主な内部構造を模式的に示している。自動車2100は、撮像装置2102、撮像システム用集積回路(ASIC:Application Specific Integrated Circuit)2103、警報装置2112、主制御部2113を備える。
104 列信号処理部
105 増幅回路
106 制御回路
PD フォトダイオード
MSF 増幅トランジスタ
Claims (37)
- 光電変換部で生じた電荷に基づくアナログ信号をそれぞれが出力する複数の画素と、
前記アナログ信号の信号値と閾値との比較の結果に応じて、当該比較の対象とされた前記アナログ信号に適用されるゲインを、少なくとも第1のゲイン、および、前記第1のゲインよりも高い第2のゲインに制御する制御部と、を備え、
前記複数の画素のそれぞれは、前記アナログ信号として、第1の露光期間に前記光電変換部で生じた電荷に基づく第1の信号と、前記第1の露光期間より短い第2の露光期間に前記光電変換部で生じた電荷に基づく第2の信号とを出力し、
前記第1の信号および前記第2の信号の少なくとも一方の信号に対して、前記制御部は前記比較の結果に応じて前記第1のゲインおよび前記第2のゲインから一方を選択する制御を行う、
ことを特徴とする撮像装置。 - 前記画素から出力された前記アナログ信号に対して可変のゲインで処理を行う信号処理部を備え、
前記制御部は、前記アナログ信号に適用されるゲインとして、前記信号処理部の前記可変のゲインを、少なくとも前記第1のゲイン、および、前記第2のゲインに制御する、
ことを特徴とする請求項1に記載の撮像装置。 - 前記複数の画素のそれぞれは、前記電荷を受ける入力ノードを有する増幅部と、前記入力ノードの電圧をリセットするリセット部とを含み、
前記複数の画素のそれぞれは、前記第1の信号を出力する前に、前記アナログ信号として、前記入力ノードの電圧がリセットされた状態に基づく第1のリセットレベル信号を出力し、
前記複数の画素のそれぞれは、前記第2の信号を出力する前に、前記アナログ信号として、前記入力ノードの電圧がリセットされた状態に基づく第2のリセットレベル信号を出力する、
ことを特徴とする請求項2に記載の撮像装置。 - 前記第1の信号に対して行われる前記比較の結果に応じて、前記制御部は、前記第1の信号に適用されるゲインを、前記第1のゲインおよび前記第2のゲインのいずれかに制御し、
前記第2の信号に対しては前記比較を行わずに、前記制御部は、前記第2のリセットレベル信号に適用されるゲインと前記第2の信号に適用されるゲインとの両方を、前記第1のゲインおよび前記第2のゲインの一方に制御する、
ことを特徴とする請求項3に記載の撮像装置。 - 前記第1の信号に対して行われる前記比較の結果に応じて、前記制御部は、前記第1の信号に適用されるゲインを、前記第1のゲインおよび前記第2のゲインのいずれかに制御し、
前記第2の信号に対して行われる前記比較の結果にかかわらず、前記制御部は、前記第2のリセットレベル信号に適用されるゲインと前記第2の信号に適用されるゲインとの両方を、前記第1のゲインおよび前記第2のゲインの一方に制御する、
ことを特徴とする請求項3に記載の撮像装置。 - 前記制御部は、前記アナログ信号の信号値と前記閾値とを比較する比較器と、
前記比較器から出力される信号、および、出力を固定するための制御信号を受ける論理ゲートと、を含む、
ことを特徴とする請求項5に記載の撮像装置。 - 前記制御部は、前記第1の信号に適用されるゲインを、前記第1の信号の信号値に応じて、前記第1のゲインおよび前記第2のゲインのいずれかに制御し、
前記第2の信号が前記画素から出力される前に、前記制御部は、前記第2の信号に適用されるゲインを前記第1のゲインおよび前記第2のゲインの一方に制御する、
ことを特徴とする請求項3に記載の撮像装置。 - 前記制御部は、前記第1の信号に適用されるゲインを、前記第1の信号の信号値に応じて、前記第1のゲインおよび前記第2のゲインのいずれかに制御し、
前記制御部は、前記第2の信号に適用するゲインを、前記第2のリセットレベル信号に適用するゲインと同じになるように制御する、
ことを特徴とする請求項3に記載の撮像装置。 - 前記制御部は、前記第2の信号に適用されるゲイン、および、前記第2のリセットレベル信号に適用されるゲインの両方を、前記第1のゲインに制御する、
ことを特徴とする請求項3乃至請求項8のいずれか一項に記載の撮像装置。 - 前記制御部は、前記第1のリセットレベル信号に適用されるゲインを、前記第2のゲインに制御する、
ことを特徴とする請求項3乃至請求項9のいずれか一項に記載の撮像装置。 - 前記第1の信号の構成する第1の画像と前記第2の信号の構成する第2の画像とが1つの画像に合成される、
ことを特徴とする請求項2乃至請求項10のいずれか一項に記載の撮像装置。 - 前記1つの画像が合成される際に、前記第2の画像には、前記第1の画像よりも高いゲインがかけられる、
ことを特徴とする請求項11に記載の撮像装置。 - 前記信号処理部は前記アナログ信号をデジタル信号に変換するアナログデジタル変換部を含み、
前記アナログ信号に適用されるゲインは、前記アナログ信号から前記デジタル信号への変換ゲインである、
ことを特徴とする請求項2乃至請求項12のいずれか一項に記載の撮像装置。 - 前記アナログ信号に適用されるゲインを表す信号を保持する第1のメモリ、および、前記デジタル信号を保持する第2のメモリを少なくとも含むメモリ部を備え、
前記第1の信号から変換された前記デジタル信号を読み出すときは、前記第1のメモリと、前記第2のメモリとの両方から信号を読み出し、
前記第2の信号から変換された前記デジタル信号を読み出すときは、前記第1のメモリから信号を読み出さない、
ことを特徴とする請求項13に記載の撮像装置。 - 前記アナログ信号に適用されるゲインを表す信号を保持する第1のメモリ、および、前記デジタル信号を保持する第2のメモリを少なくとも含むメモリ部を備え、
前記第1の信号をデジタル信号に変換するときは、前記第1のメモリに前記アナログ信号に適用されるゲインを表す信号を書き込み、
前記第2の信号をデジタル信号に変換するときは、前記第1のメモリへの書き込みを行わない、
ことを特徴とする請求項13に記載の撮像装置。 - 前記信号処理部は、前記アナログ信号を増幅して、前記アナログデジタル変換部に含まれる比較回路へ増幅された信号を供給する増幅回路を含み、
前記制御部は、前記アナログ信号の信号値に応じて、前記増幅回路のゲインを変化させる、
ことを特徴とする請求項13乃至請求項15のいずれか一項に記載の撮像装置。 - 前記アナログデジタル変換部の比較回路に参照信号を供給する参照信号発生回路を備え、
前記制御部は、前記アナログ信号の信号値に応じて、前記比較回路に供給される前記参照信号の信号値の単位時間当たりの変化率を変化させる、
ことを特徴とする請求項13乃至請求項15のいずれか一項に記載の撮像装置。 - 前記参照信号発生回路が、前記閾値を示す信号を出力する、
ことを特徴とする請求項17に記載の撮像装置。 - 光電変換部で生じた電荷に基づくアナログ信号をそれぞれが出力する複数の画素と、
前記アナログ信号に適用されるゲインを、少なくとも第1のゲイン、および、前記第1のゲインよりも高い第2のゲインに制御する制御部と、を備え、
前記複数の画素のそれぞれは、前記アナログ信号として、第1の露光期間に前記光電変換部で生じた電荷に基づく第1の信号と、前記第1の露光期間より短い第2の露光期間に前記光電変換部で生じた電荷に基づく第2の信号とを出力し、
前記制御部は、
前記第1の信号の信号値が第1の範囲に含まれる場合に、前記第1の信号に適用するゲインを前記第1のゲインに制御し、
前記第1の信号の信号値が前記第1の範囲よりも低輝度側である第2の範囲に含まれる場合に、前記第1の信号に適用するゲインを前記第2のゲインに制御し、
前記制御部は、第2の信号の信号値が前記第1の範囲に含まれる場合、および、第2の信号の信号値が前記第2の範囲に含まれる場合の両方において、前記第2の信号に適用するゲインを前記第1のゲインに制御し、
前記複数の画素のそれぞれは、前記電荷を受ける入力ノードを有する増幅部と、前記入力ノードの電圧をリセットするリセット部とを含み、
前記複数の画素のそれぞれは、前記第1の信号を出力する前に、前記アナログ信号として、前記入力ノードの電圧がリセットされた状態に基づく第1のリセットレベル信号を出力し、
前記複数の画素のそれぞれは、前記第2の信号を出力する前に、前記アナログ信号として、前記入力ノードの電圧がリセットされた状態に基づく第2のリセットレベル信号を出力し、
前記制御部は、前記第2のリセットレベル信号に適用されるゲインを、前記第1のゲインに制御する、
ことを特徴とする撮像装置。 - 前記画素から出力された前記アナログ信号に対して可変のゲインで処理を行う信号処理部を備え、
前記制御部は、前記アナログ信号に適用されるゲインとして、前記信号処理部の前記可変のゲインを、少なくとも前記第1のゲイン、および、前記第2のゲインに制御する、
ことを特徴とする請求項19に記載の撮像装置。 - 前記第1の信号の構成する第1の画像と前記第2の信号の構成する第2の画像とが1つの画像に合成される、
ことを特徴とする請求項19または請求項20に記載の撮像装置。 - 前記第2の画像には、前記第1の画像よりも高いゲインがかけられる、
ことを特徴とする請求項21に記載の撮像装置。 - 前記信号処理部は前記アナログ信号をデジタル信号に変換するアナログデジタル変換部を含み、
前記アナログ信号に適用されるゲインは、前記アナログ信号から前記デジタル信号への変換ゲインである、
ことを特徴とする請求項20に記載の撮像装置。 - 前記信号処理部は、前記アナログ信号を増幅して、前記アナログデジタル変換部に含まれる比較回路へ増幅された信号を供給する増幅回路を含み、
前記制御部は、前記アナログ信号の信号値に応じて、前記増幅回路のゲインを変化させる、
ことを特徴とする請求項23に記載の撮像装置。 - 前記アナログデジタル変換部の比較回路に参照信号を供給する参照信号発生回路を備え、
前記制御部は、前記アナログ信号の信号値に応じて、前記比較回路に供給される前記参照信号の信号値の単位時間当たりの変化率を変化させる、
ことを特徴とする請求項23に記載の撮像装置。 - 光電変換部で生じた電荷に基づくアナログ信号をそれぞれが出力する複数の画素と、
前記アナログ信号に適用されるゲインを、少なくとも第1のゲイン、および、前記第1のゲインよりも高い第2のゲインに制御する制御部と、
前記画素から出力された前記アナログ信号に対して可変のゲインで処理を行う信号処理部と、を備え、
前記複数の画素のそれぞれは、前記アナログ信号として、第1の露光期間に前記光電変換部で生じた電荷に基づく第1の信号と、前記第1の露光期間より短い第2の露光期間に前記光電変換部で生じた電荷に基づく第2の信号とを出力し、
前記制御部は、
前記第1の信号の信号値が第1の範囲に含まれる場合に、前記第1の信号に適用するゲインを前記第1のゲインに制御し、
前記第1の信号の信号値が前記第1の範囲よりも低輝度側である第2の範囲に含まれる場合に、前記第1の信号に適用するゲインを前記第2のゲインに制御し、
前記制御部は、第2の信号の信号値が前記第1の範囲に含まれる場合、および、第2の信号の信号値が前記第2の範囲に含まれる場合の両方において、前記第2の信号に適用するゲインを前記第1のゲインに制御し、
前記制御部は、前記アナログ信号に適用されるゲインとして、前記信号処理部の前記可変のゲインを、少なくとも前記第1のゲイン、および、前記第2のゲインに制御し、
前記信号処理部は前記アナログ信号をデジタル信号に変換するアナログデジタル変換部を含み、
前記アナログ信号に適用されるゲインは、前記アナログ信号から前記デジタル信号への変換ゲインであり、
前記信号処理部は、前記アナログ信号を増幅して、前記アナログデジタル変換部に含まれる比較回路へ増幅された信号を供給する増幅回路を含み、
前記制御部は、前記アナログ信号の信号値に応じて、前記増幅回路のゲインを変化させる、
ことを特徴とする撮像装置。 - 光電変換部で生じた電荷に基づくアナログ信号をそれぞれが出力する複数の画素と、
前記アナログ信号の信号値と閾値との比較に応じて、前記アナログ信号に適用されるゲインを、少なくとも第1のゲイン、および、前記第1のゲインよりも高い第2のゲインに制御する制御部と、を備え、
前記複数の画素のそれぞれは、前記アナログ信号として、第1の露光期間に前記光電変換部で生じた電荷に基づく第1の信号と、前記第1の露光期間より短い第2の露光期間に前記光電変換部で生じた電荷に基づく第2の信号とを出力し、
前記第1の信号に対して行われる前記比較に用いられる閾値と、前記第2の信号に対して行われる前記比較に用いられる閾値とは異なる、
ことを特徴とする撮像装置。 - 前記画素から出力された前記アナログ信号に対して可変のゲインで処理を行う信号処理部を備え、
前記制御部は、前記アナログ信号に適用されるゲインとして、前記信号処理部の前記可変のゲインを、少なくとも前記第1のゲイン、および、前記第2のゲインに制御する、
ことを特徴とする請求項27に記載の撮像装置。 - 前記複数の画素のそれぞれは、前記電荷を受ける入力ノードを有する増幅部と、前記入力ノードの電圧をリセットするリセット部とを含み、
前記複数の画素のそれぞれは、前記第1の信号を出力する前に、前記アナログ信号として、前記入力ノードの電圧がリセットされた状態に基づく第1のリセットレベル信号を出力し、
前記複数の画素のそれぞれは、前記第2の信号を出力する前に、前記アナログ信号として、前記入力ノードの電圧がリセットされた状態に基づく第2のリセットレベル信号を出力し、
前記制御部は、前記第2のリセットレベル信号に適用されるゲインを、前記第1のゲインに制御する、
ことを特徴とする請求項27または請求項28に記載の撮像装置。 - 光電変換部で生じた電荷に基づくアナログ信号をそれぞれが出力する複数の画素と、
比較回路を含み、前記アナログ信号をデジタル信号に変換するアナログデジタル変換部と、
前記比較回路に参照信号を供給する参照信号発生回路と、を備え、
前記複数の画素のそれぞれは、前記アナログ信号として、第1の露光期間に前記光電変換部で生じた電荷に基づく第1の信号と、前記第1の露光期間より短い第2の露光期間に前記光電変換部で生じた電荷に基づく第2の信号とを出力し、
前記第1の信号および前記第2の信号の少なくとも一方の信号を前記デジタル信号に変換する前に前記少なくとも一方の信号の信号値の判定を行い、当該判定の結果に応じて、判定の対象とされた前記少なくとも一方の信号を前記デジタル信号に変換するときに前記比較回路に供給される前記参照信号の信号値の単位時間当たりの変化率を変化させる、
ことを特徴とする撮像装置。 - 前記参照信号発生回路が閾値を示す信号を出力し、
前記判定において、前記少なくとも一方の信号の信号値と前記閾値とを比較する、
ことを特徴とする請求項30に記載の撮像装置。 - 前記第1の露光期間と前記第2の露光期間とは交互に繰り返される、
ことを特徴とする請求項1乃至請求項31のいずれか一項に記載の撮像装置。 - 前記複数の画素は、第1の行および第2の行を含む複数の行を構成するように配列され、
1つの画像を構成するための複数の前記第1の信号を行ごとに読み出し、
別の1つ画像を構成するための複数の前記第2の信号を行ごとに読み出し、
前記第1の行から前記1つの画像を構成する前記第1の信号を読み出す動作と、前記第2の行から前記1つの画像を構成する前記第1の信号を読み出す動作との間に、前記第1の行および前記第2の行とは別の行の前記第2の信号を読み出す動作を行う、
ことを特徴とする請求項1乃至請求項32のいずれか一項に記載の撮像装置。 - 請求項1乃至請求項33のいずれか一項に記載の撮像装置と、
前記第1の信号の構成する第1の画像、および、前記第2の信号の構成する第2の画像を合成して1つの画像を合成する画像合成装置と、を備える、
ことを特徴とする撮像システム。 - 前記画像合成装置は、前記第2の画像に対して、前記第1の画像より高いゲインをかける、
ことを特徴とする請求項34に記載の撮像システム。 - 移動体であって、
請求項1乃至請求項33のいずれか一項に記載の撮像装置と、
前記第1の信号の構成する第1の画像、および、前記第2の信号の構成する第2の画像を合成して1つの画像を合成する画像合成装置と、
合成された前記1つの画像を処理した結果に基づいて前記移動体を制御する制御装置と、を備える、
ことを特徴とする移動体。 - 前記画像合成装置は、前記第2の画像に対して、前記第1の画像より高いゲインをかける、
ことを特徴とする請求項36に記載の移動体。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/849,992 US10880504B2 (en) | 2016-12-27 | 2017-12-21 | Image pickup device, image capturing system, and movable body |
EP17210120.6A EP3343903B1 (en) | 2016-12-27 | 2017-12-22 | Image pickup device, image capturing system, and movable body |
CN201711438490.3A CN108243314B (zh) | 2016-12-27 | 2017-12-27 | 图像拾取设备、图像捕获系统和可移动体 |
US17/103,359 US11503230B2 (en) | 2016-12-27 | 2020-11-24 | Image pickup device, image capturing system, and movable body |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016254390 | 2016-12-27 | ||
JP2016254390 | 2016-12-27 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019168857A Division JP7171529B2 (ja) | 2016-12-27 | 2019-09-17 | 処理回路、撮像装置、撮像システム、および、移動体 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018107792A JP2018107792A (ja) | 2018-07-05 |
JP6594395B2 true JP6594395B2 (ja) | 2019-10-23 |
Family
ID=62787487
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017202136A Active JP6594395B2 (ja) | 2016-12-27 | 2017-10-18 | 撮像装置、撮像システム、および、移動体 |
JP2019168857A Active JP7171529B2 (ja) | 2016-12-27 | 2019-09-17 | 処理回路、撮像装置、撮像システム、および、移動体 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019168857A Active JP7171529B2 (ja) | 2016-12-27 | 2019-09-17 | 処理回路、撮像装置、撮像システム、および、移動体 |
Country Status (1)
Country | Link |
---|---|
JP (2) | JP6594395B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7299680B2 (ja) * | 2018-08-23 | 2023-06-28 | キヤノン株式会社 | 撮像装置及び撮像システム |
JP7245074B2 (ja) * | 2019-02-26 | 2023-03-23 | キヤノン株式会社 | 光電変換装置、撮像システム及び移動体 |
KR20230049424A (ko) * | 2021-10-06 | 2023-04-13 | 삼성전자주식회사 | 이미지 센서를 포함하는 전자 장치 및 그 동작 방법 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07115643A (ja) * | 1993-10-19 | 1995-05-02 | Toyota Motor Corp | 車載用撮像装置 |
JP3642245B2 (ja) * | 2000-01-14 | 2005-04-27 | 松下電器産業株式会社 | 固体撮像装置 |
JP4392492B2 (ja) * | 2003-06-02 | 2010-01-06 | 国立大学法人静岡大学 | 広ダイナミックレンジイメージセンサ |
JP4843461B2 (ja) * | 2006-11-13 | 2011-12-21 | 株式会社東芝 | 固体撮像装置 |
JP4609428B2 (ja) * | 2006-12-27 | 2011-01-12 | ソニー株式会社 | 固体撮像装置、固体撮像装置の駆動方法および撮像装置 |
JP2009284181A (ja) * | 2008-05-21 | 2009-12-03 | Yamaha Corp | 固体撮像装置 |
JP5893550B2 (ja) * | 2012-04-12 | 2016-03-23 | キヤノン株式会社 | 撮像装置及び撮像システム |
-
2017
- 2017-10-18 JP JP2017202136A patent/JP6594395B2/ja active Active
-
2019
- 2019-09-17 JP JP2019168857A patent/JP7171529B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2018107792A (ja) | 2018-07-05 |
JP7171529B2 (ja) | 2022-11-15 |
JP2019208291A (ja) | 2019-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11503230B2 (en) | Image pickup device, image capturing system, and movable body | |
US11496704B2 (en) | Photoelectric conversion device having select circuit with a switch circuit having a plurality of switches, and imaging system | |
US10645316B2 (en) | Imaging device and method of driving imaging device | |
JP7374639B2 (ja) | 光電変換装置及び撮像システム | |
JP7046551B2 (ja) | 固体撮像装置及び撮像システム | |
JP7171529B2 (ja) | 処理回路、撮像装置、撮像システム、および、移動体 | |
US10249678B2 (en) | Imaging device, method of driving imaging device, and imaging system | |
JP6643291B2 (ja) | 撮像装置及びその駆動方法 | |
JP7245074B2 (ja) | 光電変換装置、撮像システム及び移動体 | |
US20180035062A1 (en) | Image capturing apparatus having comparator circuit to compare current with reference current | |
JP7358042B2 (ja) | 光電変換装置、カメラ、移動体、および、信号処理装置 | |
US11832012B2 (en) | Photoelectric conversion device | |
US11838664B2 (en) | Semiconductor device, system, and device using the same | |
US11812178B2 (en) | Photoelectric conversion apparatus, photoelectric conversion system, and moving object | |
US11025849B2 (en) | Photoelectric conversion apparatus, signal processing circuit, image capturing system, and moving object | |
US20230179881A1 (en) | Photoelectric conversion device | |
US20230179893A1 (en) | Photoelectric conversion device | |
US11700467B2 (en) | Photoelectric conversion device, photoelectric conversion system, and movable body | |
US20220094867A1 (en) | Imaging device and imaging system | |
JP2023000287A (ja) | 光電変換装置、光電変換システム、輸送機器および信号処理装置 | |
JP2023084647A (ja) | 光電変換装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171214 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171214 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20181019 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181113 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190108 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190604 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190726 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190827 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190924 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6594395 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |