JP6423329B2 - 時間インタリーバ及び時間デインタリーバ - Google Patents

時間インタリーバ及び時間デインタリーバ Download PDF

Info

Publication number
JP6423329B2
JP6423329B2 JP2015171835A JP2015171835A JP6423329B2 JP 6423329 B2 JP6423329 B2 JP 6423329B2 JP 2015171835 A JP2015171835 A JP 2015171835A JP 2015171835 A JP2015171835 A JP 2015171835A JP 6423329 B2 JP6423329 B2 JP 6423329B2
Authority
JP
Japan
Prior art keywords
cells
time
interleaver
branches
connection destination
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2015171835A
Other languages
English (en)
Other versions
JP2016072967A (ja
Inventor
クレネル ペテル
クレネル ペテル
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to KR1020227040540A priority Critical patent/KR20220162814A/ko
Priority to MX2016010459A priority patent/MX361576B/es
Priority to PCT/JP2015/004609 priority patent/WO2016051687A1/ja
Priority to CA3136006A priority patent/CA3136006C/en
Priority to CN201580013616.5A priority patent/CN106105041B/zh
Priority to EP15847888.3A priority patent/EP3203637B1/en
Priority to CN202011123974.0A priority patent/CN112217523A/zh
Priority to CA2938509A priority patent/CA2938509C/en
Priority to KR1020227001992A priority patent/KR102470228B1/ko
Priority to CN202011124001.9A priority patent/CN112134575A/zh
Priority to KR1020167021245A priority patent/KR102357881B1/ko
Priority to US15/092,696 priority patent/US9935890B2/en
Publication of JP2016072967A publication Critical patent/JP2016072967A/ja
Priority to MX2020002200A priority patent/MX2020002200A/es
Priority to US15/886,068 priority patent/US10122644B2/en
Priority to US16/152,966 priority patent/US10454841B2/en
Publication of JP6423329B2 publication Critical patent/JP6423329B2/ja
Application granted granted Critical
Priority to US16/559,939 priority patent/US10938735B2/en
Priority to US17/159,550 priority patent/US11451487B2/en
Priority to US17/887,793 priority patent/US11611515B2/en
Priority to US18/110,468 priority patent/US11876727B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/62Queue scheduling characterised by scheduling criteria
    • H04L47/6245Modifications to standard FIFO or LIFO
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/271Row-column interleaver with permutations, e.g. block interleaving with inter-row, inter-column, intra-row or intra-column permutations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2732Convolutional interleaver; Interleavers using shift-registers or delay lines like, e.g. Ramsey type interleaver
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/276Interleaving address generation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2782Interleaver implementations, which reduce the amount of required interleaving memory
    • H03M13/2785Interleaver using in-place interleaving, i.e. writing to and reading from the memory is performed at the same memory location
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2792Interleaver wherein interleaving is performed jointly with another technique such as puncturing, multiplexing or routing
    • H03M13/2796Two or more interleaving operations are performed jointly, e.g. the first and second interleaving operations defined for 3GPP UMTS are performed jointly in a single interleaving operation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/6552DVB-T2
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0076Distributed coding, e.g. network coding, involving channel coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0085Formatting with cells
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/62Queue scheduling characterised by scheduling criteria
    • H04L47/625Queue scheduling characterised by scheduling criteria for service slots or service orders
    • H04L47/6255Queue scheduling characterised by scheduling criteria for service slots or service orders queue load conditions, e.g. longest queue first

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Description

2014年9月29日提出の欧州特許出願14186891.9に含まれる明細書、請求項、図面及び要約書の開示内容は全て本願に援用される。
本開示は、デジタル通信分野に関し、より詳細には複数のセルを時間インタリーブする時間インタリーバ及びこれに対応する時間デインタリーバに関する。
従来から、疑似巡回低密度パリティ検査符号(quasi-cyclic low-density parity-check code:QC LDPC符号)と直交振幅変調(quadrature amplitude modulation:QAM)とを用いるビットインタリーブ符号化変調(bit-interleaved coding and modulation:BICM)エンコーダを備える送信機においてこのBICMエンコーダによって生成される複数のセルを時間インタリーブする時間インタリーバ、及び受信機におけるこの時間インタリーバに対応する時間デインタリーバが知られている。
このような時間インタリーバ、及びこれに対応する時間デインタリーバとして、例えば、DVB−NGHの仕様書(非特許文献1)に記載された、ブロックインタリービング(block interleaving)と畳み込みインタリービング(convolutional interleaving)とを組み合わせたハイブリッドインタリービングを行うハイブリッドインタリーバ、及びこれに対応するハイブリッドデインタリーバがある。
ところで、DVB−NGHの仕様書(非特許文献1)には、時間インタリーブされた複数のセルの送信シーケンスが記載されるにとどまっており、その送信シーケンスを生成する実際の方法は記載されていない。
本開示は、時間インタリーバ及びこれに対応する時間デインタリーバを具体的に実装する方法及び装置を開示する。
なお、本開示の適用対象は、例えば、DVB−NGHに基づく放送に限定されず、符号方式がQC LDPC符号を用いた符号化方式に限定されず、変調方式がQAMに限定されるものではないことは言うまでもない。
上記目的を達成するために本発明の時間インタリーバは、
複数のセルに対して畳み込みインタリービングを含む時間インタリービングを行う時間インタリーバであって、
前記畳み込みインタリービングを行う畳み込みインタリーバは、
当該畳み込みインタリーバの入力の接続先を、インタリーブされるセルが配置されるインタリービングユニットの数に等しい複数のブランチのうちの何れかのブランチの一端に切り換える第1のスイッチと、
前記複数のブランチのうちの一つのブランチを除く一部のブランチに設けられ、当該一部のブランチ間で互いに個数が異なる、FIFO(first in, first out)メモリと、
当該畳み込みインタリーバの出力の接続先を、前記複数のブランチのうちの何れかのブランチの他端に切り換える第2のスイッチと、
を備え、
前記第1のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行い、
前記第2のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行う。
これによれば、時間インタリーバの具体的な実装の一例が提示されている。
ビットインタリーブ符号化変調を含む送信機側の通信回路の一構成例を示すブロック図。 時間インタリーバに入力されるデータの論理的な表現の概略の一例を示す図。 DVB−NGHの仕様書に従った時間インタリーバの論理的な一動作例の概略を示す図。 DVB−NGHの仕様書に従った時間インタリーバの論理的な一動作例の概略を示す図。 DVB−NGHの仕様書に従った時間インタリーバの論理的な一動作例の概略を示す図。 DVB−NGHの仕様書に従った時間デインタリーバの論理的な一動作例の概略を示す図。 DVB−NGHの仕様書に従った時間デインタリーバの論理的な一動作例の概略を示す図。 DVB−NGHの仕様書に従った時間デインタリーバの論理的な一動作例の概略を示す図。 本開示の実施の形態に係る時間インタリーバの一実装例の構成を示すブロック図。 図5のカラム−ロウブロックインタリーバの一動作例の概略を示す図。 図5のブロックインタリーバの一動作例の概略を示す図。 図5のブロックインタリーバの他の動作例の概略を示す図。 図5のブロックインタリーバの更に他の動作例の概略を示す図。 図5の畳み込みインタリーバの入力側のスイッチの一動作例の概略を示す図。 図5の畳み込みインタリーバの入力側のスイッチの一動作例の概略を示す図。 図5の畳み込みインタリーバの一動作例の概略を示す図。 図5の時間インタリーバに対応する時間デインタリーバの一実装例の構成を示すブロック図。 本開示の実施の形態のブロックインタリーバの一実装例の概略を示す図。 シミュレーション結果の概略を示す図。 本開示の実施の形態に係る時間インタリーバの他の実装例の構成を示すブロック図。 図10の時間インタリーバに対応する時間デインタリーバの一実装例の構成を示すブロック図。
≪発明者らの検討事項≫
図1は、ビットインタリーブ符号化変調(bit-interleaved coding and modulation:BICM)を含む送信機側の通信回路の一構成例を示すブロック図である。
送信機100は、入力処理ユニット110と、BICMエンコーダ120と、時間インタリーバ130と、モジュレータ140と、RF(radio frequency)フロントエンド150と、アンテナ160とを備える。
入力処理ユニット110は、入力ビットストリームをベースバンドフレームと呼ばれる所定長のブロックに形式を変える。BICMエンコーダ120は、ベースバンドフレーム夫々を複数の複素値のセルに変換して出力する。複数の複素値のセルは、さらに、少なくとも時間インタリーバ130、モジュレータ140、及びRFフロントエンド150を含む回路によって処理される。時間インタリーバ130は、BICMエンコーダ120の出力に対して時間インタリービングを実行して出力する。モジュレータ140は、時間インタリーバ130の出力に対して例えば直交周波数分割多重(orthogonal frequency-division multiplexing:OFDM)変調を使用した処理を行い、通常ダイバーシティを向上させるための時間インタリービングと周波数インタリービングを行う。RFフロントエンド150は、モジュレータ140から出力されるデジタル信号をアナログRF(radio frequency)信号に変換し、アナログRF信号の電力増幅を行う。そして、RFフロントエンド150は電力増幅後のアナログRF信号をアンテナ160へ出力し、電力増幅後のアナログRF信号は電波としてアンテナ160から出力される。
図1では、BICMエンコーダ120とモジュレータ140との間に時間インタリーバ130が配置されている。
時間インタリーバ130の目的はバーストエラーを軽減することである。実際、バーストエラーの存在下において、複数のセルが時間に関してインタリーブされた場合、元のデータストリームにおいて元々近隣にあった非常に多くのセルがバーストエラーの影響を受けることがなくなる。従って、時間インタリービングは、例えば前方誤り訂正符号の手法を用いる場合に、損失データの復元を容易にする。
いくつかの時間インタリービング技術がDVB−C2、DVB−T2、DVB−NGHなどの通信システムの技術分野において知られている。たいていのシステムは多段のインタリービングを用いている。全ての時間インタリービング方法の背後にある理論的解釈はいくつかの符号語にわたる複数のセルを再配置することである。
例えば、DVB−T2において使用される時間インタリービングは、ロウ−カラムブロックインタリービングである。概念的には、ロウ−カラムブロックインタリービングは、複数のセルをマトリックスに列方向(column-wise)に書き込み、書き込んだ複数のセルを当該マトリックスから行方向(row-wise)に読み出す方法である。
別の時間インタリービングは、畳み込みインタリービング(convolutional interleaving)である。畳み込みインタリービングは、複数のセルを大きいサイズのFIFO(first in, first out)シフトレジスタに書き込む方法である。畳み込みインタリービングは、ブロックインタリービングのメモリサイズの半分で、それと同じ時間インタリービング深さを実現することができる。
DVB−NGHの仕様書(非特許文献1)では、ブロックインタリービングと畳み込みインタリービングとを組み合わせたハイブリッドインタリービングスキームが時間インタリービングに採用されている。概念的に、DVB−NGHの時間インタリーバは、夫々が複数のセルからなる複数のブロックを畳み込んでインタリーブする。但し、一つのブロックはインタリービングユニット(interleaving unit:IU)と呼ばれる。
このブロックインタリービングと畳み込みインタリービングとの組み合わせは、主に、時間−周波数スライシング(time-frequency-slicing:TFS)を可能にするために選択され、TFSは多重化容量を増大するための有望な技術である。
以下において、時間インタリーバ130及びこれに対応する時間デインタリーバについてさらに記載する。
図2は時間インタリーバ130に入力されるデータの論理的な表現の概略の一例を示す。但し、図2では、一つのフレーム204を示している。
フレーム204は、複数の符号語202を含み、各符号語202は複数のセル201を含む。ここで、1フレーム当たりの符号語の数をNFEC_TIと表記し、1符号語当たりのセルの数をNcellsと表記する。図2の例では、NFEC_TI=2、Ncells=12であり、各フレーム204はNFEC_TI×Ncells=2×12=24個のセルを含む。
さらに、各フレーム204は、論理的に、複数のインタリービングユニット203に分割される。ここで、1フレーム当たりのインタリービングユニットの数をNIUと表記する。図2の例では、NIU=3である。
図2に例示したデータ構造は、時間インタリーバ130がどのように動作するのかを明らかにするために用いられるものであり、本開示は図2に例示したデータ構造に限定されず、NFEC_TI、Ncells、NIUの別の数値によって実装され得ることは明らかである。
なお、図2において最小の正方形がセルに該当するが、図示の簡略化のため一部にのみ符号201を付している。また、各セル内の2文字のうちの1文字目は符号語を識別するために便宜的に付与した値であり、2文字目は各符号語におけるセルを識別するために便宜的に付した値である。なお、他の図においても同様である。
DVB−NGH規格では、時間インタリーバ130の入出力、及び、対応する時間デインタリーバの入出力が、図3A−図3C、及び、図4A−図4Cに示されるように、明記されている。
以下、図3A−図3Cを用いて時間インタリーバ130について記載する。
図3Aは、DVB−NGHの仕様書に従った時間インタリーバ130の最初の動作の一例の概略を示す。時間インタリーバ130の最初の動作は、インタリービングユニットが生成される符号語をブロックインタリービングする処理を含む。
図3Aの例では、時間インタリーバ130内の遅延ユニット310に対する入力として、3つの連続する入力フレームIN(m−2),IN(m−1),IN(m)が示されている。なお、入力フレームは、IN(m−2),IN(m−1),IN(m)の記載順に、遅延ユニット310に入力される。
入力フレームIN(m−2),IN(m−1),IN(m)の夫々における複数のインタリービングユニットIU0,IU1,IU2は遅延ユニット310によって互いに異なる時間遅延を受ける。なお、この時間遅延には時間遅延「0」も含む。
図3Aの例では各インタリービングユニットは下記の時間遅延を受ける。
各入力フレームのインタリービングユニットIU0は、遅延ユニット310において、対応の行に遅延回路(delay line)が存在しないことによって示されるように、遅延を受けずに出力される。
各入力フレームのインタリービングユニットIU1は、遅延ユニット310において、対応の行に1つの遅延回路(delay line)310−11が存在することによって示されるように、1インタリービングユニット分の遅延を受けて出力される。
各入力フレームのインタリービングユニットIU2は、遅延ユニット310において、対応の行に2つの遅延回路(delay line)310−21,310−22が存在することによって示されるように、2インタリービングユニット分の遅延を受けて出力される。
図3Aの例では、時間インタリーバ130の最初の動作における遅延ユニット310の出力は、中間フレームINT(n−2),INT(n−1),IN(n),INT(n+1),INT(n+2)によって示される。なお、中間フレームは、INT(n−2),INT(n−1),INT(n),INT(n+1),INT(n+2)の記載順に、遅延ユニット310から出力される。
図3Aの例では、中間フレームINT(n)のみが完全なものになっているが、それより前と後の中間フレームは、図示していない入力フレームが遅延ユニット310に入力され、遅延ユニット310による処理を受け、遅延ユニット310から出力されることによって、完全なものになる。
さらに、遅延ユニット310における遅延回路(delay line)310−11,310−21,310−22は、セルのグループ、つまり、インタリービングユニットに対して動作し、典型的な畳み込みインタリービングのように単一のセルに対して動作するものではない。
図3B及び図3Cは、DVB−NGHの仕様書に従った時間インタリーバ130の2番目の動作の一例の概略を示す。時間インタリーバ130の2番目の動作は、各中間フレームに対して、複数のインタリービングユニット203を左から右に水平にスタックし、それから行(row by row)方向にセルを読み出す処理を含む。
さらに詳述すると、中間フレームINT(n)に関して、図3Bに示されるように、インタリービングユニットIU0,IU1,IU2は、時間インタリーバ130内のスタッキングユニット320によって、左から右に水平にスタックされる。それから、図3Cに示されるように、時間インタリーバ130内の読み出しユニット330によって、スタックされたインタリービングユニットIU0,IU1,IU2のセルが、行(row by row)方向に読み出されて出力される。この出力結果が図3C中の出力ストリングOUT(n)で表されており、セルは、40,50,24,・・・,19,42,・・・,37,0B,1Bの記載順に、出力される。
出力ストリングOUT(n)において、どのように複数のセルが有利に時間インタリービング深さ内の符号語で大きく広がっているかが分かる。これは、スタッキングユニット320によって実行されるスタッキング動作によって達成される。
出力ストリングOUT(n)に対応するセルストリームが受信機において受信される場合、受信機の時間デインタリーバは時間インタリーバ130に対して記載した動作と逆の動作を実行する。要するに、複数のセルが複数のインタリービングユニットに分割され、複数のインタリービングユニットがフレームを再構築するために上から下に垂直にスタックされ、さらに時間遅延を受ける。
以下、図4A−図4Cを用いて時間デインタリーバについて記載する。
図4A及び図4Bは、DVB−NGHの仕様書に従った時間デインタリーバの最初の動作の一例の概略を示す。時間デインタリーバの最初の動作は、送信機側において時間インタリーバ130から出力される出力ストリングOUT(n)に対応する、入力ストリームIN(n)の受信処理を含む。
図4Aに示されるように、入力ストリームIN(n)の複数のセルは、40,50,24,・・・,19,42,・・・,37,0B,1Bの記載順に、セパレーティングユニット410に入力され、セパレーティングユニット410によってインタリービングユニットに再構築される。
図4Bに示されるように、複数のインタリービングユニットは、デスタッキングユニット420に入力され、デスタッキングユニット420によってフレームに再構築される。
図4Cは、DVB−NGHの仕様書に従った時間デインタリーバの2番目の動作の一例の概略を示す。
図4Cの例では、時間デインタリーバ内の遅延ユニット430に対する入力として、5つの連続する例えば中間フレームINT(n−2),INT(n−1),INT(n),INT(n+1),INT(n+2)が示されている。なお、中間フレームは、INT(n−2),INT(n−1),INT(n),INT(n+1),INT(n+2)の記載順に、遅延ユニット430に入力される。なお、説明の便宜のため、一部の中間フレームは図示では不完全なものとなっている。
遅延ユニット430は、遅延ユニット310の時間遅延とは逆の時間遅延を複数のインタリービングユニットに対して施す。図4Cの例では、遅延ユニット430は、各中間フレームのインタリービングユニットIU0に対して、対応の行に2つの遅延回路(delay line)430−01,430−02が存在することによって示されるように、2インタリービングユニット分の遅延を施して出力する。遅延ユニット430は、各中間フレームのインタリービングユニットIU1に対して、対応の行に1つの遅延回路(delay line)430−11が存在することによって示されるように、1インタリービングユニット分の遅延を施して出力する。遅延ユニット430は、各中間フレームのインタリービングユニットIU2に対して、対応の行に遅延回路(delay line)が存在しないことによって示されるように、遅延を施すことなく出力する。
以上の処理により、もともと送信されたフレームIN(m−2),IN(m−1),IN(m)に対応するフレームOUT(p),OUT(p+1),OUT(p+2)が復元される。
しかしながら、上記の時間インタリーバ及び時間デインタリーバに関する記載は、時間インタリーバ130と時間デインタリーバのデバイスと方法の動作の論理的な記述のみである。これらの実装は、必ずしも記述したユニット310−330とユニット410−430とを用いない、いくつかの方法で得られ得る。特に、定義した2次元マトリックスを互いに関連する異なる空間位置に配置するように、定義した2次元マトリックスにおけるデータ配置とデータの移動は、時間インタリービング処理及び時間デインタリービング処理の理解を簡単にするために選ばれているに過ぎない。好ましい実装において、データの物理的な記録は2次元アレイ構造を有するメモリにおいて体系化されてもよいが、データは、上述したように、必ずしも物理的に再配置されずに、例えば適切なアドレシングスキームを用いて単に論理的に再配置してもよい。
本開示は、リソースの使用の削減を伴う、好ましくは時間デインタリーバにおけるメモリの使用の削減を伴う、上述した時間インタリービングと時間デインタリービングを実装する方法を提供する。この時間デインタリーバにおけるメモリの使用の削減は、小さく、潜在的に携帯され得る電子デバイスに時間インタリーバが搭載されることがあるために有効であり、メモリの削減はサイズとコストの削減を有効にもたらす。
以下、これに関連する時間インタリービング及び時間デインタリービングについて記載する。
≪実施の形態≫
図5は、本開示の実施の形態に係る時間インタリーバの一実装例の構成を示す。なお、図5の時間インタリーバによる時間インタリービングは、ブロックインタリービングと畳み込みインタリービングとを組み合わせたハイブリッドインタリービングである。
時間インタリーバ500は、ロウ−カラムブロックインタリーバ(BI0)510と、ブロックインタリーバ(BI1)520と、畳み込みインタリーバ530とを備える。畳み込みインタリーバ530は、論理的に、スイッチ540、メモリユニット(M1,0,M2,0,M2,1)545−11,545−21,545−22、及びスイッチ550を備える。ロウ−カラムブロックインタリーバ510の出力はブロックインタリーバ520の入力に接続され、ブロックインタリーバ520の出力は畳み込みインタリーバ530の入力に接続される。
但し、図5は論理的な表示のみとなっており、時間インタリーバ500は物理的に実現されていない、すなわち物理スイッチを備えていないが、例えばメモリとプロセッサを用いて実現され得ることは、当該技術分野に属する技術者にとって明らかである。
以下、図5のロウ−カラムブロックインタリーバ510について記載する。
ロウ−カラムブロックインタリーバ510は、Ncells/NIUに等しい数の行と、NIUに等しい数の列のマトリックスを含む。但し、NIUは1フレーム当たりのインタリービングユニットの数であり、Ncellsは1符号語当たりのセルの数である。例えば、図2のフレーム構造の場合、Ncells=12、NIU=3である。
cells=12、NIU=3の場合における、ロウ−カラムブロックインタリーバ510の一実装例を図6Aに示す。なお、図6Aの例では、1つ目の符号語の12個のセルは、00,01,02,・・・,09,0A,0Bの記載順に、ロウ−カラムブロックインタリーバ510に入力される。
図6Aから分かるように、セル00−0Bは、ロウ−カラムブロックインタリーバ510によって、その入力順に、マトリックスに列方向に書き込まれ、書き込まれた後、マトリックスから行方向に読み出される。この結果、1つ目の符号語の12個のセルは、00,04,08,01,05,09,02,06,0A,03,07,0Bの記載順に、ロウ−カラムブロックインタリーバ510から出力される。
このロウ−カラムブロックインタリーバ510の実装は、例えば、DVB−T2の実装ガイドライン(非特許文献2)において使用されている、或いは、特許文献1において記述されている、アドレッシングスキームによって動作させられる線形メモリブロックを用いて有利に得られることは当該技術分野に属する技術者にとって明らかである。なお、非特許文献2及び特許文献1は本願に完全に含められる。
特に、このロウ−カラムブロックインタリーバは、次のセルが読み出されるメモリ位置を追跡し、今入ってきているセルを書き込むためにこれらのメモリ位置を再使用する。詳述すれば、j番目の時間インタリービングブロックのi番目の要素のアドレスa(i,j)は次の数1と数2に基づいて計算される。なお、j番目の時間インタリービングブロック及びi番目の要素は上記で言うところのNcells個(図2のフレーム構造の場合、12個)のセルを含む各符号語及び各符号語のi番目のセルに各々該当する。
Figure 0006423329
但し、Nrは行の数、Ncは列の数である。なお、j=0,・・・,と符号語が入力される毎に1ずつ増加し、i=0,・・・,Ncells−1(図2のフレーム構造の場合、11)であり、Nr、Ncは上記で言うところのNcells/NIU(図2のフレーム構造の場合、12/3=4)、NIU(図2のフレーム構造の場合、3)に各々該当する。
送信機側のロウ−カラムブロックインタリーバ510において、k(j)は次の数2を用いて計算される。
Figure 0006423329
この手法の利点は、一つのバッファによりセルの読み出しと書き込みが可能なことであり、2つのバッファを使用してその2つのバッファ間で書き込み動作と読み出し動作の切替を行う必要はないことである。これは、ロウ−カラムブロックインタリービングに対して、そして、類似性によって、ロウ−カラムブロックデインタリービングに対して、線形RAM(random access memory)の一ブロックを使用することを可能にする。それに関して、実際のロウ−カラムブロックインタリーバとロウ−カラムブロックデインタリーバのメモリサイズを、概念的なサイズでは、同じにすることができる。例えば、12セルからなる一つのフレームをロウ−カラムブロックインタリービング又はロウ−カラムブロックデインタリービングするために、12セルのメモリ空間を持つ一つのメモリブロックを使用することができる。
以下、図5のブロックインタリーバ520について記載する。
ブロックインタリーバ520は、Ncellsに等しい数の行と、NFEC_TIに等しい数の列のマトリックスを含む。但し、Ncellsは1符号語当たりのセルの数であり、NFEC_TIは1フレーム当たりの符号語の数である。例えば、図2のフレーム構造の場合、Ncells=12、NFEC_TI=2である。なお、後述するブロックインタリーバ520A、520Bも同様にNcellsに等しい数の行と、NFEC_TIに等しい数の列のマトリックスを含む。
cells=12、NFEC_TI=2の場合における、ブロックインタリーバ520の一実装例を図6Bに示す。なお、図6Bの例では、1つのフレーム内の最初の符号語の12個のセルは、ロウ−カラムブロックインタリーバ510から出力される順番、ここでは、00,04,08,・・・,03,07,0Bの記載順に、ブロックインタリーバ520に入力される。続いて、当該1つのフレーム内の次の符号語の12個のセルは、ロウ−カラムブロックインタリーバ510から出力される順番、ここでは、10,14,18,・・・,13,17,1Bの記載順に、ブロックインタリーバ520に入力される。
図6Bに示すように、最初の符号語のセル00−0Bは、ロウ−カラムブロックインタリーバ510によって出力される順に、ブロックインタリーバ520によってマトリックスに列方向に書き込まれる。続く符号語のセル10−1Bは、ロウ−カラムブロックインタリーバ510によって出力される順に、ブロックインタリーバ520によってマトリックスに列方向に書き込まれる。マトリックスに書き込まれたセル00−0B,10−1Bは、ブロックインタリーバ520によって、マトリックスから行方向に読み出される。この結果、1つ目のフレームの24個のセルは、00,10,04,・・・,19,02,・・・17,0B,1Bの記載順に、ブロックインタリーバ520から出力される。
この場合、ブロックインタリーバ520は、ロウ−カラムブロックインタリーバ510のように、ロウ−カラムブロックインタリーバとして動作している。従って、ロウ−カラムブロックインタリーバ510に対してなされた同じ考察が、特に、数1及び数2を用いて記述したアドレッシングスキームの可能な実装に関して、適用可能である。なお、ブロックインタリーバ520に適用する場合、j番目の時間インタリービングブロック及びi番目の要素は上記で言うところのNFEC_TI×Ncells個(図2のフレーム構造の場合、2×12=24個)のセルを含む各フレーム及び各フレームのi番目のセルに各々該当し、j=0,・・・,とフレームが入力される毎に1ずつ増加し、i=0,・・・,NFEC_TI×Ncells−1(図2のフレーム構造の場合、2×12−1=23)であり、Nr、Ncは上記で言うところのNcells(図2のフレーム構造の場合、12)及びNFEC_TI(図2のフレーム構造の場合、2)に各々該当する。
以下、時間インタリーバ130内のブロックインタリーバ(BI1)の別の実装例について記載する。
図6Bの数値例と同じ場合における、つまり、Ncells=12、NFEC_TI=2の場合における、ブロックインタリーバ(BI1)の他の実装例を図6Cに示す。但し、図6Cでは、ブロックインタリーバ(BI1)をブロックインタリーバ520Aとして示す。なお、図6Cにおける入力セルは、図6Bにおける入力セルと同じであるとする。
本開示において、参照がブロックインタリーバ520に対してなされている場合に、ブロックインタリーバ520にかえてブロックインタリーバ520Aが実装され得ることは明らかである。
図6Cに示すように、最初の符号語の12個のセル00−Bは、ロウ−カラムブロックインタリーバ510によって出力される順に、ブロックインタリーバ520Aによってマトリックスに書き込まれる。続く符号語のセル10−1Bは、ロウ−カラムブロックインタリーバ510によって出力される順に、ブロックインタリーバ520Aによってマトリックスに書き込まれる。但し、セル00−0B,10−1Bは、ブロックインタリーバ520のように列方向に書き込まれるのではなく、対角に書き込まれる。そして、マトリックスに書き込まれたセル00−0B,10−1Bは、ブロックインタリーバ520Aによって、ブロックインタリーバ520と同様に、マトリックスから行方向に読み出される。この結果、図6Cに示すように、1つのフレームの24個のセルは、00,1B,10,・・・,09,02,・・・,13,17,0Bの記載順に、ブロックインタリーバ520Aから出力される。
このブロックインタリーバ520Aの実装は、例えば、DVB−C2の仕様書(非特許文献3)において使用されているアドレッシングスキームによって動作させられる線形メモリブロックを用いて有利に得られることは当該技術分野に属する技術者にとって明らかである。なお、非特許文献3は本願に完全に含められる。
特に、このブロックインタリーバは、次のセルが読み出されるメモリ位置を追跡し、今入ってきているセルを書き込むためにこれらのメモリ位置を再使用する。詳述すれば、j番目の時間インタリービングブロックのi番目の要素のアドレスa(i,j)は次の数3に基づいて計算される。なお、j番目の時間インタリービングブロック及びi番目の要素は上記で言うところのNFEC_TI×Ncells個(図2のフレーム構造の場合、2×12=24個)のセルを含む各フレーム及び各フレームのi番目のセルに各々該当する。
Figure 0006423329
但し、Nrは行の数、Ncは列の数であり、j=0,・・・,とフレームが入力される毎に1ずつ増加し、i=0,・・・,NFEC_TI×Ncells−1(図2のフレーム構造の場合、2×12−1=23)であり、Nr、Ncは上記で言うところのNcells(図2のフレーム構造の場合、12)及びNFEC_TI(図2のフレーム構造の場合、2)に各々該当する。
以下、時間インタリーバ130内のブロックインタリーバ(BI1)の更に別の実装例について記載する。
図6Bの数値例と同じ場合における、つまり、Ncells=12、NFEC_TI=2の場合における、ブロックインタリーバ(BI1)の更に他の実装例を図6Dに示す。但し、図6Dでは、ブロックインタリーバ(BI1)をブロックインタリーバ520Bとして示す。なお、図6Dにおける入力セルは、図6Bにおける入力セルと同じであるとする。
本開示において、参照がブロックインタリーバ520に対してなされている場合に、ブロックインタリーバ520にかえてブロックインタリーバ520Bが実装され得ることは明らかである。
図6Dに示すように、最初の符号語の12個のセル00−0Bは、ロウ−カラムブロックインタリーバ510によって出力される順に、ブロックインタリーバ520Bによってマトリックスの列方向に書き込まれる。続く符号語のセル10−1Bは、ロウ−カラムブロックインタリーバ510によって出力される順に、ブロックインタリーバ520Bによってマトリックスの列方向に書き込まれる。但し、セルが読み出される前に、ロウツイスト処理がブロックインタリーバ520Bによって実行される。ロウツイスト後に、セル00−0B,10−1Bは、ブロックインタリーバ520Bによって、マトリックスから行方向に読み出される。
別の記載をすれば、符号語のセル00−0Bはマトリックスに列方向に書き込まれ、続く符号語のセル10−1Bはマトリックスに列方向に書き込まれる。そして、マトリックスに書き込まれたセル00−0B,10−1Bはマトリックスから対角に読み出される。
この結果、図6Dに示すように、1つのフレームの24個のセルは、00,14,08,・・・,1B,04,・・・,17,0B,10の記載順に、ブロックインタリーバ520Bから出力される。
このブロックインタリーバ520Bの実装は、次のセルが読み出されるメモリ位置を追跡し、今入ってきているセルを書き込むためにこれらのメモリ位置を再使用するアドレッシングスキームによって動作させられる線形メモリブロックを用いて有利に得られる。詳述すれば、j番目の時間インターブロックのi番目の要素のアドレスa(i,j)は次の数4に基づいて計算される。なお、j番目の時間インタリービングブロック及びi番目の要素は上記で言うところのNFEC_TI×Ncells個(図2のフレーム構造の場合、2×12=24個)のセルを含む各フレーム及び各フレームのi番目のセルに各々該当する。
Figure 0006423329
但し、Nrは行の数、Ncは列の数であり、Nr、Ncは上記で言うところのNcells(図2のフレーム構造の場合、12)及びNFEC_TI(図2のフレーム構造の場合、2)に各々該当する。
ブロックインタリーバ520A,520Bは、セルインタリーバを補完し、或いは、それに置き換わる利点を有し、そうでなければロウ−カラムブロックインタリーバ510より前に配置される利点を有しているので、ブロックインタリーバ520より優れている。特に、DVB−NGHにおいて、セルインタリーバは、符号語内のセルの疑似ランダムパーミュテーションを実行するために、ローカラムブロックインタリーバ510の前に要求される。ブロックインタリーバ520A,520Bを用いることにより、このセルインタリーバを省略することが可能になる。
以下、図5の畳み込みインタリーバ530について記載する。
スイッチ540,550は、NFEC_TI個のセルが通過した後に接続先のポジションを一つ分移動する。スイッチが接続されるポジションの数、即ち、畳み込みインタリーバ530におけるブランチの数はインタリービングユニットの数NIUに等しい。
上記に例示した図2のフレーム構造の場合における、つまり、Ncells=12、NFEC_TI=2、NIU=3の場合における、スイッチ540の最初の3つのステップと夫々の出力セルを図6Eに示し、続く3つのステップと夫々の出力セルを図6Fに示す。但し、図6E、図6Fでは、入力セルとして、図6Bに示すブロックインタリーバ520の出力セルが用いられており、1フレーム分の24個のセルは、00,10,04,・・・,19,02,・・・、17,0B,1Bの記載順にスイッチ540に到達する。
図6E、図6Fから分かる通り、NFEC_TI=2個のセルが通過すると、スイッチ540は接続先を最上段又は2段目のポジションから一段下のポジションに移動し、又は、最下段のポジションから最上段のポジションに移動する。
スイッチ540から出力されるセルは、スイッチ540が現在接続されているブランチを通る。最上段のブランチは遅延エレメントを含まず、最上段より下のブランチは、夫々、一つ上のブランチに対してもう一つ遅延エレメントを付加し、上段から下段に向けて順に1,2,3,4などの個数の遅延エレメントを含む。
各遅延エレメントMx,yはFIFO(first in, first out)シフトレジスタとして作用し、Ncells/NIU×NFEC_TI個のメモリセルを含む。例えば、図2のフレーム構造の場合、つまり、Ncells=12、NFEC_TI=2、NIU=3の場合、各遅延エレメントMx,yは12/3×2=8メモリセルを含む。なお、遅延エレメントMx,yは図5のメモリユニット545−11,545−21,545−22に該当する。
各ブランチを通過したセルは、スイッチ550に到達する。そして、NFEC_TI=2個のセルが通過すると、スイッチ550は接続先を最上段又は2段目のポジションから一段下のポジションに移動し、又は、最下段のポジションから最上段のポジションに移動する。
図6Gは最初の3フレームに対する畳み込みインタリーバ530の一動作例の概略を示す。出力におけるエンプティセルは、メモリユニット545−11,545−21,545−22においてその記憶内容が段階的に進むことによるものである。特に、この例では3つのメモリユニット545−11,545−21,545−22は、出力における24個のエンプティセルに対応する、合計で8個のセルの3倍、つまり、24個のセルを保持する。セル40からセルが連続的に存在している。
リングバッファが遅延回路(delay line)或いはメモリユニット545−11,545−21,545−22を実装するために使用され得ることは当該技術分野における技術者にとって明らかである。なお、リングバッファはメモリユニットの物理的なコピーを回避する利点を持つ。この方法では、電力消費が有効に抑えられ、携帯デバイスにとって重大な利点をもたらす。
図7は、本開示の実施の形態に係る時間デインタリーバの一実装例の構成を示す。なお、図7の時間デインタリーバによる時間デインタリービングは、畳み込みデインタリービングとブロックデインタリービングとを組み合わせたハイブリッドデインタリービングである。
時間デインタリーバ700は、畳み込みデインタリーバ730と、ブロックデインタリーバ(BDI1)720と、ロウ−カラムブロックデインタリーバ(BDI0)710とを備える。畳み込みデインタリーバ730は、論理的に、スイッチ740、メモリユニット(M1,0,M1,1,M2,0)745−01,745−02,745−11、及びスイッチ750を備える。畳み込みデインタリーバ730の出力はブロックデインタリーバ720の入力に接続され、ブロックデインタリーバ720の出力はロウ−カラムブロックデインタリーバ710の入力に接続される。時間デインタリーバ700が時間インタリーバ500に対して十分に対称となっていることが分かる。
畳み込みデインタリーバ730は、特に、メモリユニット745−01,745−02,745−02が保持するセルの数と、スイッチ740及びスイッチ750の移動速度に関して、図6E−図6Gを用いて記述した畳み込みインタリーバ530の動作と十分に類似した方法において動作する。
メモリユニット745−01,745−02,745−02はNcells/NIU×NFEC_TI個のメモリセルを含む。スイッチ740,750は、NFEC_TI個のセルが通過すると、接続先を最上段又は2段目のポジションから一段下のポジションに移動し、又は、最下段のポジションから最上段のポジションに移動する。
なお、ここではこれ以上の詳細な記述を省略する。
以下、図7のロウ−カラムブロックデインタリーバ710について記載する。
ロウ−カラムブロックデインタリーバ710は、Ncells/NIU行NIU列のマトリックスを含む。
ロウ−カラムブロックデインタリーバ710の一のメモリ実装例は、ロウ−カラムブロックインタリーバ510と対称で、下記のアドレッシングスキームを用いたメモリによって得られる。つまり、j番目の時間インタリービングブロックのi番目の要素のアドレスa(ij)は次の数5と数6とを用いて計算される。なお、j番目の時間インタリービングブロック及びi番目の要素は上記で言うところのNcells個(図2のフレーム構造の場合、12個)のセルを含む各符号語及び各符号語のi番目のセルに各々該当する。
Figure 0006423329
但し、Nrは行の数、Ncは列の数である。j=0,・・・,と符号語が入力される毎に1ずつ増加しであり、i=0,・・・,Ncells−1(図2のフレーム構造の場合、11)であり、Nr、Ncは上記で言うところのNcells/NIU(図2のフレーム構造の場合、12/3=4)、NIU(図2のフレーム構造の場合、3)に各々該当する。
受信機側のロウ−カラムブロックデインタリーバ710において、k(j)は次の数6を用いて計算される。
Figure 0006423329
以下、図7のブロックデインタリーバ720について記載する。
ブロックデインタリーバ720は、Ncells行NIUFEC_TI列のマトリックスを含む。
ブロックデインタリーバ720の一のメモリ実装例は、ブロックインタリーバ520と対称で、上記のロウ−カラムブロックデインタリーバ710のように、受信機側のデインタリービングアドレッシング用の数5及び数6を用いて記述したアドレッシングスキームを用いたメモリによって得られる。なお、ブロックデインタリーバ720に適用する場合、j番目の時間インタリービングブロック及びi番目の要素は上記で言うところのNFEC_TI×Ncells個(図2のフレーム構造の場合、2×12=24個)のセルを含む各フレーム及び各フレームのi番目のセルに各々該当し、j=0,・・・,とフレームが入力される毎に1ずつ増加し、i=0,・・・,NFEC_TI×Ncells−1(図2のフレーム構造の場合、2×12−1=23)であり、Nr、Ncは上記で言うところのNcells(図2のフレーム構造の場合、12)及びNFEC_TI(図2のフレーム構造の場合、2)に各々該当する。
または、ブロックインタリーバ520Aが用いられる場合、これに対応するブロックデインタリーバは次のアドレッシングスキームを用いることによって実装される。つまり、j番目の時間インタリービングブロックのi番目の要素のアドレスa(ij)は次の数7を用いて計算される。なお、j番目の時間インタリービングブロック及びi番目の要素は上記で言うところのNFEC_TI×Ncells個(図2のフレーム構造の場合、2×12=24個)のセルを含む各フレーム及び各フレームのi番目のセルに各々該当する。
Figure 0006423329
但し、Nrは行の数、Ncは列の数であり、j=0,・・・,とフレームが入力される毎に1ずつ増加し、i=0,・・・,NFEC_TI×Ncells−1(図2のフレーム構造の場合、2×12−1=23)であり、Nr、Ncは上記で言うところのNcells(図2のフレーム構造の場合、12)及びNFEC_TI(図2のフレーム構造の場合、2)に各々該当する。
さらにまたは、ブロックインタリーバ520Bが用いられる場合、これに対応するブロックデインタリーバは次のアドレッシングスキームを用いることによって実装される。つまり、j番目の時間インタリービングブロックのi番目の要素のアドレスa(ij)は次の数8を用いて計算される。なお、j番目の時間インタリービングブロック及びi番目の要素は上記で言うところのNFEC_TI×Ncells個(図2のフレーム構造の場合、2×12=24個)のセルを含む各フレーム及び各フレームのi番目のセルに各々該当する。
Figure 0006423329
但し、Nrは行の数、Ncは列の数であり、Nr、Ncは上記で言うところのNcells(図2のフレーム構造の場合、12)及びNFEC_TI(図2のフレーム構造の場合、2)に各々該当する。
次に、本開示における更なる実施の形態として、簡易化した時間インタリーバ及び時間デインタリーバを記載する。なお、時間インタリーバはブロックインタリービングと畳み込みインタリービングを組み合わせたハイブリッドインタリービングを行い、時間デインタリーバはブロックデインタリービングと畳み込みデインタリービングを組み合わせたハイブリッドデインタリービングを行う。
ロウ−カラムブロックインタリーバ510は、1符号語当たりのセル数Ncellsがインタリービングユニット数NIUの整数倍のケースでは、従来のロウ−カラムブロックインタリーバである。しかしながら、このケースでない場合、後ろのセルを飛ばして進むブロックインタリーバを用いる必要がある。
DVB−NGHの仕様書によれば、L(IU,min)=floor(Ncells/NIU)である。但し、floor(x)はxを超えない最大の整数である。Nlarge=mod(Ncells,NIU)であり、Nsmall=NIU−Nlargeである。さらに、最初のNlarge個のインタリービングユニットはL(IU,min)+1個のセルを含み、次のNsmall個のインタリービングユニットはL(IU,min)個のセルを含む。この結果、Ncells=(L(IU,min)+1)×Nlarge+L(IU,min)×Nsmallである。
このロウ−カラムブロックインタリーバの一例の概略を図8に示す。このブロックインタリーバは上述したメモリの使用を抑えたDVB−T2アドレシングスキームを用いて直接実装され得ないことが分かる。この対策は、大がかりで複雑なロジックをもたらす、所定のセルを読み飛ばすことを必要とする。
しかしながら、発明者は、ロウ−カラムブロックインタリーバ510とロウ−カラムブロックデインタリーバ710が時間インタリーバ回路全体と時間デインタリーバ回路全体のアウターコンポーネント(outer component)を形成する、ことを悟った。従って、ロウ−カラムブロックインタリーバ510とロウ−カラムブロックデインタリーバ710は、全体の機能に影響を及ぼすことなく、性能を低下させることなく、時間インタリーバ回路と時間デインタリーバ回路から簡単に取り除くことができる。この発見をサポートするシミュレーション結果を図9に示す。
これに対応する時間インタリーバ1000の一構成例を図10に示す。
図10の時間インタリーバ1000はブロックインタリーバ(BI1)1020と畳み込みインタリーバ1030とを備え、畳み込みインタリーバ1030はスイッチ1040、複数のFIFOレジスタ1045、及びスイッチ1050を備える。なお、図10における畳み込みインタリーバ1030内の正方形のブロックの夫々はFIFOレジスタ1045である。また、スイッチ1040側のポジションi(1〜NIU−1)及びスイッチ1050側のポジションi(1〜NIU−1)間のブランチに設けられ、スイッチ1040からスイッチ1050にかけてj番目にあるFIFOレジスタ1045をMi,jと表記する。
符号語の分散はスイッチ1040によって決められる。
一の実施の形態において、スイッチ1040はNFEC_TI個のセルが通過した後に接続先のポジションを1つ増加するように(0、1、2、・・・、NIU−2、NIU−1、0、1、・・・)移動する。スイッチ1050の動作はスイッチ1040の動作を再現する。つまり、スイッチ1050はNFEC_TI個のセルが通過した後に接続先のポジションを1つ増加するように(0、1、2、・・・、NIU−2、NIU−1、0、1、・・・)移動する。
本開示はスイッチ1040,1050はNFEC_TI個のセルが通過した後に接続先のポジションを一つ分増加するように移動することに限定されず、他の増加も可能である。後者の場合、各FIFOレジスタ1045のサイズが調整される。例えば、スイッチ1040及びスイッチ1050が一つ置きにジャンプして切り替わる場合(すなわち、最初は全偶数ポジション0、2、4、・・・に移動し、それから全奇数ポジション1、3、5、・・・に移動する場合)、最初のNlarge個のインタリービングユニットに関係する、スイッチ1040が接続される最初のNlarge個のポジションに接続される各FIFOレジスタ(Mi,j)1045は(L(IU,min)+1)×NFEC_TIメモリセル用のメモリである必要がある。残りのNsmall個のインタリービングユニットに関係する、スイッチ1040が接続される残りのNsmall個のポジションに接続される各FIFOレジスタ(Mi,j)1045はL(IU,min)×NFEC_TIメモリセル用のメモリである。その利点は、符号語が大きい時間スパンに広がることである。
ブロックインタリーバ1020に対して、上述したブロックインタリーバのどれでも、特に、ブロックインタリーバ520,520A,520Bに対して記述した全ての可能な実装を用いることが可能である。
送信機において、各FIFOレジスタ(Mi,j)1045のサイズは、最初のNlarge個のインタリービングユニットに関連する、i=1,・・・,Nlarge−1、j=1,・・・,iでは、(L(IU,min)+1)×NFEC_TIメモリセルであり、
次のNsmall個のインタリービングユニットに関連する、i=Nlarge,・・・,NIU−1、j=1,・・・,iでは、L(IU,min)×NFEC_TIメモリセルである。
図10の時間インタリーバ1000に対応する時間デインタリーバ1100は時間インタリーバ1000の機能を反映し、時間デインタリーバ1100の一構成例を図11に示す。
図11の時間デインタリーバ1100は畳み込みデインタリーバ1130とブロックデインタリーバ(BDI1)1120とを備え、畳み込みデインタリーバ1130はスイッチ1140、複数のFIFOレジスタ1145、及びスイッチ1150を備える。なお、図10における畳み込みデインタリーバ1130内の正方形のブロックの夫々はFIFOレジスタ1145である。また、スイッチ1140側のポジションi(0〜NIU−2)及びスイッチ1050側のポジションi(0〜NIU−2)間のブランチに設けられ、スイッチ1140からスイッチ1150にかけてk番目にあるFIFOレジスタ1045をM’i,i+k-1=M’i,jと表記する。
ここで、スイッチ1140及びスイッチ1150はスイッチ1040及びスイッチ1050に対応して動作する。つまり、スイッチ1140及びスイッチ1150はNFEC_TI個のセルが通過した後に接続先のポジションを切り替え、ポジションを切り替える順番はスイッチ1040及びスイッチ1050と同じである。ブロックデインタリーバ720に対して上記でなされた考察がブロックデインタリーバ1120に対して同じように適用する。
cellsがNIUの整数倍であるか否かに依存して、FIFOレジスタ(M’i,j)1145は送信機のFIFOレジスタ(Mi,j)1045と対となるものとサイズが異なる。
特に、NcellsがNIUの整数倍の場合、全FIFOレジスタ1145は同サイズ、即ち、Ncells/NIU×NFEC_TIである。
一般論として、NcellsがNIUの整数倍でない場合、
FIFOレジスタM’i,jのメモリサイズは、i=0,・・・,Nlarge−1、j=i,・・・,NIU−2に対して、(L(IU,min)+1)×NFEC_TIメモリセルであり、
i=Nlarge,・・・,NIU−2、j=i,・・・,NIU−2に対して、L(IU,min)×NFEC_TIメモリセルである。
ブロックデインタリーバ1120は、ブロックインタリーバ1020の機能を打ち消し、ブロックデインタリーバ720で議論したように、RAMの一つのブロックとその関連するアドレッシングスキームに基づいて、上記のブロックデインタリーバの何れかによって実現され得る。
全体の通信スキームは、遅延回路はブロックインタリーバとブロックデインタリーバとによってカプセル化されているため、ブロックインタリーバとブロックデインタリーバのみに直面することが分かる。
本実施の形態において提案したように、外側のローカラムブロックインタリーバ(BI0)510とローカラムブロックデインタリーバ(BDI0)710の除去は、図3Cに示す送信機の送信シーケンスを変えることになるが、実装を容易にする利点を有する。
図9は、DVB−NGHの時間インタリーバの性能と本実施の形態の時間インタリーバ1000の性能とを比較したシミュレーション結果の概略を示す。但し、図9は、信号対雑音電力比(signal-to-noise power ratio:SNR)に対するエラー曲線を用いて示されている。図9から分かる通り、時間インタリーバ1000の性能は外側のローカラムブロックインタリーバ(BI0)510とローカラムブロックデインタリーバ(BDI0)710とを取り除くことによって低下していない、すなわち、DVB−NGHの時間インタリーバに関するエラー曲線と本実施の形態の時間インタリーバ1000のエラー曲線は十分に一致している。
図9に結果を示すシミュレーションは、インタリーブされたセルの中心期間で発生する固定の消失バーストを伴うレイリーバースト消失チャンネルを含む。それは重大なシャドーイングを伴った無線通信路の伝搬をエミュレートする。消失レート(20%、40%)は時間インタリーバの時間インタリービング深さに関連する。さらに、シミュレーションパラメータは、「変調方式:256非均一QAM」、「LDPC符号語長Nldpc=64800、符号化率9/15」、「インタリービングユニット数:NIU=15」、「1インタリービングユニット当たりの符号語数:NFEC_TI=8」、「インタリービングフレーム数:30」である。
いくつかの実施の形態を別々に説明したが、それらは代わりの実施の形態を得るために組み合わせ得ることは、当該技術分野における技術者によって明らかである。
≪補足≫
本発明に係る通信方法等についてまとめる。
(1) 第1の時間インタリーバは、
複数のセルに対して畳み込みインタリービングを含む時間インタリービングを行う時間インタリーバであって、
前記畳み込みインタリービングを行う畳み込みインタリーバは、
当該畳み込みインタリーバの入力の接続先を、インタリーブされるセルが配置されるインタリービングユニットの数に等しい複数のブランチのうちの何れかのブランチの一端に切り換える第1のスイッチと、
前記複数のブランチのうちの一つのブランチを除く一部のブランチに設けられ、当該一部のブランチ間で互いに個数が異なる、FIFO(first in, first out)メモリと、
当該畳み込みインタリーバの出力の接続先を、前記複数のブランチのうちの何れかのブランチの他端に切り換える第2のスイッチと、
を備え、
前記第1のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行い、
前記第2のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行う。
(2) 第1の時間デインタリーバは、
複数のセルに対して畳み込みデインタリービングを含む時間デインタリービングを行う時間デインタリーバであって、
前記畳み込みデインタリービングを行う畳み込みデインタリーバは、
当該畳み込みデインタリーバの入力の接続先を、デインタリーブされるセルが配置されるインタリービングユニットの数に等しい複数のブランチのうちの何れかのブランチの一端に切り換える第1のスイッチと、
前記複数のブランチのうちの一つのブランチを除く一部のブランチに設けられ、当該一部のブランチ間で互いに個数が異なる、FIFO(first in, first out)メモリと、
当該畳み込みデインタリーバの出力の接続先を、前記複数のブランチのうちの何れかのブランチの他端に切り換える第2のスイッチと、
を備え、
前記第1のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行い、
前記第2のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行う。
(3) 第1の時間インタリービング方法は、
複数のセルに対して畳み込みインタリービングを含む時間インタリービングを行う時間インタリービング方法であって、
前記時間インタリービング方法を行う時間インタリーバは前記畳み込みインタリービングを行う畳み込みインタリーバを備え、
前記畳み込みインタリーバは、
当該畳み込みインタリーバの入力の接続先を、インタリーブされるセルが配置されるインタリービングユニットの数に等しい複数のブランチのうちの何れかのブランチの一端に切り換える第1のスイッチと、
前記複数のブランチのうちの一つのブランチを除く一部のブランチに設けられ、当該一部のブランチ間で互いに個数が異なる、FIFO(first in, first out)メモリと、
当該畳み込みインタリーバの出力の接続先を、前記複数のブランチのうちの何れかのブランチの他端に切り換える第2のスイッチと、
を備え、
前記第1のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行い、
前記第2のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行う。
(4) 第1の時間デインタリービング方法は、
複数のセルに対して畳み込みデインタリービングを含む時間デインタリービングを行う時間デインタリービング方法であって、
前記時間デインタリービング方法を行う時間デインタリーバは前記畳み込みデインタリービングを行う畳み込みデインタリーバを備え、
前記畳み込みデインタリーバは、
当該畳み込みデインタリーバの入力の接続先を、デインタリーブされるセルが配置されるインタリービングユニットの数に等しい複数のブランチのうちの何れかのブランチの一端に切り換える第1のスイッチと、
前記複数のブランチのうちの一つのブランチを除く一部のブランチに設けられ、当該一部のブランチ間で互いに個数が異なる、FIFO(first in, first out)メモリと、
当該畳み込みデインタリーバの出力の接続先を、前記複数のブランチのうちの何れかのブランチの他端に切り換える第2のスイッチと、
を備え、
前記第1のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行い、
前記第2のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行う。
本開示は、複数のセルを時間インタリーブする時間インタリーバ及びこれに対応する時間デインタリーバに利用することができる。
100 送信機
110 入力処理ユニット
120 BICMエンコーダ
130 時間インタリーバ
140 モジュレータ
150 RFフロントエンド
160 アンテナ
310 遅延ユニット
320 スタッキングユニット
330 読み出しユニット
410 セパレーティングユニット
420 デスタッキングユニット
430 遅延ユニット
500 時間インタリーバ
510 ロウ−カラムブロックインタリーバ
520、520A、520B ブロックインタリーバ
530 畳み込みインタリーバ
540 スイッチ
545−11、545−21、545−22 メモリユニット
550 スイッチ
700 時間デインタリーバ
710 ロウ−カラムブロックデインタリーバ
720 ブロックデインタリーバ
730 畳み込みデインタリーバ
740 スイッチ
745−01、745−02、745−11 メモリユニット
750 スイッチ
1000 時間インタリーバ
1020 ブロックインタリーバ
1030 畳み込みインタリーバ
1040 スイッチ
1045 FIFOレジスタ
1050 スイッチ
1100 時間デインタリーバ
1120 ブロックデインタリーバ
1130 畳み込みデインタリーバ
1140 スイッチ
1145 FIFOレジスタ
1150 スイッチ

Claims (4)

  1. 複数のセルに対して畳み込みインタリービングを含む時間インタリービングを行う時間インタリーバであって、
    前記畳み込みインタリービングを行う畳み込みインタリーバは、
    当該畳み込みインタリーバの入力の接続先を、インタリーブされるセルが配置されるインタリービングユニットの数に等しい複数のブランチのうちの何れかのブランチの一端に切り換える第1のスイッチと、
    前記複数のブランチのうちの一つのブランチを除く一部のブランチに設けられ、当該一部のブランチ間で互いに個数が異なる、FIFO(first in, first out)メモリと、
    当該畳み込みインタリーバの出力の接続先を、前記複数のブランチのうちの何れかのブランチの他端に切り換える第2のスイッチと、
    を備え、
    前記第1のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行い、
    前記第2のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行う
    時間インタリーバ。
  2. 複数のセルに対して畳み込みデインタリービングを含む時間デインタリービングを行う時間デインタリーバであって、
    前記畳み込みデインタリービングを行う畳み込みデインタリーバは、
    当該畳み込みデインタリーバの入力の接続先を、デインタリーブされるセルが配置されるインタリービングユニットの数に等しい複数のブランチのうちの何れかのブランチの一端に切り換える第1のスイッチと、
    前記複数のブランチのうちの一つのブランチを除く一部のブランチに設けられ、当該一部のブランチ間で互いに個数が異なる、FIFO(first in, first out)メモリと、
    当該畳み込みデインタリーバの出力の接続先を、前記複数のブランチのうちの何れかのブランチの他端に切り換える第2のスイッチと、
    を備え、
    前記第1のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行い、
    前記第2のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行う
    時間デインタリーバ。
  3. 複数のセルに対して畳み込みインタリービングを含む時間インタリービングを行う時間インタリービング方法であって、
    前記時間インタリービング方法を行う時間インタリーバは前記畳み込みインタリービングを行う畳み込みインタリーバを備え、
    前記畳み込みインタリーバは、
    当該畳み込みインタリーバの入力の接続先を、インタリーブされるセルが配置されるインタリービングユニットの数に等しい複数のブランチのうちの何れかのブランチの一端に切り換える第1のスイッチと、
    前記複数のブランチのうちの一つのブランチを除く一部のブランチに設けられ、当該一部のブランチ間で互いに個数が異なる、FIFO(first in, first out)メモリと、
    当該畳み込みインタリーバの出力の接続先を、前記複数のブランチのうちの何れかのブランチの他端に切り換える第2のスイッチと、
    を備え、
    前記第1のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行い、
    前記第2のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行う
    時間インタリービング方法。
  4. 複数のセルに対して畳み込みデインタリービングを含む時間デインタリービングを行う時間デインタリービング方法であって、
    前記時間デインタリービング方法を行う時間デインタリーバは前記畳み込みデインタリービングを行う畳み込みデインタリーバを備え、
    前記畳み込みデインタリーバは、
    当該畳み込みデインタリーバの入力の接続先を、デインタリーブされるセルが配置されるインタリービングユニットの数に等しい複数のブランチのうちの何れかのブランチの一端に切り換える第1のスイッチと、
    前記複数のブランチのうちの一つのブランチを除く一部のブランチに設けられ、当該一部のブランチ間で互いに個数が異なる、FIFO(first in, first out)メモリと、
    当該畳み込みデインタリーバの出力の接続先を、前記複数のブランチのうちの何れかのブランチの他端に切り換える第2のスイッチと、
    を備え、
    前記第1のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行い、
    前記第2のスイッチは1フレーム当たりの符号語の数に等しい複数のセルが通過した場合に前記接続先を切り替え、この接続先の切り替えは接続先のブランチを前記複数のブランチを順番に且つ繰り返すことによって行う
    時間デインタリービング方法。
JP2015171835A 2014-09-29 2015-09-01 時間インタリーバ及び時間デインタリーバ Active JP6423329B2 (ja)

Priority Applications (19)

Application Number Priority Date Filing Date Title
CA2938509A CA2938509C (en) 2014-09-29 2015-09-10 Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method
PCT/JP2015/004609 WO2016051687A1 (ja) 2014-09-29 2015-09-10 時間インタリーバと時間デインタリーバおよび時間インタリービング方法と時間デインタリービング方法
CA3136006A CA3136006C (en) 2014-09-29 2015-09-10 Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method
CN201580013616.5A CN106105041B (zh) 2014-09-29 2015-09-10 时间交织器和时间解交织器、以及时间交织方法和时间解交织方法
EP15847888.3A EP3203637B1 (en) 2014-09-29 2015-09-10 Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method
CN202011123974.0A CN112217523A (zh) 2014-09-29 2015-09-10 卷积交织器、卷积交织方法、卷积解交织器及卷积解交织方法
MX2016010459A MX361576B (es) 2014-09-29 2015-09-10 Intercalador de tiempo, desintercalador de tiempo, método de intercalación de tiempo y método de desintercalación de tiempo.
KR1020227001992A KR102470228B1 (ko) 2014-09-29 2015-09-10 콘볼루션 인터리버와 콘볼루션 디인터리버 및 콘볼루션 인터리빙 방법과 콘볼루션 디인터리빙 방법
CN202011124001.9A CN112134575A (zh) 2014-09-29 2015-09-10 卷积交织器、卷积交织方法、卷积解交织器及卷积解交织方法
KR1020167021245A KR102357881B1 (ko) 2014-09-29 2015-09-10 시간 인터리버와 시간 디인터리버 및 시간 인터리빙 방법과 시간 디인터리빙 방법
KR1020227040540A KR20220162814A (ko) 2014-09-29 2015-09-10 콘볼루션 인터리버와 콘볼루션 디인터리버 및 콘볼루션 인터리빙 방법과 콘볼루션 디인터리빙 방법
US15/092,696 US9935890B2 (en) 2014-09-29 2016-04-07 Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method
MX2020002200A MX2020002200A (es) 2014-09-29 2016-08-11 Intercalador de tiempo, desintercalador de tiempo, metodo de intercalacion de tiempo y metodo de desintercalacion de tiempo.
US15/886,068 US10122644B2 (en) 2014-09-29 2018-02-01 Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method
US16/152,966 US10454841B2 (en) 2014-09-29 2018-10-05 Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method
US16/559,939 US10938735B2 (en) 2014-09-29 2019-09-04 Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method
US17/159,550 US11451487B2 (en) 2014-09-29 2021-01-27 Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method
US17/887,793 US11611515B2 (en) 2014-09-29 2022-08-15 Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method
US18/110,468 US11876727B2 (en) 2014-09-29 2023-02-16 Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP14186891.9A EP3001572A1 (en) 2014-09-29 2014-09-29 Interleaving by concatenation of convolutional and block interleaving
EP14186891.9 2014-09-29

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2018191623A Division JP6777708B2 (ja) 2014-09-29 2018-10-10 時間インタリーバ及び時間デインタリーバ

Publications (2)

Publication Number Publication Date
JP2016072967A JP2016072967A (ja) 2016-05-09
JP6423329B2 true JP6423329B2 (ja) 2018-11-14

Family

ID=51628029

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2015171835A Active JP6423329B2 (ja) 2014-09-29 2015-09-01 時間インタリーバ及び時間デインタリーバ
JP2018191623A Active JP6777708B2 (ja) 2014-09-29 2018-10-10 時間インタリーバ及び時間デインタリーバ
JP2020000593A Active JP6972190B2 (ja) 2014-09-29 2020-01-07 時間インタリーバ及び時間デインタリーバ

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP2018191623A Active JP6777708B2 (ja) 2014-09-29 2018-10-10 時間インタリーバ及び時間デインタリーバ
JP2020000593A Active JP6972190B2 (ja) 2014-09-29 2020-01-07 時間インタリーバ及び時間デインタリーバ

Country Status (6)

Country Link
US (5) US9935890B2 (ja)
EP (2) EP3001572A1 (ja)
JP (3) JP6423329B2 (ja)
CN (3) CN112217523A (ja)
CA (2) CA3136006C (ja)
MX (1) MX361576B (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016060355A1 (ko) * 2014-10-12 2016-04-21 엘지전자 주식회사 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법
US10666390B2 (en) 2016-05-24 2020-05-26 Lg Electronics Inc. Device and method for receiving broadcast signal
EP3644568B1 (en) * 2017-06-19 2022-08-10 Panasonic Intellectual Property Corporation of America Transmission device, reception device, transmission method, and reception method
CN107896110B (zh) * 2017-12-15 2020-11-10 上海贝岭股份有限公司 自举采样开关电路、采样保持电路及时间交织型adc
US11722154B2 (en) * 2021-03-05 2023-08-08 The Aerospace Corporation High-throughput software-defined convolutional interleavers and de-interleavers
CN115515009B (zh) * 2021-06-23 2024-03-15 瑞昱半导体股份有限公司 回旋时间解交错电路及回旋时间解交错电路的操作方法
CN115694727A (zh) * 2022-09-15 2023-02-03 北京融为科技有限公司 一种星地激光通信数据的长交织方法和设备

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3652998A (en) * 1970-03-01 1972-03-28 Codex Corp Interleavers
CN1185883C (zh) * 2001-08-27 2005-01-19 华为技术有限公司 一种在通信系统中数据交织/解交织的处理方法
CN1759552B (zh) * 2003-03-10 2012-06-13 松下电器产业株式会社 Ofdm信号的发送方法、发送装置和接收装置
KR100518295B1 (ko) * 2003-03-14 2005-10-04 삼성전자주식회사 디지털 통신 시스템의 디인터리빙장치 및 그의디인터리빙방법
KR100918741B1 (ko) * 2004-07-27 2009-09-24 삼성전자주식회사 이동 통신 시스템에서 채널 부호화 장치 및 방법
US7529984B2 (en) * 2004-11-16 2009-05-05 Infineon Technologies Ag Seamless change of depth of a general convolutional interleaver during transmission without loss of data
US7657818B2 (en) * 2005-06-22 2010-02-02 Adaptive Spectrum And Signal Alignment, Inc. Dynamic minimum-memory interleaving
DE102006026895B3 (de) * 2006-06-09 2007-11-08 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Interleaver-Vorrichtung, Empfänger für ein von der Interleaver-Vorrichtung erzeugtes Signal, Sender zum Erzeugen eines Sendesignals, Verfahren zum Verarbeiten eines Codeworts, Verfahren zum Empfangen eines Signals und Computer-Programm
EP2048789A1 (en) * 2007-09-13 2009-04-15 Panasonic Corporation Convolutional interleaving of variable bit-rate data streams
CN101404555B (zh) * 2008-08-07 2011-06-01 北京九方中实电子科技有限责任公司 数字传输中的一种卷积交织解交织的方法
GB2465611B (en) 2008-11-25 2011-04-27 British Broadcasting Corp Interleaving or de-interleaving of data of variable rate
JP2013207382A (ja) * 2012-03-27 2013-10-07 Nec Corp インタリーブ制御装置、インタリーブ処理装置及びインタリーブ処理方法
WO2014087663A1 (ja) * 2012-12-07 2014-06-12 パナソニック株式会社 送信装置、送信方法、受信装置、受信方法、集積回路、及びプログラム
EP3197080A4 (en) * 2014-08-21 2018-05-16 LG Electronics Inc. Apparatus for transmitting broadcast signal, apparatus for receiving broadcast signal, method for transmitting broadcast signal, and method for receiving broadcast signal
US10205556B2 (en) * 2014-11-20 2019-02-12 Lg Electronics Inc. Apparatus for transmitting broadcast signal, apparatus for receiving broadcast signal, method for transmitting broadcast signal and method for receiving broadcast signal
GB2533308A (en) * 2014-12-15 2016-06-22 Sony Corp Transmitter and method of transmitting and receiver and method of receiving
JP6453463B2 (ja) * 2015-01-27 2019-01-16 エルジー エレクトロニクス インコーポレイティド 放送信号送信装置、放送信号受信装置、放送信号送信方法、及び放送信号受信方法
US10284228B2 (en) * 2016-04-26 2019-05-07 Electronics And Telecommunications Research Institute Apparatus for time interleaving and method using the same

Also Published As

Publication number Publication date
CN112134575A (zh) 2020-12-25
CA2938509C (en) 2023-11-07
US10122644B2 (en) 2018-11-06
MX2016010459A (es) 2016-10-17
US10454841B2 (en) 2019-10-22
CA3136006C (en) 2023-09-19
US20190394141A1 (en) 2019-12-26
CN106105041A (zh) 2016-11-09
JP6972190B2 (ja) 2021-11-24
US9935890B2 (en) 2018-04-03
CA2938509A1 (en) 2016-04-07
EP3203637A1 (en) 2017-08-09
US20180159791A1 (en) 2018-06-07
US20160226786A1 (en) 2016-08-04
MX361576B (es) 2018-12-11
EP3203637B1 (en) 2023-06-07
EP3001572A1 (en) 2016-03-30
CA3136006A1 (en) 2016-04-07
JP2020074550A (ja) 2020-05-14
CN106105041B (zh) 2020-11-10
CN112217523A (zh) 2021-01-12
US10938735B2 (en) 2021-03-02
US20190044881A1 (en) 2019-02-07
JP2019024243A (ja) 2019-02-14
EP3203637A4 (en) 2017-11-29
JP6777708B2 (ja) 2020-10-28
US11451487B2 (en) 2022-09-20
US20210152486A1 (en) 2021-05-20
JP2016072967A (ja) 2016-05-09

Similar Documents

Publication Publication Date Title
JP6423329B2 (ja) 時間インタリーバ及び時間デインタリーバ
US20210036715A1 (en) Transmitting apparatus and signal processing method thereof
US9871621B2 (en) Transmitting apparatus and signal processing method thereof
US20150095744A1 (en) Transmitting apparatus and signal processing method thereof
US20150200747A1 (en) Transmission method, reception method, transmitter, and receiver
KR20200091468A (ko) 비트 인터리브 방법, 비트 인터리버, 신호 처리방법 및 신호 처리장치
US20230216807A1 (en) Time interleaver, time deinterleaver, time interleaving method, and time deinterleaving method
GB2523363A (en) Bit interleaver and bit de-interleaver
US20150244398A1 (en) Bit interleaver and bit de-interleaver

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180323

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180925

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181018

R151 Written notification of patent or utility model registration

Ref document number: 6423329

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151