JP6420104B2 - 増幅回路 - Google Patents

増幅回路 Download PDF

Info

Publication number
JP6420104B2
JP6420104B2 JP2014187343A JP2014187343A JP6420104B2 JP 6420104 B2 JP6420104 B2 JP 6420104B2 JP 2014187343 A JP2014187343 A JP 2014187343A JP 2014187343 A JP2014187343 A JP 2014187343A JP 6420104 B2 JP6420104 B2 JP 6420104B2
Authority
JP
Japan
Prior art keywords
mode
transistor
amplification
output
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014187343A
Other languages
English (en)
Other versions
JP2016063281A (ja
Inventor
宏嘉 一倉
宏嘉 一倉
鋼児 樋口
鋼児 樋口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Lapis Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lapis Semiconductor Co Ltd filed Critical Lapis Semiconductor Co Ltd
Priority to JP2014187343A priority Critical patent/JP6420104B2/ja
Priority to US14/855,376 priority patent/US9666143B2/en
Priority to CN201510587977.2A priority patent/CN105429604B/zh
Publication of JP2016063281A publication Critical patent/JP2016063281A/ja
Application granted granted Critical
Publication of JP6420104B2 publication Critical patent/JP6420104B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/303Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters using a switching device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45044One or more switches are opened or closed to balance the dif amp to reduce the offset of the dif amp
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45116Feedback coupled to the input of the differential amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45136One differential amplifier in IC-block form being shown
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45166Only one input of the dif amp being used for an input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Amplifiers (AREA)

Description

本発明は、増幅回路、特に差動増幅器を含む増幅回路に関する。
表示パネルとしての例えば液晶表示パネルを駆動するドライバには、入力映像信号によって表される輝度レベルに対応した電圧値を有する階調電圧を、液晶表示パネルのデータラインに夫々印加する複数のアンプが設けられている。
このようなアンプとして、1つの階調電圧を出力する1つの差動増幅器内に、2系統の入力を夫々受ける2系統の差動対を設けるようにしたものが提案されている(例えば特許文献1参照)。かかる差動増幅器では、入力された2系統の階調電圧の組み合わせ方により、これら2系統の階調電圧の他に、それよりも大(又は小)なる2系統分の階調電圧を出力できるようにしている。
特開2005−130332号公報
ところで、近年の液晶表示パネルの高解像度化に伴い、ドライバのアンプには高速応答且つ高電流出力が望まれている。しかしながら、差動増幅器の出力電流を高めるには、差動増幅器を形成する差動段のトランジスタの素子サイズを大きくする必要がある為、その分だけ入力容量が増加して応答速度が低下してしまう。
そこで、本発明は、高電流出力及び高速応答が可能な増幅回路を提供することを目的とする。
本発明に係る増幅回路は、入力ラインを介して供給された入力信号を増幅して得られた信号を出力ラインを介して出力する増幅回路であって、第1の差動増幅器と、前記第1の差動増幅器よりも入力容量が大きい第2の差動増幅器と、高速モードを示す増幅モード設定信号が供給された場合には前記第1の差動増幅器及び前記第2の差動増幅器のうちの前記第1の差動増幅器だけに前記入力信号を供給すると共に前記第1の差動増幅器で前記入力信号を増幅して得られた信号を前記出力ラインを介して出力させる一方、小オフセットモードを示す前記増幅モード設定信号が供給された場合には前記第2の差動増幅器にて前記入力信号を増幅して得られた信号を前記出力ラインを介して出力させる増幅切替部と、を有する。
また、本発明に係る増幅回路は、入力ラインを介して供給された入力信号を増幅して得られた信号を出力ラインを介して出力する増幅回路であって、ゲート端子に供給された信号レベルに対応した電流を第1ラインに流す第1トランジスタと、ゲート端子に供給された信号レベルに対応した電流を第2ラインに流す第2トランジスタとを有する第1の差動対と、前記第1トランジスタ及び前記第2トランジスタよりも大なる入力容量を有し、ゲート端子に供給された信号レベルに対応した電流を前記第1ラインに流す第3トランジスタと、前記第1トランジスタ及び前記第2トランジスタよりも大なる入力容量を有し、ゲート端子に供給された信号レベルに対応した電流を前記第2ラインに流す第4トランジスタとを有する第2の差動対と、前記第1ラインに流れる電流と前記第2ラインに流れる電流との合成電流を生成する電流源と、前記第1ラインの電圧に応じた電流を前記出力ラインに送出する出力トランジスタと、高速モードを示す増幅モード設定信号が供給された場合には前記第1の差動対及び前記第2の差動対のうちの前記第1の差動対の前記第1トランジスタのゲート端子に前記入力信号を供給すると共に前記出力ラインと前記第2トランジスタのゲート端子とを接続する一方、小オフセットモードを示す前記増幅モード設定信号が供給された場合には前記第1の差動対及び前記第2の差動対のうちの前記第2の差動対の前記第3トランジスタのゲート端子に前記入力信号を供給すると共に前記出力ラインと前記第4トランジスタのゲート端子とを接続する増幅切替部と、を有する。
本発明に係る増幅回路は、第1の差動増幅器(第1の差動対)と、第1の差動増幅器よりも入力容量が小さい第2の差動増幅器(第2の差動対)とを備え、増幅モード設定信号により、第1の差動増幅器(第1の差動対)及び第2の差動増幅器(第2の差動対)を切り替えて、入力信号に対する増幅処理を行えるようにしている。これにより、増幅回路の高電流出力及び高速応答化が可能となる。
本発明に係る増幅回路10の構成を示す回路図である。 制御部1が生成する増幅モード設定信号Sの一例を示すタイムチャートである。 小オフセットモードでの増幅回路10の等価回路図である。 高速モードでの増幅回路10の等価回路図である。 本発明に係る増幅回路の他の実施例としての増幅回路50の構成を示す回路図である。 増幅回路50における小オフセットモードでの等価回路図である。 増幅回路50における高速モードでの等価回路図である。 制御部1が生成する増幅モード設定信号Sの他の一例を示すタイムチャートである。 制御部1が生成する増幅モード設定信号Sの他の一例を示すタイムチャートである。 増幅回路10の変形例を示す回路図である。 増幅回路50の変形例を示す回路図である。 制御部100が生成する増幅モード設定信号S及び出力遮断信号CUTの一例を示すタイムチャートである。
以下、本発明の実施例を図面を参照しつつ詳細に説明する。
図1は、本発明に係る増幅回路10の構成の一例を示す回路図である。図1に示すように、増幅回路10は、制御部1、スイッチ素子2、3、差動増幅器4及び5を含む。
制御部1は、入力信号INのレベルが増加又は低下を開始した時点、いわゆる遷移開始時点を検出したときに、その遷移開始時点から所定のレベル遷移期間T1の間だけ論理レベル1となり、その他の期間は論理レベル0となる増幅モード設定信号Sを生成する。すなわち、制御部1は、高電力出力モードを示す論理レベル0、又は高速モードを示す論理レベル1を有する増幅モード設定信号Sを生成する。制御部1は、かかる増幅モード設定信号Sをクロック信号CLKに同期したタイミングでスイッチ素子2及び3に供給する。
スイッチ素子2は、増幅モード設定信号Sが論理レベル0である場合には入力ラインLINと差動増幅器5の非反転入力端子とを電気的に接続する。一方、増幅モード設定信号Sが論理レベル1である場合には、スイッチ素子2は、出力ラインLOTと差動増幅器5の非反転入力端子とを電気的に接続する。
スイッチ素子3は、増幅モード設定信号Sが論理レベル0である場合にオン状態となり、差動増幅器5の出力端子に接続されているラインLQと出力ラインLOTとを電気的に接続する。一方、増幅モード設定信号Sが論理レベル1である場合には、スイッチ素子3は、オフ状態となり、ラインLQをハイインピーダンス状態に設定する。
差動増幅器4の非反転入力端子は入力ラインLINに接続されており、その出力端子は出力ラインLOTに接続されている。更に、差動増幅器4の出力端子と反転入力端子とが電気的に接続されている。かかる構成により、差動増幅器4はボルテージフォロワで動作し、入力ラインLINを介して供給された入力信号INを利得1で増幅して得られた電圧を出力ラインLOTに送出する。
差動増幅器5の非反転入力端子は、上記したようにスイッチ素子2に接続されている。更に、差動増幅器5の出力端子と反転入力端子とが電気的に接続されている。かかる構成により、差動増幅器5はボルテージフォロワで動作し、スイッチ素子2を介して供給された電圧を利得1で増幅して得られた電圧をラインLQに送出する。
なお、上記した差動増幅器5は、差動増幅器4に比して入力容量が大である。よって、差動増幅器5は、差動増幅器4に比して高電流を出力することが可能である。一方、差動増幅器4は、差動増幅器5よりも入力容量が小である為、差動増幅器5に比して出力電流が低いものの、差動増幅器5よりも高速応答が可能となる。従って、差動増幅器5は、高電流出力型の差動増幅器であり、差動増幅器4は、高速応答型の差動増幅器である。
図1に示す増幅回路10は、これら差動増幅器4及び5、或いは両者のうちの一方から出力ラインLOT上に送出された電圧に対応した出力信号OUTを出力する。
以下に、増幅回路10の動作について、図2に示すタイムチャートを参照しつつ説明する。
先ず、図2に示すように、入力信号INがレベルV1の状態を維持している間、或いはそのレベル変化が微量な場合は、制御部1は、論理レベル0の増幅モード設定信号Sをスイッチ素子2及び3に供給する。かかる論理レベル0の増幅モード設定信号Sに応じて、スイッチ素子2は入力信号INを差動増幅器5の非反転入力端子に供給し、スイッチ素子3は差動増幅器5の出力端子を出力ラインLOTに接続する。これにより、図1に示す増幅回路10は、等価的に図3(a)に示すような接続状態となる(小オフセットモード)。
小オフセットモードでは、図3(a)に示すように差動増幅器4及び5が並列に接続される。よって、差動増幅器4及び5の各々は、入力信号INを増幅して得られた電圧を出力ラインLOTに送出する。これにより、小オフセットモードでは、差動増幅器4及び5の各々から送出された電流を合成した高電流が、出力ラインLOTを介して負荷(図示せぬ)に供給される。なお、小オフセットモードでは、図3(a)に示すように差動増幅器4及び5各々の非反転入力端子同士、及び出力端子同士が電気的に接続されるので、オフセット量が低減される。
ここで、図2に示すように、時点P1において入力信号INがレベルV1の状態からレベルV2の状態に遷移すると、制御部1は、論理レベル1の増幅モード設定信号Sをレベル遷移期間T1の間だけスイッチ素子2及び3に供給する。論理レベル1の増幅モード設定信号Sに応じて、スイッチ素子2は出力ラインLOTと差動増幅器5の非反転入力端子とを接続し、スイッチ素子3はオフ状態となり、差動増幅器5の出力端子をハイインピーダンス状態に設定する。これにより、図1に示す増幅回路10は、等価的に図4に示すような接続状態となる(高速モード)。
高速モードでは、図4に示すように差動増幅器4から出力された出力信号OUTが差動増幅器5の非反転入力端子に供給されると共に、この差動増幅器5の出力端子がハイインピーダンス状態となる。よって、高速モードでは、差動増幅器4及び5のうちの差動増幅器4だけに入力信号INが供給され、この差動増幅器4が入力信号INを増幅して得た電圧が出力信号OUTとして出力ラインLOTに送出される。この際、差動増幅器4は、差動増幅器5に比して入力容量が小さいので、入力信号INのレベル遷移に迅速に応答したレベル遷移を有する出力信号OUTを出力することが可能となる。
尚、高速モードの実施期間であるレベル遷移期間T1とは、入力信号INが最小レベル(又は最大レベル)の状態から最小レベル(又は最大レベル)の状態に遷移した際に、その遷移開始時点から差動増幅器4の出力が安定状態に到るまでに掛かる時間に所定のマージン時間を加えた期間である。
かかるレベル遷移期間T1の経過後、制御部1は、図2に示すように、増幅モード設定信号Sを論理レベル1から論理レベル0に切り替える。論理レベル0の増幅モード設定信号Sに応じて、スイッチ素子2は入力信号INを差動増幅器5の非反転入力端子に供給し、スイッチ素子3は差動増幅器5の出力端子を出力ラインLOTに接続する。
これにより、図1に示す増幅回路10は、入力信号INを差動増幅器4及び5の双方で増幅し、これら差動増幅器4及び5の各々から出力された電流を合成して得られた高電流を出力ラインLOTを介して負荷に送出する小オフセットモードに遷移する。
この際、小オフセットモードの直前の高速モードでは、差動増幅器5による入力信号INに対する増幅動作を停止させるものの、この間、差動増幅器4から出力された電圧を差動増幅器5の非反転入力端子に供給してその入力容量を充電しておくようにしている。これにより、高速モードから小オフセットモードへの切替時における差動増幅器5の応答時間が短縮されるのである。
以上のように、図1に示す増幅回路10は、高速応答型の差動増幅器4と、高電流出力型の差動増幅器5とを備え、入力信号INにレベル遷移が生じたが故に高速応答が必要となる際には高速応答型の差動増幅器4だけを用いて入力信号INに対する増幅を行う(高速モード)。これにより、入力信号INにレベル遷移が生じた時には、差動増幅器4によって、このレベル遷移に迅速に応答させた高速な増幅処理が為される。一方、入力信号INのレベルが一定又はレベル変化が少なくなった際には、図1に示す増幅回路10は、差動増幅器4及び5の双方で入力信号INを増幅して得た電圧を出力するようにしている(小オフセットモード)。これにより、差動増幅器4及び5の各々から出力された電流を合成した高電流を負荷に供給することが可能となる。更に、小オフセットモードでは、差動増幅器4と、差動増幅器5との入力端子同士が接続されるので、オフセット量の低減が図られる。尚、高速モード時には、出力信号を利用して差動増幅器5の入力容量を充電しておくようにしたので、高速モードから小オフセットモードへの切替直後における差動増幅器5の応答時間が短縮される。
よって、図1に示す増幅回路10によれば、オフセット量を低減させると共に、高電流出力及び高速応答を実現することが可能となる。
尚、図1に示す実施例では、小オフセットモードにおいて、差動増幅器4及び5を図3(a)に示すように並列に接続して、両者で入力信号INを増幅するようにしているが、この際、例えば図3(b)に示すように、入力ラインLINと差動増幅器4との接続を遮断して、高電流出力型の差動増幅器5だけで入力信号INを増幅するようにしても良い。すなわち、小オフセットモード時には、差動増幅器4及び5のうちの高電流出力型の差動増幅器5だけで入力信号INを増幅する一方、高速モード時には高速応答型の差動増幅器4だけで入力信号INを増幅するのである。
要するに、図1に示す増幅回路10としては、増幅切替部(2、3)により、第1の差動増幅器(4)と、第1の差動増幅器よりも入力容量が大きい第2の差動増幅器(5)とを、以下のように切り替えて、入力信号に対する増幅を行えるものであれば良いのである。つまり、小オフセットモードを示す増幅モード設定信号(S)が供給された場合には第2の差動増幅器を用いて増幅を行い、高速モードを示す増幅モード設定信号が供給された場合に第1の差動増幅器に切り替えて増幅を行うのである。
また、図1に示す実施例では、高速応答の差動増幅器4、及び高電流出力型の差動増幅器5を用いているが、1つの差動増幅器内に形成される差動対として、高速応答型の差動対、及び高電流出力型の差動対の2系統の差動対を設けた構成を採用しても良い。
図5は、かかる点に鑑みて為された他の実施例としての増幅回路50の構成を示す回路図である。
増幅回路50は、差動増幅器の差動段として第1の差動対TG1と第2の差動対TG2を備える。第1の差動対TG1はnチャネルMOS(Metal-Oxide-Semiconductor)型のトランジスタQ1及びQ2からなる。第2の差動対TG2はnチャネルMOS型のトランジスタQ3及びQ4からなる。
トランジスタQ1〜Q4各々のソース端子は、電流源としてのnチャネルMOS型のトランジスタQaのドレイン端子に接続されている。トランジスタQaのゲート端子には差動段駆動用のバイアス電圧Vbcが印加されており、そのソース端子には接地電圧Vss(例えば0ボルト)が印加されている。
トランジスタQ1及びQ3各々のドレイン端子は、ラインL1を介してpチャネルMOS型のトランジスタQcのドレイン端子と、pチャネルMOS型のトランジスタQbのゲート端子と、コンデンサC1の一端とに夫々接続されている。コンデンサC1の他端には出力ラインLOTが接続されている。出力トランジスタとしての上記トランジスタQbのソース端子には電源電圧Vddが印加されており、そのドレイン端子は出力ラインLOTに接続されている。
トランジスタQ2及びQ4各々のドレイン端子はラインL2を介してトランジスタQcのゲート端子と、pチャネルMOS型のトランジスタQdのドレイン端子及びゲート端子とに夫々接続されている。トランジスタQc及びQd各々のソース端子には電源電圧Vddが印加されている。
差動対TG1における一方のトランジスタQ1のゲート端子にはnチャネルMOS型のトランジスタQ5のドレイン端子が接続されている。トランジスタQ5のソース端子は入力ラインLINに接続されている。差動対TG1における他方のトランジスタQ2のゲート端子にはnチャネルMOS型のトランジスタQ6のドレイン端子が接続されている。トランジスタQ6のソース端子は出力ラインLOTに接続されている。
差動対TG2における一方のトランジスタQ3のゲート端子にはnチャネルMOS型のトランジスタQ7及びQ8各々のドレイン端子が接続されている。トランジスタQ7のソース端子は出力ラインLOTに接続されており、トランジスタQ8のソース端子は入力ラインLINに接続されている。差動対TG2における他方のトランジスタQ4のゲート端子は出力ラインLOTに接続されている。出力ラインLOTには、更にnチャネルMOS型のトランジスタQeのドレイン端子が接続されている。トランジスタQeのゲート端子には出力段駆動用のバイアス電圧Vbtが印加されており、そのソース端子には接地電圧Vss(例えば0ボルト)が印加されている。
制御部1は、入力信号INのレベルが増加又は低下を開始した時点、いわゆる遷移開始時点を検出したときに、その遷移開始時点から所定のレベル遷移期間T1の間だけ論理レベル1となり、その他の期間は論理レベル0となる増幅モード設定信号Sを生成する。すなわち、制御部1は、高電力出力モードを示す論理レベル0、又は高速モードを示す論理レベル1を有する増幅モード設定信号Sを生成する。制御部1は、かかる増幅モード設定信号Sをクロック信号CLKに同期したタイミングで、トランジスタQ5〜Q7各々のゲート端子、及びインバータIVに供給する。インバータIVは、増幅モード設定信号Sの論理レベルを反転させた反転増幅モード設定信号をトランジスタQ8のゲート端子に供給する。
尚、差動対TG1におけるトランジスタQ1及びQ2各々の素子サイズは、差動対TG2におけるトランジスタQ3及びQ4各々の素子サイズよりも小さい。よって、トランジスタQ1及びQ2の各々は、トランジスタQ3及びQ4の各々よりもその入力容量が小であり、それ故、トランジスタQ3及びQ4の各々よりも高速応答が可能である。一方、トランジスタQ3及びQ4の各々は、トランジスタQ1及びQ2の各々よりもその入力容量が大であり、それ故、トランジスタQ1及びQ2の各々よりも高い電流を出力することが可能である。
要するに、差動対TG1はTG2に比して高速応答が可能な高速応答型の差動対であり、差動対TG2はTG1に比して高い電流出力が可能な高電流出力型の差動対である。
以下に、図5に示す増幅回路50の動作について説明する。先ず、図2に示すように、入力信号INがレベルV1の状態を維持している間、或いはそのレベル変化が微量な場合は、制御部1は、論理レベル0の増幅モード設定信号SをトランジスタQ5〜Q7各々のゲート端子、及びインバータIVに供給する。これにより、トランジスタQ5〜Q7がオフ状態、トランジスタQ8がオン状態に設定される。よって、この際、図5に示す増幅回路50は、図6に示す回路と等価な回路構成となる(小オフセットモード)。
図6に示すように、小オフセットモードでは、差動対TG1及びTG2のうちのTG2が用いられる。つまり、図5に示す増幅回路50は、小オフセットモード時には、差動対TG2における一方のトランジスタQ3のゲート端子に入力信号INが供給され、他方のトランジスタQ4のゲート端子に出力信号OUTが供給される、ボルテージフォロワ構成となる。 トランジスタQ3は、入力信号INに対応した電流I1をラインL1に流し、トランジスタQ4は、出力信号OUTに対応した電流I2をラインL2に流す。この際、電流源としてのトランジスタQaは、バイアス電圧Vbcに基づき、ラインL1に流れる電流I1と、ラインL2に流れる電流I2とを合成した電流IOを生成する。よって、トランジスタQ3及びQ4は、IO=I1+I2の関係を満たすように、ラインL1及びL2に夫々電流I1及びI2を流す。
これにより、ラインL1上には、入力信号INと出力信号OUTとの差分値に対応したレベルを有する出力電圧駆動信号PGが生成され、これが出力トランジスタとしてのトランジスタQbのゲート端子及びコンデンサC1の一端に供給される。トランジスタQbは、そのゲート端子に供給された出力電圧駆動信号PGに基づく出力電流を出力ラインLOTに送出する。この際、トランジスタQeは、バイアス電圧Vbtに応じたバイアス電流を出力ラインLOTから引き抜く。よって、出力ラインLOTには、トランジスタQbが送出した出力電流から、上記バイアス電流を引いた電流値に対応した電圧値を有する出力信号OUTが生成される。
一方、図2に示すように、時点P1において入力信号INがレベルV1の状態からレベルV2の状態に遷移すると、制御部1は、論理レベル1の増幅モード設定信号Sをレベル遷移期間T1の間だけトランジスタQ5〜Q7各々のゲート端子、及びインバータIVに供給する。これにより、トランジスタQ5〜Q7がオン状態、トランジスタQ8がオフ状態に設定される。よって、この際、図5に示す増幅回路50は、図7に示す回路と等価な回路構成となる(高速モード)。
図7に示すように、高速モードでは、入力信号INが差動対TG1及びTG2のうちのTG1のトランジスタQ1のゲート端子に供給され、出力信号OUTがTG1のトランジスタQ2のゲート端子に供給される、ボルテージフォロワ構成となる。更に、高速モードでは、出力信号OUTが差動対TG2のトランジスタQ3及びQ4各々のゲート端子に供給される。トランジスタQ1は、入力信号INに対応した電流I1をラインL1に流し、トランジスタQ2は、出力信号OUTに対応した電流I2をラインL2に流す。この際、電流源としてのトランジスタQaは、バイアス電圧Vbcに基づいてラインL1に流れる電流I1と、ラインL2に流れる電流I2とを合成した電流IOを生成する。よって、差動対TG1のトランジスタQ1及びQ2は、IO=I1+I2の関係を満たすように、ラインL1及びL2に夫々電流I1及びI2を流す。
これにより、ラインL1上には、入力信号INと出力信号OUTとの差分値に対応したレベルを有する出力電圧駆動信号PGが生成され、これが出力トランジスタとしてのトランジスタQbのゲート端子及びコンデンサC1の一端に供給される。トランジスタQbは、そのゲート端子に供給された出力電圧駆動信号PGに基づく出力電流を出力ラインLOTに送出する。この際、トランジスタQeは、バイアス電圧Vbtに応じたバイアス電流を出力ラインLOTから引き抜く。よって、出力ラインLOTには、トランジスタQbが送出した出力電流から、上記バイアス電流を引いた電流値に対応した電圧値を有する出力信号OUTが生成される。
以上のように、図5に示す増幅回路50は、差動増幅器の差動段として、高速応答型の差動対TG1と、高電流出力型の差動対TG2とを備える。増幅回路50では、入力信号INにレベル遷移が生じたが故に高速応答が必要となる際には、差動対TG1及びTG2のうちの高速応答型のTG1を用いて増幅処理を行う(高速モード)。一方、入力信号INのレベルが一定又はレベル変化が少なくなった際には、増幅回路50は、差動対TG1及びTG2のうちの高電流出力型のTG2を用いて増幅処理を行う(小オフセットモード)。尚、高速モード時には、出力信号を利用して差動対TG2のトランジスタQ3及びQ4各々の入力容量を充電しておくようにしたので、高速モードから小オフセットモードへの切替直後における差動対TG2の応答時間が短縮される。更に、小オフセットモードでは、差動対TG1を為すトランジスタ(Q1、Q2)よりも入力容量が大きいトランジスタ(Q3、Q4)から為る差動対TG2を用いているので、オフセット量が小さい。
よって、図5に示す増幅回路50によれば、オフセット量を低減させると共に、高電流出力及び高速応答を実現することが可能となる。
要するに、増幅回路50は、第1及び第2の差動対(TG1、TG2)を含む差動段と、これら差動対に接続されている第1及び第2ライン(L1、L2)に流れる電流の合成電流を生成する電流源(Qa)と、第1ラインの電圧に応じた電流を出力ライン(LOT)に送出する出力トランジスタ(Qb)と、を含む差動増幅器である。この際、第1の差動対(TG1)は、ゲート端子に供給された信号レベルに対応した電流を第1ライン(L1)に流す第1トランジスタ(Q1)と、ゲート端子に供給された信号レベルに対応した電流を第2ライン(L2)に流す第2トランジスタ(Q2)とを有する。第2の差動対(TG2)は、上記第1及び第2トランジスタよりも大なる入力容量を有し、ゲート端子に供給された信号レベルに対応した電流を上記第1ラインに流す第3トランジスタ(Q3)と、第1及び第2トランジスタよりも大なる入力容量を有し、ゲート端子に供給された信号レベルに対応した電流を上記第2ラインに流す第4トランジスタ(Q4)とを有する。そして、増幅切替部(Q5〜Q8、IV)が、増幅モード設定信号(S)に基づき、第1及び第2の差動対のうちの一方を選択的に用いる為に、以下のような接続切替を行う。すなわち、高速モードを示す増幅モード設定信号(論理レベル1)が供給された場合には、増幅切替部は、第1及び第2の差動対のうちの第1の差動対の第1トランジスタのゲート端子に入力信号を供給すると共に出力ラインと第2トランジスタのゲート端子とを接続する。一方、小オフセットモードを示す増幅モード設定信号(論理レベル0)が供給された場合には、増幅切替部は、第1及び第2の差動対のうちの第2の差動対の第3トランジスタのゲート端子に入力信号を供給すると共に出力ラインと第4トランジスタのゲート端子とを接続するのである。
尚、上記実施例において、制御部1は、入力信号INにおけるレベルの遷移開始時点を起点として、高速モード及び小オフセットモードの切り替えを行うようにしているが、この切替を、入力信号INに拘わらず、周期的に実行するようにしても良い。
例えば図8に示すように、制御部1は、クロック信号CLKの立ち上がりエッジ部毎に、論理レベルを反転させた増幅モード設定信号Sを生成するようにしても良い。これにより、クロック信号CLKの立ち上がりエッジ部毎に、小オフセットモードから高速モードへの切り替え、又は高速モードから小オフセットモードへの切り替えを交互に周期的に実行するのである。
また、例えば図9に示すように、制御部1は、タイマによって計時した計時時間が「N」(Nは2以上の整数)に到る度に、そのタイマの計時時間を0に初期化すると共に、論理レベルが反転する増幅モード設定信号Sを生成するようにしても良い。これにより、時間「N」毎に、小オフセットモードから高速モードへの切り替え、又は高速モードから小オフセットモードへの切り替えを交互に周期的に実行するのである。
また、図1又は図5に示す増幅回路を負荷に接続するにあたり、この負荷が例えば液晶表示パネルのような容量性負荷である場合には、増幅回路内に、容量性負荷との電気的な接続を一時的に遮断するスイッチを設けるようにしても良い。
例えば、図1に示す増幅回路10に対しては図10に示すように、その出力ラインLOTに出力スイッチSWの一端を接続し、出力スイッチSWの他端に負荷を接続する。また、図5に示す増幅回路50に対しては、図11に示すように、出力ラインLOTに出力スイッチSWの一端を接続し、出力スイッチSWの他端に負荷を接続する。尚、図10及び図11に示す増幅回路では、上記した制御部1に代えて制御部100を用いる。
制御部100は、図12に示すように、制御部1と同様に増幅モード設定信号Sを生成する。更に、制御部100は、図12に示すように、増幅モード設定信号Sによるモード切り替え時に所定の切替待機期間TWの間だけ出力スイッチSWをオフ状態に設定し、その他の期間ではオン状態に設定する出力遮断信号CUTを生成し、これを出力スイッチSWに供給する。尚、切替待機期間TWとは、増幅モード設定信号Sによってモードの切り替えが開始されてから、切り替え後のモードにおいて出力信号OUTが安定するまでに費やされる時間に、所定のマージン期間を加えた期間である。
よって、図10又は図11に示す構成によれば、モード切替時において出力信号OUTのレベルが瞬間的に低下するものの、この間(TW)、容量性負荷と増幅回路との電気的接続が遮断されるので、出力信号OUTの低下の影響が負荷側に反映されることは無い。尚、この負荷が容量性負荷である為、増幅回路との電気的接続が遮断されていても、負荷側ではその直前の電圧が維持されている。
従って、図10又は図11に示す増幅回路を、液晶表示パネル等の容量性表示パネルに階調電圧を供給するドライバの出力アンプとして用いれば、そのモード切替時における画像歪みを回避した良好な画像を表示させることが可能となる。
1、100 制御部
2、3 スイッチ素子
4、5 差動増幅器
10、50 増幅回路
SW 出力スイッチ
TG1、TG2 差動対

Claims (14)

  1. 入力ラインを介して供給された入力信号を増幅して得られた信号を出力ラインを介して出力する増幅回路であって、
    第1の差動増幅器と、
    前記第1の差動増幅器よりも入力容量が大きい第2の差動増幅器と、
    高速モードを示す増幅モード設定信号が供給された場合には前記第1の差動増幅器及び前記第2の差動増幅器のうちの前記第1の差動増幅器だけに前記入力信号を供給すると共に前記第1の差動増幅器で前記入力信号を増幅して得られた信号を前記出力ラインを介して出力させる一方、小オフセットモードを示す前記増幅モード設定信号が供給された場合には前記第2の差動増幅器にて前記入力信号を増幅して得られた信号を前記出力ラインを介して出力させる増幅切替部と、を有することを特徴とする増幅回路。
  2. 前記入力信号のレベルが増加又は低下を開始する遷移開始時点から前記入力信号のレベルが一定となるまでの期間だけ前記高速モードを示す前記増幅モード設定信号を生成し、その他の期間では前記小オフセットモードを示す前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項1記載の増幅回路。
  3. 前記入力ラインは前記第1の差動増幅器の入力端子に接続されており、前記出力ラインは前記第1の差動増幅器の出力端子に接続されており、
    前記増幅切替部は、前記増幅モード設定信号が前記小オフセットモードを示す場合には前記入力ラインを前記第2の差動増幅器の入力端子に接続すると共に前記第2の差動増幅器の出力端子と前記出力ラインとを接続する一方、前記増幅モード設定信号が前記高速モードを示す場合には前記出力ラインと前記第2の差動増幅器の前記入力端子とを接続すると共に前記出力ラインと前記第2の差動増幅器の前記出力端子との接続を遮断することを特徴とする請求項1又は2記載の増幅回路。
  4. 前記増幅切替部は、前記増幅モード設定信号が前記小オフセットモードを示す場合には前記入力ラインを前記第2の差動増幅器の前記入力端子に接続する一方、前記増幅モード設定信号が前記高速モードを示す場合には前記出力ラインを前記第2の差動増幅器の前記入力端子に接続する第1スイッチと、
    前記増幅モード設定信号が前記小オフセットモードを示す場合には前記出力ラインを前記第2の差動増幅器の前記出力端子に接続する一方、前記増幅モード設定信号が前記高速モードを示す場合には前記出力ラインと前記第2の差動増幅器の前記出力端子との接続を遮断する第2スイッチと、を有することを特徴とする請求項3記載の増幅回路。
  5. 前記出力ラインと負荷とを接続する出力スイッチを含み、
    前記出力スイッチは、前記増幅モード設定信号が前記小オフセットモードを示す状態から前記高速モードを示す状態、又は前記高速モードを示す状態から前記小オフセットモードを示す状態への遷移時点から所定の切替待機期間の間だけ前記出力ラインと負荷との接続を遮断することを特徴とする請求項1〜4のいずれか1に記載の増幅回路。
  6. クロック信号のエッジ部毎に、前記高速モードを示す状態から前記小オフセットモードを示す状態、又は前記小オフセットモードを示す状態から前記高速モードを示す状態に交互に切り替わる前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項1記載の増幅回路。
  7. タイマによって計時された所定期間毎に、前記高速モードを示す状態から前記小オフセットモードを示す状態、又は前記小オフセットモードを示す状態から前記高速モードを示す状態に交互に切り替わる前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項1記載の増幅回路。
  8. 入力ラインを介して供給された入力信号を増幅して得られた信号を出力ラインを介して出力する増幅回路であって、
    ゲート端子に供給された信号レベルに対応した電流を第1ラインに流す第1トランジスタと、ゲート端子に供給された信号レベルに対応した電流を第2ラインに流す第2トランジスタとを有する第1の差動対と、
    前記第1トランジスタ及び前記第2トランジスタよりも大なる入力容量を有し、ゲート端子に供給された信号レベルに対応した電流を前記第1ラインに流す第3トランジスタと、前記第1トランジスタ及び前記第2トランジスタよりも大なる入力容量を有し、ゲート端子に供給された信号レベルに対応した電流を前記第2ラインに流す第4トランジスタとを有する第2の差動対と、
    前記第1ラインに流れる電流と前記第2ラインに流れる電流との合成電流を生成する電流源と、
    前記第1ラインの電圧に応じた電流を前記出力ラインに送出する出力トランジスタと、
    高速モードを示す増幅モード設定信号が供給された場合には前記第1の差動対及び前記第2の差動対のうちの前記第1の差動対の前記第1トランジスタのゲート端子に前記入力信号を供給すると共に前記出力ラインと前記第2トランジスタのゲート端子とを接続する一方、小オフセットモードを示す前記増幅モード設定信号が供給された場合には前記第1の差動対及び前記第2の差動対のうちの前記第2の差動対の前記第3トランジスタのゲート端子に前記入力信号を供給すると共に前記出力ラインと前記第4トランジスタのゲート端子とを接続する増幅切替部と、を有することを特徴とする増幅回路。
  9. 前記入力信号のレベルが増加又は低下を開始する遷移開始時点から前記入力信号のレベルが一定となるまでの期間だけ前記高速モードを示す前記増幅モード設定信号を生成し、その他の期間では前記小オフセットモードを示す前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項8記載の増幅回路。
  10. 前記増幅切替部は、前記増幅モード設定信号が前記高速モードを示す場合には前記出力ラインと前記第2の差動対の前記第3トランジスタ及び前記第4トランジスタ各々のゲート端子とを接続することを特徴とする請求項8又は9記載の増幅回路。
  11. 前記増幅切替部は、前記増幅モード設定信号が前記高速モードを示す場合にオン状態となって前記入力ラインと前記第1トランジスタのゲート端子とを接続する第5トランジスタと、
    前記増幅モード設定信号が前記高速モードを示す場合にオン状態となって前記出力ラインと前記第2トランジスタのゲート端子とを接続する第6トランジスタと、
    前記増幅モード設定信号が前記高速モードを示す場合にオン状態となって前記出力ラインと前記第3トランジスタのゲート端子とを接続する第7トランジスタと、
    前記増幅モード設定信号が前記小オフセットモードを示す場合にオン状態となって前記入力ラインと前記第3トランジスタのゲート端子とを接続する第8トランジスタと、を有することを特徴とする請求項8〜10のいずれか1に記載の増幅回路。
  12. 前記出力ラインと負荷とを接続する出力スイッチを含み、
    前記出力スイッチは、前記増幅モード設定信号が前記小オフセットモードを示す状態から前記高速モードを示す状態、又は前記高速モードを示す状態から前記小オフセットモードを示す状態への遷移時点から所定の切替待機期間の間だけ前記出力ラインと負荷との接続を遮断することを特徴とする請求項8〜11のいずれか1に記載の増幅回路。
  13. クロック信号のエッジ部毎に、前記高速モードを示す状態から前記小オフセットモードを示す状態、又は前記小オフセットモードを示す状態から前記高速モードを示す状態に交互に切り替わる前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項8記載の増幅回路。
  14. タイマによって計時された所定期間毎に、前記高速モードを示す状態から前記小オフセットモードを示す状態、又は前記小オフセットモードを示す状態から前記高速モードを示す状態に交互に切り替わる前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項8記載の増幅回路。
JP2014187343A 2014-09-16 2014-09-16 増幅回路 Active JP6420104B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2014187343A JP6420104B2 (ja) 2014-09-16 2014-09-16 増幅回路
US14/855,376 US9666143B2 (en) 2014-09-16 2015-09-15 Amplifying circuit
CN201510587977.2A CN105429604B (zh) 2014-09-16 2015-09-16 放大电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014187343A JP6420104B2 (ja) 2014-09-16 2014-09-16 増幅回路

Publications (2)

Publication Number Publication Date
JP2016063281A JP2016063281A (ja) 2016-04-25
JP6420104B2 true JP6420104B2 (ja) 2018-11-07

Family

ID=55455813

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014187343A Active JP6420104B2 (ja) 2014-09-16 2014-09-16 増幅回路

Country Status (3)

Country Link
US (1) US9666143B2 (ja)
JP (1) JP6420104B2 (ja)
CN (1) CN105429604B (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018186149A1 (ja) * 2017-04-06 2018-10-11 パナソニックIpマネジメント株式会社 ヘッドアップディスプレイシステム、およびヘッドアップディスプレイシステムを備える移動体
US11424726B2 (en) * 2020-04-01 2022-08-23 Taiwan Semiconductor Manufacturing Company, Ltd. Differential amplifier
KR20240002480A (ko) * 2022-06-29 2024-01-05 에스케이하이닉스 주식회사 신호 입출력 회로 및 신호 입출력 회로의 동작 방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04165801A (ja) * 1990-10-30 1992-06-11 Nec Corp 差動増幅回路
JP2003060934A (ja) * 2001-08-13 2003-02-28 Canon Inc 増幅器の駆動制御装置及びこれを備えた信号処理システム
US6970152B1 (en) * 2002-11-05 2005-11-29 National Semiconductor Corporation Stacked amplifier arrangement for graphics displays
JP3776890B2 (ja) * 2003-02-12 2006-05-17 日本電気株式会社 表示装置の駆動回路
JP4328596B2 (ja) 2003-10-27 2009-09-09 日本電気株式会社 差動増幅器
US20060097791A1 (en) * 2004-11-10 2006-05-11 Shuler Robert L Jr Low offset rail-to-rail operational amplifier
CN101529719B (zh) * 2006-10-27 2012-12-05 Nxp股份有限公司 轮换自动归零放大器
JP4861791B2 (ja) * 2006-10-27 2012-01-25 ルネサスエレクトロニクス株式会社 演算増幅器及び表示装置
JP2008122567A (ja) * 2006-11-10 2008-05-29 Nec Electronics Corp データドライバ及び表示装置
JP4825838B2 (ja) * 2008-03-31 2011-11-30 ルネサスエレクトロニクス株式会社 出力増幅回路及びそれを用いた表示装置のデータドライバ
JP4846819B2 (ja) * 2009-04-13 2011-12-28 ルネサスエレクトロニクス株式会社 データドライバ及び表示装置
TWI519064B (zh) * 2014-06-09 2016-01-21 奕力科技股份有限公司 緩衝電路

Also Published As

Publication number Publication date
CN105429604A (zh) 2016-03-23
JP2016063281A (ja) 2016-04-25
US20160079926A1 (en) 2016-03-17
US9666143B2 (en) 2017-05-30
CN105429604B (zh) 2020-09-04

Similar Documents

Publication Publication Date Title
US10199007B2 (en) Output circuit and data driver of liquid crystal display device
US6977549B2 (en) Differential circuit, amplifier circuit, driver circuit and display device using those circuits
JP6700854B2 (ja) 半導体装置
US8963640B2 (en) Amplifier for output buffer and signal processing apparatus using the same
JP2015211266A (ja) 差動増幅回路及び表示駆動回路
JP2011171975A5 (ja)
CN102098013B (zh) 差分放大器及其控制方法
TWI702792B (zh) 驅動電路
JP2011249942A (ja) クロック調整回路、デューティ比のずれ検出回路、撮像装置、及び、クロック調整方法
JP6420104B2 (ja) 増幅回路
JP2007329518A (ja) チョッパ型コンパレータ
US20160173085A1 (en) I/o driving circuit and control signal generating circuit
JP3606264B2 (ja) 差動回路及び増幅回路及びそれを用いた表示装置
JP2007036653A (ja) 演算増幅器及びそれを用いた定電流発生回路
JP6755652B2 (ja) 表示ドライバ
WO2012127956A1 (ja) 演算増幅器回路並びにそれを用いた表示パネルドライバ及び表示装置
US20150303877A1 (en) Semiconductor device
CN110473505B (zh) 输出缓冲器与源极驱动器
JP2013104942A (ja) 出力回路及びそれを備えた増幅器
JP2013175908A (ja) ゲートモニタ回路
JPH10313587A (ja) 増幅回路
JP5237715B2 (ja) 出力回路
JP2013207556A (ja) 差動増幅回路及びこれを用いた液晶ドライバ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170731

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180613

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180703

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180903

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180911

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181011

R150 Certificate of patent or registration of utility model

Ref document number: 6420104

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150