JP6420104B2 - 増幅回路 - Google Patents
増幅回路 Download PDFInfo
- Publication number
- JP6420104B2 JP6420104B2 JP2014187343A JP2014187343A JP6420104B2 JP 6420104 B2 JP6420104 B2 JP 6420104B2 JP 2014187343 A JP2014187343 A JP 2014187343A JP 2014187343 A JP2014187343 A JP 2014187343A JP 6420104 B2 JP6420104 B2 JP 6420104B2
- Authority
- JP
- Japan
- Prior art keywords
- mode
- transistor
- amplification
- output
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/303—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters using a switching device
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45044—One or more switches are opened or closed to balance the dif amp to reduce the offset of the dif amp
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45116—Feedback coupled to the input of the differential amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45136—One differential amplifier in IC-block form being shown
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45166—Only one input of the dif amp being used for an input signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Amplifiers (AREA)
Description
2、3 スイッチ素子
4、5 差動増幅器
10、50 増幅回路
SW 出力スイッチ
TG1、TG2 差動対
Claims (14)
- 入力ラインを介して供給された入力信号を増幅して得られた信号を出力ラインを介して出力する増幅回路であって、
第1の差動増幅器と、
前記第1の差動増幅器よりも入力容量が大きい第2の差動増幅器と、
高速モードを示す増幅モード設定信号が供給された場合には前記第1の差動増幅器及び前記第2の差動増幅器のうちの前記第1の差動増幅器だけに前記入力信号を供給すると共に前記第1の差動増幅器で前記入力信号を増幅して得られた信号を前記出力ラインを介して出力させる一方、小オフセットモードを示す前記増幅モード設定信号が供給された場合には前記第2の差動増幅器にて前記入力信号を増幅して得られた信号を前記出力ラインを介して出力させる増幅切替部と、を有することを特徴とする増幅回路。 - 前記入力信号のレベルが増加又は低下を開始する遷移開始時点から前記入力信号のレベルが一定となるまでの期間だけ前記高速モードを示す前記増幅モード設定信号を生成し、その他の期間では前記小オフセットモードを示す前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項1記載の増幅回路。
- 前記入力ラインは前記第1の差動増幅器の入力端子に接続されており、前記出力ラインは前記第1の差動増幅器の出力端子に接続されており、
前記増幅切替部は、前記増幅モード設定信号が前記小オフセットモードを示す場合には前記入力ラインを前記第2の差動増幅器の入力端子に接続すると共に前記第2の差動増幅器の出力端子と前記出力ラインとを接続する一方、前記増幅モード設定信号が前記高速モードを示す場合には前記出力ラインと前記第2の差動増幅器の前記入力端子とを接続すると共に前記出力ラインと前記第2の差動増幅器の前記出力端子との接続を遮断することを特徴とする請求項1又は2記載の増幅回路。 - 前記増幅切替部は、前記増幅モード設定信号が前記小オフセットモードを示す場合には前記入力ラインを前記第2の差動増幅器の前記入力端子に接続する一方、前記増幅モード設定信号が前記高速モードを示す場合には前記出力ラインを前記第2の差動増幅器の前記入力端子に接続する第1スイッチと、
前記増幅モード設定信号が前記小オフセットモードを示す場合には前記出力ラインを前記第2の差動増幅器の前記出力端子に接続する一方、前記増幅モード設定信号が前記高速モードを示す場合には前記出力ラインと前記第2の差動増幅器の前記出力端子との接続を遮断する第2スイッチと、を有することを特徴とする請求項3記載の増幅回路。 - 前記出力ラインと負荷とを接続する出力スイッチを含み、
前記出力スイッチは、前記増幅モード設定信号が前記小オフセットモードを示す状態から前記高速モードを示す状態、又は前記高速モードを示す状態から前記小オフセットモードを示す状態への遷移時点から所定の切替待機期間の間だけ前記出力ラインと負荷との接続を遮断することを特徴とする請求項1〜4のいずれか1に記載の増幅回路。 - クロック信号のエッジ部毎に、前記高速モードを示す状態から前記小オフセットモードを示す状態、又は前記小オフセットモードを示す状態から前記高速モードを示す状態に交互に切り替わる前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項1記載の増幅回路。
- タイマによって計時された所定期間毎に、前記高速モードを示す状態から前記小オフセットモードを示す状態、又は前記小オフセットモードを示す状態から前記高速モードを示す状態に交互に切り替わる前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項1記載の増幅回路。
- 入力ラインを介して供給された入力信号を増幅して得られた信号を出力ラインを介して出力する増幅回路であって、
ゲート端子に供給された信号レベルに対応した電流を第1ラインに流す第1トランジスタと、ゲート端子に供給された信号レベルに対応した電流を第2ラインに流す第2トランジスタとを有する第1の差動対と、
前記第1トランジスタ及び前記第2トランジスタよりも大なる入力容量を有し、ゲート端子に供給された信号レベルに対応した電流を前記第1ラインに流す第3トランジスタと、前記第1トランジスタ及び前記第2トランジスタよりも大なる入力容量を有し、ゲート端子に供給された信号レベルに対応した電流を前記第2ラインに流す第4トランジスタとを有する第2の差動対と、
前記第1ラインに流れる電流と前記第2ラインに流れる電流との合成電流を生成する電流源と、
前記第1ラインの電圧に応じた電流を前記出力ラインに送出する出力トランジスタと、
高速モードを示す増幅モード設定信号が供給された場合には前記第1の差動対及び前記第2の差動対のうちの前記第1の差動対の前記第1トランジスタのゲート端子に前記入力信号を供給すると共に前記出力ラインと前記第2トランジスタのゲート端子とを接続する一方、小オフセットモードを示す前記増幅モード設定信号が供給された場合には前記第1の差動対及び前記第2の差動対のうちの前記第2の差動対の前記第3トランジスタのゲート端子に前記入力信号を供給すると共に前記出力ラインと前記第4トランジスタのゲート端子とを接続する増幅切替部と、を有することを特徴とする増幅回路。 - 前記入力信号のレベルが増加又は低下を開始する遷移開始時点から前記入力信号のレベルが一定となるまでの期間だけ前記高速モードを示す前記増幅モード設定信号を生成し、その他の期間では前記小オフセットモードを示す前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項8記載の増幅回路。
- 前記増幅切替部は、前記増幅モード設定信号が前記高速モードを示す場合には前記出力ラインと前記第2の差動対の前記第3トランジスタ及び前記第4トランジスタ各々のゲート端子とを接続することを特徴とする請求項8又は9記載の増幅回路。
- 前記増幅切替部は、前記増幅モード設定信号が前記高速モードを示す場合にオン状態となって前記入力ラインと前記第1トランジスタのゲート端子とを接続する第5トランジスタと、
前記増幅モード設定信号が前記高速モードを示す場合にオン状態となって前記出力ラインと前記第2トランジスタのゲート端子とを接続する第6トランジスタと、
前記増幅モード設定信号が前記高速モードを示す場合にオン状態となって前記出力ラインと前記第3トランジスタのゲート端子とを接続する第7トランジスタと、
前記増幅モード設定信号が前記小オフセットモードを示す場合にオン状態となって前記入力ラインと前記第3トランジスタのゲート端子とを接続する第8トランジスタと、を有することを特徴とする請求項8〜10のいずれか1に記載の増幅回路。 - 前記出力ラインと負荷とを接続する出力スイッチを含み、
前記出力スイッチは、前記増幅モード設定信号が前記小オフセットモードを示す状態から前記高速モードを示す状態、又は前記高速モードを示す状態から前記小オフセットモードを示す状態への遷移時点から所定の切替待機期間の間だけ前記出力ラインと負荷との接続を遮断することを特徴とする請求項8〜11のいずれか1に記載の増幅回路。 - クロック信号のエッジ部毎に、前記高速モードを示す状態から前記小オフセットモードを示す状態、又は前記小オフセットモードを示す状態から前記高速モードを示す状態に交互に切り替わる前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項8記載の増幅回路。
- タイマによって計時された所定期間毎に、前記高速モードを示す状態から前記小オフセットモードを示す状態、又は前記小オフセットモードを示す状態から前記高速モードを示す状態に交互に切り替わる前記増幅モード設定信号を生成する制御部を、含むことを特徴とする請求項8記載の増幅回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014187343A JP6420104B2 (ja) | 2014-09-16 | 2014-09-16 | 増幅回路 |
US14/855,376 US9666143B2 (en) | 2014-09-16 | 2015-09-15 | Amplifying circuit |
CN201510587977.2A CN105429604B (zh) | 2014-09-16 | 2015-09-16 | 放大电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014187343A JP6420104B2 (ja) | 2014-09-16 | 2014-09-16 | 増幅回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016063281A JP2016063281A (ja) | 2016-04-25 |
JP6420104B2 true JP6420104B2 (ja) | 2018-11-07 |
Family
ID=55455813
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014187343A Active JP6420104B2 (ja) | 2014-09-16 | 2014-09-16 | 増幅回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9666143B2 (ja) |
JP (1) | JP6420104B2 (ja) |
CN (1) | CN105429604B (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018186149A1 (ja) * | 2017-04-06 | 2018-10-11 | パナソニックIpマネジメント株式会社 | ヘッドアップディスプレイシステム、およびヘッドアップディスプレイシステムを備える移動体 |
US11424726B2 (en) * | 2020-04-01 | 2022-08-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Differential amplifier |
KR20240002480A (ko) * | 2022-06-29 | 2024-01-05 | 에스케이하이닉스 주식회사 | 신호 입출력 회로 및 신호 입출력 회로의 동작 방법 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04165801A (ja) * | 1990-10-30 | 1992-06-11 | Nec Corp | 差動増幅回路 |
JP2003060934A (ja) * | 2001-08-13 | 2003-02-28 | Canon Inc | 増幅器の駆動制御装置及びこれを備えた信号処理システム |
US6970152B1 (en) * | 2002-11-05 | 2005-11-29 | National Semiconductor Corporation | Stacked amplifier arrangement for graphics displays |
JP3776890B2 (ja) * | 2003-02-12 | 2006-05-17 | 日本電気株式会社 | 表示装置の駆動回路 |
JP4328596B2 (ja) | 2003-10-27 | 2009-09-09 | 日本電気株式会社 | 差動増幅器 |
US20060097791A1 (en) * | 2004-11-10 | 2006-05-11 | Shuler Robert L Jr | Low offset rail-to-rail operational amplifier |
CN101529719B (zh) * | 2006-10-27 | 2012-12-05 | Nxp股份有限公司 | 轮换自动归零放大器 |
JP4861791B2 (ja) * | 2006-10-27 | 2012-01-25 | ルネサスエレクトロニクス株式会社 | 演算増幅器及び表示装置 |
JP2008122567A (ja) * | 2006-11-10 | 2008-05-29 | Nec Electronics Corp | データドライバ及び表示装置 |
JP4825838B2 (ja) * | 2008-03-31 | 2011-11-30 | ルネサスエレクトロニクス株式会社 | 出力増幅回路及びそれを用いた表示装置のデータドライバ |
JP4846819B2 (ja) * | 2009-04-13 | 2011-12-28 | ルネサスエレクトロニクス株式会社 | データドライバ及び表示装置 |
TWI519064B (zh) * | 2014-06-09 | 2016-01-21 | 奕力科技股份有限公司 | 緩衝電路 |
-
2014
- 2014-09-16 JP JP2014187343A patent/JP6420104B2/ja active Active
-
2015
- 2015-09-15 US US14/855,376 patent/US9666143B2/en active Active
- 2015-09-16 CN CN201510587977.2A patent/CN105429604B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN105429604A (zh) | 2016-03-23 |
JP2016063281A (ja) | 2016-04-25 |
US20160079926A1 (en) | 2016-03-17 |
US9666143B2 (en) | 2017-05-30 |
CN105429604B (zh) | 2020-09-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10199007B2 (en) | Output circuit and data driver of liquid crystal display device | |
US6977549B2 (en) | Differential circuit, amplifier circuit, driver circuit and display device using those circuits | |
JP6700854B2 (ja) | 半導体装置 | |
US8963640B2 (en) | Amplifier for output buffer and signal processing apparatus using the same | |
JP2015211266A (ja) | 差動増幅回路及び表示駆動回路 | |
JP2011171975A5 (ja) | ||
CN102098013B (zh) | 差分放大器及其控制方法 | |
TWI702792B (zh) | 驅動電路 | |
JP2011249942A (ja) | クロック調整回路、デューティ比のずれ検出回路、撮像装置、及び、クロック調整方法 | |
JP6420104B2 (ja) | 増幅回路 | |
JP2007329518A (ja) | チョッパ型コンパレータ | |
US20160173085A1 (en) | I/o driving circuit and control signal generating circuit | |
JP3606264B2 (ja) | 差動回路及び増幅回路及びそれを用いた表示装置 | |
JP2007036653A (ja) | 演算増幅器及びそれを用いた定電流発生回路 | |
JP6755652B2 (ja) | 表示ドライバ | |
WO2012127956A1 (ja) | 演算増幅器回路並びにそれを用いた表示パネルドライバ及び表示装置 | |
US20150303877A1 (en) | Semiconductor device | |
CN110473505B (zh) | 输出缓冲器与源极驱动器 | |
JP2013104942A (ja) | 出力回路及びそれを備えた増幅器 | |
JP2013175908A (ja) | ゲートモニタ回路 | |
JPH10313587A (ja) | 増幅回路 | |
JP5237715B2 (ja) | 出力回路 | |
JP2013207556A (ja) | 差動増幅回路及びこれを用いた液晶ドライバ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170731 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180613 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180703 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180903 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180911 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181011 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6420104 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |