JP6334828B2 - セルフリフレッシュ省電力モードを有するソリッドステートドライブ - Google Patents
セルフリフレッシュ省電力モードを有するソリッドステートドライブ Download PDFInfo
- Publication number
- JP6334828B2 JP6334828B2 JP2017539411A JP2017539411A JP6334828B2 JP 6334828 B2 JP6334828 B2 JP 6334828B2 JP 2017539411 A JP2017539411 A JP 2017539411A JP 2017539411 A JP2017539411 A JP 2017539411A JP 6334828 B2 JP6334828 B2 JP 6334828B2
- Authority
- JP
- Japan
- Prior art keywords
- volatile memory
- self
- host
- storage device
- power
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000007787 solid Substances 0.000 title description 5
- 230000004044 response Effects 0.000 claims description 30
- 238000000034 method Methods 0.000 claims description 19
- 230000009849 deactivation Effects 0.000 claims description 5
- 230000003213 activating effect Effects 0.000 claims 2
- 230000006870 function Effects 0.000 description 5
- 230000008569 process Effects 0.000 description 4
- 238000007726 management method Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 238000011084 recovery Methods 0.000 description 2
- 230000000717 retained effect Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000012163 sequencing technique Methods 0.000 description 1
- 238000013519 translation Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/30—Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3275—Power saving in memory, e.g. RAM, cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3278—Power saving in modem or I/O interface
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/073—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a memory management context, e.g. virtual memory or cache management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0793—Remedial or corrective actions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0625—Power saving in storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40615—Internal triggering or timing of refresh, e.g. hidden refresh, self refresh, pseudo-SRAMs
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C14/00—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down
- G11C14/0009—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell
- G11C14/0018—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell whereby the nonvolatile element is an EEPROM element, e.g. a floating gate or metal-nitride-oxide-silicon [MNOS] transistor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/148—Details of power up or power down circuits, standby circuits or recovery circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4074—Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Quality & Reliability (AREA)
- Computing Systems (AREA)
- Dram (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Power Sources (AREA)
- Retry When Errors Occur (AREA)
- Read Only Memory (AREA)
Description
本明細書内で説明する実施形態は、記憶デバイス内の電力消費を低減するために改良された方法及びシステムを提供する。本明細書内で説明する実施形態は主としてソリッドステートドライブ(SSD)について言及するが、本開示の技術はその他様々な好適な種類の記憶デバイスに使用することができる。
図1は、本明細書内で説明する一実施形態に係るホストシステム20を模式的に示したブロック図である。システム20は、ソリッドステートドライブ(SSD)28にデータを記憶するホスト24を備える。例示的な一実施形態において、システム20はパーソナルコンピュータ若しくはモバイルコンピュータ又はモバイルコンピューティング機器若しくはモバイル通信機器を備え、ホスト24はコンピュータ又は機器の中央処理装置(Cedntral Processing Unit)(CPU)を備える。
図1のシステム及び記憶デバイスの構成は、単に概念を明らかにするために示される例示的な構成である。代替の方法として、その他任意の好適なシステム及び記憶デバイスの構成を使用することもまた可能である。種々のアドレス指定回路、タイミング及びシーケンス回路、並びにデバッギング回路などの、本発明の原理を理解する上で必要ではない要素は、明瞭性のために図から省略されている。
一般的に、省電力モードへの切り替えを命令されると、コントローラ36内のモジュール52はDRAM40をセルフリフレッシュに設定する。DRAMは、(SSD全体への電力供給が維持されていることを前提として)電力に接続されたままであり、したがってDRAM内に記憶されている情報は保持される。DRAM40内に記憶されている情報は、例えば、キャッシュされたユーザデータ、メタデータ、論理物理アドレス変換テーブル、種々雑多な一時的なデータ、及び/又はその他任意の好適な情報を含む場合がある。
Claims (13)
- 記憶デバイスであって、
不揮発性メモリと、
通常モード及びセルフリフレッシュモードをサポートする揮発性メモリと、
コントローラであって、
前記通常モードで前記揮発性メモリを使用する一方で前記不揮発性メモリ内にホストに関するデータを記憶し、
前記ホストからパワーダウンコマンドを受信したことに応じて、前記記憶デバイスの少なくとも一部を非アクティブにし、前記揮発性メモリを前記通常モードから前記セルフリフレッシュモードに切り替え、
前記ホストからウェイクアップコマンドを受信したことに応じて、前記記憶デバイスの前記少なくとも一部をアクティブにし、前記揮発性メモリを前記通常モードに切り替える、
ように構成されている、コントローラと、を備え、
前記コントローラが、前記揮発性メモリが前記セルフリフレッシュモードにあった間に電源断が発生したことを検出したことに応じて、前記電源断の持続時間によって、前記揮発性メモリの前記内容を前記不揮発性メモリから回復すべきか否かを決定するように構成されている、記憶デバイス。 - 前記揮発性メモリが、ダイナミックランダムアクセスメモリ(DRAM)を含む、請求項1に記載の記憶デバイス。
- 前記コントローラが、前記セルフリフレッシュモードに切り替える前に前記揮発性メモリの前記内容を前記不揮発性メモリにバックアップし、前記ウェイクアップコマンドに応じて、前記揮発性メモリの前記内容を前記不揮発性メモリから回復すべきか否かを決定するように構成されている、請求項1に記載の記憶デバイス。
- 少なくとも前記揮発性メモリが前記セルフリフレッシュモードにある間は前記揮発性メモリに一時的な電力を提供するように構成されているバックアップ電源を含む、請求項1又は2に記載の記憶デバイス。
- 前記コントローラが、前記パワーダウンコマンドに応じて、前記揮発性メモリを前記セルフリフレッシュモードに切り替え、その後前記ホストに肯定応答を送信し、前記ホストから非アクティブ化命令を受信したことに応じて前記記憶デバイスの前記少なくとも一部を非アクティブにするように構成されている、請求項1又は2に記載の記憶デバイス。
- データを記憶する方法であって、
不揮発性メモリ(NVM)並びに通常モード及びセルフリフレッシュモードをサポートする揮発性メモリを含む記憶デバイスにおいて、前記通常モードにおいて前記揮発性メモリを使用する一方で前記不揮発性メモリ内にホストに関するデータを記憶することと、
前記ホストからパワーダウンコマンドを受信したことに応じて、前記記憶デバイスの少なくとも一部を非アクティブにし、前記揮発性メモリを前記通常モードから前記セルフリフレッシュモードに切り替えることと、
前記ホストからウェイクアップコマンドを受信したことに応じて、前記記憶デバイスの前記少なくとも一部をアクティブにし、前記揮発性メモリを前記通常モードに切り替えることと、を含み、
前記内容を回復することが、前記揮発性メモリが前記セルフリフレッシュモードにあった間に電源断が発生したことを検出したことに応じて、前記電源断の持続時間によって、前記揮発性メモリの前記内容を前記不揮発性メモリから回復すべきか否かを決定することを含む、方法。 - 前記揮発性メモリが、ダイナミックランダムアクセスメモリ(DRAM)を含む、請求項6に記載の方法。
- 前記セルフリフレッシュモードに切り替えることが、前記セルフリフレッシュモードに切り替える前に前記揮発性メモリの前記内容を前記不揮発性メモリにバックアップすることを含み、前記内容を回復することが、前記ウェイクアップコマンドに応じて、前記揮発性メモリの前記内容を前記不揮発性メモリから回復すべきか否かを決定することを含む、請求項6に記載の方法。
- 少なくとも前記揮発性メモリが前記セルフリフレッシュモードにある間はバックアップ電源を使用して前記揮発性メモリに一時的な電力を提供することを含む、請求項6又は7に記載の方法。
- 前記セルフリフレッシュモードに切り替えることが前記揮発性メモリを前記セルフリフレッシュモードに切り替えた後に前記ホストに肯定応答を送信することを含み、前記記憶デバイスの前記少なくとも一部を非アクティブにすることが前記ホストから非アクティブ化命令を受信したことに応じて、前記記憶デバイスの前記少なくとも一部を無効にすることを含む、請求項6又は7に記載の方法。
- システムであって、
ホストと、
記憶デバイスであって、
不揮発性メモリと、
通常モード及びセルフリフレッシュモードをサポートする揮発性メモリと、
コントローラであって、
前記通常モードで前記揮発性メモリを使用する一方で前記不揮発性メモリ内に前記ホストに関するデータを記憶し、
前記ホストからパワーダウンコマンドを受信したことに応じて、前記記憶デバイスと前記ホストとの間の主インターフェースを含む前記記憶デバイスの少なくとも一部を非アクティブにし、前記揮発性メモリを前記通常モードから前記セルフリフレッシュモードに切り替え、
前記主インターフェースとは別個のウェイクアップインターフェース経由で前記ホストからウェイクアップコマンドを受信する、
ように構成されている、コントローラと、
を含む、記憶デバイスと、
を備え、
前記コントローラが、前記揮発性メモリが前記セルフリフレッシュモードにあった間に電源断が発生したことを検出したことに応じて、前記電源断の持続時間によって、前記揮発性メモリの前記内容を前記不揮発性メモリから回復すべきか否かを決定するように構成されている、システム。 - 記憶デバイスであって、
不揮発性メモリと、
通常モード及びセルフリフレッシュモードをサポートする揮発性メモリと、
コントローラであって、
前記通常モードで前記揮発性メモリを使用する一方で前記不揮発性メモリ内にホストに関するデータを記憶し、
前記ホストからパワーダウンコマンドを受信したことに応じて、前記記憶デバイスの少なくとも一部を非アクティブにし、前記揮発性メモリを前記通常モードから前記セルフリフレッシュモードに切り替え、
前記パワーダウンコマンドを受信したことに応じて、前記記憶デバイスと前記ホストとの間の主インターフェースを非アクティブにし、前記主インターフェースとは別個のウェイクアップインターフェース経由で前記ホストからウェイクアップコマンドを受信する、
ように構成されている、コントローラと、
を備え、
前記コントローラが、前記揮発性メモリが前記セルフリフレッシュモードにあった間に電源断が発生したことを検出したことに応じて、前記電源断の持続時間によって、前記揮発性メモリの前記内容を前記不揮発性メモリから回復すべきか否かを決定するように構成されている、記憶デバイス。 - データを記憶する方法であって、
不揮発性メモリ(NVM)並びに通常モード及びセルフリフレッシュモードをサポートする揮発性メモリを含む記憶デバイス内において、前記通常モードにおいて前記揮発性メモリを使用する一方で前記不揮発性メモリ内にホストに関するデータを記憶させることと、
前記ホストからパワーダウンコマンドを受信したことに応じて、前記記憶デバイスと前記ホストとの間の主インターフェースを含む前記記憶デバイスの少なくとも一部を非アクティブにし、前記揮発性メモリを前記通常モードから前記セルフリフレッシュモードに切り替えることと、
前記主インターフェースとは別個のウェイクアップインターフェース経由で前記ホストからウェイクアップコマンドを受信することと、
前記揮発性メモリが前記セルフリフレッシュモードにあった間に電源断が発生したことを検出したことに応じて、前記電源断の持続時間によって、前記揮発性メモリの前記内容を前記不揮発性メモリから回復すべきか否かを決定することと、
を含む方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/614,425 US9568971B2 (en) | 2015-02-05 | 2015-02-05 | Solid state drive with self-refresh power saving mode |
US14/614,425 | 2015-02-05 | ||
PCT/US2015/065928 WO2016126337A2 (en) | 2015-02-05 | 2015-12-16 | Solid state drive with self-refresh power-saving mode |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018508878A JP2018508878A (ja) | 2018-03-29 |
JP6334828B2 true JP6334828B2 (ja) | 2018-05-30 |
Family
ID=55077640
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017539411A Active JP6334828B2 (ja) | 2015-02-05 | 2015-12-16 | セルフリフレッシュ省電力モードを有するソリッドステートドライブ |
Country Status (6)
Country | Link |
---|---|
US (1) | US9568971B2 (ja) |
JP (1) | JP6334828B2 (ja) |
KR (1) | KR101844206B1 (ja) |
CN (1) | CN107210057B (ja) |
DE (1) | DE112015006117B4 (ja) |
WO (1) | WO2016126337A2 (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012115839A1 (en) | 2011-02-23 | 2012-08-30 | Rambus Inc. | Protocol for memory power-mode control |
KR102244921B1 (ko) * | 2017-09-07 | 2021-04-27 | 삼성전자주식회사 | 저장 장치 및 그 리프레쉬 방법 |
US11132042B2 (en) * | 2018-01-31 | 2021-09-28 | Hewlett Packard Enterprise Development Lp | Drive carrier assemblies |
US10901898B2 (en) * | 2018-02-14 | 2021-01-26 | Samsung Electronics Co., Ltd. | Cost-effective solid state disk data-protection method for power outages |
CN108549477B (zh) * | 2018-03-28 | 2020-12-18 | 联想(北京)有限公司 | 一种功率调整方法及电子设备 |
KR102546255B1 (ko) * | 2018-08-03 | 2023-06-21 | 삼성전자주식회사 | 호스트의 지시 없이 능동적으로 유지보수 동작을 개시하는 스토리지 장치 및 그것을 포함하는 전자 시스템 |
DE102019118631A1 (de) | 2018-08-03 | 2020-02-06 | Samsung Electronics Co., Ltd. | Speichervorrichtung, welche eine Wartungsarbeit unabhängig ohne Befehl des Host initiiert, und elektronisches System mit derselben |
KR20200081539A (ko) * | 2018-12-27 | 2020-07-08 | 삼성전자주식회사 | Pmic 칩, 이를 포함하는 ssd 및 ssd 전력 모드 제어 방법 |
CN109782888A (zh) * | 2018-12-29 | 2019-05-21 | 京信通信系统(中国)有限公司 | Dram数据的掉电保护电路、电子设备和方法 |
CN110135203A (zh) * | 2019-04-19 | 2019-08-16 | 珠海海奇半导体有限公司 | 一种大容量数据存储设备及其数据销毁方法 |
TWI707351B (zh) * | 2019-07-25 | 2020-10-11 | 瑞昱半導體股份有限公司 | 記憶元件測試電路及記憶元件測試方法 |
CN112309482A (zh) * | 2019-07-31 | 2021-02-02 | 瑞昱半导体股份有限公司 | 存储元件测试电路及存储元件测试方法 |
US11494248B2 (en) * | 2019-12-20 | 2022-11-08 | Qualcomm Incorporated | Warm mission-mode reset in a portable computing device |
KR20210110071A (ko) * | 2020-02-28 | 2021-09-07 | 삼성전자주식회사 | 스토리지 장치 및 상기 스토리지 장치의 동작 방법 |
US11681446B2 (en) * | 2020-07-10 | 2023-06-20 | Micron Technology, Inc. | Reducing power for memory subsystem and having latency for power delivery network |
US11720261B2 (en) * | 2020-08-10 | 2023-08-08 | Micron Technology, Inc. | Transferring memory system data to a host system |
US11640251B2 (en) * | 2021-01-20 | 2023-05-02 | Western Digital Technologies, Inc. | Early transition to low power mode for data storage devices |
US11782608B1 (en) * | 2022-05-20 | 2023-10-10 | Micron Technology, Inc. | Error information signaling for memory |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0172003B1 (ko) | 1995-03-28 | 1999-03-30 | 김광호 | 컴퓨터 시스템 및 그 제어방법 |
JP4136150B2 (ja) * | 1999-01-20 | 2008-08-20 | キヤノン株式会社 | メモリバックアップ制御装置およびメモリバックアップ制御方法 |
US7058835B1 (en) * | 2002-03-21 | 2006-06-06 | Emc Corporation | System, method and apparatus for controlling supply of backup power to first and second power planes in the event of a power failure of a main power supply |
US7200711B2 (en) | 2002-08-15 | 2007-04-03 | Network Appliance, Inc. | Apparatus and method for placing memory into self-refresh state |
US20060136765A1 (en) | 2004-12-03 | 2006-06-22 | Poisner David L | Prevention of data loss due to power failure |
JP4770283B2 (ja) | 2005-06-17 | 2011-09-14 | 富士ゼロックス株式会社 | メモリ制御装置及びメモリ制御方法 |
DE102005041312A1 (de) | 2005-08-31 | 2007-03-15 | Advanced Micro Devices, Inc., Sunnyvale | Speicherzugriff auf virtuelles Targetgerät |
JP2009211511A (ja) * | 2008-03-05 | 2009-09-17 | Nec Corp | ディスク制御装置、その方法、及びプログラム |
CN101282431B (zh) * | 2008-05-06 | 2012-04-04 | 华为技术有限公司 | 机顶盒待机、唤醒方法和机顶盒 |
US8639874B2 (en) * | 2008-12-22 | 2014-01-28 | International Business Machines Corporation | Power management of a spare DRAM on a buffered DIMM by issuing a power on/off command to the DRAM device |
JP2010152853A (ja) * | 2008-12-26 | 2010-07-08 | Toshiba Corp | データ記憶装置 |
JP2010205062A (ja) | 2009-03-04 | 2010-09-16 | Murata Machinery Ltd | 情報処理装置 |
JP5397188B2 (ja) * | 2009-11-26 | 2014-01-22 | 株式会社オートネットワーク技術研究所 | 制御装置の起動/休止方法、制御システム及び制御装置 |
US8271812B2 (en) * | 2010-04-07 | 2012-09-18 | Apple Inc. | Hardware automatic performance state transitions in system on processor sleep and wake events |
KR101235854B1 (ko) * | 2010-08-27 | 2013-02-20 | 삼성전자주식회사 | 화상형성장치, SoC 유닛 및 그 구동 방법 |
KR101796116B1 (ko) * | 2010-10-20 | 2017-11-10 | 삼성전자 주식회사 | 반도체 장치, 이를 포함하는 메모리 모듈, 메모리 시스템 및 그 동작방법 |
KR101766835B1 (ko) * | 2011-05-04 | 2017-08-09 | 에스프린팅솔루션 주식회사 | 화상형성장치 및 그 제어 방법 |
US9958926B2 (en) * | 2011-12-13 | 2018-05-01 | Intel Corporation | Method and system for providing instant responses to sleep state transitions with non-volatile random access memory |
JP6008545B2 (ja) | 2012-04-09 | 2016-10-19 | キヤノン株式会社 | 画像形成装置、画像形成装置の制御方法、及びプログラム |
US8924785B2 (en) * | 2012-09-27 | 2014-12-30 | Apple Inc. | Power shutdown prediction for non-volatile storage devices |
US9760150B2 (en) * | 2012-11-27 | 2017-09-12 | Nvidia Corporation | Low-power states for a computer system with integrated baseband |
US9286985B2 (en) | 2013-02-12 | 2016-03-15 | Kabushiki Kaisha Toshiba | Semiconductor device with power mode transitioning operation |
US8766707B1 (en) * | 2013-03-15 | 2014-07-01 | Seagate Technology Llc | Integrated always on power island for low power mode operation |
CN103150191A (zh) * | 2013-03-27 | 2013-06-12 | 青岛中星微电子有限公司 | 一种终端设备 |
JP6135276B2 (ja) * | 2013-04-23 | 2017-05-31 | 富士通株式会社 | ストレージ装置、制御装置、および制御プログラム |
-
2015
- 2015-02-05 US US14/614,425 patent/US9568971B2/en active Active
- 2015-12-16 CN CN201580075119.8A patent/CN107210057B/zh active Active
- 2015-12-16 WO PCT/US2015/065928 patent/WO2016126337A2/en active Application Filing
- 2015-12-16 JP JP2017539411A patent/JP6334828B2/ja active Active
- 2015-12-16 KR KR1020177022709A patent/KR101844206B1/ko active IP Right Grant
- 2015-12-16 DE DE112015006117.7T patent/DE112015006117B4/de active Active
Also Published As
Publication number | Publication date |
---|---|
DE112015006117B4 (de) | 2019-02-07 |
KR20170098958A (ko) | 2017-08-30 |
WO2016126337A2 (en) | 2016-08-11 |
CN107210057A (zh) | 2017-09-26 |
JP2018508878A (ja) | 2018-03-29 |
WO2016126337A3 (en) | 2016-10-20 |
US20160231797A1 (en) | 2016-08-11 |
WO2016126337A4 (en) | 2016-11-10 |
US9568971B2 (en) | 2017-02-14 |
KR101844206B1 (ko) | 2018-03-30 |
CN107210057B (zh) | 2018-10-16 |
DE112015006117T5 (de) | 2017-12-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6334828B2 (ja) | セルフリフレッシュ省電力モードを有するソリッドステートドライブ | |
US9645829B2 (en) | Techniques to communicate with a controller for a non-volatile dual in-line memory module | |
US9042197B2 (en) | Power fail protection and recovery using low power states in a data storage device/system | |
TWI606459B (zh) | 記憶體裝置及其節能控制方法 | |
JP4511140B2 (ja) | メモリをセルフリフレッシュ状態にする装置および方法 | |
US8443221B2 (en) | Methods, systems, and computer readable media for advanced power management for serial advanced technology attachment (SATA)-based storage devices | |
EP3705979B1 (en) | Ssd restart based on off-time tracker | |
US10666419B2 (en) | Semiconductor circuit and semiconductor system | |
US11934252B2 (en) | Shallow hibernate power state | |
TW201734706A (zh) | 記憶體裝置及其節能控制方法 | |
US11966613B2 (en) | Selective device power state recovery method | |
US20170161216A1 (en) | Memory devices and methods having instruction acknowledgement | |
US20150023101A1 (en) | Memory system and method of controlling memory system | |
CN111857596B (zh) | Ssd低功耗实现方法、装置、计算机设备及存储介质 | |
TWI738235B (zh) | 用來進行恢復管理的方法以及記憶裝置及其控制器以及電子裝置 | |
US20160210072A1 (en) | Controller and memory system | |
JPH10187302A (ja) | データ記憶システム及び同システムに適用する電力節約方法 | |
US20130073792A1 (en) | Electronic apparatus using nand flash and memory management method thereof | |
CN113986001A (zh) | 芯片及控制方法 | |
US20170212704A1 (en) | Method for Reducing Power Consumption Memory, and Computer Device | |
US12067265B2 (en) | Idle power mode for external storage device | |
KR20140067739A (ko) | 메모리 컨트롤러 및 메모리 컨트롤러의 동작 방법 | |
US11977746B2 (en) | Storage device and a data backup method thereof | |
US20190041947A1 (en) | Technologies for dynamically managing power states of endpoint devices based on workload | |
CN116414210A (zh) | 一种低功耗的存储器件的应用系统及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180227 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180319 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180406 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180423 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180426 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6334828 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |