JP6310500B2 - 半導体装置、及び、半導体装置の製造方法 - Google Patents

半導体装置、及び、半導体装置の製造方法 Download PDF

Info

Publication number
JP6310500B2
JP6310500B2 JP2016104149A JP2016104149A JP6310500B2 JP 6310500 B2 JP6310500 B2 JP 6310500B2 JP 2016104149 A JP2016104149 A JP 2016104149A JP 2016104149 A JP2016104149 A JP 2016104149A JP 6310500 B2 JP6310500 B2 JP 6310500B2
Authority
JP
Japan
Prior art keywords
insulating film
gate
concerns
wire
sectional drawing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016104149A
Other languages
English (en)
Other versions
JP2016184750A (ja
Inventor
舛岡 富士雄
富士雄 舛岡
広記 中村
広記 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Unisantis Electronics Singapore Pte Ltd
Original Assignee
Unisantis Electronics Singapore Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unisantis Electronics Singapore Pte Ltd filed Critical Unisantis Electronics Singapore Pte Ltd
Priority to JP2016104149A priority Critical patent/JP6310500B2/ja
Publication of JP2016184750A publication Critical patent/JP2016184750A/ja
Application granted granted Critical
Publication of JP6310500B2 publication Critical patent/JP6310500B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

本発明は半導体装置、及び、半導体装置の製造方法に関する。
半導体集積回路、特にMOSトランジスタを用いた集積回路は、高集積化の一途を辿っている。この高集積化に伴って、その中で用いられているMOSトランジスタはナノ領域まで微細化が進んでいる。このようなMOSトランジスタの微細化が進むと、リーク電流の抑制が困難であり、必要な電流量確保の要請から回路の占有面積をなかなか小さくできない、といった問題があった。このような問題を解決するために、基板に対してソース、ゲート、ドレインが垂直方向に配置され、ゲート電極が柱状半導体層を取り囲む構造のSurrounding Gate Transistor(以下、「SGT」という。)が提案されている(例えば、特許文献1、特許文献2、特許文献3を参照)。
従来のSGTを用いたインバータでは、一本のシリコン柱に一個のトランジスタが形成され、1本のシリコン柱からなるnMOSトランジスタと1本のシリコン柱からなるpMOSトランジスタが平面上に形成されている(例えば特許文献4を参照)。少なくとも2本のシリコン柱が平面上に形成されているため、少なくとも2本のシリコン柱分の面積が必要となる。
従来の不揮発性メモリにおいて、一本のシリコン柱に複数のゲートが形成されている(例えば特許文献5を参照)。シリコン柱の側壁にゲート絶縁膜が形成され、シリコン柱の上部端と下部端でソース線、ビット線が接続されている。
特開平2−71556号公報 特開平2−188966号公報 特開平3−145761号公報 特開2008−300558号公報 特開2014−57068号公報
そこで、高集積な半導体装置を提供することを目的とする。
本発明の半導体装置は、半導体基板上に形成された第1の柱状半導体層と、前記第1の柱状半導体層に形成された第1の第1導電型半導体層と、前記第1の柱状半導体層に形成された前記第1の第1導電型半導体層より高い位置にある第3の第1導電型半導体層と、 前記第1の第1導電型半導体層と第3の第1導電型半導体層とに挟まれた領域の前記第1の柱状半導体層の周囲に形成された第1のゲート絶縁膜と、前記第1のゲート絶縁膜の周囲に形成された第1のゲートと、前記第1の第1導電型半導体層と第3の第1導電型半導体層とに挟まれた領域の前記第1の柱状半導体層の周囲に形成された第2のゲート絶縁膜と、前記第2のゲート絶縁膜の周囲に形成された第2のゲートと、前記第1のゲートと前記第2のゲートは接続されていることを特徴とする。
また、前記半導体基板上に形成された第4の第1導電型半導体層と、前記半導体基板上に形成された前記第1の柱状半導体層であって、前記第1の第1導電型半導体層と第1のボディ領域、第2の第1導電型半導体層、第2のボディ領域、前記第3の第1導電型半導体層、第1の第2導電型半導体層、第2のボディ領域、第2の第2導電型半導体層、第3の第2導電型半導体層が基板側からこの順に形成された前記第1の柱状半導体層と、前記第1のボディ領域の周囲に形成された前記第1のゲート絶縁膜と、前記第1のゲート絶縁膜の周囲に形成された前記第1のゲートと、前記第2のボディ領域の周囲に形成された前記第2のゲート絶縁膜と、前記第2のゲート絶縁膜の周囲に形成された前記第2のゲートと、前記第3のボディ領域の周囲に形成された第3のゲート絶縁膜と、前記第3のゲート絶縁膜の周囲に形成された第3のゲートと、前記第3の第1導電型半導体層と前記第1の第2導電型半導体層とに接続する出力端子と、前記第1のゲートと前記第2のゲートと前記第3のゲートとを接続する第1のコンタクトと、を有することを特徴とする。
また、前記出力端子は半導体であって、前記出力端子にさらに形成された前記第3の第1導電型半導体層と前記第1の第2導電型半導体層とを有することを特徴とする。
また、前記第1のゲート絶縁膜は前記第1のゲートの上面と下面にさらに形成され、前記第2のゲート絶縁膜は前記第2のゲートの上面と下面にさらに形成され、前記第3のゲート絶縁膜は前記第3のゲートの上面と下面にさらに形成されていることを特徴とする。
また、前記第3の第1導電型半導体層と前記第1の第2導電型半導体層との間に形成された第1の接続領域を有することを特徴とする。
また、前記第1の第1導電型半導体層を取り囲む第1の絶縁膜と、前記第2の第1導電型半導体層を取り囲む第2の絶縁膜と、前記第3の第1導電型半導体層を取り囲む第3の絶縁膜と、を有し、前記第1の絶縁膜は、前記第1の第1導電型半導体層の不純物と同じ不純物を有し、前記第2の絶縁膜は、前記第2の第1導電型半導体層の不純物と同じ不純物を有し、 前記第3の絶縁膜は、前記第3の第1導電型半導体層の不純物と同じ不純物を有し、前記第1の第2導電型半導体層を取り囲む第4の絶縁膜と、前記第2の第2導電型半導体層を取り囲む第5の絶縁膜とを有し、前記第4の絶縁膜は、前記第1の第2導電型半導体層の不純物と同じ不純物を有し、前記第5の絶縁膜は、前記第2の第2導電型半導体層の不純物と同じ不純物を有することを特徴とする。
また、本発明の半導体装置の製造方法は、第4の第1導電型半導体層が形成された基板上に、第1の導電型の不純物を含む酸化膜である第1の絶縁膜を堆積し、窒化膜である第6の絶縁膜を堆積し、第1の導電型の不純物を含む酸化膜である第2の絶縁膜を堆積し、窒化膜である第7の絶縁膜を堆積し、第1の導電型の不純物を含む酸化膜である第3の絶縁膜を堆積し、前記第1の絶縁膜、第6の絶縁膜、第2の絶縁膜、第7の絶縁膜をエッチングしコンタクト孔を形成し、前記コンタクト孔にエピタキシャル成長により第1の柱状シリコン層を形成し、前記第6の絶縁膜と前記第7の絶縁膜を除去し、第1のゲートと第2のゲートを形成し、前記第1のゲートと前記第2のゲートを接続するコンタクトを形成することを特徴とする。
また、前記コンタクト孔にエピタキシャル成長により第1の柱状シリコン層を形成した後に、熱処理を行うことにより、第1の柱状シリコン層に第1の第1導電型半導体層と第2の第1導電型半導体層と第3の第1導電型半導体層とを形成することを特徴とする。
本発明によれば、高集積な半導体装置を提供することを提供することができる。
半導体基板上に形成された第1の柱状半導体層と、前記第1の柱状半導体層に形成された第1の第1導電型半導体層と、前記第1の柱状半導体層に形成された前記第1の第1導電型半導体層より高い位置にある第3の第1導電型半導体層と、前記第1の第1導電型半導体層と第3の第1導電型半導体層とに挟まれた領域の前記第1の柱状半導体層の周囲に形成された第1のゲート絶縁膜と、前記第1のゲート絶縁膜の周囲に形成された第1のゲートと、 前記第1の第1導電型半導体層と第3の第1導電型半導体層とに挟まれた領域の前記第1の柱状半導体層の周囲に形成された第2のゲート絶縁膜と、前記第2のゲート絶縁膜の周囲に形成された第2のゲートと、前記第1のゲートと前記第2のゲートは接続されていることを特徴とすることにより、ゲート長が二倍の半導体装置を実現することができる。ゲート長が長いゲートを実現しようとすると、ゲート長分の高さのリセス領域を埋めるため、原子層堆積で金属を厚く堆積しなければならず、原子層堆積は原子層毎に堆積するため堆積時間が長くかかり、製造時間が増大する。一方、本発明は、それぞれのゲートのためのリセス領域の高さを押さえることができるため、原子層堆積で金属を薄く堆積することがき、原子層堆積の堆積時間を短くすることができ、製造時間を減少できる。
また、前記半導体基板上に形成された第4の第1導電型半導体層と、前記半導体基板上に形成された前記第1の柱状半導体層であって、前記第1の第1導電型半導体層と第1のボディ領域、第2の第1導電型半導体層、第2のボディ領域、前記第3の第1導電型半導体層、第1の第2導電型半導体層、第2のボディ領域、第2の第2導電型半導体層、第3の第2導電型半導体層が基板側からこの順に形成された前記第1の柱状半導体層と、前記第1のボディ領域の周囲に形成された前記第1のゲート絶縁膜と、前記第1のゲート絶縁膜の周囲に形成された前記第1のゲートと、前記第2のボディ領域の周囲に形成された前記第2のゲート絶縁膜と、前記第2のゲート絶縁膜の周囲に形成された前記第2のゲートと、前記第3のボディ領域の周囲に形成された第3のゲート絶縁膜と、前記第3のゲート絶縁膜の周囲に形成された第3のゲートと、前記第3の第1導電型半導体層と前記第1の第2導電型半導体層とに接続する出力端子と、前記第1のゲートと前記第2のゲートと前記第3のゲートとを接続する第1のコンタクトと、を有することを特徴とすることにより、一本の半導体柱で形成されたインバータが形成されるため、1本の半導体柱分の面積でインバータを実現することができる。また、第1導電型をn型、第2導電型をp型とすると、第1のゲートと第2のゲートからなるn型トランジスタの電流量と、第3のゲートからなるp型トランジスタの電流量を等しくすることができ、回路しきい値を電源電圧の半分とすることができる。
また、出力端子を半導体、例えばシリコンで形成すると、窒化膜を除去するときに使用する熱燐酸によりシリコンはエッチングされないため、第1のゲートと第2のゲートと第3のゲートを同時に形成することができる。また、出力端子をシリサイド化することができる。
また、前記第1のゲート絶縁膜は前記第1のゲートの上面と下面にさらに形成され、前記第2のゲート絶縁膜は前記第2のゲートの上面と下面にさらに形成され、前記第3のゲート絶縁膜は前記第3のゲートの上面と下面にさらに形成されていることにより、第1のゲートの上下方向の絶縁と、第2のゲートの上下方向の絶縁と、第3のゲートの上下方向の絶縁を確かなものとすることができる。
また、前記第3の第1導電型半導体層と前記第1の第2導電型半導体層との間に形成された第1の接続領域を有することにより、第3の第1導電型半導体層と第1の第2導電型半導体層とを分離することができ、接続領域に延在する第3の第1導電型半導体層と第1の第2導電型半導体層と出力端子を接続することができる。
また、前記第1の第1導電型半導体層を取り囲む第1の絶縁膜と、前記第2の第1導電型半導体層を取り囲む第2の絶縁膜と、前記第3の第1導電型半導体層を取り囲む第3の絶縁膜と、を有し、前記第1の絶縁膜は、前記第1の第1導電型半導体層の不純物と同じ不純物を有し、前記第2の絶縁膜は、前記第2の第1導電型半導体層の不純物と同じ不純物を有し、 前記第3の絶縁膜は、前記第3の第1導電型半導体層の不純物と同じ不純物を有し、前記第1の第2導電型半導体層を取り囲む第4の絶縁膜と、前記第2の第2導電型半導体層を取り囲む第5の絶縁膜とを有し、前記第4の絶縁膜は、前記第1の第2導電型半導体層の不純物と同じ不純物を有し、前記第5の絶縁膜は、前記第2の第2導電型半導体層の不純物と同じ不純物を有することを特徴とすることにより、固相拡散により、一本の柱状半導体層に異なる導電型の半導体層を形成することができる。
(a)は本発明に係る半導体装置の平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。 (a)は本発明に係る半導体装置の製造方法に係る平面図である。(b)は(a)のx−x’線での断面図である。(c)は(a)のy−y’線での断面図である。
以下に、本発明の実施形態について説明する。本発明の実施形態に係る半導体装置の構造を図1に示す。本実施例では、半導体をシリコンとしたが、シリコン以外の半導体としてもよい。
シリコン基板101上に形成された第1の柱状シリコン層116と、前記第1の柱状シリコン層116に形成された第1の第1導電型シリコン層125と、前記第1の柱状シリコン層116に形成された前記第1の第1導電型シリコン層125より高い位置にある第3の第1導電型シリコン層129と、前記第1の第1導電型シリコン層125と第3の第1導電型シリコン層129とに挟まれた領域の前記第1の柱状シリコン層116の周囲に形成された第1のゲート絶縁膜123cと、前記第1のゲート絶縁膜123cの周囲に形成された第1のゲート124cと、 前記第1の第1導電型シリコン層125と第3の第1導電型シリコン層129とに挟まれた領域の前記第1の柱状シリコン層116の周囲に形成された第2のゲート絶縁膜123bと、前記第2のゲート絶縁膜123bの周囲に形成された第2のゲート124bと、前記第1のゲート124cと前記第2のゲート124bは接続されていることを特徴とする。
前記シリコン基板101上に形成された第4の第1導電型シリコン層102と、前記シリコン基板101上に形成された前記第1の柱状シリコン層116であって、前記第1の第1導電型シリコン層125と第1のボディ領域126、第2の第1導電型シリコン層127、第2のボディ領域128、前記第3の第1導電型シリコン層129、第1の第2導電型シリコン層131、第3のボディ領域132、第2の第2導電型シリコン層133、第3の第2導電型シリコン層117が基板側からこの順に形成された前記第1の柱状シリコン層116と、前記第1のボディ領域126の周囲に形成された前記第1のゲート絶縁膜123cと、前記第1のゲート絶縁膜123cの周囲に形成された前記第1のゲート124cと、前記第2のボディ領域128の周囲に形成された前記第2のゲート絶縁膜123bと、前記第2のゲート絶縁膜123bの周囲に形成された前記第2のゲート124bと、前記第3のボディ領域132の周囲に形成された第3のゲート絶縁膜123aと、前記第3のゲート絶縁膜132aの周囲に形成された第3のゲート124aと、前記第3の第1導電型シリコン層129と前記第1の第2導電型シリコン層131とに接続する出力端子122と、前記第1のゲート124cと前記第2のゲート124bと前記第3のゲート124aとを接続する第1のコンタクト146と、を有することを特徴とする。
前記出力端子122はシリコンであって、前記出力端子122にさらに形成された前記第3の第1導電型シリコン層129と前記第1の第2導電型シリコン層131とを有することを特徴とする。
また、出力端子122には、シリサイド140が形成され、前記第3の第1導電型シリコン層129と前記第1の第2導電型シリコン層131とが接続される。コンタクトにより、前記第3の第1導電型シリコン層129と前記第1の第2導電型シリコン層131とを接続してもよい。
第1のゲート124cと第2のゲート124bと第3のゲート124aは、トランジスタのしきい値を調整するため、金属であることが好ましい。また、金属は、窒化チタン、窒化アルミチタンが好ましい。また、第1のゲート絶縁膜123cと第2のゲート絶縁膜123bと第3のゲート絶縁膜123aは、酸化膜、酸窒化膜、高誘電体膜が好ましい。
前記第1のゲート絶縁膜123cは前記第1のゲート124cの上面と下面にさらに形成され、前記第2のゲート絶縁膜123bは前記第2のゲート124bの上面と下面にさらに形成され、前記第3のゲート絶縁膜123aは前記第3のゲート124aの上面と下面にさらに形成されていることを特徴とする。
前記第3の第1導電型シリコン層129と前記第1の第2導電型シリコン層131との間に形成された第1の接続領域130を有することを特徴とする。
また、前記第1の第1導電型シリコン層125を取り囲む第1の絶縁膜103と、前記第2の第1導電型シリコン層127を取り囲む第2の絶縁膜105と、前記第3の第1導電型シリコン層129を取り囲む第3の絶縁膜107と、を有し、前記第1の絶縁膜103は、前記第1の第1導電型シリコン層125の不純物と同じ不純物を有し、前記第2の絶縁膜105は、前記第2の第1導電型シリコン層127の不純物と同じ不純物を有し、 前記第3の絶縁膜107は、前記第3の第1導電型シリコン層129の不純物と同じ不純物を有し、前記第1の第2導電型シリコン層131を取り囲む第4の絶縁膜111と、前記第2の第2導電型シリコン層133を取り囲む第5の絶縁膜113とを有し、前記第4の絶縁膜111は、前記第1の第2導電型シリコン層131の不純物と同じ不純物を有し、前記第5の絶縁膜113は、前記第2の第2導電型シリコン層133の不純物と同じ不純物を有することを特徴とする。
下部のトランジスタがnMOSの場合、第1の絶縁膜103と第2の絶縁膜105と第3の絶縁膜107は、リンもしくは砒素を高濃度に含む酸化膜が好ましい。上部のトランジスタがpMOSの場合、第4の絶縁膜111と第5の絶縁膜113は、ボロンを高濃度に含む酸化膜が好ましい。下部のトランジスタがpMOSの場合、第1の絶縁膜103と第2の絶縁膜105と第3の絶縁膜107は、ボロンを高濃度に含む酸化膜が好ましい。上部のトランジスタがnMOSの場合、第4の絶縁膜111と前記第5の絶縁膜113は、リンもしくは砒素を高濃度に含む酸化膜が好ましい。また、本実施例では、下部に2個のnMOSを直列に配置し、上部に1個のpMOSを配置したが、下部に1個のpMOSを配置し、上部に2個のnMOSを直列に配置してもよい。また、nMOSを複数直列に配置してもよい。また、pMOSを複数直列に配置してもよい。
本発明の実施形態に係るSGTの構造を形成するための製造工程を、図2〜図60を参照して説明する。本実施例では、基板にシリコンを使用したが、他の半導体を用いてもよい。また、本実施例では、柱状半導体層の下部にnMOSを、上部にpMOSを形成する工程としたが、下部にpMOSを、上部にnMOSを形成してもよい。
図2に示すように、シリコン基板101に不純物を導入し、第4の第1導電型シリコン層102を形成する。
図3に示すように、第1の絶縁膜103を形成する。第1の絶縁膜103は、酸化膜が好ましい。リンもしくは砒素を高濃度に含む酸化膜が好ましい。また、第1の絶縁膜103を形成後、不純物を注入し、リンもしくは砒素を高濃度に含む酸化膜としてもよい。
図4に示すように、第6の絶縁膜104を形成する。第6の絶縁膜104は窒化膜が好ましい。
図5に示すように、第2の絶縁膜105を形成する。第2の絶縁膜105は、酸化膜が好ましい。リンもしくは砒素を高濃度に含む酸化膜が好ましい。また、第2の絶縁膜105を形成後、不純物を注入し、リンもしくは砒素を高濃度に含む酸化膜としてもよい。
図6に示すように、第7の絶縁膜106を形成する。第7の絶縁膜106は窒化膜が好ましい。
図7に示すように、第3の絶縁膜107を形成する。第3の絶縁膜107は、酸化膜が好ましい。リンもしくは砒素を高濃度に含む酸化膜が好ましい。また、第3の絶縁膜107を形成後、不純物を注入し、リンもしくは砒素を高濃度に含む酸化膜としてもよい。
図8に示すように、第8の絶縁膜108を形成する。第8の絶縁膜108は窒化膜が好ましい。
図9に示すように、第1のレジスト109を形成する。
図10に示すように、第8の絶縁膜108をエッチングする。
図11に示すように、第1のレジスト109を除去する。
図12に示すように、第9の絶縁膜110を形成し、平坦化する。第9の絶縁膜110は酸化膜が好ましい。
図13に示すように、第9の絶縁膜110をエッチバックし、第8の絶縁膜108を露出する。
図14に示すように、第4の絶縁膜111を形成する。第4の絶縁膜111は、酸化膜が好ましい。ボロンを高濃度に含む酸化膜が好ましい。また、第4の絶縁膜111を形成後、不純物を注入し、ボロンを高濃度に含む酸化膜としてもよい。
図15に示すように、第10の絶縁膜112を形成する。第10の絶縁膜112は窒化膜が好ましい。
図16に示すように、第5の絶縁膜113を形成する。第5の絶縁膜113は、酸化膜が好ましい。ボロンを高濃度に含む酸化膜が好ましい。また、第5の絶縁膜113を形成後、不純物を注入し、ボロンを高濃度に含む酸化膜としてもよい。
図17に示すように、第2のレジスト114を形成する。
図18に示すように、第5の絶縁膜113、第10の絶縁膜112、第4の絶縁膜111、第8の絶縁膜108、第3の絶縁膜107、第7の絶縁膜106、第2の絶縁膜105、第6の絶縁膜104、第1の絶縁膜103をエッチングし、コンタクト孔115を形成する。
図19に示すように、第2のレジスト114を除去する。
図20に示すように、エピタキシャル成長を行い、第1の柱状シリコン層116を形成する。ポリシリコンを堆積してもよい。
図21に示すように、ボロンの不純物導入を行い、第3の第2導電型シリコン層117を形成する。
図22に示すように、ポリシリコン118を堆積する。ポリシリコンを用いたが、ハードマスクとなる材料であればよい。
図23に示すように、第11の絶縁膜119を堆積する。第11の絶縁膜119は、酸化膜が好ましい。
図24に示すように、第3のレジスト120を形成する。
図25に示すように、第11の絶縁膜119、ポリシリコン118、第5の絶縁膜113、第10の絶縁膜112、第4の絶縁膜111エッチングする。
図26に示すように、第3のレジスト120を除去する。
図27に示すように、第12の絶縁膜121を堆積する。第12の絶縁膜121は、酸化膜が好ましい。
図28に示すように、第12の絶縁膜121をエッチングし、サイドウォール状に残存させる。
図29に示すように、第8の絶縁膜108を除去する。熱燐酸によるウエットエッチングが好ましい。また、ドライエッチングを用いてもよい。
図30に示すように、シリコンのエピタキシャル成長を行うことにより出力端子122を形成する。ポリシリコンを用いてもよい。
図31に示すように、シリコンエッチングを行うことにより、出力端子122の余分な部分を除去する。シリコンエッチングは、ドライエッチングが好ましい。
図32に示すように、第9の絶縁膜110、第3の絶縁膜107、第7の絶縁膜106、第2の絶縁膜105、をエッチングする。ドライエッチングが好ましい。同時に、第11の絶縁膜119、第12の絶縁膜121もエッチングされる。
図33に示すように、第12の絶縁膜121を除去する。ウエットエッチングといった等方性エッチングが好ましい。
図34に示すように、第10の絶縁膜112、第7の絶縁膜106、第6の絶縁膜104を除去する。熱燐酸によるウエットエッチングが好ましい。また、ドライエッチングを用いてもよい。また、出力端子がシリコンで形成されているため、窒化膜を除去するときに使用する熱燐酸によりシリコンはエッチングされない。
図35に示すように、ゲート絶縁膜123を形成する。ゲート絶縁膜123は、酸化膜、酸窒化膜、高誘電体膜が好ましい。
図36に示すように、ゲートとなる金属124を形成する。金属124は、窒化チタン、窒化アルミチタンが好ましい。また、チタン、タンタル、タングステン、窒化タンタル、または上記の積層物を用いてもよい。それぞれのゲートのためのリセス領域の高さを押さえることができるため、原子層堆積で金属を薄く堆積することがき、原子層堆積の堆積時間を短くすることができ、製造時間を減少できる。
図37に示すように、金属124をエッチングし、第1のゲート124c、第2のゲート124b、第3のゲート124aを形成する。このとき、ゲート絶縁膜123は、第1のゲート絶縁膜123c、第2のゲート絶縁膜123b、第3のゲート絶縁膜123aとなる。金属のエッチングは等方性エッチングが好ましい。また、
図38に示すように、熱処理を行い、固相拡散により、第1の第1導電型シリコン層125と第2の第1導電型シリコン層127と第3の第1導電型シリコン層129と第1の第2導電型シリコン層131と第2の第2導電型シリコン層133が形成される。第1のゲート123c、第2のゲート123b、第3のゲート123a形成前に熱処理を行ってもよい。また、出力端子122に第3の第1導電型シリコン層129と第1の第2導電型シリコン層131が形成される。また、ポリシリコン118に拡散層134が形成される。
図39に示すように、第1の層間絶縁膜135を形成する。
図40に示すように、第1の層間絶縁膜135を平坦化し、エッチバックする。このとき、ゲート絶縁膜123上部、ポリシリコン118、第3の第2導電型シリコン層117上部を除去する。
図41に示すように、第2の層間絶縁膜136を堆積する。
図42に示すように、第4のレジスト137を形成する。
図43に示すように、第2の層間絶縁膜136、第1の層間絶縁膜135、第5の絶縁膜113、第3のゲート絶縁膜123a、第3のゲート124a、第3のゲート絶縁膜132a、第4の絶縁膜111をエッチングし、コンタクト孔138を形成する。
図44に示すように、第4のレジスト137を除去する。
図45に示すように、第13の絶縁膜139を堆積する。第13の絶縁膜139は、酸化膜もしくは窒化膜が好ましい。
図46に示すように、第13の絶縁膜139をエッチングし、サイドウォール状に残存させる。
図47に示すように、出力端子122にシリサイド140が形成され、前記第3の第1導電型シリコン層129と第1の第2導電型半導体層131とが接続される。
図48に示すように、金属を堆積し、コンタクト200を形成する。
図49に示すように、第5のレジスト141を形成する。
図50に示すように、第2の層間絶縁膜136、第1の層間絶縁膜135をエッチングし、コンタクト孔142を形成する。
図51に示すように、第5のレジスト141を除去する。
図52に示すように、第6のレジスト143を形成する。
図53に示すように、第2の層間絶縁膜136、第1の層間絶縁膜135、第5の絶縁膜113、第3のゲート絶縁膜123a、第3のゲート124a、第3のゲート絶縁膜132a、第4の絶縁膜111、第9の絶縁膜110、第3の絶縁膜107、第2のゲート絶縁膜123b、第2のゲート124b、第2のゲート絶縁膜123b、第2の絶縁膜105、第1のゲート絶縁膜123cをエッチングし、コンタクト孔144を形成する。
図54に示すように、第6のレジスト143を除去する。
図55に示すように、金属を堆積し、第1のコンタクト146、コンタクト145を形成する。
図56に示すように、第2の層間絶縁膜136をエッチングし、第3の第2導電型シリコン層117を露出する。
図57に示すように、金属147を堆積する。
図58に示すように、第7のレジスト148、149、150、151を形成する。
図59に示すように、金属147をエッチングし、金属配線147a、147b、147c、147dを形成する。
図60に示すように、第7のレジスト148、149、150、151を除去する。
以上により、本発明の半導体装置の製造方法が示された。
なお、本発明は、本発明の広義の精神と範囲を逸脱することなく、様々な実施形態及び変形が可能とされるものである。また、上述した実施形態は、本発明の一実施例を説明するためのものであり、本発明の範囲を限定するものではない。
例えば、上記実施例において、p型(p+型を含む。)とn型(n+型を含む。)とをそれぞれ反対の導電型とした半導体装置の製造方法、及び、それにより得られる半導体装置も当然に本発明の技術的範囲に含まれる。
101.シリコン基板
102.第4の第1導電型シリコン層
103.第1の絶縁膜
104.第6の絶縁膜
105.第2の絶縁膜
106.第7の絶縁膜
107.第3の絶縁膜
108.第8の絶縁膜
109.第1のレジスト
110.第9の絶縁膜
111.第4の絶縁膜
112.第10の絶縁膜
113.第5の絶縁膜
114.第2のレジスト
115.コンタクト孔
116.第1の柱状シリコン層
117.第3の第2導電型シリコン層
118.ポリシリコン
119.第11の絶縁膜
120.第3のレジスト
121.第12の絶縁膜
122.出力端子
123.ゲート絶縁膜
123a.第3のゲート絶縁膜
123b.第2のゲート絶縁膜
123c.第1のゲート絶縁膜
124.金属
124a.第3のゲート
124b.第2のゲート
124c.第1のゲート
125.第1の第1導電型シリコン層
126.第1のボディ領域
127.第2の第1導電型シリコン層
128.第2のボディ領域
129.第3の第1導電型シリコン層
130.第1の接続領域
131.第1の第2導電型シリコン層
132.第3のボディ領域
133.第2の第2導電型シリコン層
134.拡散層
135.第1の層間絶縁膜
136.第2の層間絶縁膜
137.第4のレジスト
138.コンタクト孔
139.第13の絶縁膜
140.シリサイド
141.第5のレジスト
142.コンタクト孔
143.第6のレジスト
144.コンタクト孔
145.コンタクト
146.第1のコンタクト
147.金属
147a.金属配線
147b.金属配線
147c.金属配線
147d.金属配線
148.第7のレジスト
149.第7のレジスト
150.第7のレジスト
151.第7のレジスト
200.コンタクト

Claims (2)

  1. 第4の第1導電型半導体層が形成された基板上に、第1の導電型の不純物を含む酸化膜である第1の絶縁膜を堆積し、窒化膜である第6の絶縁膜を堆積し、第1の導電型の不純物を含む酸化膜である第2の絶縁膜を堆積し、窒化膜である第7の絶縁膜を堆積し、第1の導電型の不純物を含む酸化膜である第3の絶縁膜を堆積し、前記第1の絶縁膜、第6の絶縁膜、第2の絶縁膜、第7の絶縁膜、第3の絶縁膜をエッチングしコンタクト孔を形成し、前記コンタクト孔にエピタキシャル成長により第1の柱状シリコン層を形成し、前記第6の絶縁膜と前記第7の絶縁膜を除去し、第1のゲートと第2のゲートを形成し、前記第1のゲートと前記第2のゲートを形成後、前記第1のゲートと前記第2のゲートを接続するコンタクトを形成することを特徴とする半導体装置の製造方法。
  2. 前記コンタクト孔にエピタキシャル成長により第1の柱状シリコン層を形成した後に、熱処理を行うことにより、第1の柱状シリコン層に第1の第1導電型半導体層と第2の第1導電型半導体層と第3の第1導電型半導体層とを形成することを特徴とする請求項1に記載の半導体装置の製造方法。
JP2016104149A 2016-05-25 2016-05-25 半導体装置、及び、半導体装置の製造方法 Active JP6310500B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016104149A JP6310500B2 (ja) 2016-05-25 2016-05-25 半導体装置、及び、半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016104149A JP6310500B2 (ja) 2016-05-25 2016-05-25 半導体装置、及び、半導体装置の製造方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2015513920A Division JP5989238B2 (ja) 2014-08-28 2014-08-28 半導体装置、及び、半導体装置の製造方法

Publications (2)

Publication Number Publication Date
JP2016184750A JP2016184750A (ja) 2016-10-20
JP6310500B2 true JP6310500B2 (ja) 2018-04-11

Family

ID=57243241

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016104149A Active JP6310500B2 (ja) 2016-05-25 2016-05-25 半導体装置、及び、半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JP6310500B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6442645B1 (ja) 2017-03-27 2018-12-19 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 柱状半導体装置と、その製造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6027975A (en) * 1998-08-28 2000-02-22 Lucent Technologies Inc. Process for fabricating vertical transistors
EP1804286A1 (en) * 2005-12-27 2007-07-04 Interuniversitair Microelektronica Centrum Elongate nanostructure semiconductor device
KR101226685B1 (ko) * 2007-11-08 2013-01-25 삼성전자주식회사 수직형 반도체 소자 및 그 제조 방법.

Also Published As

Publication number Publication date
JP2016184750A (ja) 2016-10-20

Similar Documents

Publication Publication Date Title
US9099334B2 (en) Method of manufacturing semiconductor device and semiconductor device
JP5990843B2 (ja) 半導体装置の製造方法、及び、半導体装置
TWI573274B (zh) 半導體結構及其製造方法
JP5989238B2 (ja) 半導体装置、及び、半導体装置の製造方法
JP5595619B2 (ja) 半導体装置の製造方法、及び、半導体装置
US20110233681A1 (en) Semiconductor device and method of manufacturing the same
JP5731073B1 (ja) 半導体装置の製造方法、及び、半導体装置
JP5752810B2 (ja) 半導体装置
JP5928658B1 (ja) 半導体装置の製造方法、及び、半導体装置
JP5902868B1 (ja) 半導体装置の製造方法、及び、半導体装置
JP5654184B1 (ja) 半導体装置の製造方法、及び、半導体装置
JP6310500B2 (ja) 半導体装置、及び、半導体装置の製造方法
TW201415635A (zh) 半導體裝置的製造方法以及半導體裝置
JP5833214B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP6114434B2 (ja) 半導体装置
JP5974066B2 (ja) 半導体装置の製造方法と半導体装置
JP6159777B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP6211637B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP6250210B2 (ja) 半導体装置
JP6129387B2 (ja) 半導体装置
JP5926423B2 (ja) 半導体装置
JP6082489B2 (ja) 半導体装置
JP6080989B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP5869166B2 (ja) 半導体装置の製造方法、及び、半導体装置
JP2016195274A (ja) 半導体装置の製造方法と半導体装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170227

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170228

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170508

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20171023

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20171130

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180305

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180316

R150 Certificate of patent or registration of utility model

Ref document number: 6310500

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250