JP6234053B2 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP6234053B2
JP6234053B2 JP2013090822A JP2013090822A JP6234053B2 JP 6234053 B2 JP6234053 B2 JP 6234053B2 JP 2013090822 A JP2013090822 A JP 2013090822A JP 2013090822 A JP2013090822 A JP 2013090822A JP 6234053 B2 JP6234053 B2 JP 6234053B2
Authority
JP
Japan
Prior art keywords
path
signal
unit
memory
parameter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2013090822A
Other languages
English (en)
Other versions
JP2013242557A (ja
Inventor
政宏 船田
政宏 船田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2013090822A priority Critical patent/JP6234053B2/ja
Publication of JP2013242557A publication Critical patent/JP2013242557A/ja
Application granted granted Critical
Publication of JP6234053B2 publication Critical patent/JP6234053B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/02Graphics controller able to handle multiple formats, e.g. input or output formats

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Description

本発明は、投射型表示装置や液晶ディスプレイなどの表示装置に関する。
表示装置、例えば、投射型表示装置では、コンピュータのデジタルRGB信号、アナログRGB信号、AV機器のHDMI(登録商標)信号、コンポーネントビデオ信号といった多数の入力に対応するものが求められている。かかる表示装置は、これらの信号を別々の入力端子から入力する場合が多いが、表示装置内部ではTMDS変換部やAD変換部にて予め規定している内部伝送形式に変換し、一つの信号処理部へと接続されている。TMDS変換部では、デジタルRGB信号及びHDMI信号などのTMDS形式の画像信号(映像信号)を、AD変換部ではアナログRGB信号やコンポーネントビデオ信号などのアナログ形式の画像信号を、それぞれ内部の伝送形式へと変換する。表示装置を安価にするため、TMDS変換部やAD変換部はそれぞれ一つとし、入力端子との間に切替部を備える場合もある。また、アナログRGB信号およびコンポーネントビデオ信号の入力端子を兼用とし、端子に掛かるコストやスペースを削減する構成がなされる場合も多い。
使用者の入力選択に応じて、信号処理部、TMDS変換部またはAD変換部、切替部にて種々の設定がなされる。この場合、表示装置は、入力選択がなされてから入力端子に入力されている画像が表示されるまでに掛かる時間の短縮、表示装置のコストダウンが求められる。
特許文献1は、切替速度を速めるために、アナログRGB信号やコンポーネントビデオ信号などの類似の画像信号のAD変換部を共用とせずに専用としている。特許文献2は、アナログRGB信号及びコンポーネントビデオ信号を共通の入力端子とし、入力信号を、入力信号の同期信号の種別と周波数から判定する方法を開示している。
特開2005−215557号公報 特開2007−241261号公報
しかしながら、特許文献1は、入力端子毎に専用の信号形式変換部等を備える必要があり、入力端子を増やす毎にコストアップとなる。特許文献2も、アナログRGB信号兼コンポーネントビデオ信号用の入力端子を複数備えると、同期信号の種別判定部及び周波数測定部が複数必要となり、コストアップとなる。
本発明は、入力信号を選択してから表示までの時間の短縮し、更に、コストダウンを図ることが可能な表示装置を提供することを例示的な目的とする。
また、本発明は、入力信号の種類の判定精度を高めることが可能な表示装置を提供することを別の例示的な目的とする。
本発明の表示装置は、画像信号に対応する画像を表示する表示装置であって、複数の経路の間で、入力する画像信号の経路を切り替えて選択する経路切替手段と、同期信号に基づいて前記複数の経路の画像信号の有無を検出する検出手段と、前記複数の経路に共通に設けられ、前記経路切替手段によって選択された選択経路の画像信号に対してパラメータに従った処理を施す画像処理手段と、前記複数の経路に共通に設けられ、前記選択経路の前記画像信号のフォーマットに従った前記パラメータを取得するパラメータ取得手段と、前記パラメータ取得手段が取得したパラメータを前記選択経路に対応したメモリの記憶領域に保存し、前記経路切替手段が前記選択経路を第1の経路から第2の経路に切り替えた後でも前記検出手段が前記第1の経路に前記画像信号を検出している間は前記第1の経路の前記パラメータを前記メモリに保持し、前記検出手段が前記第1の経路に前記画像信号を検出しなくなると前記メモリの前記第1の経路の前記パラメータを消去するメモリ制御手段と、前記メモリに前記選択経路の前記パラメータが保持されている場合には前記パラメータ取得手段から新たにパラメータを取得せずに前記メモリから前記パラメータを読み出して前記画像処理手段に設定する画像処理制御手段と、を有することを特徴とする。
本発明によれば、入力信号を選択してから表示までの時間の短縮し、更に、コストダウンを図ること、または、入力信号の種類の判定精度を高めることが可能な表示装置を提供することができる。
本発明の表示装置のブロック図である。(実施例1) 図1に示すメモリ制御部の制御フローである。(実施例1) 図1に示す画像処理制御部の制御フローである。(実施例1) 本発明の表示装置のブロック図である。(実施例2) 図4に示すメモリ制御部の制御フローである。(実施例2) 本発明の表示装置のブロック図である。(実施例3) 図6に示す表示装置の入力選択メニューの図である。(実施例3) 図6に示すメモリ制御部の制御フローである。(実施例3) 図6に示すOSD制御部の入力信号有無判定フローである。(実施例3)
以下に、本発明の好ましい実施例を、添付の図面に基づいて詳細に説明する。
図1は、実施例1の表示装置のブロック図である。表示装置は、画像信号(映像信号)に対応する画像を表示する。表示装置は、入力端子A1、入力端子B2、切替部3、信号検出部4、入力選択部5、信号解析部60、メモリ7、メモリ制御部8、画像処理部90、画像処理制御部10を有する。本実施例の表示装置は、液晶プロジェクタ、DLP(Digital Light Processing)プロジェクタ等の投射型表示装置や液晶ディスプレイに適用することができる。
入力端子A1、及び、入力端子B2は、D−Sub15ピン端子であり、コンピュータ等のアナログRGB信号、及び、AV機器等のコンポーネントビデオ信号用の入力端子である。すなわち、入力端子A1と入力端子B2は、2種類の画像信号が入力可能である。それぞれ、水平同期信号線、垂直同期信号線、R(Cr)信号線、G(Y)信号線、B(Cb)信号線の5種の信号受け口を有し、コンピュータやAV機器と接続される。このように、本実施例の表示装置は、複数の入力端子を有する。各入力端子には少なくとも1種類の画像信号が入力され、画像信号は同期信号を含んでいる。
入力端子とそれに入力される画像信号は信号の経路によって特定される。例えば、入力端子A1に入力されるアナログRGB信号と入力端子A1に入力されるコンポーネントビデオ信号(以下、「CV信号」と称する場合がある)は異なる経路を有する。画像信号を適当な形式で表示するには、画像信号を同期信号のフォーマットに適したパラメータを利用して画像処理をする必要がある。
切替部3は、経路を切り替える経路切替手段として動作し、入力選択部5に従い、入力端子A1、または、入力端子B2の一方の画像経路を選択し、選択された入力端子に入力される画像信号を出力する。
信号検出部(検出手段)4は、経路における画像信号の有無を検出する。本実施例の信号検出部4は、入力端子A1及び入力端子B2それぞれの水平/垂直同期信号線及びG(Y)信号線を監視し、同期信号の有無を検出する。好ましくは、同期信号の極性、周期等、同期信号の種類等に変化が生じた場合、検出結果を一度同期信号無とし、その後状態が安定していると判断されたところで同期信号有とするように動作する。同期信号の種類としては、水平同期信号線から水平同期信号が、垂直同期信号線から垂直同期信号がそれぞれ入力される水平/垂直分離同期信号、G(Y)信号線に複合同期信号が重畳されたSOG(シンクオングリーン)信号の種類の判定が行えればよい。さらに、水平同期信号線から入力される複合同期信号の判定を行うとなおよい。
本実施例の信号検出部4は、複数の経路のそれぞれに対して画像信号の有無を検出するが、これは必須ではない。例えば、切替部3によって第1の経路から第2の経路に切り替わり、再度、第1の経路に切り替えられた場合であって、第1の経路の入力信号が切替の前後で継続して検出されている場合を考える。この場合、本実施例は切替前の第1の経路の入力信号を解析し、その結果、生成されてメモリ7に格納されたパラメータを、切替後の第1の経路のパラメータに(改めてその入力信号を解析することなく)使用するものである。つまり、この場合には、信号検出部4は第1の経路の画像信号の有無を検出すれば足りる。
入力選択部5は、表示装置が表示すべき入力信号を選択する入力選択手段として動作し、使用者(ユーザ)によって操作される。本実施例では、入力端子A1から入力される、アナログRGB信号A、CV信号A、及び、入力端子B2から入力される、アナログRGB信号B、CV信号Bの4種が入力信号として選択可能である。但し、入力信号の種類はこれらに限定されない。より具体的な選択方法としては、不図示の操作ボタンやOSD(オンスクリーンディスプレイ)によるメニュー操作等が利用可能だが、それらに制限されるものではない。
信号解析部(信号解析手段)60は、複数の経路に共通に設けられ、画像信号(またはそれに含まれる同期信号)を解析し、切替部3によって切替選択された経路の画像信号の同期信号のフォーマットに従った前記パラメータを取得する。本実施例の信号解析部60は、同期信号分離部61、同期周波数測定部62、フォーマット判定部63、パラメータ生成部64を有する。
同期信号分離部61は、水平/垂直分離同期信号が入力されている場合はそのまま出力し、水平/垂直分離同期信号が入力されておらずにSOG信号が入力されている場合は水平/垂直分離形式に分離して出力する。同期信号以外の画像信号は処理を加えずに出力する。本実施例では同期信号の種類の判別は信号検出部4が行っているが、同期信号分離部61が行ってもよい。
同期周波数測定部62は、水平同期信号および垂直同期信号を入力とし、それぞれの周波数(もしくは周期)を測定し、フォーマット判定部63へと通知する。
フォーマット判定部63は、信号検出部4(もしくは同期信号分離部61)において検出された同期信号、及び、同期周波数測定部62で測定された水平同期信号および垂直同期信号に基づいて画像信号のフォーマットを判定(特定)する。フォーマットは、フォーマット判定部63が不図示の格納されたテーブルを参照することによって、同期信号の種類と水平同期信号周波数(または周期)、水平同期周波数(または周期か水平同期のパルス数)から一意的に定まるフォーマットIDとして表される。フォーマット判定部63は、取得したフォーマットIDをパラメータ生成部64へ通知する。
パラメータ生成部64は、AD変換部91及び表示部92に適用する各種パラメータの生成を行い、生成が完了すると画像処理制御部10及びメモリ制御部8へと出力する。パラメータの生成は、不図示のメニューによる使用者からの表示状態の変更を行う各種設定値と、フォーマット判定部63により判定されたフォーマットIDに依存して決定される。「各種設定値」とは、アスペクト比やガンマの設定といった表示装置が行うものを指す。一方、AD変換部91への設定パラメータとは、クランプレベルやAD変換の際のサンプリング周波数等が含まれる。なお、パラメータ生成部64は、算出によってパラメータを生成してもよいし、テーブルを参照してパラメータを取得してもよい。即ち、パラメータ生成部64は、パラメータを取得するパラメータ取得手段として動作すれば足りる。
メモリ7は、記憶手段として動作し、少なくとも切替部3により選択可能な経路毎にパラメータを保存する領域が区切られており、各領域に対するパラメータの保存やクリア(消去)を後述のメモリ制御部8の制御により実行する。また、後述の画像処理制御部10のパラメータ取得要求に対し、保存されているパラメータを出力する。パラメータがクリアされている場合は、それが分かる返信を行う。また、保存領域に関しては、画像経路毎に区切るとしたが、入力選択部5により選択可能な入力信号毎に区切ってもよい。
メモリ制御部(メモリ制御手段)8は、メモリ7の領域を指定し、パラメータ生成部64で生成されたパラメータを、メモリ7の経路に対応した記憶領域に保存(記憶)する。また、メモリ制御部8は、信号検出部4が第1の経路に画像信号を検出している間、パラメータをメモリ7に保存し続け(保持し)、信号検出部4が第1の経路に画像信号を検出しなくなるとメモリ7の記憶領域のパラメータの情報をクリア(消去)する。保存する場合の領域指定は、入力選択部5で選択されている入力信号に依存して決定されるが、クリアする場合に関しては、入力選択部5で選択されている入力信号に依存せずに信号検出部4にて同期信号無と検出された経路に対応する領域に対して行う。詳細なフローについては後述する。
画像処理部(画像処理手段)90は、複数の経路に対して共通に設けられ、切替部3によって切り替えられた経路の画像信号に対してパラメータに従った処理を施し、AD変換部91、表示部92を有する。
AD変換部91は、アナログの画像信号を、画像処理制御部10から設定されるクランプレベルとサンプリング周波数等のパラメータでAD変換し、デジタルの画像信号へと変換する。
表示部92は、隣接して配置された複数の画素を有する画像表示素子を備えており、入力されたデジタル画像信号を光画像として表示する。また、表示部92は解像度変換機能やガンマ調整機能等も備えており、その設定パラメータを画像処理制御部10により制御される。
画像処理制御部(画像処理制御手段)10は、入力選択部5で選択されている入力信号、及び、パラメータ生成部64またはメモリ7から供給されるパラメータに応じて、AD変換部91と表示部92の制御を行う。パラメータの取得から設定への詳細なフローについては後述する。
図2は、メモリ制御部8が行う制御フローである。同図において、「S」はステップ(工程)の略、「Y」は「はい(Yes)」、「N」は「いいえ(No)」を表す。これは他のフローチャートにも同様である。図2に示すフローチャートは、コンピュータによって各ステップの機能を実行させるプログラムとして具現化可能である。これは他のフローチャートにも同様である。
S201では、変数iに最初の経路(例えば、上述した4つの信号に対応する経路の一つ)を設定する。S202では、メモリ7の経路iの記憶領域にパラメータが未登録であるかどうかを判断する。未登録であればS203へ、パラメータが登録済みであればS207へと分岐する。
S203では、経路iが入力選択部5によって選択されている入力信号の経路と一致する場合はS204へ、一致しない場合はS209へと分岐する。S204では、信号検出部4において経路iに同期信号が存在するかどうかを判断し、同期信号がある場合はS205へ、無い場合はS209へと分岐する。
S205では、パラメータ生成部64によってパラメータの生成が完了しているかどうか判断し、完了している場合はS206へ、完了していない場合にはS209へと分岐する。S206では、パラメータ生成部64から出力されたパラメータをメモリ7の経路iの記憶領域に保存する。
S207では、信号検出部4において経路iに同期信号がないかどうかを判断し、同期信号が無い場合はS208へ、ある場合はS209へと分岐する。S208では、メモリ7の経路iの記憶領域に保存されていたパラメータをクリアする。このように、信号検出部4が経路iに画像信号を検出しなくなると(S207のY)、メモリの記憶領域のパラメータの情報が消去される(S208)。信号検出部4が経路iに画像信号を検出している間は(S207のN)、パラメータをメモリに記憶し続ける(保持する)。
S209では、経路iが最終経路であるかどうかを判断し、最終経路でなければ変数iに次の経路を設定し(S210)、S202へ戻り、最終経路であればS201へと戻り、変数iに最初の経路を設定する。以上のような制御フローで、入力信号の有無状態が変化した場合に対し、メモリ7を適切な状態とする。
図3は、画像処理制御部10が行う制御フローである。
S301では、表示装置の起動時の制御に相当し、予め定められた初期パラメータで画像処理部90を初期化する。S302では、入力選択部5にて選択されている入力信号の経路(選択経路)に対応する、メモリ7の記憶領域にパラメータが登録済みであるかどうかを判断する。パラメータが登録済みであればS303へ、パラメータが未登録であればS305へと分岐する。
S303では、メモリ7から取得したパラメータを既にAD変換部91及び表示部92に対し適用済みであるかどうかを判断し、未適用であればS304においてパラメータの適用を行い、適用済みであれば何もせずにS307へと進む。
S305では、パラメータ生成部64におけるパラメータ生成が完成しているかどうかを判断し、完成していればそのパラメータをAD変換部91及び表示部92に適用し、未完成であれば何もせずにS307へと進む。
S307では、経路が前回から変更されているかどうかを判断し、切り替えが発生していれば、S308において所定の無信号パラメータをAD変換部91及び表示部92に適用し、変更されていなければ何もせずにS302へと戻る。以上のような制御フローで、入力信号の有無状態が変化した場合や入力選択を変更した場合に、AD変換部91及び表示部92に適切なパラメータを適用する。
ここで、切替部3によって第1の経路から第2の経路に切り替わり、再度、第1の経路に切り替えられた場合であって、第1の経路の入力信号が切替の前後で継続して検出されている場合を考える。例えば、入力端子A1(第1の入力端子)にアナログRGB信号Aが入力され、入力端子B2(第2の入力端子)にCV信号Bが同時に入力され、両信号が継続的に入力されている場合を考える。最初に切替部3がアナログRGB信号Aを選択し、次いで、CV信号Bを選択し、再度、切替部3がアナログRGB信号Aを選択する。
この場合、本実施例は切替前の第1の経路の入力信号に対しては、それを解析し、パラメータを作成してメモリ7の第1の経路の記憶領域にそれを登録する(S206)。そして、本実施例は切替後の第1の経路の入力信号に対しては、(新たにその入力信号のパラメータを取得することなく)メモリ7に保存されたパラメータを適用する(S304)。この結果、信号解析部60による解析処理を省略することができ、表示されるまでの時間を短縮することができる。また、パラメータの変更が必要な場合は信号検出部4において無信号が検出され、パラメータがクリアされるため、不適切なパラメータを適用することもない。
一方、本実施例では、切替部3によって第1の経路から第2の経路に切り替わり、再度、第1の経路に切り替えられた場合であっても、第1の経路の入力信号が継続して検出されていない場合にはメモリ7のパラメータをクリアする(S208)。例えば、アナログRGB信号Aが、CV信号Bに切り替えられた後で入力がされなくなり、その後にアナログRGB信号Aが再度入力され、その後に切替部3がそれを選択した場合である。この場合には、第1の経路の切替後の入力信号が切替前の入力信号であるという信頼性が低下しているからである。
以上、本実施例によれば、複数の経路の間で信号解析部60と画像処理部90を共用することによってコストダウンを図り、また、信号解析部60による新たな解析処理を省略することによって入力選択してから表示されるまでの時間を短くしている。併せて、時間を短縮した場合の表示形式の信頼性も確保している。
本実施例では、入力端子A1及び入力端子B2は、D−Sub15ピン端子としたが、DVI−I端子や5BNC端子でも同様の効果が得られる。また、入力端子を2系統、入力信号が4種としたが、それらが増加しても同様の効果を得る事が可能である。また、アナログ画像信号に対する構成を説明してきたが、デジタル信号、例えばDVIやHDMI信号においても、本発明を適用することができる。この場合は、信号解析部60はTMDSレシーバーやHDMIレシーバー等に置き換わり、信号検出部4も、例えば、5V Powerライン等を監視する回路等で実現させることができる。
図4は、実施例2の表示装置のブロック図である。本実施例は、実施例1とは、信号検出部4及びメモリ制御部8が、それぞれ、信号変化検出部11及びメモリ制御部12に置き換わった点で異なる。
信号変化検出部(検出手段)11は、経路における画像信号の有無と画像信号(またはそれに含まれる同期信号)の変化を検出する。即ち、信号変化検出部11は、信号検出部4の機能に加えて信号変化を検出する機能を更に有する。
本実施例の信号変化検出部11は、入力端子A1及び入力端子B2それぞれの水平/垂直同期信号線及びG(Y)信号線を監視し、同期信号の有無の判定と、同期信号の極性、水平同期周期、垂直ライン数、同期信号の種類の変化を検出する。但し、複数の経路のそれぞれに対して画像信号の有無と信号変化を検出しなくてもよい点は実施例1と同様である。
ここで垂直ライン数とは、1垂直同期信号期間に存在する水平同期信号パルスのカウント値のことである。対応する同期信号の種類としては、実施例1の信号検出部4の場合と同等でよい。信号変化検出部11は、同期信号が有から無に変化した場合、無から有に変化した場合、同期信号有状態のまま同期信号の極性や水平同期周期やライン数や同期信号の種類が変化した場合に、変化が発生した経路をメモリ制御部12へと通知する。また、メモリ制御部12からの問い合わせにより、同期信号の有無の出力も行える。
メモリ制御部12は、基本的には実施例1のメモリ制御部8と同様の機能を果たすが、信号検出部4が信号変化検出部11に置き換わったことに応じて動作が変更されている。
図5は、メモリ制御部12の制御フローである。
S501では、信号変化検出部11で変化が発生したかどうかを判断し、変化が発生した場合はS502へ、変化が発生していない場合はS509へと分岐する。S502では、変数iに信号変化検出部11で変化が発生した経路をセットする。その後、S507に移行する。
S507では、メモリ7の経路iの領域にパラメータが未登録であればS503へ移行し、パラメータが登録済みであればS508へ進む。S508では、メモリ7の経路iの領域に保存されていたパラメータをクリアする。その後、S503に移行する。
S503では、経路iが入力選択部5にて選択されている入力信号経路と一致する場合はS504へ、一致しない場合はS501へ戻る。
S504では、信号変化検出部11において経路iに同期信号が存在しているかどうか判断し、同期信号がある場合はS505へ進み、無い場合はS501へ戻る。S505では、パラメータ生成部64におけるパラメータの生成が完了するまで待ち、完了後S506へ進む。S506では、パラメータ生成部64から出力されたパラメータをメモリ7の経路iの領域へと保存する。
S509では、入力選択部5にて選択されている入力信号経路が変更されているかどうかを判断し、変更があった場合にはS510へ進み、変更が無かった場合にはS501へ戻る。
S510では、変数iに入力選択部5に新しく設定された経路を設定する。S511では、メモリ7の経路iの領域を判断し、パラメータが未登録であればS504へ進み、パラメータが登録済みであればS501へ戻る。以上のよう制御フローで、入力信号の状態が変化した場合や入力選択を変更した場合に対し、メモリ7を適切な状態とする。
本制御によれば、入力される画像信号の同期信号がシームレスに変化した場合に、メモリ7へのパラメータ設定を実施例1よりも素早くすることができる。
本実施例では、信号変化検出部11は、変化が発生した場合にメモリ制御部12に通知する構成としたが、メモリ制御部12から定期的に変化の有無を問い合わせる構成としてもよい。この場合の変化の有無とは、前回問い合わせた状態に対して変化が発生したかどうかである。
図6は、実施例3の表示装置のブロック図である。表示装置は、入力端子A1、入力端子B2、切替部3、信号検出部4、入力選択部13、同期信号分離部61、同期情報取得部65、メモリ14、メモリ制御部15、画像処理部90、OSD制御部16を有する。入力端子A1、入力端子B2、切替部3、信号検出部4、同期信号分離部61は、実施例1のものと同等であるため、説明を省略する。
入力選択部13は、使用者によって操作され、表示装置として表示する入力信号の選択を行う。実施例1と同様に、入力端子A1から入力される、アナログRGB信号A、CV信号A、及び、入力端子B2から入力される、アナログRGB信号B、CV信号Bの4種が入力信号として選択可能である。ユーザーによる入力選択の実作業は、不図示の入力選択ボタン、上ボタン、下ボタン、設定ボタンを使って、後述のOSD挿入部93にて表示される入力選択メニューを操作して行う。
同期情報取得部(同期情報取得手段)65は、切替部3が選択した選択経路の画像信号に対し、1垂直同期期間あたりの水平同期信号パルス数(垂直ライン数)を含む同期情報を取得し、メモリ制御部15へと出力する。垂直同期周期または垂直同期周波数でも代用可能である。好ましくは、水平同期信号周期も測定し、メモリ制御部15へと出力する。
メモリ14は、少なくとも切替部3により選択可能な画像経路毎にパラメータを保存する領域が区切られており、各領域に対する同期情報の保存やクリアを後述のメモリ制御部15の制御により実行する。また、後述のOSD制御部16の同期情報取得要求に対し、保存されている同期情報を出力する。同期情報がクリアされている場合は、それが分かる返信を行う。また、保存領域に関しては、画像経路毎に区切るとしたが、入力選択部13により選択可能な入力信号毎に区切ってもよい。
メモリ制御部(メモリ制御手段)15は、メモリ14の選択経路に対応する記憶領域に、同期情報として、信号検出部4で検出された同期信号の種類と同期情報取得部65で測定された垂直ライン数を保存したりクリアしたりする。保存する場合の領域指定は、入力選択部13で選択されている入力信号に依存して決定されるが、クリアする場合に関しては、入力選択部13で選択されている入力信号に依存せずに信号検出部4にて同期信号無と検出された画像経路に対応する領域に対して行う。詳細なフローについては後述する。
画像処理部(画像処理手段)90は、AD変換部91、OSD挿入部93、表示部92を有する。AD変換部91、表示部92は実施例1のものと同様であるため説明を省略する。
OSD挿入部93は、後述のOSD制御部16により制御され、少なくとも入力選択メニューの挿入が行える。
OSD制御部16は、少なくとも入力選択メニューの制御を行う。入力選択メニューは、入力選択部13で選択できる入力信号の全種類に対して、入力信号の有無判定結果の表示と、現在選択されている入力信号の種類が表示される。
図7は、入力選択メニューの一例を示す図である。入力選択メニュー70は、アナログRGB信号A選択肢71、アナログRGB信号B選択肢72、CV信号A選択肢73、CV信号B選択肢74、入力選択信号カーソル75を有する。各選択肢の文字色は入力信号の有無判定結果を表しており、ハイライトされていれば入力信号有を、そうでなければ入力信号無を示している。入力信号の有無判定フローについては後述する。なお、図7に示す構成は単なる一例であり、これに限定されない。
ユーザーが入力選択を変更する場合、ユーザーにより入力選択ボタンが押され、入力信号有無判定もなされ、その結果が反映された入力選択メニュー70が表示される。また、入力選択信号カーソル75は、現在選択されている入力信号の左に表示される。ユーザーが上(または下)ボタンを押すと上(または下)に位置する選択肢に入力選択信号カーソルが動き、任意の選択肢を選んだところで設定ボタンを押すと入力選択が実行される。ユーザーは、選択を適用する前にその入力信号の種類と入力信号の有無判定結果が分かるので選択を行い易くなる。
図8は、メモリ制御部15の制御フローを示す図である。S801では、変数iに最初の経路をセットする。S802では、メモリ14の経路iの領域を判断し、同期情報が未登録であればS803へ、同期情報が登録済みであればS807へと分岐する。S803では、経路iが入力選択部13にて選択されている入力信号経路と一致する場合はS804へ、一致しない場合はS809へと分岐する。S804では、信号検出部4において経路iに同期信号が存在しているかどうか判断し、同期信号がある場合はS805へ、無い場合はS809へと分岐する。S805では、同期情報取得部65から同期情報を取得する。S806では、同期情報取得部65から出力された同期情報をメモリ14の経路iの領域へと保存する。一方、S807では、信号検出部4において経路iに同期信号が存在しているかどうか判断し、同期信号が無い場合はS808へ、有る場合はS809へと分岐する。S808では、メモリ14の経路iの領域に保存されていた同期情報をクリアする。S809では、経路iが最終経路で有るかどうか判断し、最終経路でなければ変数iに次の経路を設定しS802へ戻り、最終経路であればS801へと戻り変数iに最初の経路を設定する。以上のような制御フローで、入力信号の有無状態が変化した場合に、メモリ14を適切な状態とする。
図9は、OSD制御部16の入力信号有無判定フローを示す図である。即ち、OSD制御部16は、メモリ14に保存されている同期情報に基づいて選択経路に入力する画像信号の種類を識別する識別手段として機能する。
S901からS906で、入力端子A1に属するアナログRGB信号A及びCV信号Aの入力有無判定を、S907からS912で、入力端子B2に属するアナログRGB信号B及びCV信号Bの入力有無判定を行う。入力端子B2側の判定フローは、入力端子A1の判定フローに対し、端子名以外は同様であるため、入力端子A1の判定フローのみ説明する。
S901では、メモリ14から入力端子Aの同期情報が登録されているかどうかを判断し、登録されている場合はS903へ、未登録の場合はS902へと分岐する。S902では、アナログRGB信号A及びCV信号Aが共に入力信号無と判定する。S903では、メモリ14に登録されていた入力端子A1の同期情報から同期信号の種類を識別し、SOGであればS905へ、SOGでなければS904へと分岐する。S904では、アナログRGB信号Aが入力信号有とし、CV信号Aが入力信号無と判定する。S905では、メモリ14に登録されていた入力端子A1の同期情報から垂直ライン数と水平同期周期を読み出し、不図示のCV信号フォーマット一覧テーブルと比較する。CV信号フォーマット一覧テーブルは、予め表示装置に記憶されているもので、表示が行えるCV信号フォーマットの垂直ライン数と水平同期周期が読み出せる。従って、メモリ14から読み出した垂直ライン数と水平同期周期が、CV信号フォーマット一覧テーブルの何れかのフォーマットの垂直ライン数と水平同期周期に略一致すればビデオ系の信号であると判定される。ビデオ系の信号であると判定された場合はS906へ、そうでなかった場合はS904へと分岐する。S906では、アナログRGB信号Aが入力信号無とし、CV信号Aが入力信号有と判定する。以上のような判定フローを少なくとも、入力選択メニュー70を表示する前に行う。より好ましい状態としては、入力選択メニューが表示されている間中、適切な間隔で繰り返し入力信号有無判定フローを実施し、変化があればOSDの表示内容を更新する。
本制御によれば、入力選択部13において入力を切り替えた場合でも、測定された同期情報はメモリ14にて保持されているため、入力信号の種類を正しく判定することができる。ユーザーは、入力信号がある信号の種類を識別できるため、選択を誤る可能性が低減する。
本実施例では実施例1と同様に、入力端子A1及び入力端子B2は、D−Sub15ピン端子としたが、DVI−I端子や5BNC端子でも同様の効果が得られる。また、入力端子を2系統、入力信号が4種という定義であったが、それらが増加しても同様の効果を得る事が可能である。また、実施例2のように信号検出部4を信号変化検出部11に置き換えても同様な効果が得られる。
以上、本実施形態について説明したが、本発明は本実施形態に限定されず、その要旨の範囲内で種々の変形及び変更が可能である。
本発明の表示装置は、投射型表示装置や液晶ディスプレイなどに適用可能である。
3…切替部(経路切替手段)、4…信号検出部(検出手段)、7…メモリ、8…メモリ制御部(メモリ制御手段)、10…画像処理制御部(画像処理制御手段)、64…パラメータ取得部(パラメータ取得手段)、90…画像処理部(画像処理手段)

Claims (4)

  1. 画像信号に対応する画像を表示する表示装置であって、
    複数の経路の間で、入力する画像信号の経路を切り替えて選択する経路切替手段と、
    同期信号に基づいて前記複数の経路の画像信号の有無を検出する検出手段と、
    前記複数の経路に共通に設けられ、前記経路切替手段によって選択された選択経路の画像信号に対してパラメータに従った処理を施す画像処理手段と、
    前記複数の経路に共通に設けられ、前記選択経路の前記画像信号のフォーマットに従った前記パラメータを取得するパラメータ取得手段と、
    前記パラメータ取得手段が取得したパラメータを前記選択経路に対応したメモリの記憶領域に保存し、前記経路切替手段が前記選択経路を第1の経路から第2の経路に切り替えた後でも前記検出手段が前記第1の経路に前記画像信号を検出している間は前記第1の経路の前記パラメータを前記メモリに保持し、前記検出手段が前記第1の経路に前記画像信号を検出しなくなると前記メモリの前記第1の経路の前記パラメータを消去するメモリ制御手段と、
    前記メモリに前記選択経路の前記パラメータが保持されている場合には前記パラメータ取得手段から新たにパラメータを取得せずに前記メモリから前記パラメータを読み出して前記画像処理手段に設定する画像処理制御手段と、
    を有することを特徴とする表示装置。
  2. 前記検出手段は前記画像信号の変化も更に検出し、
    前記メモリ制御手段は、前記検出手段が前記第1の経路の前記画像信号の変化を検出しない間は前記第1の経路の前記パラメータを前記メモリに保持し、前記検出手段が前記第1の経路の前記画像信号の変化を検出すると前記メモリの前記第1の経路の前記パラメータを消去することを特徴とする請求項1に記載の表示装置。
  3. 画像信号に対応する画像を表示する表示装置であって、
    複数の経路の間で、入力する画像信号の経路を切り替えて選択する経路切替手段と、
    同期信号に基づいて前記複数の経路の画像信号の有無を検出する検出手段と、
    前記複数の経路に共通に設けられ、前記経路切替手段によって選択された選択経路の画像信号に対し、少なくとも1垂直同期期間あたりの水平同期信号パルス数を含む同期情報を取得する同期情報取得手段と、
    前記同期情報取得手段が取得した前記同期情報を前記選択経路に対応したメモリの記憶領域に保存し、前記経路切替手段が前記選択経路を第1の経路から第2の経路に切り替えた後でも前記検出手段が前記第1の経路に前記画像信号を検出している間は前記第1の経路の前記同期情報を前記メモリに保持し、前記検出手段が前記第1の経路に前記画像信号を検出しなくなると前記メモリの前記第1の経路の前記同期情報を消去するメモリ制御手段と、
    前記メモリに保存されている前記同期情報に基づいて前記選択経路に入力する画像信号の種類を識別する識別手段と、
    を有することを特徴とする表示装置。
  4. 前記検出手段は前記画像信号の変化も更に検出し、
    前記メモリ制御手段は、前記検出手段が前記第1の経路の前記画像信号の変化を検出しない間は前記第1の経路の前記同期情報を前記メモリに保持し、前記検出手段が前記第1の経路の前記画像信号の変化を検出すると前記メモリの前記第1の経路の前記同期情報を消去することを特徴とする請求項3に記載の表示装置。
JP2013090822A 2012-04-24 2013-04-24 表示装置 Expired - Fee Related JP6234053B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013090822A JP6234053B2 (ja) 2012-04-24 2013-04-24 表示装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2012098341 2012-04-24
JP2012098341 2012-04-24
JP2013090822A JP6234053B2 (ja) 2012-04-24 2013-04-24 表示装置

Publications (2)

Publication Number Publication Date
JP2013242557A JP2013242557A (ja) 2013-12-05
JP6234053B2 true JP6234053B2 (ja) 2017-11-22

Family

ID=49379795

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013090822A Expired - Fee Related JP6234053B2 (ja) 2012-04-24 2013-04-24 表示装置

Country Status (2)

Country Link
US (1) US8896756B2 (ja)
JP (1) JP6234053B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102234792B1 (ko) * 2014-09-03 2021-04-01 삼성전자주식회사 디지털 텔레비전 및 그 제어 방법
CN112118400B (zh) * 2020-09-17 2022-09-30 青岛海信传媒网络技术有限公司 显示设备上图像的显示方法及显示设备

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5933192A (en) * 1997-06-18 1999-08-03 Hughes Electronics Corporation Multi-channel digital video transmission receiver with improved channel-changing response
JP2001326875A (ja) * 2000-05-16 2001-11-22 Sony Corp 画像処理装置および画像処理方法、並びに記録媒体
US6741288B1 (en) * 2000-07-13 2004-05-25 Sony Corporation Method and apparatus for maintaining a digital television receiver database
US20020030764A1 (en) * 2000-09-06 2002-03-14 Min-Young Kim Digital TV for use in a home wide web and method of changing a channel in the same
JP2002369096A (ja) * 2001-06-07 2002-12-20 Matsushita Electric Ind Co Ltd テレビジョン受像器
US7038581B2 (en) * 2002-08-21 2006-05-02 Thomson Licensing S.A. Method for adjusting parameters for the presentation of multimedia objects
KR100526543B1 (ko) * 2003-05-16 2005-11-08 삼성전자주식회사 Vcc정보를 이용한 디지털 방송 채널 스위칭 장치 및 그방법
JP4397205B2 (ja) * 2003-10-02 2010-01-13 三洋電機株式会社 放送受信装置
JP2005215557A (ja) 2004-01-30 2005-08-11 Pioneer Plasma Display Corp 表示装置及び表示方法
KR100709348B1 (ko) * 2005-02-17 2007-04-20 삼성전자주식회사 채널 맵 업데이트를 위한 영상재생장치 및 채널 맵 업데이트 방법
TWI280051B (en) * 2005-06-10 2007-04-21 Coretronic Corp Determination system and method for determining the type of received video signal within the video device
JP5656337B2 (ja) 2006-02-09 2015-01-21 キヤノン株式会社 表示装置
US8319894B2 (en) * 2006-02-09 2012-11-27 Canon Kabushiki Kaisha Display apparatus capable of discriminating the type of input signal from different signals
US7872692B2 (en) * 2006-02-15 2011-01-18 International Business Machines Corporation Structure for switching system for signal monitoring and switch-back control
JP2007248589A (ja) * 2006-03-14 2007-09-27 Pioneer Electronic Corp 映像表示装置及び方法
US7996872B2 (en) * 2006-12-20 2011-08-09 Intel Corporation Method and apparatus for switching program streams using a variable speed program stream buffer coupled to a variable speed decoder
US7861267B2 (en) * 2007-07-05 2010-12-28 Samsung Electronics Co., Ltd. Method and system for presenting TV channels
US20090190027A1 (en) * 2008-01-25 2009-07-30 International Business Machines Corporation Method and system for aspect ratio control
US8346171B1 (en) * 2008-02-15 2013-01-01 Marvell International Ltd. Reducing interference between wireless networks
JP5459982B2 (ja) * 2008-06-02 2014-04-02 キヤノン株式会社 表示装置、プログラム、信号処理方法
JP5261032B2 (ja) * 2008-06-05 2013-08-14 三洋電機株式会社 画像表示装置
JP4596052B2 (ja) * 2008-07-18 2010-12-08 ソニー株式会社 コンテンツ出力装置およびコンテンツ出力方法、並びにプログラム
JP4596193B2 (ja) * 2008-08-08 2010-12-08 セイコーエプソン株式会社 プロジェクタ、プログラム、情報記憶媒体およびデータ更新方法
JP5461007B2 (ja) * 2008-12-25 2014-04-02 パナソニック株式会社 デジタル放送受信装置、デジタル放送受信方法及びプログラム
CN102082939A (zh) * 2009-11-30 2011-06-01 鸿富锦精密工业(深圳)有限公司 电视机及其节目表自动更新方法
US8370874B1 (en) * 2010-06-07 2013-02-05 Purplecomm Inc. Subscription and channel management technology
US8605225B2 (en) * 2011-03-31 2013-12-10 Saankhya Labs Pvt. Ltd. System and method to reduce channel acquisition and channel switch timings in communication receivers
JP2013156612A (ja) * 2012-02-01 2013-08-15 Canon Inc 表示装置

Also Published As

Publication number Publication date
US8896756B2 (en) 2014-11-25
JP2013242557A (ja) 2013-12-05
US20130278836A1 (en) 2013-10-24

Similar Documents

Publication Publication Date Title
EP3086560A1 (en) A multimedia device connected to at least one electronic device and controlling method thereof
KR101698284B1 (ko) 복수의 주변장치를 식별하고 주변장치 중 하나의 주변장치의 콘텐츠를 선택하여 디스플레이할 수 있는 텔레비전 세트
JP6442893B2 (ja) プロジェクタ装置、インタラクティブシステム、およびインタラクティブ制御方法
US10262625B2 (en) Display device and display method
JP5656337B2 (ja) 表示装置
JP2009201010A (ja) プロジェクタシステム、プロジェクタ及びリモートコントローラ
JP6053345B2 (ja) 送信装置、映像表示装置、送信方法、映像表示方法、及びプログラム
JP6234053B2 (ja) 表示装置
JP7081107B2 (ja) 電子機器、表示システム、表示装置、及び電子機器の制御方法
JP2011040958A (ja) 画像表示装置及び画像表示方法
CN114007022A (zh) 视频源切换方法、装置和led显示屏控制系统
JP6898521B2 (ja) センサ連携設備システム
JP2011100231A (ja) 切替装置、表示装置、動作制御方法及びプログラム
KR101212088B1 (ko) 영상처리장치 및 그 제어방법
US8934057B2 (en) Display apparatus
US10338750B2 (en) Display apparatus, projector, and display control method
KR20140098552A (ko) 포인터 표시 제어 방법 및 포인터 표시 방법과 그 방법이 적용되는 장치
US10162428B2 (en) KVM switch
JP2007318484A (ja) 投写装置および画像表示システム
JP6004845B2 (ja) 表示制御装置及びその制御方法
CN119174186A (zh) 显示设备和显示设备控制方法
JP2015154345A (ja) プロジェクタ
JP2019020613A (ja) 表示装置、表示制御装置、及び表示方法
JP2018194584A (ja) 表示装置、表示装置における情報端末機の設定方法および表示システム
JP6562621B2 (ja) 画像表示装置、制御方法、プログラム、及び、記憶媒体

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160316

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170228

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170427

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170926

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20171024

R151 Written notification of patent or utility model registration

Ref document number: 6234053

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

LAPS Cancellation because of no payment of annual fees