JP6201591B2 - 情報処理装置および情報処理装置の制御方法 - Google Patents
情報処理装置および情報処理装置の制御方法 Download PDFInfo
- Publication number
- JP6201591B2 JP6201591B2 JP2013205534A JP2013205534A JP6201591B2 JP 6201591 B2 JP6201591 B2 JP 6201591B2 JP 2013205534 A JP2013205534 A JP 2013205534A JP 2013205534 A JP2013205534 A JP 2013205534A JP 6201591 B2 JP6201591 B2 JP 6201591B2
- Authority
- JP
- Japan
- Prior art keywords
- progress
- information processing
- processor
- processing apparatus
- access request
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/52—Program synchronisation; Mutual exclusion, e.g. by means of semaphores
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/362—Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
- G06F13/3625—Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using a time dependent access
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/368—Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
- G06F13/372—Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a time-dependent priority, e.g. individually loaded time counters or time slot
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/368—Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
- G06F13/374—Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a self-select method with individual priority code comparator
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Bus Control (AREA)
- Memory System (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
Description
上述したように、情報処理装置10は、演算処理を実行する演算回路11bと、演算回路11bが実行する演算処理の進捗を示す進捗度を計測する計測回路11aとを有するプロセッサ11を有する。また、情報処理装置10は、プロセッサ11と同様のプロセッサであるプロセッサ12、13を有する。そして、情報処理装置10は、外部装置に対するアクセス要求を複数のプロセッサ11〜13から受信した場合は、アクセス要求の送信元となるプロセッサが有する計測回路により計測された進捗度の比較結果に基づいて、アクセス要求の調停を行う。この結果、情報処理装置10は、各プロセッサ11〜13が実行する分割処理の進捗度を揃えるので、早期に処理が完了したプロセッサが無駄な待機を行う時間を短縮する結果、タスクを並行処理する際の処理性能を向上させることができる。
上述したように、情報処理装置10bは、他の情報処理装置10c、10dが管理する外部装置に対するアクセス要求の調停を行う。そして、情報処理装置10bは、他の情報処理装置10c、10dへアクセス要求を送信する場合は、アクセス要求の送信元となるプロセッサが計測した進捗度を、処理要求とともに送信する。このため、情報処理装置10bは、他の情報処理装置10c、10dに、情報処理装置10bが有するプロセッサ11〜13の進捗度に応じた調停を実行させることができる。このため、並列計算機システム1aは、1つのジョブを分割して情報処理装置10b〜10dに実行させる場合にも、各プロセッサ11〜13、11c〜13cが分割処理を完了する時間を揃えるので、並列処理の処理性能をさらに向上させることができる。
上述した情報処理装置10は、各プロセッサ11〜13が、進捗度を測定する計測回路11a〜13aを有していた。しかしながら、実施例はこれに限定されるものではない。例えば、情報処理装置10は、各プロセッサ11〜13が実行する処理の進捗度を測定する計測回路を、各プロセッサ11〜13の外部に配置してもよい。
上述した計測回路11aは、演算回路11bが単位処理を完了する度にインクリメントされる値を進捗度として計測した。しかしながら、実施例は、これに限定されるものではない。すなわち、計測回路11aは、各プロセッサ11〜13が処理すべき計算処理量のうち、既に処理が終了している割合を各プロセッサ11〜13間で相対的に比較できるのであれば、任意の値を進捗度とすることができる。
上述したアービタ14は、アクセス要求の送信元となる複数のプロセッサの進捗度が同一となる場合は、ラウンドロビンやLRUの調停を行った。しかしながら、実施例は、これに限定されるものではない。例えば、アービタ14は、通信時の遅延を考慮し、他の情報処理装置10aに対するアクセス要求を優先してもよい。また、アービタ14は、インターコネクトコントローラ17が通信網上に輻輳などの理由で長時間滞留していたパケットを受信した場合は、インターコネクトコントローラ17からのアクセス要求を優先してもよい。
上述したインターコネクトコントローラ17aは、処理要求の送信元となるプロセッサの進捗度をパケットに格納した。しかしながら、実施例はこれに限定されるものではない。例えば、インターコネクトコントローラ17aは、通信網上に輻輳などの理由でパケットを一定時間キャッシュした場合は、キャッシュしたパケットに格納された進捗度から所定の値を減算することで、優先的に処理が実行されるようにしてもよい。すなわち、インターコネクトコントローラ17aは、パケットが送信されなかった時間に応じて、パケットに格納された処理要求の優先度を向上させてもよい。
なお、並列計算機システム1は、上述した情報処理装置10、10a〜10eを任意の組合わせて有しても良い。また、並列計算機システム1は、情報処理装置10、10a〜10eが有する機能を矛盾しない範囲で組合わせて発揮できるようにしてもよい。
2、2a メモリ
3、3a I/O装置
4 管理装置
10、10a〜10e 情報処理装置
11〜13、11c〜13c プロセッサ
11a〜13a 計測回路
11b〜13b 演算回路
14、14a、14b アービタ
15、15a メモリアクセスコントローラ
16、16a 外部バスコントローラ
17、17a、17b インターコネクトコントローラ
18 カウンタ
19 インクリメンタ
20 マルチプレクサ
30、30a、30b 調停回路
37 進捗度比較回路
Claims (6)
- 複数の演算処理装置を有する情報処理装置において、
各演算処理装置は、
演算処理を実行する演算部と、
前記演算部が実行する演算処理の進捗をローカルに表すローカル進捗度を計測するローカル計測部と
を有し、
前記情報処理装置は、
前記情報処理装置の進捗を表すグローバル進捗度を計測するグローバル計測部と、
外部装置に対するアクセス要求を複数の演算処理装置から受信した場合は、各アクセス要求の送信元となる演算処理装置が有するローカル計測部により計測されたローカル進捗度と前記グローバル計測部により計測されたグローバル進捗度の差分の比較結果に基づいて、アクセス要求の調停を行う調停部と
を有することを特徴とする情報処理装置。 - 前記演算部は、前記演算処理を複数の単位処理に分けて実行し、
前記ローカル計測部は、前記演算部が前記単位処理を実行するたびに、前記ローカル進捗度の値に1を加算することを特徴とする請求項1に記載の情報処理装置。 - 前記調停部は、前記アクセス要求の発行対象となる外部装置が複数存在する場合は、前記外部装置ごとに、当該外部装置に対するアクセス要求の送信元となる演算処理装置が有するローカル計測部により計測されたローカル進捗度と前記グローバル計測部により計測されたグローバル進捗度の差分の比較結果に基づいて、アクセス要求の調停を行うことを特徴とする請求項1または2に記載の情報処理装置。
- 他の情報処理装置が管理する外部装置に対するアクセス要求を、前記他の情報処理装置へ送信する場合は、該アクセス要求の送信元となる演算処理装置が有するローカル計測部により計測されたローカル進捗度と、前記他の情報処理措置が管理する外部装置に対する処理の実行要求とを送信する送信部を有することを特徴とする請求項1〜3のいずれか1つに記載の情報処理装置。
- 複数の演算処理装置と、
前記演算処理装置が実行する処理の進捗をローカルに表すローカル進捗度を、前記演算処理装置ごとに計測するとともに、自装置の進捗を表すグローバル進捗度を計測する計測部と、
外部装置に対するアクセス要求を複数の演算処理装置から受信した場合は、該アクセス要求の送信元となる演算処理装置について前記計測部が計測したローカル進捗度と前記グローバル進捗度の差分の比較結果に基づいて、該アクセス要求の調停を行う調停部と
を有することを特徴とする情報処理装置。 - 複数の演算処理装置を有する情報処理装置の制御方法において、
各演算処理装置が実行する処理の進捗をローカルに表すローカル進捗度を、前記演算処理装置ごとに計測するとともに、前記情報処理装置の進捗を表すグローバル進捗度を計測し、
外部装置に対するアクセス要求を複数の演算処理装置から受信した場合は、該アクセス要求の送信元となる演算処理装置について計測されたローカル進捗度と前記グローバル進捗度の差分の比較結果に基づいて、該アクセス要求を調停する
ように前記情報処理装置を制御することを特徴とする情報処理装置の制御方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2013205534A JP6201591B2 (ja) | 2013-09-30 | 2013-09-30 | 情報処理装置および情報処理装置の制御方法 |
| US14/475,961 US9830195B2 (en) | 2013-09-30 | 2014-09-03 | Apparatus and method for controlling execution of processes in a parallel computing system |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2013205534A JP6201591B2 (ja) | 2013-09-30 | 2013-09-30 | 情報処理装置および情報処理装置の制御方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2015069576A JP2015069576A (ja) | 2015-04-13 |
| JP6201591B2 true JP6201591B2 (ja) | 2017-09-27 |
Family
ID=52741339
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2013205534A Active JP6201591B2 (ja) | 2013-09-30 | 2013-09-30 | 情報処理装置および情報処理装置の制御方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US9830195B2 (ja) |
| JP (1) | JP6201591B2 (ja) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10146434B1 (en) * | 2015-05-15 | 2018-12-04 | Marvell Israel (M.I.S.L) Ltd | FIFO systems and methods for providing access to a memory shared by multiple devices |
| JP6090492B1 (ja) | 2016-03-18 | 2017-03-08 | 日本電気株式会社 | メモリアクセス制御装置、情報処理システム、メモリアクセス制御方法、及び、プログラム |
| US11108698B2 (en) * | 2017-02-03 | 2021-08-31 | Microsoft Technology Licensing, Llc | Systems and methods for client-side throttling after server handling in a trusted client component |
| CA3135226A1 (en) * | 2019-05-14 | 2020-11-19 | David Edward Taylor | Methods and systems for low latency generation and distribution of trading signals from financial market data |
| US11176069B2 (en) * | 2020-01-03 | 2021-11-16 | Apple Inc. | System for link management between multiple communication chips |
| US11551302B2 (en) * | 2021-02-16 | 2023-01-10 | Exegy Incorporated | Methods and systems for low latency automated trading using an aggressing strategy |
Family Cites Families (25)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0476175A1 (de) | 1990-09-20 | 1992-03-25 | Siemens Aktiengesellschaft | Einrichtung zum Betrieb eines Mehrprozessorsystems, insbesondere einer numerischen Steuerung |
| JPH0594409A (ja) * | 1991-10-02 | 1993-04-16 | Nec Eng Ltd | バス調停システム |
| US5506968A (en) * | 1992-12-28 | 1996-04-09 | At&T Global Information Solutions Company | Terminating access of an agent to a shared resource when a timer, started after a low latency agent requests access, reaches a predetermined value |
| JPH0816530A (ja) * | 1994-07-04 | 1996-01-19 | Kurieiteibu Design:Kk | コプロセサシステムおよび補助演算機能付外部メモリ装置 |
| US6178475B1 (en) * | 1994-12-19 | 2001-01-23 | Advanced Micro Devices Inc. | Multimedia system employing timers to properly allocate bus access |
| US5778200A (en) * | 1995-11-21 | 1998-07-07 | Advanced Micro Devices, Inc. | Bus arbiter including aging factor counters to dynamically vary arbitration priority |
| JPH11250005A (ja) * | 1998-03-05 | 1999-09-17 | Nec Corp | バス制御方法、バス制御装置及びバス制御プログラムを記憶した記憶媒体 |
| JP3386111B2 (ja) | 1999-03-01 | 2003-03-17 | 日本電気株式会社 | ファブリックおよびファブリック相互接続システム |
| US6629177B1 (en) * | 1999-12-27 | 2003-09-30 | Intel Corporation | Arbitrating requests on computer buses |
| TWI258081B (en) * | 2002-04-04 | 2006-07-11 | Via Tech Inc | Arbitrating method and arbiter for bus grant |
| JP2003337713A (ja) * | 2002-05-21 | 2003-11-28 | Hitachi Ltd | プロセッサの制御方法 |
| US7474670B2 (en) * | 2002-07-08 | 2009-01-06 | Brooktree Broadband Holding, Inc. | Method and system for allocating bandwidth |
| JP4182246B2 (ja) * | 2002-11-27 | 2008-11-19 | 富士通マイクロエレクトロニクス株式会社 | バス共有システム及びバス共有方法 |
| US7748001B2 (en) * | 2004-09-23 | 2010-06-29 | Intel Corporation | Multi-thread processing system for detecting and handling live-lock conditions by arbitrating livelock priority of logical processors based on a predertermined amount of time |
| US7543173B2 (en) * | 2005-08-02 | 2009-06-02 | Hewlett-Packard Development Company, L.P. | Timestamp generator |
| US20070234014A1 (en) * | 2006-03-28 | 2007-10-04 | Ryotaro Kobayashi | Processor apparatus for executing instructions with local slack prediction of instructions and processing method therefor |
| US8065459B2 (en) * | 2006-05-17 | 2011-11-22 | Nxp B.V. | Multi-processing system and a method of executing a plurality of data processing tasks |
| JP4455540B2 (ja) * | 2006-06-15 | 2010-04-21 | キヤノン株式会社 | バスシステム及び調停方法 |
| GB2447688B (en) * | 2007-03-22 | 2011-05-18 | Advanced Risc Mach Ltd | A data processing apparatus and method for arbitrating between messages routed over a communication channel |
| US8117618B2 (en) * | 2007-10-12 | 2012-02-14 | Freescale Semiconductor, Inc. | Forward progress mechanism for a multithreaded processor |
| JP2010113414A (ja) | 2008-11-04 | 2010-05-20 | Ricoh Co Ltd | マルチコアシステム、スレッドスケジューリング方法、プログラム、記憶媒体 |
| US8667197B2 (en) * | 2010-09-08 | 2014-03-04 | Intel Corporation | Providing a fine-grained arbitration system |
| JP6057179B2 (ja) * | 2011-09-14 | 2017-01-11 | パナソニックIpマネジメント株式会社 | 資源要求調停装置、資源要求調停システム、資源要求調停方法、集積回路およびプログラム |
| JP5821624B2 (ja) * | 2011-12-27 | 2015-11-24 | 富士通株式会社 | 通信制御装置、並列計算機システム及び通信制御方法 |
| US9405711B2 (en) * | 2013-01-09 | 2016-08-02 | International Business Machines Corporation | On-chip traffic prioritization in memory |
-
2013
- 2013-09-30 JP JP2013205534A patent/JP6201591B2/ja active Active
-
2014
- 2014-09-03 US US14/475,961 patent/US9830195B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US9830195B2 (en) | 2017-11-28 |
| US20150095622A1 (en) | 2015-04-02 |
| JP2015069576A (ja) | 2015-04-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7384534B2 (ja) | 並列処理装置、コンピュータ可読記憶装置および方法 | |
| JP4702127B2 (ja) | 仮想計算機システム及びその物理リソース再構成方法並びにプログラム | |
| JP6201591B2 (ja) | 情報処理装置および情報処理装置の制御方法 | |
| JP5895840B2 (ja) | マルチプロセッサシステム、実行制御方法、実行制御プログラム | |
| US10503546B2 (en) | GPU resource priorities based on hardware utilization | |
| CN111177984B (zh) | 电子设计自动化中异构计算单元的资源利用 | |
| CN112346557B (zh) | 多核系统及其控制操作 | |
| US10908955B2 (en) | Systems and methods for variable rate limiting of shared resource access | |
| CN114730276A (zh) | 确定多核处理器复合体中每个核心的最佳线程数量 | |
| US10331581B2 (en) | Virtual channel and resource assignment | |
| JP2012512472A (ja) | データバースト間の競合の解決 | |
| EP3327570A1 (en) | Dual mode local data store | |
| CN102945214B (zh) | 基于io延迟时间分布优化中断处理任务的方法 | |
| WO2013148439A1 (en) | Hardware managed allocation and deallocation evaluation circuit | |
| CN108701062B (zh) | 通过分层性能平衡来减轻负载不平衡 | |
| JP2010092101A (ja) | 情報処理装置 | |
| JP2011059915A (ja) | 半導体装置 | |
| JP3124544B2 (ja) | バス制御装置 | |
| EP4671954A1 (en) | STORAGE CONTROLLER AND ITS OPERATING PROCESS | |
| Yoon | Tunable WCET for hard real-time multicore system | |
| Kishida | Technology transfer aspects of environment construction | |
| JP2019012459A (ja) | 情報処理装置及び情報処理装置の制御方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160606 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170314 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170321 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170501 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170606 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170724 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170801 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170814 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6201591 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |