JP6140965B2 - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP6140965B2 JP6140965B2 JP2012215971A JP2012215971A JP6140965B2 JP 6140965 B2 JP6140965 B2 JP 6140965B2 JP 2012215971 A JP2012215971 A JP 2012215971A JP 2012215971 A JP2012215971 A JP 2012215971A JP 6140965 B2 JP6140965 B2 JP 6140965B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- layer
- wiring pattern
- hole
- conductive member
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/20—Interconnections within wafers or substrates, e.g. through-silicon vias [TSV]
- H10W20/211—Through-semiconductor vias, e.g. TSVs
- H10W20/217—Through-semiconductor vias, e.g. TSVs comprising ring-shaped isolation structures outside of the via holes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/01—Manufacture or treatment
- H10W20/021—Manufacture or treatment of interconnections within wafers or substrates
- H10W20/023—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias
- H10W20/0234—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias comprising etching via holes that stop on pads or on electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/01—Manufacture or treatment
- H10W20/021—Manufacture or treatment of interconnections within wafers or substrates
- H10W20/023—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias
- H10W20/0238—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias comprising etching via holes through pads or through electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/01—Manufacture or treatment
- H10W20/021—Manufacture or treatment of interconnections within wafers or substrates
- H10W20/023—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias
- H10W20/0242—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias comprising etching via holes from the back sides of the chips, wafers or substrates
Landscapes
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
そこで本発明は、導電部材による電気的接続の性能および信頼性の高い半導体装置を提供することを目的とする。
30 第1素子部
40c 配線パターン
31 第1配線部
311 第1配線
505 第2半導体層
50 第2素子部
53c 配線パターン
51 第2配線部
512 第2配線
67 貫通孔
68 導電部材
Claims (18)
- 光電変換素子が設けられた第1半導体層を含む第1素子部と、前記第1素子部に電気的に接続された第1配線を含む第1配線部と、を有する第1部品と、
第2半導体層を含む第2素子部と、前記第2素子部に電気的に接続された第2配線を含む第2配線部と、を有する第2部品とを、
前記第1素子部と前記第2素子部との間に前記第1配線部および前記第2配線部が位置するように接合する接合工程と、
前記第1配線を構成する第1配線パターンおよび前記第2配線を構成する第2配線パターンの両方に接触する導電部材を形成して前記第1配線と前記第2配線とを電気的に接続する接続工程と、
前記接続工程の後に、前記第1素子部に対して前記第1配線部側とは反対側に光学部材を形成する工程と、を備え、
前記接続工程は、前記第1部品を貫通し、前記第2配線パターンを露出する貫通孔を、前記貫通孔が前記第1配線パターンを露出し、かつ、前記貫通孔が前記第1配線パターンの複数の部分の間に位置するように形成する第1段階と、前記貫通孔に露出した前記第1配線パターンおよび前記第2配線パターンの両方に接触する前記導電部材を前記貫通孔内に形成する第2段階と、を有し、
前記第2段階では、前記貫通孔の内面にチタン層、チタン化合物層、タンタル層およびタンタル化合物層の少なくともいずれかを形成した後に、銅を前記貫通孔に埋め込むことを特徴とする半導体装置の製造方法。 - 光電変換素子が設けられた第1半導体層を含む第1素子部と、前記第1素子部に電気的に接続された第1配線を含む第1配線部と、を有する第1部品と、
第2半導体層を含む第2素子部と、前記第2素子部に電気的に接続された第2配線を含む第2配線部と、を有する第2部品とを、
前記第1素子部と前記第2素子部との間に前記第1配線部および前記第2配線部が位置するように接合する接合工程と、
前記第1配線を構成する第1配線パターンおよび前記第2配線を構成する第2配線パターンの両方に接触する導電部材を形成して前記第1配線と前記第2配線とを電気的に接続する接続工程と、
前記接続工程の後に、前記第1素子部に対して前記第1配線部側とは反対側に光学部材を形成する工程と、を備え、
前記接合工程は、前記第1配線パターンと前記第2配線パターンが重なり合うように行われ、
前記接続工程は、前記第1部品を貫通し、前記接合工程において前記第2配線パターンの前記第1配線パターンに重なる部分を露出する貫通孔を、前記貫通孔が前記第1配線パターンを露出し、かつ、前記接合工程において前記第1配線パターンの前記第2配線パターンに重なる部分を除去するように形成する第1段階と、前記貫通孔に露出した前記第1配線パターンおよび前記第2配線パターンの両方に接触する前記導電部材を前記貫通孔内に形成する第2段階と、を有し、
前記第2段階では、前記貫通孔の内面にチタン層、チタン化合物層、タンタル層およびタンタル化合物層の少なくともいずれかを形成した後に、銅を前記貫通孔に埋め込むことを特徴とする半導体装置の製造方法。 - 前記貫通孔の幅は、前記接合工程において前記第1配線パターンの前記第2配線パターンに重なる前記部分の幅よりも小さい請求項2に記載の半導体装置の製造方法。
- 前記貫通孔は前記第1配線パターンに囲まれるように形成される請求項1乃至3のいずれか1項に記載の半導体装置の製造方法。
- 前記貫通孔は、前記第1配線パターンと前記第1半導体層との間に位置する第1絶縁体層を貫通し、前記第1配線パターンと前記第2配線パターンとの間に位置する第2絶縁体層を貫通し、
前記貫通孔の前記第1絶縁体層を貫通する部分の幅が、前記貫通孔の前記第2絶縁体層を貫通する部分の幅よりも大きい請求項1乃至4のいずれか1項に記載の半導体装置の製造方法。 - 前記第1段階では、前記第1配線パターンと前記第1半導体層との間に位置する第1絶縁体層のエッチングと、前記第1配線パターンと前記第2配線パターンとの間に位置する第2絶縁体層のエッチングを行い、前記第1絶縁体層のエッチングと前記第2絶縁体層のエッチングとで、同じマスクパターンを用いる請求項1乃至5のいずれか1項に記載の半導体装置の製造方法。
- 前記貫通孔を設ける前に、前記第1配線パターンは前記貫通孔が設けられる位置に開口を有する請求項1乃至6のいずれか1項に記載の半導体装置の製造方法。
- 前記導電部材は、前記第1配線パターンの側面および前記第1配線パターンの前記第1半導体層側の面に接触する請求項1乃至7のいずれか1項に記載の半導体装置の製造方法。
- 前記第1段階では、前記第1配線パターンのエッチングを行う請求項1乃至8のいずれか1項に記載の半導体装置の製造方法。
- 前記第1配線パターンは銅層、タングステン層またはアルミニウム層である第1導電層と、タンタル層、窒化タンタル層、チタン層または窒化チタン層である第2導電層と、を有し、前記導電部材は前記第2導電層に接触する請求項1乃至9のいずれか1項に記載の半導体装置の製造方法。
- 光電変換素子が設けられた第1半導体層を含む第1素子部と、
前記第1素子部に電気的に接続された第1配線を含む第1配線部と、
第2半導体層を含む第2素子部と、
前記第2素子部に電気的に接続された第2配線を含む第2配線部と、
前記第1素子部に対して前記第1配線部側とは反対側に配された光学部材と、を備える半導体装置であって、
前記第1素子部と前記第2素子部との間に前記第1配線部および前記第2配線部が位置し、前記第1素子部と前記第2配線部との間に前記第1配線部が位置し、
前記第1素子部および前記第1配線部を貫通し、前記第1配線の第1配線パターンと前記第2配線の第2配線パターンに接触する導電部材が設けられており、
前記導電部材の前記第1配線部を貫通する部分は、前記第1配線パターンの複数の部分の間に位置し、
前記導電部材は、銅層と前記銅層と前記第1配線パターンの前記複数の部分との間に位置し、チタン層、チタン化合物層、タンタル層およびタンタル化合物層の少なくともいずれかを含む膜と、を有することを特徴とする半導体装置。 - 前記導電部材は前記第1配線パターンに囲まれる請求項11に記載の半導体装置。
- 前記導電部材は、前記第1配線パターンと前記第1半導体層との間に位置する第1絶縁体層を貫通し、前記第1配線パターンと前記第2配線パターンとの間に位置する第2絶縁体層を貫通し、
前記導電部材の前記第1絶縁体層を貫通する部分の幅が、前記導電部材の前記第2絶縁体層を貫通する部分の幅よりも大きい請求項11または12に記載の半導体装置。 - 前記第1配線パターンは銅層、タングステン層またはアルミニウム層である第1導電層と、タンタル層、窒化タンタル層、チタン層または窒化チタン層である第2導電層と、を有し、前記導電部材は前記第2導電層に接触する請求項11乃至13のいずれか1項に記載の半導体装置。
- 前記複数の部分は、前記第2配線パターンに重なる請求項11乃至14のいずれか1項に記載の半導体装置。
- 前記導電部材は、前記第1配線パターンの側面および前記第1配線パターンの前記第1半導体層側の面に接触する請求項11乃至15のいずれか1項に記載の半導体装置。
- 前記光学部材に含まれる層が前記導電部材を覆う請求項11乃至16のいずれか1項に記載の半導体装置。
- 端子を有するパッケージを更に備え、
前記第1半導体層には前記端子との接続のための開口が設けられている請求項11乃至17のいずれか1項に記載の半導体装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012215971A JP6140965B2 (ja) | 2012-09-28 | 2012-09-28 | 半導体装置およびその製造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012215971A JP6140965B2 (ja) | 2012-09-28 | 2012-09-28 | 半導体装置およびその製造方法 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2017087520A Division JP6385515B2 (ja) | 2017-04-26 | 2017-04-26 | 半導体装置およびその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2014072297A JP2014072297A (ja) | 2014-04-21 |
| JP6140965B2 true JP6140965B2 (ja) | 2017-06-07 |
Family
ID=50747269
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012215971A Active JP6140965B2 (ja) | 2012-09-28 | 2012-09-28 | 半導体装置およびその製造方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP6140965B2 (ja) |
Families Citing this family (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102441803B1 (ko) * | 2014-09-02 | 2022-09-08 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 촬상 장치 및 전자 기기 |
| KR102481037B1 (ko) | 2014-10-01 | 2022-12-27 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 배선층 및 그 제작 방법 |
| JP2016082107A (ja) | 2014-10-17 | 2016-05-16 | 株式会社東芝 | 記憶装置及びその製造方法 |
| US10389961B2 (en) * | 2015-04-09 | 2019-08-20 | Semiconductor Energy Laboratory Co., Ltd. | Imaging device and electronic device |
| JP6907944B2 (ja) * | 2016-01-18 | 2021-07-21 | ソニーグループ株式会社 | 固体撮像素子及び電子機器 |
| JP7020783B2 (ja) * | 2016-02-03 | 2022-02-16 | 株式会社半導体エネルギー研究所 | 撮像装置 |
| FR3050570A1 (fr) * | 2016-04-21 | 2017-10-27 | Commissariat Energie Atomique | Structure d'interconnexion electrique multi-niveaux a distribution de densite de courant optimisee |
| JP7746012B2 (ja) * | 2018-01-23 | 2025-09-30 | ルミエンス フォトニクス アイエヌシー. | 高性能の三次元半導体構造の製造方法、及びこの製造方法から生成される構造 |
| JP7353121B2 (ja) * | 2019-10-08 | 2023-09-29 | キヤノン株式会社 | 半導体装置および機器 |
| JP2020074484A (ja) * | 2020-02-10 | 2020-05-14 | 株式会社ニコン | 半導体装置 |
| JP2020102656A (ja) * | 2020-04-06 | 2020-07-02 | キヤノン株式会社 | 半導体装置および半導体装置の製造方法 |
| JP2022018705A (ja) * | 2020-07-16 | 2022-01-27 | キヤノン株式会社 | 半導体装置 |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7485968B2 (en) * | 2005-08-11 | 2009-02-03 | Ziptronix, Inc. | 3D IC method and device |
| JP5442394B2 (ja) * | 2009-10-29 | 2014-03-12 | ソニー株式会社 | 固体撮像装置とその製造方法、及び電子機器 |
| CN108091564A (zh) * | 2012-06-29 | 2018-05-29 | 索尼公司 | 半导体装置、半导体装置的制造方法和电子设备 |
-
2012
- 2012-09-28 JP JP2012215971A patent/JP6140965B2/ja active Active
Also Published As
| Publication number | Publication date |
|---|---|
| JP2014072297A (ja) | 2014-04-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6140965B2 (ja) | 半導体装置およびその製造方法 | |
| US10998368B2 (en) | Semiconductor apparatus | |
| US10431546B2 (en) | Manufacturing method for semiconductor device and semiconductor device | |
| US9082820B2 (en) | Manufacturing method of semiconductor apparatus | |
| JP5451547B2 (ja) | 固体撮像装置 | |
| CN101937894B (zh) | 具有贯通电极的半导体器件及其制造方法 | |
| JP5517800B2 (ja) | 固体撮像装置用の部材および固体撮像装置の製造方法 | |
| JP5843475B2 (ja) | 固体撮像装置および固体撮像装置の製造方法 | |
| JP5553693B2 (ja) | 固体撮像装置及び撮像システム | |
| JP2014072294A (ja) | 光電変換装置および半導体装置の製造方法 | |
| JP2011204915A (ja) | 半導体装置、半導体装置の製造方法、半導体装置の設計方法、及び電子機器 | |
| JP2013182941A (ja) | 固体撮像装置およびその製造方法 | |
| JP7140718B2 (ja) | 固体撮像装置および固体撮像装置の製造方法 | |
| JP6385515B2 (ja) | 半導体装置およびその製造方法 | |
| JP6701149B2 (ja) | 撮像装置およびカメラ | |
| JP6905040B2 (ja) | 半導体デバイスの製造方法 | |
| JP6632670B2 (ja) | 半導体装置およびその製造方法 | |
| JP6433532B2 (ja) | 半導体装置 | |
| JP2020129688A (ja) | 撮像装置 | |
| JP2019036749A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150928 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160812 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161004 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161201 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170117 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170316 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170404 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170502 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 6140965 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |