JP6079777B2 - 管理装置、データ取得方法およびデータ取得プログラム - Google Patents
管理装置、データ取得方法およびデータ取得プログラム Download PDFInfo
- Publication number
- JP6079777B2 JP6079777B2 JP2014522299A JP2014522299A JP6079777B2 JP 6079777 B2 JP6079777 B2 JP 6079777B2 JP 2014522299 A JP2014522299 A JP 2014522299A JP 2014522299 A JP2014522299 A JP 2014522299A JP 6079777 B2 JP6079777 B2 JP 6079777B2
- Authority
- JP
- Japan
- Prior art keywords
- address
- main
- absolute
- conversion table
- absolute address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/2002—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where interconnections or communication control functionality are redundant
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/0292—User address space allocation, e.g. contiguous or non contiguous base addressing using tables or multilevel address translation means
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/34—Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
- G06F11/3466—Performance evaluation by tracing or monitoring
- G06F11/3476—Data logging
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L61/00—Network arrangements, protocols or services for addressing or naming
- H04L61/45—Network directories; Name-to-address mapping
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/20—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
- G06F11/202—Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements where processing functionality is redundant
- G06F11/2023—Failover techniques
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1016—Performance improvement
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Computer Hardware Design (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Debugging And Monitoring (AREA)
Description
上述したように、本体装置18は、運用系のシステム絶対アドレスと物理メモリ領域26の物理アドレスとを対応付けたマッピングテーブル20を用いてメモリアクセスを行う。一方、管理装置11は、本体装置18が故障した場合には、マッピングテーブル20を退避させる。そして、管理装置11は、運用系のシステム絶対アドレスと物理メモリ領域27を対応付け、待機系のシステム絶対アドレスと物理メモリ領域26を対応付けた新たなマッピングテーブル20を生成する。
上述した管理装置11は、運用系のシステムアドレス空間と待機系のシステムアドレス空間とを認識した。しかし、実施例はこれに限定されるものではない。例えば、管理装置11は、運用系のシステムアドレス空間とは別に、待機系のシステムアドレス空間を複数認識する。そして、管理装置11は、本体装置18が故障した場合には、ダンプ処理が終了した待機系のシステムアドレス空間を、運用系のシステムアドレス空間と対応付けられていた物理メモリ領域に振り分けても良い。
上述した情報処理装置10は、管理装置11と本体装置18とを有していた。しかし、実施例はこれに限定されるものではなく、例えば、情報処理装置10は、本体装置18と同様の機能を発揮する複数の本体装置を有し、1つ又は複数の管理装置11は、各本体装置の管理を行ってもよい。
上述したMPU17は、管理プログラム28を実行することで、退避部29、生成部30、設定部31、取得部32の機能を発揮させた。しかし、実施例はこれに限定されるものではない。例えば、MPU17の代わりに、退避部29、生成部30、設定部31、取得部32と同様の機能を発揮する各種ハードウェアを管理装置11に設置してもよい。
上述した本体装置18が実行するオペレーティングシステム33は、マッピングテーブル20にシステム絶対アドレスと物理アドレスとを対応付けを追加することで、運用系のシステムアドレス空間を拡大した。ここで、オペレーティングシステム33は、運用系のシステムアドレス空間を、最大で、全システムアドレス空間の半分まで拡大することができる。
ところで、実施例1に係る管理装置11は、ハードウェアを利用して各種の処理を実現する場合を説明した。しかし、実施例はこれに限定されるものではなく、あらかじめ用意されたプログラムをコンピュータが実行することによって実現するようにしてもよい。そこで、以下では、図12を用いて、実施例1に示した管理装置11と同様の機能を有するプログラムを実行するコンピュータの一例を説明する。図12は、データ取得プログラムを実行するコンピュータの一例を説明するための図である。
11 管理装置
12 外部記憶装置
13、25 主記憶装置
14 マッピングテーブル記憶領域
15 メモリリセット情報記憶領域
16 主記憶情報記憶領域
17 MPU
18 本体装置
19 マッピングレジスタ
20 マッピングテーブル
21 メモリリセット情報レジスタ
22 物理メモリリセット情報
23 システムコントローラ
24 主記憶制御装置
26、27 物理メモリ領域
28 管理プログラム
29 退避部
30 生成部
31 設定部
32 取得部
Claims (6)
- 演算処理装置がデータを指定する際に用いる運用系の絶対アドレスと、当該データを記憶するメモリの記憶領域を示す運用系の物理アドレスとを対応付けた変換テーブルを用いてメモリアクセスを行う本体装置であって、使用する記憶領域を追加する場合は、当該記憶領域を示す物理アドレスに新たな運用系の絶対アドレスを対応付けて前記変換テーブルに追加する本体装置とは個別に動作する管理装置であって、
前記本体装置が故障した場合に、当該変換テーブルを退避する退避部と、
前記退避部が退避した変換テーブルを用いて、故障時における運用系の物理アドレスと前記本体装置が追加した物理アドレスとに対し、前記本体装置が前記データを指定する際に使用しない待機系の絶対アドレスを含む複数の待機系アドレス空間のうち、いずれかの待機系アドレス空間に含まれる待機系の絶対アドレスを対応付け、前記運用系の絶対アドレスと前記本体装置が追加した新たな運用系の絶対アドレスに対し、前記故障時における運用系の物理アドレスとは異なる待機系の物理アドレスを対応付けた第2の変換テーブルを生成する生成部と、
前記生成部が生成した第2の変換テーブルを前記本体装置に設定する設定部と、
前記設定部が設定した第2の変換テーブルを用いて、前記待機系の絶対アドレスと対応付けられた物理アドレスが示す記憶領域から前記データを取得する取得部と
を有することを特徴とする管理装置。 - 前記設定部は、前記本体装置が起動する際に、設定可能なすべての絶対アドレスのうちの半数以下の絶対アドレスを運用系の絶対アドレスとした変換テーブルを前記本体装置に設定することを特徴とする請求項1に記載の管理装置。
- 前記設定部は、設定可能な全ての絶対アドレスのうち下位の絶対アドレスを前記運用系の絶対アドレスとし、設定可能な全ての絶対アドレスのうち上位の絶対アドレスを前記待機系の絶対アドレスとすることを特徴とする請求項2に記載の管理装置。
- 前記設定部が設定した第2の変換テーブルに含まれる運用系の絶対アドレスと対応付けられた物理アドレスが示す記憶領域をリセットし、当該リセットした記憶領域を用いて再起動を実行するように前記本体装置を制御する制御部を有することを特徴とする請求項1に記載の管理装置。
- 演算処理装置がデータを指定する際に用いる運用系の絶対アドレスと、当該データを記憶するメモリの記憶領域を示す運用系の物理アドレスとを対応付けた変換テーブルを用いてメモリアクセスを行う本体装置であって、使用する記憶領域を追加する場合は、当該記憶領域を示す物理アドレスに新たな運用系の絶対アドレスを対応付けて前記変換テーブルに追加する本体装置とは個別に動作する管理装置が、
前記本体装置が故障した場合に、当該変換テーブルを退避し、
前記退避した変換テーブルを用いて、故障時における運用系の物理アドレスと前記本体装置が追加した物理アドレスとに対し、前記本体装置が前記データを指定する際に使用しない待機系の絶対アドレスを含む複数の待機系アドレス空間のうち、いずれかの待機系アドレス空間に含まれる待機系の絶対アドレスを対応付け、前記運用系の絶対アドレスと前記本体装置が追加した新たな運用系の絶対アドレスに対し、前記故障時における運用系の物理アドレスとは異なる待機系の物理アドレスを対応付けた第2の変換テーブルを生成し、
前記生成した第2の変換テーブルを前記本体装置に設定し、
前記設定した第2の変換テーブルを用いて、前記待機系の絶対アドレスと対応付けられた物理アドレスが示す記憶領域から前記データを取得する
処理を実行することを特徴とするデータ取得方法。 - 演算処理装置がデータを指定する際に用いる運用系の絶対アドレスと、当該データを記憶するメモリの記憶領域を示す運用系の物理アドレスとを対応付けた変換テーブルを用いてメモリアクセスを行う本体装置であって、使用する記憶領域を追加する場合は、当該記憶領域を示す物理アドレスに新たな運用系の絶対アドレスを対応付けて前記変換テーブルに追加する本体装置とは個別に動作する管理装置が有するコンピュータに、
前記本体装置が故障した場合に、当該変換テーブルを退避し、
前記退避した変換テーブルを用いて、故障時における運用系の物理アドレスと前記本体装置が追加した物理アドレスとに対し、前記本体装置が前記データを指定する際に使用しない待機系の絶対アドレスを含む複数の待機系アドレス空間のうち、いずれかの待機系アドレス空間に含まれる待機系の絶対アドレスを対応付け、前記運用系の絶対アドレスと前記本体装置が追加した新たな運用系の絶対アドレスに対し、前記故障時における運用系の物理アドレスとは異なる待機系の物理アドレスを対応付けた第2の変換テーブルを生成し、
前記生成した第2の変換テーブルを前記本体装置に設定し、
前記設定した第2の変換テーブルを用いて、前記待機系の絶対アドレスと対応付けられた物理アドレスが示す記憶領域から前記データを取得する
処理を実行させることを特徴とするデータ取得プログラム。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/JP2012/066434 WO2014002220A1 (ja) | 2012-06-27 | 2012-06-27 | 管理装置、データ取得方法およびデータ取得プログラム |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPWO2014002220A1 JPWO2014002220A1 (ja) | 2016-05-26 |
| JP6079777B2 true JP6079777B2 (ja) | 2017-02-15 |
Family
ID=49782451
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2014522299A Active JP6079777B2 (ja) | 2012-06-27 | 2012-06-27 | 管理装置、データ取得方法およびデータ取得プログラム |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20150089271A1 (ja) |
| JP (1) | JP6079777B2 (ja) |
| WO (1) | WO2014002220A1 (ja) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2013099414A1 (ja) * | 2011-12-26 | 2013-07-04 | インターナショナル・ビジネス・マシーンズ・コーポレーション | レジスタ・マッピング方法 |
| JP6438871B2 (ja) * | 2015-09-29 | 2018-12-19 | 東芝テック株式会社 | 情報処理装置及びプログラム |
| US10216562B2 (en) | 2016-02-23 | 2019-02-26 | International Business Machines Corporation | Generating diagnostic data |
| US12572469B2 (en) * | 2022-11-10 | 2026-03-10 | Micron Technology, Inc. | Independent flash translation layer tables for memory |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS533029A (en) * | 1976-06-30 | 1978-01-12 | Toshiba Corp | Electronic computer |
| JPH04342013A (ja) * | 1991-05-20 | 1992-11-27 | Nec Corp | メモリダンプ方式 |
| US5752274A (en) * | 1994-11-08 | 1998-05-12 | Cyrix Corporation | Address translation unit employing a victim TLB |
| JPH09330253A (ja) * | 1996-06-10 | 1997-12-22 | Nec Corp | メモリダンプ方法及びそれを適用したメモリダンプシステム |
| US6317758B1 (en) * | 1998-02-20 | 2001-11-13 | Corel Corporation | Method and system for detecting and selectively correcting cell reference errors |
| JP2001034508A (ja) * | 1999-07-22 | 2001-02-09 | Hitachi Ltd | メモリダンプ採取方法及びその実施装置並びにその処理プログラムを記録した記録媒体 |
| US6718494B1 (en) * | 2000-12-22 | 2004-04-06 | Intel Corporation | Method and apparatus for preventing and recovering from TLB corruption by soft error |
| KR100450675B1 (ko) * | 2002-03-19 | 2004-10-01 | 삼성전자주식회사 | 성능향상 및 전력소모를 감소시킬 수 있는 tlb |
| JP4520790B2 (ja) * | 2004-07-30 | 2010-08-11 | 富士通株式会社 | 情報処理装置およびソフトウェアプリフェッチ制御方法 |
| JP4322240B2 (ja) * | 2005-09-15 | 2009-08-26 | 株式会社日立製作所 | 再起動方法、システム及びプログラム |
| JP4982883B2 (ja) * | 2006-09-14 | 2012-07-25 | 株式会社メガチップス | 記憶装置及びデータ出力回路 |
| JP5444104B2 (ja) * | 2010-04-21 | 2014-03-19 | 株式会社日立製作所 | 記憶手段の管理方法、仮想計算機システムおよびプログラム |
| US9007836B2 (en) * | 2011-01-13 | 2015-04-14 | Kabushiki Kaisha Toshiba | Non-volatile semiconductor memory device |
| JP2013061799A (ja) * | 2011-09-13 | 2013-04-04 | Toshiba Corp | 記憶装置、記憶装置の制御方法およびコントローラ |
-
2012
- 2012-06-27 WO PCT/JP2012/066434 patent/WO2014002220A1/ja not_active Ceased
- 2012-06-27 JP JP2014522299A patent/JP6079777B2/ja active Active
-
2014
- 2014-11-26 US US14/554,773 patent/US20150089271A1/en not_active Abandoned
Also Published As
| Publication number | Publication date |
|---|---|
| JPWO2014002220A1 (ja) | 2016-05-26 |
| WO2014002220A1 (ja) | 2014-01-03 |
| US20150089271A1 (en) | 2015-03-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5119686B2 (ja) | 情報処理装置および設定方法 | |
| JP7002358B2 (ja) | 情報処理システム、情報処理装置、情報処理装置のbios更新方法、及び情報処理装置のbios更新プログラム | |
| JP4399020B1 (ja) | 情報処理装置およびメモリ管理方法 | |
| JP2007226413A (ja) | メモリダンプ方法、メモリダンププログラム、及び、計算機システム | |
| JP2009193546A (ja) | ディスクアレイ装置、ファームウェア交換方法およびファームウェア交換プログラム | |
| JPWO2013080288A1 (ja) | メモリ縮退方法及び情報処理装置 | |
| JP6079777B2 (ja) | 管理装置、データ取得方法およびデータ取得プログラム | |
| JP5444104B2 (ja) | 記憶手段の管理方法、仮想計算機システムおよびプログラム | |
| JP2021026375A (ja) | ストレージシステム | |
| JP2019204527A (ja) | 記憶機器のデータ位置の処理方法及び処理装置、コンピュータ機器並びにコンピュータ読み取り可能な記憶媒体 | |
| CN102323899B (zh) | Numa体系结构下面向容错的操作系统内存管理方法 | |
| CN103559119B (zh) | 文件操作请求处理方法及装置 | |
| CN107861693A (zh) | 一种分布式块存储系统的osd进程部署方法、装置及介质 | |
| JP6146092B2 (ja) | 仮想化システム、仮想サーバ、仮想マシン制御方法、及び仮想マシン制御プログラム | |
| KR102123701B1 (ko) | 네트워크 부트 시스템 | |
| JP2006172100A (ja) | オペレーティングシステムの高速切替え方式及びその方法 | |
| WO2014024279A1 (ja) | メモリ障害リカバリ装置、方法、及びプログラム | |
| JP4322240B2 (ja) | 再起動方法、システム及びプログラム | |
| JP2015026291A (ja) | メモリダンプ方法及びプログラム、並びに、情報処理装置 | |
| JP6089427B2 (ja) | フォールトトレラントサーバ、デフラグ方法、およびプログラム | |
| CN113835623A (zh) | 基于异构存储引擎的集群服务扩容方法、装置及存储介质 | |
| JP2018156230A (ja) | 情報処理装置 | |
| JP2010198398A (ja) | 計算機装置および制御方法 | |
| JPWO2016139774A1 (ja) | 情報処理装置、情報処理システム | |
| CN113721843B (zh) | 一种独立冗余磁盘阵列的重构方法、装置、设备及系统 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160308 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160509 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160920 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161118 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20161220 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170102 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6079777 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |