JP6070120B2 - 配線基板及びその設計方法 - Google Patents
配線基板及びその設計方法 Download PDFInfo
- Publication number
- JP6070120B2 JP6070120B2 JP2012262707A JP2012262707A JP6070120B2 JP 6070120 B2 JP6070120 B2 JP 6070120B2 JP 2012262707 A JP2012262707 A JP 2012262707A JP 2012262707 A JP2012262707 A JP 2012262707A JP 6070120 B2 JP6070120 B2 JP 6070120B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- land
- interlayer connection
- pad electrode
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
- H01L2924/15172—Fan-out arrangement of the internal vias
- H01L2924/15174—Fan-out arrangement of the internal vias in different layers of the multilayer substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
- H01L2924/15192—Resurf arrangement of the internal vias
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Landscapes
- Structure Of Printed Boards (AREA)
Description
20…基板
22,24,32…絶縁膜
26…配線溝
28…Cu膜
30,30A,30B,30C…配線層
34…ビアホール
36…W膜
38…層間接続ビア
40,40A,40B,40C,40D,40E,40F…パッド電極
42,42A,42B,42C…外部接続端子
44,44A,44B…多層配線層
46,46A,46B,46C…ランド
48…貫通ビア
50,50A,50B…半導体チップ
Claims (9)
- 基板上に形成され、接続端子部である第1のランドを有する第1の配線と、
前記基板上に形成され、前記第1のランドよりもサイズが大きい第2のランドを有し、前記第1の配線よりも配線長の長い第2の配線と、
前記第1の配線及び前記第2の配線が形成された前記基板上に形成された絶縁膜と、
前記絶縁膜内に埋め込まれ、前記第1のランドに接続された一又は複数の第1の層間接続ビアと、
前記絶縁膜内に埋め込まれ、前記第2のランドに接続され、前記第1の層間接続ビアよりも多い数の複数の第2の層間接続ビアと、
前記第1の層間接続ビア及び前記第2の層間接続ビアが埋め込まれた前記絶縁膜上に形成され、前記第1の層間接続ビアに接続された第1のパッド電極と、
前記第1の層間接続ビア及び前記第2の層間接続ビアが埋め込まれた前記絶縁膜上に形成され、前記第2の層間接続ビアに接続された第2のパッド電極と
を有することを特徴とする配線基板。 - 請求項1記載の配線基板において、
前記第1の配線から前記第1のパッド電極へ伝送する信号の伝搬時間と、前記第2の配線から前記第2のパッド電極へ伝送する信号の伝搬時間とが一致するように、前記第1のランド及び前記第2のランドのサイズと、前記第1の層間接続ビア及び前記第2の層間接続ビアの数とが規定されている
ことを特徴とする配線基板。 - 請求項1又は2記載の配線基板において、
前記第1のランド及び前記第2のランドは、格子状パターンを有し、
前記第1の層間接続ビア及び前記第2の層間接続ビアは、前記格子状パターンの格子点に接続されている
ことを特徴とする配線基板。 - 請求項1乃至3のいずれか1項に記載の配線基板において、
前記第1の配線の両端部に、前記第1の層間接続ビア及び前記第1のパッド電極がそれぞれ接続されており、
前記第2の配線の両端部に、前記第2の層間接続ビア及び前記第2のパッド電極がそれぞれ接続されている
ことを特徴とする配線基板。 - 請求項1乃至3のいずれか1項に記載の配線基板において、
前記第1の配線及び前記第2の配線は、前記基板を貫通する貫通ビアをそれぞれ有する
ことを特徴とする配線基板。 - 請求項1乃至5のいずれか1項に記載の配線基板において、
前記第1のパッド電極のサイズと前記第2のパッド電極のサイズとが等しい
ことを特徴とする配線基板。 - 基板上に形成され、接続端子部であるランドをそれぞれ有する複数の配線と、
前記複数の配線が形成された前記基板上に形成された絶縁膜と、
前記絶縁膜内に埋め込まれた層間接続ビアと、
前記絶縁膜上に形成され、前記層間接続ビアを介して前記複数の配線の前記ランドにそれぞれに接続された複数のパッド電極とを有し、
配線長の長い前記配線ほど、前記ランドのサイズが大きく、前記ランドと前記パッド電極とを接続する前記層間接続ビアの数が多くなっている
ことを特徴とする配線基板。 - 複数の接続端子部の位置を決定する工程と、
前記接続端子部間を接続する複数の配線を、前記接続端子部間で最短となるようにそれぞれ配置する工程と、
配置した前記複数の配線のうち、等長処理が必要な前記配線のグループを抽出する工程と、
前記グループに属する前記配線のそれぞれについて、配線長を算出する工程と、
算出した前記配線の前記配線長に基づいて、前記配線長の長い前記配線ほど、前記接続端子部に配置されるランドのサイズが大きく、前記ランドに接続される層間接続ビアの数が多くなるように、前記配線の前記ランドのサイズと、前記ランドに接続される前記層間接続ビアの数とを決定する工程と
を有することを特徴とする配線基板の設計方法。 - 請求項8記載の配線基板において、
前記配線から前記層間接続ビアを介してパッド電極へ伝送する信号の遅延時間が、配線長の異なる前記配線間で近似するように、それぞれの前記配線の前記ランドのサイズと、前記ランドに接続される前記層間接続ビアの数とを決定する
ことを特徴とする配線基板の設計方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012262707A JP6070120B2 (ja) | 2012-11-30 | 2012-11-30 | 配線基板及びその設計方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012262707A JP6070120B2 (ja) | 2012-11-30 | 2012-11-30 | 配線基板及びその設計方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014110269A JP2014110269A (ja) | 2014-06-12 |
JP6070120B2 true JP6070120B2 (ja) | 2017-02-01 |
Family
ID=51030750
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012262707A Expired - Fee Related JP6070120B2 (ja) | 2012-11-30 | 2012-11-30 | 配線基板及びその設計方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6070120B2 (ja) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3912199B2 (ja) * | 2002-06-25 | 2007-05-09 | 凸版印刷株式会社 | 高密度配線板及びその製造方法 |
JP3908148B2 (ja) * | 2002-10-28 | 2007-04-25 | シャープ株式会社 | 積層型半導体装置 |
JP2011009645A (ja) * | 2009-06-29 | 2011-01-13 | Toshiba Corp | 半導体装置及びその製造方法 |
-
2012
- 2012-11-30 JP JP2012262707A patent/JP6070120B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2014110269A (ja) | 2014-06-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6115147B2 (ja) | 配線基板及びその設計方法 | |
US10813214B2 (en) | Cavities containing multi-wiring structures and devices | |
JP6380726B1 (ja) | 貫通電極基板、半導体装置及び貫通電極基板の製造方法 | |
US8736067B2 (en) | Semiconductor device having a pad | |
US8198724B1 (en) | Integrated circuit device having a multi-layer substrate and a method of enabling signals to be routed in a multi-layer substrate | |
WO2010050091A1 (ja) | 半導体装置 | |
KR100967565B1 (ko) | 반도체 부품 | |
US9673139B2 (en) | Semiconductor device | |
JP2009135147A (ja) | 配線基板及び電子素子の接続構造及び電子装置 | |
JP2010153831A5 (ja) | 配線基板および半導体装置 | |
TWI811287B (zh) | 配線基板及半導體裝置 | |
JP6070120B2 (ja) | 配線基板及びその設計方法 | |
US20100244274A1 (en) | Wiring board | |
JP2009071157A (ja) | 配線基板及びその製造方法ならびに半導体装置 | |
US9761555B2 (en) | Passive component structure and manufacturing method thereof | |
JP2013115285A (ja) | 半導体装置および半導体装置の製造方法 | |
JP6120964B2 (ja) | 半導体装置およびその製造方法 | |
US20130313720A1 (en) | Packaging substrate with reliable via structure | |
JP2012129376A (ja) | 半導体装置 | |
JP2008047773A (ja) | 半導体装置 | |
JP2013016842A (ja) | 半導体パッケージ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150706 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160520 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160524 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20161206 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20161219 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6070120 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |