JP6021169B2 - ビット位相同期回路及びこれを用いた受信装置 - Google Patents
ビット位相同期回路及びこれを用いた受信装置 Download PDFInfo
- Publication number
- JP6021169B2 JP6021169B2 JP2012099341A JP2012099341A JP6021169B2 JP 6021169 B2 JP6021169 B2 JP 6021169B2 JP 2012099341 A JP2012099341 A JP 2012099341A JP 2012099341 A JP2012099341 A JP 2012099341A JP 6021169 B2 JP6021169 B2 JP 6021169B2
- Authority
- JP
- Japan
- Prior art keywords
- bit phase
- clock
- circuit
- data
- received data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
受信データに対してビット位相同期を行ったクロック信号を生成するビット位相同期回路であって、
前記受信データのビット位相を識別可能な位相分解能を有する周波数のクロック信号を生成する手段と、
このクロック信号により、前記受信データの所定しきい値と比較すべきタイミングのレベルをサンプリングするサンプリング手段と、
このサンプリングレベルと前記しきい値とを比較してこの比較結果に応じて前記クロック信号の位相を制御する制御手段と、
を含むことを特徴とする。
前記ビット位相同期回路の前記クロック信号を、受信データ復調用のサンプリングクロックとして用いることを特徴とする。
2 受信部
3 アンテナ
4 低雑音増幅回路
5 混合器
6 発振回路
7 中間周波数検波回路
8 電力増幅回路
9 デジタルPLL回路
10 復調回路
11 A/Dコンバータ
12〜14 ラッチ回路
15 しきい値判定回路
16 復調クロック生成回路
Claims (4)
- 受信データに対してビット位相同期を行ったクロック信号を生成するビット位相同期回路であって、
前記受信データのビット位相を識別可能な位相分解能を有する周波数のクロック信号を生成する手段と、
このクロック信号により、前記受信データの所定しきい値と比較すべきタイミングのレベルをサンプリングするサンプリング手段と、
前記サンプリング手段から出力されるサンプリングレベルと前記しきい値とを比較してこの比較結果に応じて前記クロック信号の位相を制御する制御手段と、を含み、
前記サンプリング手段は、
3段縦続構成の第1〜第3のラッチ手段を有し、
前記第1〜第3のラッチ手段は、前記クロック信号の連続する第1〜第3のクロックタイミングで前記受信データをそれぞれラッチし、
前記制御手段は、
前記第1のラッチ手段の出力及び前記第3のラッチ手段の出力が、前記しきい値を基準として、それぞれ高及び低レベルになったときの前記第2のラッチ手段の出力を前記しきい値と比較する、
ビット位相同期回路。 - 前記受信データはバースト通信のデータであり、
このバーストデータの最初に存在するプリアンブル信号を入力としてビット位相同期をなすことを特徴とする請求項1に記載のビット位相同期回路。 - 前記プリアンブル信号の次に存在する同期信号をトリガとして、データ期間は、復調クロックの周波数位相を固定することを特徴とする請求項2に記載のビット位相同期回路。
- 請求項1〜3のいずれかに記載のビット位相同期回路の前記クロック信号を、受信データ復調用のサンプリングクロックとして用いることを特徴とする受信装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012099341A JP6021169B2 (ja) | 2012-04-25 | 2012-04-25 | ビット位相同期回路及びこれを用いた受信装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012099341A JP6021169B2 (ja) | 2012-04-25 | 2012-04-25 | ビット位相同期回路及びこれを用いた受信装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013229693A JP2013229693A (ja) | 2013-11-07 |
JP6021169B2 true JP6021169B2 (ja) | 2016-11-09 |
Family
ID=49676947
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012099341A Active JP6021169B2 (ja) | 2012-04-25 | 2012-04-25 | ビット位相同期回路及びこれを用いた受信装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6021169B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6361433B2 (ja) * | 2014-10-02 | 2018-07-25 | 富士通株式会社 | 周波数検出回路及び受信回路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2004088913A1 (ja) * | 2003-03-31 | 2004-10-14 | Fujitsu Limited | 位相比較回路及びクロックリカバリ回路 |
WO2009116296A1 (ja) * | 2008-03-21 | 2009-09-24 | パナソニック株式会社 | 同期制御回路、及び映像表示装置 |
-
2012
- 2012-04-25 JP JP2012099341A patent/JP6021169B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013229693A (ja) | 2013-11-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2009145018A1 (ja) | 受信装置 | |
US20110043693A1 (en) | Synchronous control circuit and video display device | |
US8737554B2 (en) | Pulse-signal recovering device with time-interleaving scheme | |
US20180013437A1 (en) | Time-to-digital converter in phase-locked loop | |
US8358727B2 (en) | Wireless apparatus | |
JP6021169B2 (ja) | ビット位相同期回路及びこれを用いた受信装置 | |
JPWO2006085487A1 (ja) | ディジタル放送受信機及び同期検出方法 | |
JP6413585B2 (ja) | 送信回路、集積回路及びパラレルシリアル変換方法 | |
US8300755B2 (en) | Timing recovery circuit, communication node, network system, and electronic device | |
JP4417173B2 (ja) | 復調装置 | |
JP3412558B2 (ja) | クロック周波数制御方法及びこれに用いる受信装置 | |
EP3429082B1 (en) | Frequency divider circuit, demultiplexer circuit, and semiconductor integrated circuit | |
JPH0537511A (ja) | ユニークワード検出回路 | |
JP4650235B2 (ja) | 無線受信装置及び無線受信方法 | |
CN100481236C (zh) | 全数字式频率/相位恢复电路 | |
US8816737B1 (en) | Interface circuit for signal transmission | |
KR19980077667A (ko) | 심볼 타이밍 복구장치 | |
JP3892855B2 (ja) | 受信装置および周波数ドリフト低減回路 | |
JP4888354B2 (ja) | 無線受信装置 | |
JP2003174484A (ja) | データ伝送システム及びそれに用いられるデータ送受信装置と、その方法 | |
JP4481023B2 (ja) | Uwbにおける通信装置および通信方式 | |
JP2007123988A (ja) | 調歩同期通信用受信回路 | |
JPH10247954A (ja) | クロック抽出回路 | |
JP2009302935A (ja) | シンボル同期回路 | |
JP2011182337A (ja) | 通信システム及び利得制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150309 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160225 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160322 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160518 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160906 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160929 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6021169 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |