JP5954256B2 - 制御方法 - Google Patents
制御方法 Download PDFInfo
- Publication number
- JP5954256B2 JP5954256B2 JP2013106704A JP2013106704A JP5954256B2 JP 5954256 B2 JP5954256 B2 JP 5954256B2 JP 2013106704 A JP2013106704 A JP 2013106704A JP 2013106704 A JP2013106704 A JP 2013106704A JP 5954256 B2 JP5954256 B2 JP 5954256B2
- Authority
- JP
- Japan
- Prior art keywords
- control
- current
- duty ratio
- output
- switching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Description
そこで、通常はロバスト性が高いピーク電流制御を行い、目標電流が小さくなったときに応答性が高いPI制御に切り替え、目標電流が元の大きさに戻ったときにPI制御からピーク電流制御に切り替えることが考えられる。
図1に示す絶縁型DC−DCコンバータ1は、例えば、車載バッテリを充電するための充電器であって、外部から入力される目標電流に応じた出力電流を車載バッテリに供給する。また、絶縁型DC−DCコンバータ1は、コンデンサ2と、スイッチング素子3〜6と、トランス7と、整流回路8と、平滑回路9と、制御回路10と、電圧検出部11、12と、電流検出部13とを備える。なお、スイッチング素子3〜6は、MOSFET(Metal Oxide Semiconductor Field Effect Transistor)に限らず、IGBT(Insulated Gate Bipolar Transistor)やバイポーラトランジスタなどでもよい。
平滑回路9は、インダクタ18と、コンデンサ19とを備える。
制御回路10は、入力電圧Vin、出力電圧Vout、及び出力電流ILを用いて、ピーク電流制御(PCMC:peak current mode control)やPI(P:Proportional、I:Integral)制御を行う。また、制御回路10は、ピーク電流制御やPI制御を行うことによって制御信号S1〜S4のそれぞれのデューティ比を調整し出力電流ILを制御する。例えば、制御回路10は、ピーク電流制御時、D1=1/Vin{L×(Itgt−IL)/m×T+2×Vout}−D0を計算することにより、次回の制御周期における制御信号S1〜S4のデューティ比D1を求める。なお、Lはインダクタ18のインダクタンス値を示し、Itgtは次回の制御周期の目標電流を示し、mは制御周期を示し、Tはスイッチング周期を示し、D0は今回の制御周期における制御信号S1〜S4のデューティ比を示している。また、例えば、制御回路10は、PI制御時、D1=Kp×ΔIL+Ki×ΣΔILを計算することにより、次回の制御周期における制御信号S1〜S4のデューティ比D1を求める。なお、ΔILは今回の制御周期の目標電流Itgtと出力電流ILとの差分を示し、Kpは比例制御項の係数を示し、Kiは積分制御項の係数を示している。また、制御回路10は、例えば、目標電流Itgtが大きく出力電流ILがゼロよりも大きい値で変動する連続モードのときにピーク電流制御を行い、目標電流Itgtが小さく出力電流ILがゼロになる期間を含んで変動する不連続モードのときにPI制御を行う。また、制御回路10は、例えば、CPU(Central Processing Unit)、マルチコアCPU、プログラマブルなデバイス(FPGA(Field Programmable Gate Array)、PLD(Programmable Logic Device)などに構成され、不図示の記憶部に記憶されているプログラムをCPU、プログラマブルなデバイス、又はPLDなどが読み出して実行することにより、制御回路10の動作が実現される。
まず、制御回路10は、充電開始の指示が入力されると(S11:Yes)、PI制御を行うか否かを判断する(S12)。例えば、制御回路10は、出力電流ILが閾値以下である場合、PI制御を行うと判断し、出力電流が閾値よりも大きい場合、ピーク電流制御を行うと判断する。
また、制御回路10は、ピーク電流制御に切り替えると判断すると(S26:Yes)、S16〜S19を実行する。
2 コンデンサ
3〜6 スイッチング素子
7 トランス
8 整流回路
9 平滑回路
10 制御回路
11、12 電圧検出部
13 電流検出部
14〜17 ダイオード
18 インダクタ
19 コンデンサ
Claims (2)
- スイッチング素子を備える絶縁型DC−DCコンバータの制御方法において、
前記絶縁型DC−DCコンバータの出力電流と目標電流との差分がゼロになるように、比例制御と積分制御を行うことにより、前記出力電流を制御するPI制御から、今回の制御周期の前記出力電流から次回の制御周期の目標電流までの前記出力電流の変化を用いて、前記スイッチング素子の制御信号のデューティ比を調整することにより、次回の制御周期の前記出力電流を制御するピーク電流制御に切り替える際、前記PI制御で求められた前記制御信号のデューティ比と前記ピーク電流制御で求められる前記制御信号のデューティ比との差分を、前記ピーク電流制御で求められる前記制御信号のデューティ比に加算し、その加算後のデューティ比の制御信号により、前記スイッチング素子を制御する、
または、
前記ピーク電流制御から前記PI制御に切り替える際、PI制御で設定される今回の制御周期の目標電流を、前記ピーク電流制御で制御された前回の制御周期の出力電流に置き換え、その置き換え後の目標電流を用いて、前記スイッチング素子を制御する
ことを特徴とする制御方法。 - 複数のスイッチング素子を備え、それらスイッチング素子がそれぞれオン、オフすることにより、入力される直流電力を交流電力に変換するフルブリッジ回路と、
前記フルブリッジ回路により変換された交流電力を1次コイルから2次コイルに伝えるトランスと、
前記トランスの2次コイルに伝わった交流電力を整流する整流回路と、
前記整流回路により整流された電力を平滑する平滑回路と、
前記平滑回路から出力される電流を検出する電流検出部と、
前記電流検出部から出力される電流を用いて、前記複数のスイッチング素子のオン、オフを制御する制御信号を出力する制御回路と、
を備え、
前記制御回路は、前記平滑回路の出力電流と目標電流との差分がゼロになるように、比例御と積分制御を行うことにより、前記出力電流を制御するPI制御から、今回の制御周期の前記出力電流から次回の制御周期の目標電流までの前記出力電流の変化を用いて、前記制御信号のデューティ比を調整することにより、次回の制御周期の前記出力電流を制御するピーク電流制御に切り替える際、前記PI制御で求められた前記制御信号のデューティ比と前記ピーク電流制御で求められる前記制御信号のデューティ比との差分を、前記ピーク電流制御で求められる前記制御信号のデューティ比に加算する、
または、
前記ピーク電流制御から前記PI制御に切り替える際、前記PI制御で設定される今回の制御周期の目標電流を、前記ピーク電流制御で制御された前回の制御周期の出力電流に置き換える
ことを特徴とする絶縁型DC−DCコンバータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013106704A JP5954256B2 (ja) | 2013-05-21 | 2013-05-21 | 制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013106704A JP5954256B2 (ja) | 2013-05-21 | 2013-05-21 | 制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014230340A JP2014230340A (ja) | 2014-12-08 |
JP5954256B2 true JP5954256B2 (ja) | 2016-07-20 |
Family
ID=52129735
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013106704A Expired - Fee Related JP5954256B2 (ja) | 2013-05-21 | 2013-05-21 | 制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5954256B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11804778B2 (en) | 2020-10-23 | 2023-10-31 | Samsung Electronics Co., Ltd. | DC-to-DC converter and integrated circuit including the same |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3776793A1 (en) * | 2018-04-06 | 2021-02-17 | Signify Holding B.V. | A system having a battery and a method of controlling such a system |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002252974A (ja) * | 2001-02-26 | 2002-09-06 | Tdk Corp | スイッチング電源装置 |
JP5278817B2 (ja) * | 2009-04-28 | 2013-09-04 | 富士電機株式会社 | スイッチング電源装置 |
-
2013
- 2013-05-21 JP JP2013106704A patent/JP5954256B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11804778B2 (en) | 2020-10-23 | 2023-10-31 | Samsung Electronics Co., Ltd. | DC-to-DC converter and integrated circuit including the same |
Also Published As
Publication number | Publication date |
---|---|
JP2014230340A (ja) | 2014-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8526204B2 (en) | Power converter with electrical switching element | |
US9438125B2 (en) | Power conversion apparatus and power conversion method with phase control | |
US9160238B2 (en) | Power converter with current feedback loop | |
US20170054379A1 (en) | Current resonant type dc voltage converter, control integrated circuit, and current resonant type dc voltage conversion method | |
US8488346B2 (en) | Power conversion apparatus and method | |
US9024613B2 (en) | Switching power supply apparatus and semiconductor device | |
US20190165665A1 (en) | Voltage converting system and method of using the same | |
US8824180B2 (en) | Power conversion apparatus | |
JP6607495B2 (ja) | 電力変換装置 | |
US20120014149A1 (en) | Power conversion apparatus and method | |
JP5182204B2 (ja) | Dc−dcコンバータ | |
US8817490B2 (en) | DC-DC converter | |
JP6354505B2 (ja) | スイッチング電源装置 | |
JP5954256B2 (ja) | 制御方法 | |
WO2015178106A1 (ja) | 電源装置 | |
JP5318966B2 (ja) | Dc/dcコンバータ | |
CN104600992A (zh) | 直流-直流转换电路 | |
JP2019126163A (ja) | 車載用のdcdcコンバータ | |
JP2019009848A (ja) | Dc−dcコンバータ、これを用いた電源システム及び当該電源システムを用いた自動車 | |
JP5381169B2 (ja) | Dc−dcコンバータ | |
JP6822824B2 (ja) | スイッチング電源装置 | |
JP2020108304A (ja) | 電力変換装置、電力変換装置の制御方法、及び制御装置 | |
JP6371226B2 (ja) | 逆電流保護付きスイッチング電源装置 | |
JP2014197949A (ja) | 電力変換回路 | |
JP2013059201A (ja) | 共振型電力変換装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150805 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160428 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160517 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160530 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5954256 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
LAPS | Cancellation because of no payment of annual fees |