JP5848386B2 - インサイチュ嵌込み構造物形成方法 - Google Patents
インサイチュ嵌込み構造物形成方法 Download PDFInfo
- Publication number
- JP5848386B2 JP5848386B2 JP2014042722A JP2014042722A JP5848386B2 JP 5848386 B2 JP5848386 B2 JP 5848386B2 JP 2014042722 A JP2014042722 A JP 2014042722A JP 2014042722 A JP2014042722 A JP 2014042722A JP 5848386 B2 JP5848386 B2 JP 5848386B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- pattern
- substrate
- etching
- pattern layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 144
- 238000011065 in-situ storage Methods 0.000 title description 2
- 238000003780 insertion Methods 0.000 title 1
- 230000037431 insertion Effects 0.000 title 1
- 239000000758 substrate Substances 0.000 claims description 112
- 238000005530 etching Methods 0.000 claims description 98
- 238000000151 deposition Methods 0.000 claims description 26
- 238000000059 patterning Methods 0.000 claims description 22
- 238000001459 lithography Methods 0.000 claims description 11
- 239000000853 adhesive Substances 0.000 claims description 2
- 230000001070 adhesive effect Effects 0.000 claims description 2
- 230000006835 compression Effects 0.000 claims description 2
- 238000007906 compression Methods 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 226
- 230000008569 process Effects 0.000 description 60
- 239000000203 mixture Substances 0.000 description 57
- 239000000463 material Substances 0.000 description 36
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 30
- 229910052710 silicon Inorganic materials 0.000 description 30
- 239000010703 silicon Substances 0.000 description 30
- 230000015572 biosynthetic process Effects 0.000 description 18
- 238000007373 indentation Methods 0.000 description 12
- 230000008859 change Effects 0.000 description 11
- 230000008901 benefit Effects 0.000 description 9
- 229910052760 oxygen Inorganic materials 0.000 description 9
- 239000004094 surface-active agent Substances 0.000 description 9
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 8
- 239000004020 conductor Substances 0.000 description 8
- 239000001301 oxygen Substances 0.000 description 8
- 238000003486 chemical etching Methods 0.000 description 7
- 239000003989 dielectric material Substances 0.000 description 7
- LNMQRPPRQDGUDR-UHFFFAOYSA-N hexyl prop-2-enoate Chemical compound CCCCCCOC(=O)C=C LNMQRPPRQDGUDR-UHFFFAOYSA-N 0.000 description 7
- 239000000126 substance Substances 0.000 description 7
- 238000012546 transfer Methods 0.000 description 7
- KUDUQBURMYMBIJ-UHFFFAOYSA-N 2-prop-2-enoyloxyethyl prop-2-enoate Chemical compound C=CC(=O)OCCOC(=O)C=C KUDUQBURMYMBIJ-UHFFFAOYSA-N 0.000 description 6
- -1 polysiloxane Polymers 0.000 description 6
- 229910052721 tungsten Inorganic materials 0.000 description 6
- 239000010937 tungsten Substances 0.000 description 6
- 235000012431 wafers Nutrition 0.000 description 6
- BNCADMBVWNPPIZ-UHFFFAOYSA-N 2-n,2-n,4-n,4-n,6-n,6-n-hexakis(methoxymethyl)-1,3,5-triazine-2,4,6-triamine Chemical compound COCN(COC)C1=NC(N(COC)COC)=NC(N(COC)COC)=N1 BNCADMBVWNPPIZ-UHFFFAOYSA-N 0.000 description 5
- 150000001252 acrylic acid derivatives Chemical class 0.000 description 5
- 238000010606 normalization Methods 0.000 description 5
- 229920001296 polysiloxane Polymers 0.000 description 5
- 239000002904 solvent Substances 0.000 description 5
- 238000004528 spin coating Methods 0.000 description 5
- LBLYYCQCTBFVLH-UHFFFAOYSA-N 2-Methylbenzenesulfonic acid Chemical compound CC1=CC=CC=C1S(O)(=O)=O LBLYYCQCTBFVLH-UHFFFAOYSA-N 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 4
- 229910052802 copper Inorganic materials 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 238000004132 cross linking Methods 0.000 description 4
- 238000000203 droplet dispensing Methods 0.000 description 4
- CATSNJVOTSVZJV-UHFFFAOYSA-N heptan-2-one Chemical compound CCCCCC(C)=O CATSNJVOTSVZJV-UHFFFAOYSA-N 0.000 description 4
- 239000007788 liquid Substances 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 230000002829 reductive effect Effects 0.000 description 4
- PSGCQDPCAWOCSH-UHFFFAOYSA-N (4,7,7-trimethyl-3-bicyclo[2.2.1]heptanyl) prop-2-enoate Chemical compound C1CC2(C)C(OC(=O)C=C)CC1C2(C)C PSGCQDPCAWOCSH-UHFFFAOYSA-N 0.000 description 3
- XMLYCEVDHLAQEL-UHFFFAOYSA-N 2-hydroxy-2-methyl-1-phenylpropan-1-one Chemical compound CC(C)(O)C(=O)C1=CC=CC=C1 XMLYCEVDHLAQEL-UHFFFAOYSA-N 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- VKPVUNFNWSJTBJ-UHFFFAOYSA-N [dimethyl(trimethylsilyloxy)silyl]methyl prop-2-enoate Chemical group C[Si](C)(C)O[Si](C)(C)COC(=O)C=C VKPVUNFNWSJTBJ-UHFFFAOYSA-N 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- 239000010936 titanium Substances 0.000 description 3
- BPSIOYPQMFLKFR-UHFFFAOYSA-N trimethoxy-[3-(oxiran-2-ylmethoxy)propyl]silane Chemical compound CO[Si](OC)(OC)CCCOCC1CO1 BPSIOYPQMFLKFR-UHFFFAOYSA-N 0.000 description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 3
- JTXMVXSTHSMVQF-UHFFFAOYSA-N 2-acetyloxyethyl acetate Chemical compound CC(=O)OCCOC(C)=O JTXMVXSTHSMVQF-UHFFFAOYSA-N 0.000 description 2
- NIXOWILDQLNWCW-UHFFFAOYSA-M Acrylate Chemical compound [O-]C(=O)C=C NIXOWILDQLNWCW-UHFFFAOYSA-M 0.000 description 2
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 2
- 230000002411 adverse Effects 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 238000000231 atomic layer deposition Methods 0.000 description 2
- 238000005452 bending Methods 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 229920001940 conductive polymer Polymers 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 239000011737 fluorine Substances 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000003999 initiator Substances 0.000 description 2
- 239000007791 liquid phase Substances 0.000 description 2
- 239000012071 phase Substances 0.000 description 2
- 238000005240 physical vapour deposition Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 238000006116 polymerization reaction Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- UHUUYVZLXJHWDV-UHFFFAOYSA-N trimethyl(methylsilyloxy)silane Chemical compound C[SiH2]O[Si](C)(C)C UHUUYVZLXJHWDV-UHFFFAOYSA-N 0.000 description 2
- RIWRBSMFKVOJMN-UHFFFAOYSA-N 2-methyl-1-phenylpropan-2-ol Chemical compound CC(C)(O)CC1=CC=CC=C1 RIWRBSMFKVOJMN-UHFFFAOYSA-N 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- WBXCJYLRHMCULU-UHFFFAOYSA-N CC(CCCCC)=O.CC1=CC=CC=C1 Chemical compound CC(CCCCC)=O.CC1=CC=CC=C1 WBXCJYLRHMCULU-UHFFFAOYSA-N 0.000 description 1
- 229910002601 GaN Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- CNLHDXVHMDDCRN-UHFFFAOYSA-N OC(C(=O)C1=CC=CC=C1)(C)C.C(C=C)(=O)OCCOC(C=C)=O.C(C=C)(=O)OCCCCCC.C(C=C)(=O)O Chemical compound OC(C(=O)C1=CC=CC=C1)(C)C.C(C=C)(=O)OCCOC(C=C)=O.C(C=C)(=O)OCCCCCC.C(C=C)(=O)O CNLHDXVHMDDCRN-UHFFFAOYSA-N 0.000 description 1
- SRMWFQRVWLBUDS-UHFFFAOYSA-N [methyl-bis(trimethylsilyloxy)silyl]methyl prop-2-enoate Chemical group C[Si](C)(C)O[Si](C)(O[Si](C)(C)C)COC(=O)C=C SRMWFQRVWLBUDS-UHFFFAOYSA-N 0.000 description 1
- 239000006117 anti-reflective coating Substances 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 239000011243 crosslinked material Substances 0.000 description 1
- 230000000593 degrading effect Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 125000001153 fluoro group Chemical group F* 0.000 description 1
- 229910052736 halogen Inorganic materials 0.000 description 1
- 150000002367 halogens Chemical class 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 230000002209 hydrophobic effect Effects 0.000 description 1
- UJXZVRRCKFUQKG-UHFFFAOYSA-K indium(3+);phosphate Chemical compound [In+3].[O-]P([O-])([O-])=O UJXZVRRCKFUQKG-UHFFFAOYSA-K 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 239000005001 laminate film Substances 0.000 description 1
- 238000003754 machining Methods 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 238000001393 microlithography Methods 0.000 description 1
- 239000012811 non-conductive material Substances 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 238000002407 reforming Methods 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 229920002050 silicone resin Polymers 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 239000007790 solid phase Substances 0.000 description 1
- 238000009987 spinning Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/0002—Lithographic processes using patterning methods other than those involving the exposure to radiation, e.g. by stamping
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02118—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer carbon based polymeric organic or inorganic material, e.g. polyimides, poly cyclobutene or PVC
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02126—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/022—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being a laminate, i.e. composed of sublayers, e.g. stacks of alternating high-k metal oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02205—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
- H01L21/02208—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
- H01L21/02214—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
- H01L21/02216—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen the compound being a molecule comprising at least one silicon-oxygen bond and the compound having hydrogen or an organic group attached to the silicon or oxygen, e.g. a siloxane
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02282—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process liquid deposition, e.g. spin-coating, sol-gel techniques, spray coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/0271—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
- H01L21/0273—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
- H01L21/0274—Photolithographic processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/308—Chemical or electrical treatment, e.g. electrolytic etching using masks
- H01L21/3083—Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/3086—Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76807—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
- H01L21/76811—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving multiple stacked pre-patterned masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76817—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics using printing or stamping techniques
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76819—Smoothing of the dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76885—By forming conductive members before deposition of protective insulating material, e.g. pillars, studs
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Semiconductor Memories (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
- Micromachines (AREA)
- Shaping Of Tube Ends By Bending Or Straightening (AREA)
- Drying Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
イソボニルアクリレート
n−ヘキシルアクリレート
エチレングリコールジアクリレート
2−ヒドロキシ−2−メチル−1−フェニル−プロパン−1−オン
R1R2
アクリルオキシメチルペンタメチルジシロキサン
イソボニルアクリレート
エチレングリコールジアクリレート
2−ヒドロキシ−2−メチル−1−フェニル−プロパン−1−オン
R1R2
組成物2は、nHAが、下記の構造を有するアクリルオキシメチルペンタメチルジシロキサンで置換されている点で組成物1と異なる。
アクリルオキシメチルビス(トリメチルシロキシ)メチルシラン
イソボニルアクリレート
エチレングリコールジアクリレート
2−ヒドロキシ−2−メチル−1−フェニル−プロパン−1−オン
R1R2
フィーチャの解像度を過度に劣化させることなく、修正することができる。例えば、t2m
axとt2minとの間の差は、t1と同じかあるいはt1より大きな寸法とすることもできる。
更に、厚さt2は、厚さt1と同じかまたはt1の2〜10倍大きくてもよい。厚さt2の実質上の増加に伴う利点は、インプリントプロセスを達成するのに必要な圧縮力を、実質上厚さt2と無関係にすることもでき、これは粘着力によって支配されたパターニング・プロセスを促進する。更に厚さt2の増加は、基板中に形成されるパターンのトーンの反転を促進し、それ故トーンを、パターン層22のパターンのトーンと釣り合ったものとすることもできる。
組成物4
ヒドロキシル−機能性ポリシロキサンヘキサメトキシメチルメラミン
トルエンスルホン酸
メチルアミルケトン
組成物5
ヒドロキシル−機能性ポリシロキサンヘキサメトキシメチルメラミン
ガンマ−グリシドキシプロピルトリメトキシシラン
トルエンスルホン酸
メチルアミルケトン
組成物4において、ヒドロキシル−機能性ポリシロキサンは組成物の約4%を、ヘキサメトキシメチルメラミンは約0.95%を、トルエンスルホン酸は約0.05%を、メチルアミルケトンは約95%を構成する。組成物5において、ヒドロキシル−機能性ポリシロキサンは組成物の約4%を、ヘキサメトキシメチルメラミンは約0.7%を、ガンマ−グリシドキシプロピルトリメトキシシランは約0.25%を、トルエンスルホン酸は約0.05%を、メチルアミルケトンは約95%を構成する。
<付記1>
基板に配置された第1の材料によって、複数の突起を含む初期パターンを有する第1フィルムを形成ステップであって、その突起のサブセットは底面から伸びて頂上面で終わりそれらの間の高さを定め、底部分を決める前記底面に重なっている前記第1フィルムの部分を備えた前記第1フィルムを形成するステップと、
複数の除去するステップがを形成し、前記底部分と重なり合う前記基板の領域を露光させるために、前記底部分を除去するステップと、
前記複数の突起の前記頂上面から距離をおいた表面を有する第2フィルムを形成するために、前記第1フィルム上に第2の材料を配置するステップ、及び多層フィルムスタックを形成するために前記複数の除去するステップがを充填するステップと、
前記第1フィルムと前記第2フィルムの部分を除去し、前記第2の材料の距離をおいた複数の突起を前記基板上に作るステップと
を含む、基板のパターニング方法。
<付記2>
前記形成するステップが、有機アクリレート塩から前記第1フィルムを形成することをを更に含み、前記配置するステップが、スピンオン誘電材料から前記第2のフィルムを形成することを更に含む付記1に記載の方法。
<付記3>
前記配置するステップが、基本的にシルセスキオキサン、メチル−シルセスキオキサン、スピンオン・ガラスからなる誘電材料のセットから選択される前記スピンオン誘電材料からの前記第2フィルムを形成すること更に含む付記2に記載の方法。
<付記4>
前記形成するステップが、有機アクリレート塩からの前記第1フィルムを形成すること更に含み、配置するステップが導電性材料からの前記第2フィルムを形成すること更に含む付記1に記載の方法。
<付記5>
前記配置するステップが、基本的に銅、タングステン、チタン、Ti−タングステン、導電性ポリマーからなる導電性材料のセットから選択される誘電材料からの前記第2フィルムを形成すること更に含む付記2に記載の方法。
<付記6>
前記形成するステップが、前記頂上面と前記底面との間に配置されたショルダーをもつ突起の前記サブセットを備える前記第1フィルムを形成すること更に含む付記1に記載の方法。
<付記7>
前記第1フィルムの除去するステップが、前記第1と第2フィルムの部分を選択的に除去して前記突起に重なっている前記基板の部分を露光させ、一方前記部分外の前記基板の区域は露光することを避けることを更に含む付記1に記載の方法。
<付記8>
基板のパターニング方法であって、
関連する第1エッチング速度を有する複数の第1部分と関連する第2エッチング速度を有する第2部分とを有する接合部を形成する多層フィルムを前記基板上に形成するステップであって、隣接する前記第1部分が前記第2部分によって分離させられている、前記形成するステップと、
前記接合部によって部分的に定められたパターンを、前記基板中に転写するステップであって、前記第1と第2エッチング速度の差が、前記パターン中に形成されるくぼみフィーチャの曲がりを最小化するように選択されることを含む、パターニング方法。
<付記9>
前記基板を、周囲温度未満の所定の温度に冷却することを更に含む付記8に記載の方法。
<付記10>
前記転写するステップが、還元化学を使用して前記接合を除去することを更に含む付記8に記載の方法。
<付記11>
前記転写するステップが、前記第1と第2の部分を、その容積にわたって均一に連続的に除去することを更に含む付記8に記載の方法。
<付記12>
前記形成するステップが、前記複数の第1部分をシリコンの第1量でもって形成し、前記第2部分をシリコンの第2量でもって形成し、前記第1部分から相違させ、所定の化学的エッチングのために前記複数の第1部分の1つと第2部分の間の差を定めることを更に含む付記8に記載の方法。
<付記13>
前記形成するステップが、前記複数の第1部分を重量で2から6%の範囲の量のシリコンで形成し、前記第2部分を重量で少なくとも10%の量のシリコンで形成することを更に含む付記8に記載の方法。
<付記14>
前記形成するステップが、前記基板上に、イソボニルアクリレート、n−アクリレートヘキシル、エチレングリコールジアクリレート、2−ヒドロキシ−2−メチル−l−フェニル−プロパン−l−オン、アクリルオキシメチルペンタメチルジシロキサンと界面活性剤を含む第1層を堆積させ、前記第1層に、ヒドロキシル−官能基ポリシロキサン、ヘキサメトキシメチルメラミン、トルエンスルホン酸とメチルアミルケトンを含む第2層を堆積させることを更に含む付記8に記載の方法。
<付記15>
前記第1層への堆積が、前記第2層をガンマ−グリシドキシプロピルトリメトキシシランでもって供給することを更に含む付記14に記載の方法。
<付記16>
平面性乱れを有する基板のパターニング方法であって、
前記基板上に、複数の突起を含む初期パターンを有する第1フィルムを形成するステップであって、前記突起のサブセットは底面から伸びて頂上面で終わりそれらの間の高さを決める、前記形成するステップと、
前記第1フィルム上に、前記複数の突起の前記頂上面から距離をおいた正規化表面を形成させる第2フィルムを配置するステップであって、前記複数の突起のいずれか1つの前記頂上面と、前記正規化表面との距離の変化が所定の範囲内である、前記配置するステップと、
前記基板上に、前記初期パターンに対応する記録パターンを転写するステップであって、前記所定の範囲が前記記録パターン中のパターン歪みが最小になるように選択される、前記転写するステップと
を含むパターニング方法。
<付記17>
前記形成するステップが、前記高さの1/2未満の前記変化を提供する前記第2部分の形成を更に含む付記16に記載の方法。
<付記18>
前記形成するステップが、前記頂上面と前記底面の間に配置されたショルダーを持つ突起の前記サブセットを提供する前記第1フィルムを形成すること更に含む付記16に記載の方法。
<付記19>
前記形成するステップが、前記第1フィルムを、底領域にその底面に重なって前記高さとほぼ同じである関連する厚さを有するように堆積させることを更に含む付記16に記載の方法。
<付記20>
前記形成するステップが、前記第1フィルムを、底領域にその底面に重なって前記高さより大きい関連する厚さを有するように堆積させることを更に含む付記16に記載の方法。
<付記21>
前記形成するステップが、前記第1フィルムを底領域にその底面に重なって前記高さより2倍大きい関連する厚さを有するように堆積させることを更に含む付記16に記載の方法。
<付記22>
前記形成するステップが、前記第1フィルムを底領域にその底面に重なって前記高さより10倍大きい関連する厚さを有するように堆積させることを更に含む付記16に記載の方法。
<付記23>
基板のパターニング方法であって、
支配的粘性力によって、前記基板上に残留厚さを持っている第1パターンを有する第1層を形成するステップであって、その残留厚さは、前記第1層を形成するために使用された圧縮力に実質的に無関係である、前記形成するステップと、
第1層中に、前記第1パターンと逆の形状を有する第2パターンを作るステップと
を含むパターニング方法。
<付記24>
前記形成するステップが、複数の突起を持った前記第1層の堆積を更に含み、複数の突起のペアーは底面を有するくぼみによって分離され、前記複数の突起は前記底面から伸びて頂上面で終わり、それらの間の高さを定め、底領域を有する前記第1層は、前記基板と前記底面の間に広がり、前記底領域は、前記高さより大きな関連する厚さを有する付記23に記載の方法。
<付記25>
前記形成するステップが、複数の突起を持った前記第1層の堆積を更に含み、複数の突起のペアーは底面を有するくぼみによって分離され、前記複数の突起は前記底面から伸びて頂上面で終わり、それらの間の高さを定め、底領域を有する前記第1層は、前記基板と前記底面の間に広がり、前記底領域は、前記高さより2倍大きな関連する厚さを有する付記23に記載の方法。
<付記26>
前記形成するステップが、複数の突起を持った前記第1層の堆積を更に含み、複数の突起のペアーは底面を有するくぼみによって分離され、前記複数の突起は前記底面から伸びて頂上面で終わり、それらの間の高さを定め、底領域を有する前記第1層は、前記基板と前記底面の間に広がり、前記底領域は、前記高さより10倍大きな関連する厚さを有する付記23に記載の方法。
<付記27>
基板のパターニング方法であって、
前記基板上に、第1パターンを有する第1層を形成するステップと、
前記第1層中に、前記第1パターンと逆の形状を有し、第1方向に沿って移相させる第2パターンを作るステップと、
第3パターンを前記第1層の中に転写するステップであって、前記第3パターンは、前記第2パターンの前記形状に対して逆の形状を有し、第2の方向に沿って移相させる、前記転写するステップと
を含む、パターニング方法。
<付記28>
前記転写するステップが、前記第1の方向とは逆の、前記第2方向に沿った前記第3パターンの転写を更に含む付記27に記載の方法。
<付記29>
前記第1パターンが複数の突起を含み、突起のペアーがくぼみによって分離され、前記転写するステップが、複数の追加の突起を持っている前記第3パターンを提供することを更に含み、前記第1と追加の突起が、前記基板の共通領域と重なっている付記27に記載の方法。
<付記30>
前記形成するステップが、頂上面と底面の間に配置されたショルダーを持った複数の突起を含む前記第1層の形成を更に含む付記29に記載の方法。
<付記31>
前記第1パターンが複数の突起を含み、突起のペアーが底面を有するくぼみによって分離され、前記複数の突起は前記底面から伸びて頂上面で終わり、それらの間の高さを定め、底領域を有する前記第1層は、前記基板と前記底面との間に広がり、前底領域は、前記高さより大きな関連する厚さを有する付記27に記載の方法。
<付記32>
前記形成するステップが、前記第1層を、実質上シリコンを含まない第1材料で形成することを更に含み、前記作るステップが、第2層を前記第1層上に第1量のシリコンでもって堆積させ、クラウン面を形成し、前記クラウン面を酸素リッチのエッチング・プロセスで露光して、エッチング・パターンを作るステップを含む付記27に記載の方法。
<付記33>
露光に続いて、実質上全ての前記第2層を除去することを更に含み、ここで前記形成するステップが、第3層を前記エッチング・パターン上に堆積させることを更に含み、前記第3層がシリコンの第2量を有し、追加のクラウン面を形成して、前記追加の頂上面を追加の酸素リッチ・エッチング・プロセスで露光して前記エッチング・パターンを作る付記32に記載の方法。
<付記34>
基板のパターニング方法であって、
前記基板上に、表面とエッチング差界面を持つ多層フィルムを形成するステップであって、前記エッチング速度界面が、前記表面と前記基板の間に配置され、前記および形状を有する、前記形成するステップと、
記録パターンを、部分的に前記形状によって定められた前記基板上に転写するステップと
を含むパターニング方法。
<付記35>
前記形成するステップが、前記多層フィルムを、レリーフフィーチャを有する第1層で形成することを更に含む付記34に記載の方法。
<付記36>
前記形成するステップが、前記多層フィルムを、アーチ形形状を有する複数のレリーフフィーチャを有する第1層で形成することを更に含む付記34に記載の方法。
<付記37>
基板のパターニング方法であって、
前記基板上に、レリーフ構造物を有するパターン層を形成するステップと、
前記レリーフ構造物と界面の反対側に配置された表面とで前記界面を形成し、エッチング差界面を形成するためにエッチング差層を堆積するステップと、
記録パターンを、前記エッチング差界面によって定められた前記パターンで、前記基板上に転写するステップと
を含む、パターニング方法。
<付記38>
前記形成するステップが、アーチ形形状を有するパターニングした複数のレリーフフィーチャの形成を更に含み、前記転写するステップが、乾式エッチング・プロセスを使用する前記記録パターンを、前記初期パターンと相違し、前記乾式エッチング・プロセスと前記界面によって形成される、前記記録パターンの形状で形成することを更に含む付記37に記載の方法。
<付記39>
堆積が、前記エッチング差層を、滑らかなプロフィールを有する前記表面で形成することを更に含む付記37に記載の方法。
<付記40>
堆積が、前記エッチング差層を、平面的プロフィールを有する前記表面で形成することを更に含む付記38に記載の方法。
<付記41>
前記形成するステップが、前記エッチング差層の部分の除去によるクラウン面を形成することを更に含み、前記クラウン面は関連する第1エッチング速度を有する第1部分と関連する第2エッチング速度を有する第2部分を有し、前記転写するステップが、前記第1と第2部分の1つをその容積にわたって均一に除去することを更に含む付記37に記載の方法。
<付記42>
前記形成するステップが、前記パターン層を関連するシリコン量で形成することを更に含み、堆積するステップが、実質的にシリコンを含まない前記エッチング差層の形成を更に含む付記37に記載の方法。
Claims (4)
- 基板のパターニング方法であって、
複数の突起と残留厚さを含む第1パターンを有するパターン層を、支配的な粘着力によって前記基板上にインプリントリソグラフィー法によって形成するステップであって、その残留厚さは、前記パターン層を形成するために使用された圧縮力とは無関係である、前記形成するステップと、
前記パターン層中に、前記第1パターンと逆の形状を有する第2パターンを生成するステップであって、前記パターン層から距離をおいた平滑または平らな表面を有するエッチング差層を前記パターン層上に形成し、前記エッチング差層をエッチングして前記突起の露光した頂上面によって定められるクラウン面を形成し、前記突起をエッチングすることにより前記パターン層に第1パターンの逆の形状を生成する、前記生成するステップと、
を含むパターニング方法。 - 前記形成するステップが、複数の突起を持った前記パターン層を堆積させることを更に含み、複数の突起のペアーは底面を有するくぼみによって分離され、前記複数の突起は前記底面から伸びて頂上面で終わり、それらの間の高さを定め、底領域を有する前記パターン層は、前記基板と前記底面の間に広がり、前記底領域は、前記高さより大きな厚さを有する請求項1に記載の方法。
- 前記形成するステップが、複数の突起を持った前記パターン層を堆積させることを更に含み、複数の突起のペアーは底面を有するくぼみによって分離され、前記複数の突起は前記底面から伸びて頂上面で終わり、それらの間の高さを定め、底領域を有する前記パターン層は、前記基板と前記底面の間に広がり、前記底領域は、前記高さより2倍大きな厚さを有する請求項1に記載の方法。
- 前記形成するステップが、複数の突起を持った前記パターン層を堆積させることを更に含み、複数の突起のペアーは底面を有するくぼみによって分離され、前記複数の突起は前記底面から伸びて頂上面で終わり、それらの間の高さを定め、底領域を有する前記パターン層は、前記基板と前記底面の間に広がり、前記底領域は、前記高さより10倍大きな厚さを有する請求項1に記載の方法。
Applications Claiming Priority (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/946,574 US7205244B2 (en) | 2004-09-21 | 2004-09-21 | Patterning substrates employing multi-film layers defining etch-differential interfaces |
US10/946,565 US7252777B2 (en) | 2004-09-21 | 2004-09-21 | Method of forming an in-situ recessed structure |
US10/946,565 | 2004-09-21 | ||
US10/946,566 | 2004-09-21 | ||
US10/946,577 US7241395B2 (en) | 2004-09-21 | 2004-09-21 | Reverse tone patterning on surfaces having planarity perturbations |
US10/946,159 | 2004-09-21 | ||
US10/946,159 US7041604B2 (en) | 2004-09-21 | 2004-09-21 | Method of patterning surfaces while providing greater control of recess anisotropy |
US10/946,574 | 2004-09-21 | ||
US10/946,566 US7547504B2 (en) | 2004-09-21 | 2004-09-21 | Pattern reversal employing thick residual layers |
US10/946,577 | 2004-09-21 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007532387A Division JP2008513229A (ja) | 2004-09-21 | 2005-09-12 | インサイチュ嵌込み構造物形成方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014150263A JP2014150263A (ja) | 2014-08-21 |
JP5848386B2 true JP5848386B2 (ja) | 2016-01-27 |
Family
ID=36090466
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007532387A Pending JP2008513229A (ja) | 2004-09-21 | 2005-09-12 | インサイチュ嵌込み構造物形成方法 |
JP2014042722A Active JP5848386B2 (ja) | 2004-09-21 | 2014-03-05 | インサイチュ嵌込み構造物形成方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007532387A Pending JP2008513229A (ja) | 2004-09-21 | 2005-09-12 | インサイチュ嵌込み構造物形成方法 |
Country Status (5)
Country | Link |
---|---|
EP (3) | EP2146370A3 (ja) |
JP (2) | JP2008513229A (ja) |
KR (2) | KR101243646B1 (ja) |
SG (4) | SG147418A1 (ja) |
WO (1) | WO2006033872A2 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7244660B2 (en) * | 2005-10-31 | 2007-07-17 | Spansion Llc | Method for manufacturing a semiconductor component |
JP2009105252A (ja) * | 2007-10-24 | 2009-05-14 | Cheil Industries Inc | 微細パターンの製造方法および光学素子 |
US9378974B2 (en) * | 2013-11-08 | 2016-06-28 | Tokyo Electron Limited | Method for chemical polishing and planarization |
US9514950B2 (en) * | 2013-12-30 | 2016-12-06 | Canon Nanotechnologies, Inc. | Methods for uniform imprint pattern transfer of sub-20 nm features |
JP6580705B2 (ja) * | 2015-04-20 | 2019-09-25 | ボード・オブ・リージエンツ,ザ・ユニバーシテイ・オブ・テキサス・システム | 大面積多層ナノ構造体の加工 |
JP6734913B2 (ja) | 2016-02-29 | 2020-08-05 | 富士フイルム株式会社 | パターン積層体の製造方法、反転パターンの製造方法およびパターン積層体 |
JP2023125842A (ja) * | 2022-02-28 | 2023-09-07 | キヤノン株式会社 | パターン形成方法、及び物品製造方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60214532A (ja) * | 1984-04-11 | 1985-10-26 | Nippon Telegr & Teleph Corp <Ntt> | パタ−ン形成方法 |
JPS6450425A (en) * | 1987-08-20 | 1989-02-27 | Toshiba Corp | Formation of fine pattern |
US6482742B1 (en) * | 2000-07-18 | 2002-11-19 | Stephen Y. Chou | Fluid pressure imprint lithography |
EP1003078A3 (en) * | 1998-11-17 | 2001-11-07 | Corning Incorporated | Replicating a nanoscale pattern |
US6334960B1 (en) * | 1999-03-11 | 2002-01-01 | Board Of Regents, The University Of Texas System | Step and flash imprint lithography |
JP4004014B2 (ja) * | 2000-03-28 | 2007-11-07 | 株式会社東芝 | レジストパターンの形成方法 |
US7071088B2 (en) * | 2002-08-23 | 2006-07-04 | Molecular Imprints, Inc. | Method for fabricating bulbous-shaped vias |
US6936194B2 (en) | 2002-09-05 | 2005-08-30 | Molecular Imprints, Inc. | Functional patterning material for imprint lithography processes |
US6762094B2 (en) * | 2002-09-27 | 2004-07-13 | Hewlett-Packard Development Company, L.P. | Nanometer-scale semiconductor devices and method of making |
US8349241B2 (en) | 2002-10-04 | 2013-01-08 | Molecular Imprints, Inc. | Method to arrange features on a substrate to replicate features having minimal dimensional variability |
US20040065252A1 (en) | 2002-10-04 | 2004-04-08 | Sreenivasan Sidlgata V. | Method of forming a layer on a substrate to facilitate fabrication of metrology standards |
US6871558B2 (en) * | 2002-12-12 | 2005-03-29 | Molecular Imprints, Inc. | Method for determining characteristics of substrate employing fluid geometries |
-
2005
- 2005-09-12 JP JP2007532387A patent/JP2008513229A/ja active Pending
- 2005-09-12 EP EP09173416A patent/EP2146370A3/en not_active Withdrawn
- 2005-09-12 WO PCT/US2005/032276 patent/WO2006033872A2/en active Application Filing
- 2005-09-12 KR KR1020077006500A patent/KR101243646B1/ko active IP Right Grant
- 2005-09-12 SG SG200807516-0A patent/SG147418A1/en unknown
- 2005-09-12 EP EP09173395A patent/EP2146369A3/en not_active Withdrawn
- 2005-09-12 SG SG200807515-2A patent/SG147417A1/en unknown
- 2005-09-12 EP EP05796480A patent/EP1794099A4/en not_active Withdrawn
- 2005-09-12 SG SG200807517-8A patent/SG147419A1/en unknown
- 2005-09-12 KR KR1020117030614A patent/KR101262730B1/ko active IP Right Grant
- 2005-09-12 SG SG200807518-6A patent/SG147420A1/en unknown
-
2014
- 2014-03-05 JP JP2014042722A patent/JP5848386B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
SG147420A1 (en) | 2008-11-28 |
WO2006033872A2 (en) | 2006-03-30 |
KR20070065334A (ko) | 2007-06-22 |
SG147419A1 (en) | 2008-11-28 |
KR101262730B1 (ko) | 2013-05-09 |
SG147418A1 (en) | 2008-11-28 |
EP2146370A3 (en) | 2010-03-31 |
EP2146369A2 (en) | 2010-01-20 |
EP2146370A2 (en) | 2010-01-20 |
KR20120013447A (ko) | 2012-02-14 |
KR101243646B1 (ko) | 2013-03-25 |
EP1794099A4 (en) | 2008-12-17 |
JP2008513229A (ja) | 2008-05-01 |
JP2014150263A (ja) | 2014-08-21 |
EP2146369A3 (en) | 2010-03-31 |
EP1794099A2 (en) | 2007-06-13 |
SG147417A1 (en) | 2008-11-28 |
WO2006033872A3 (en) | 2007-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7547504B2 (en) | Pattern reversal employing thick residual layers | |
JP5848386B2 (ja) | インサイチュ嵌込み構造物形成方法 | |
JP5563544B2 (ja) | 表面にリセスを形成する方法 | |
US7041604B2 (en) | Method of patterning surfaces while providing greater control of recess anisotropy | |
US7396475B2 (en) | Method of forming stepped structures employing imprint lithography | |
US7241395B2 (en) | Reverse tone patterning on surfaces having planarity perturbations | |
US7357876B2 (en) | Eliminating printability of sub-resolution defects in imprint lithography | |
US8012394B2 (en) | Template pattern density doubling | |
US7323417B2 (en) | Method of forming a recessed structure employing a reverse tone process | |
US7205244B2 (en) | Patterning substrates employing multi-film layers defining etch-differential interfaces | |
TWI272649B (en) | Method of forming an in-situ recessed structure | |
EP1614004B1 (en) | Positive tone bi-layer imprint lithography method and compositions therefor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141219 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150106 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20150406 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20150507 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20150608 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150616 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151104 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151126 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5848386 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |