JP5773288B2 - ハイスピードインターチップhsicインタフェースに基づくウェイクアップ方法、ホットスワップ方法、およびデバイス - Google Patents
ハイスピードインターチップhsicインタフェースに基づくウェイクアップ方法、ホットスワップ方法、およびデバイス Download PDFInfo
- Publication number
- JP5773288B2 JP5773288B2 JP2013129370A JP2013129370A JP5773288B2 JP 5773288 B2 JP5773288 B2 JP 5773288B2 JP 2013129370 A JP2013129370 A JP 2013129370A JP 2013129370 A JP2013129370 A JP 2013129370A JP 5773288 B2 JP5773288 B2 JP 5773288B2
- Authority
- JP
- Japan
- Prior art keywords
- host
- hsic
- peripheral device
- state
- bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3215—Monitoring of peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3253—Power saving in bus
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
- Bus Control (AREA)
Description
ホストが、ハイスピードインターチップHSICバスを介してホストに接続された周辺デバイスが遊休状態であることを知る段階と、
ホストが休止状態でいる段階と、
ホストが、周辺デバイスに接続された信号線から、周辺デバイスによって送られた割込み信号を受け取る段階と、
ホストが割込み信号に従って休止状態からウェイクアップされる段階とを含む。
ハイスピードインターチップHSICバスを介してホストに接続された周辺デバイスがユーザの操作命令を受け取る段階と、
ホストが休止状態からウェイクアップされるように、周辺デバイスが、ホストに接続された信号線を介して割込み信号をホストに送る段階とを含む。
ハイスピードインターチップHSICバスを介してホストに接続された周辺デバイスが遊休状態であることをホストが知ったとき、または、ホストがサービス要件に従って、電源切断されるよう周辺デバイスを制御する必要があるときに、
ホストが、電源切断されるよう周辺デバイスを制御する段階と、
ホストが、初期状態に入って周辺デバイスの電源投入を待機するようHSICバスを制御する段階と、
ホストが、電源投入されるよう周辺デバイスを制御する段階とを含む。
ハイスピードインターチップHSICバスを介して周辺デバイスに接続されたHSICインタフェースと、
信号線を介して周辺デバイスに接続されたレベル変更インタフェースであって、周辺デバイスによって送られた割込み信号を受け取るように構成されたレベル変更インタフェースと、
周辺デバイスが遊休状態であることを知ったときに、休止状態に入るようホストを制御し、周辺デバイスによって送られた割込み信号をレベル変更インタフェースが信号線から受け取ったときに、割込み信号に従って、休止状態からウェイクアップするようホストを制御するように構成されたプロセッサとを備える。
ハイスピードインターチップHSICバスを介してホストに接続されたHSICインタフェースと、
信号線を介してホストに接続されたレベル変更インタフェースであって、プロセッサの制御下で割込み信号を生成し、信号線を介して割込み信号を周辺デバイスに送るように構成されたレベル変更インタフェースと、
ユーザの操作命令を受け取り、割込み信号を生成するようレベル変更インタフェースを制御するように構成されたプロセッサとを備える。
ハイスピードインターチップHSICバスを介して周辺デバイスに接続されたHSICインタフェースと、
周辺デバイスが遊休状態であることを知ったとき、または、サービス要件に従って、電源切断されるよう周辺デバイスを制御する必要があるときに、電源切断されるよう周辺デバイスを制御し、初期状態に入って周辺デバイスの電源投入を待機するようHSICバスを制御し、電源投入されるよう周辺デバイスを制御するように構成されたプロセッサとを備える。
周辺デバイスはHSICバスの状態を検出し、HSICバスがサスペンド状態ならば、周辺デバイスは休止状態に入ることができる。
12 レベル変更インタフェース
13 プロセッサ
21 HSICインタフェース
22 レベル変更インタフェース
23 プロセッサ
31 HSICインタフェース
32 プロセッサ
41 ホスト
42 周辺デバイス
Claims (15)
- ハイスピードインターチップ(HSIC)インタフェースに基づくウェイクアップ方法であって、
ホストが、ハイスピードインターチップHSICバスを介して前記ホストに接続された周辺デバイスが遊休状態であることを知る段階と、
前記HSICバスがデータ伝送を停止するように前記ホストが前記HSICバスをサスペンドする段階と、
前記ホストが休止状態を維持する段階と、
前記ホストが、前記周辺デバイスに接続された信号線から、前記周辺デバイスによって送られた割込み信号を受け取る段階であって、前記周辺デバイスがユーザの操作命令を受け取った後、前記割込み信号が送信される、段階と、
前記ホストが前記割込み信号に従って前記休止状態からウェイクアップされる段階とを含み、
前記ホストが前記HSICバスをサスペンドする段階の後で、前記ホストがHSICコントローラの現在状態を保存する段階と、前記ホストが、電源切断されるよう前記HSICバスを制御する段階とをさらに含む、方法。 - ホストが、ハイスピードインターチップHSICバスを介して前記ホストに接続された周辺デバイスが遊休状態であることを知る前記段階の後で、
前記ホストが、休止状態に入るよう前記周辺デバイスを制御する段階をさらに含む、請求項1に記載の方法。 - 前記ホストが前記割込み信号に従って前記休止状態からウェイクアップされた後で、
前記ホストが、電源投入されるよう前記HSICバスを制御する段階と、
前記ホストが、HSICコントローラの保存された状態に従って前記HSICコントローラの状態をレジュームする段階とをさらに含む、請求項1または2に記載の方法。 - 前記ホストが、前記HSICコントローラの前記保存された状態に従って前記HSICコントローラの状態をレジュームする前記段階の後で、
前記ホストが、前記HSICバスがデータ伝送をレジュームし前記周辺デバイスが前記休止状態からウェイクアップされるように、前記HSICバスをサスペンド状態から通常動作状態へとレジュームする段階をさらに含む、請求項3に記載の方法。 - ハイスピードインターチップHSICインタフェースに基づくウェイクアップ方法であって、
ハイスピードインターチップHSICバスを介してホストに接続された周辺デバイスがユーザの操作命令を受け取る段階であって、前記ホストが休止状態に入る前に、前記HSICバスがデータ伝送を停止するように前記ホストによってサスペンドされ、前記ホストが前記HSICバスをサスペンドした後で、HSICコントローラの現在状態が前記ホストによって保存され、前記HSICバスが電源切断されるように前記ホストによって制御される、段階と、
前記周辺デバイスが、前記ホストが休止状態からウェイクアップされるように、前記ホストに接続された信号線を介して割込み信号を前記ホストに送る段階とを含む方法。 - ハイスピードインターチップHSICバスを介してホストに接続された周辺デバイスがユーザの操作命令を受け取る前記段階の前に、
前記周辺デバイスが遊休状態でいる段階と、
前記周辺デバイスが前記ホストの制御下で休止状態に入るか、または、前記周辺デバイスが、前記HSICバスがサスペンドされていることを検出して休止状態に入る段階とをさらに含む、請求項5に記載の方法。 - 前記周辺デバイスが休止状態に入る前記段階の後で、
前記HSICバスがサスペンド状態から通常動作状態へとレジュームされた後で前記周辺デバイスが前記休止状態からウェイクアップされる段階をさらに含む、請求項6に記載の方法。 - ハイスピードインターチップHSICバスを介して周辺デバイスに接続されたHSICインタフェースと、
信号線を介して前記周辺デバイスに接続されたレベル変更インタフェースであって、前記周辺デバイスによって送られた割込み信号を受け取るように構成され、前記周辺デバイスがユーザの操作命令を受け取った後、前記割込み信号が送信される、レベル変更インタフェースと、
前記周辺デバイスが遊休状態であることを知ったときに、前記HSICバスがデータ伝送を停止するように前記HSICバスをサスペンドし、休止状態に入るようホストを制御し、前記周辺デバイスによって送られた前記割込み信号を前記レベル変更インタフェースが前記信号線から受け取ったときに、前記割込み信号に従って、前記休止状態からウェイクアップするよう前記ホストを制御するように構成されたプロセッサとを備え、
前記プロセッサが前記HSICバスをサスペンドした後で、前記プロセッサがさらに、HSICコントローラの現在状態を保存し、電源切断されるよう前記HSICバスを制御するように構成された、ホスト。 - 前記プロセッサがさらに、前記周辺デバイスが遊休状態であることを知った後で、休止状態に入るよう前記周辺デバイスを制御するように構成された、請求項8に記載のホスト。
- 前記ホストが前記休止状態になる前に、前記プロセッサがさらに、HSICバスがデータ伝送を停止するように前記HSICバスをサスペンドするように構成された、請求項8または9に記載のホスト。
- 前記プロセッサが前記割込み信号に従って、前記休止状態からウェイクアップするよう前記ホストを制御した後で、前記プロセッサがさらに、電源投入されるよう前記HSICバスを制御し、HSICコントローラの保存された状態に従って前記HSICコントローラの状態をレジュームするように構成された、請求項8から10のいずれか一項に記載のホスト。
- 前記プロセッサが前記HSICコントローラの前記保存された状態に従って前記HSICコントローラの前記状態をレジュームした後で、前記プロセッサがさらに、前記HSICバスがデータ伝送をレジュームし前記周辺デバイスが前記休止状態からウェイクアップされるように、前記HSICバスをサスペンド状態から通常動作状態へとレジュームするように構成された、請求項11に記載のホスト。
- ハイスピードインターチップHSICバスを介してホストに接続されたHSICインタフェースであって、前記ホストが休止状態に入る前に、前記HSICバスがデータ伝送を停止するように前記ホストによってサスペンドされ、前記ホストが前記HSICバスをサスペンドした後で、HSICコントローラの現在状態が前記ホストによって保存され、前記HSICバスが電源切断されるように前記ホストによって制御される、HSICインタフェースと、
信号線を介して前記ホストに接続されたレベル変更インタフェースであって、プロセッサの制御下で割込み信号を生成し、前記信号線を介して前記割込み信号を前記ホストに送るように構成されたレベル変更インタフェースと、
ユーザの操作命令を受け取り、前記割込み信号を生成するよう前記レベル変更インタフェースを制御するように構成された前記プロセッサとを備える周辺デバイス。 - 前記プロセッサがさらに、前記周辺デバイスが遊休状態のときに、前記ホストの制御下で休止状態に入るよう前記周辺デバイスを制御するか、または、前記周辺デバイスが遊休状態のときに、前記HSICバスがサスペンドされていることを検出し、休止状態に入るよう前記周辺デバイスを制御するように構成された、請求項13に記載の周辺デバイス。
- 前記周辺デバイスが休止状態に入った後で、前記プロセッサがさらに、前記HSICバスがサスペンド状態から通常動作状態へとレジュームされた後で前記周辺デバイスが前記休止状態からウェイクアップされるよう制御するように構成された、請求項13または14に記載の周辺デバイス。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210208398.9A CN102799550B (zh) | 2012-06-21 | 2012-06-21 | 基于芯片间高速接口hsic的唤醒、热插拔方法和设备 |
CN201210208398.9 | 2012-06-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014026648A JP2014026648A (ja) | 2014-02-06 |
JP5773288B2 true JP5773288B2 (ja) | 2015-09-02 |
Family
ID=47198663
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013129370A Active JP5773288B2 (ja) | 2012-06-21 | 2013-06-20 | ハイスピードインターチップhsicインタフェースに基づくウェイクアップ方法、ホットスワップ方法、およびデバイス |
Country Status (5)
Country | Link |
---|---|
US (1) | US20130346640A1 (ja) |
EP (1) | EP2677393A1 (ja) |
JP (1) | JP5773288B2 (ja) |
CN (1) | CN102799550B (ja) |
WO (1) | WO2013189292A1 (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10817043B2 (en) * | 2011-07-26 | 2020-10-27 | Nvidia Corporation | System and method for entering and exiting sleep mode in a graphics subsystem |
CN102799550B (zh) * | 2012-06-21 | 2016-01-27 | 华为终端有限公司 | 基于芯片间高速接口hsic的唤醒、热插拔方法和设备 |
US9535875B2 (en) * | 2012-10-04 | 2017-01-03 | Apple Inc. | Methods and apparatus for reducing power consumption within embedded systems |
CN105446912A (zh) * | 2014-09-24 | 2016-03-30 | 中兴通讯股份有限公司 | 一种cpu通过hsic总线接口控制wifi模块的方法及装置 |
CN105812172B (zh) * | 2014-12-29 | 2019-05-10 | 展讯通信(上海)有限公司 | 用户终端及其hsic从设备故障处理方法及装置 |
CN109074141B (zh) * | 2016-07-13 | 2022-01-18 | 惠普发展公司,有限责任合伙企业 | 具有热插拔预测电路的计算设备 |
CN109901696B (zh) * | 2019-03-07 | 2023-08-22 | 成都国科微电子有限公司 | Usb集成电路省电方法及usb集成电路 |
CN111045738B (zh) * | 2019-11-29 | 2023-12-29 | RealMe重庆移动通信有限公司 | 电子设备控制方法、装置、电子设备及存储介质 |
CN111897763A (zh) * | 2020-08-25 | 2020-11-06 | RealMe重庆移动通信有限公司 | 控制方法、控制装置、电子设备 |
CN114047964B (zh) * | 2022-01-13 | 2022-05-10 | 麒麟软件有限公司 | 一种在Linux兼容Android系统时使Android支持摄像头热插拔的方法 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6734809B1 (en) * | 1999-04-02 | 2004-05-11 | Think Outside, Inc. | Foldable keyboard |
US6708278B2 (en) * | 1999-06-28 | 2004-03-16 | Apple Computer, Inc. | Apparatus and method for awakening bus circuitry from a low power state |
DE10339887B4 (de) * | 2003-08-29 | 2011-07-07 | Infineon Technologies AG, 81669 | Geräte mit gegenseitiger Aufweckfunktion aus dem Bereitschaftsmodus |
US7702832B2 (en) * | 2006-06-07 | 2010-04-20 | Standard Microsystems Corporation | Low power and low pin count bi-directional dual data rate device interconnect interface |
US7761645B2 (en) * | 2007-06-19 | 2010-07-20 | Standard Microsystems Corporation | Physical device (PHY) support of the USB2.0 link power management addendum using a ULPI PHY interface standard |
US20090063717A1 (en) * | 2007-08-28 | 2009-03-05 | Bohm Mark R | Rate Adaptation for Support of Full-Speed USB Transactions Over a High-Speed USB Interface |
CN101470689A (zh) * | 2007-12-25 | 2009-07-01 | 大唐移动通信设备有限公司 | 一种基于usb的双向睡眠唤醒方法及装置 |
US7873774B2 (en) * | 2008-02-01 | 2011-01-18 | Telefonaktiebolaget Lm Ericsson (Publ) | Connections and dynamic configuration of interfaces for mobile phones and multifunctional devices |
US8375234B2 (en) * | 2008-02-19 | 2013-02-12 | Winbond Electronics Corporation | Wakeup of a non-powered universal serial bus |
US8078768B2 (en) * | 2008-08-21 | 2011-12-13 | Qualcomm Incorporated | Universal Serial Bus (USB) remote wakeup |
CN101908157B (zh) * | 2009-06-04 | 2012-10-31 | 上海华虹集成电路有限责任公司 | Nfc-sim芯片 |
CN101790225A (zh) * | 2010-03-16 | 2010-07-28 | 华为终端有限公司 | 上网模块电源管理的方法和装置 |
CN102339405B (zh) * | 2010-07-20 | 2014-12-31 | 国基电子(上海)有限公司 | 数据卡 |
CN101938818B (zh) * | 2010-08-30 | 2014-12-31 | 中兴通讯股份有限公司 | 基于usb的双向唤醒的方法、设备及系统 |
KR101924836B1 (ko) * | 2011-03-23 | 2018-12-04 | 삼성전자주식회사 | 고속 인터칩 통신 장치 및 방법 |
US8850252B2 (en) * | 2011-11-03 | 2014-09-30 | Nvidia Corporation | USB host wake from sleep state for mobile devices |
CN102799550B (zh) * | 2012-06-21 | 2016-01-27 | 华为终端有限公司 | 基于芯片间高速接口hsic的唤醒、热插拔方法和设备 |
-
2012
- 2012-06-21 CN CN201210208398.9A patent/CN102799550B/zh active Active
-
2013
- 2013-06-17 EP EP13172214.2A patent/EP2677393A1/en not_active Ceased
- 2013-06-20 JP JP2013129370A patent/JP5773288B2/ja active Active
- 2013-06-20 WO PCT/CN2013/077539 patent/WO2013189292A1/zh active Application Filing
- 2013-06-20 US US13/922,455 patent/US20130346640A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
WO2013189292A1 (zh) | 2013-12-27 |
JP2014026648A (ja) | 2014-02-06 |
EP2677393A1 (en) | 2013-12-25 |
CN102799550A (zh) | 2012-11-28 |
CN102799550B (zh) | 2016-01-27 |
US20130346640A1 (en) | 2013-12-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5773288B2 (ja) | ハイスピードインターチップhsicインタフェースに基づくウェイクアップ方法、ホットスワップ方法、およびデバイス | |
CN108073421B (zh) | 为外围子系统提供个体化电源控制的方法和装置 | |
US10268261B2 (en) | Methods and apparatus for managing power with an inter-processor communication link between independently operable processors | |
TWI622874B (zh) | 省電處理器架構 | |
KR101281354B1 (ko) | 유니버설 시리얼 버스 (usb) 원격 웨이크업 | |
CN109857243B (zh) | 系统级芯片、通用串行总线主设备、系统及唤醒方法 | |
US8977880B2 (en) | Method for managing power supply of multi-core processor system involves powering off main and slave cores when master bus is in idle state | |
US8745417B2 (en) | Computer system and notebook computer, and method for controlling computer system | |
JP6370498B2 (ja) | コンピューティングデバイス内の複数のsocの間における動作状態の協調のための方法およびシステム | |
KR102244114B1 (ko) | 시스템 온 칩에서의 메모리 액세스들을 위한 전력 관리 | |
JP7098326B2 (ja) | リンクの電力状態をコントロールするための方法および装置 | |
WO2012027991A1 (zh) | 基于usb的双向唤醒的方法、设备及系统 | |
WO2013063972A1 (zh) | 一种通信方法、通信装置及电子设备 | |
JP6647285B2 (ja) | システムオンチップのサブシステムの外部アクセス検出および回復のためのシステムおよび方法 | |
TW201351156A (zh) | 電子裝置及其控制方法 | |
US20170115724A1 (en) | Power gated communication controller | |
JP2015170292A (ja) | 半導体装置 | |
US9612652B2 (en) | Controlling power consumption by power management link | |
CN104750223A (zh) | 一种降低多核终端内存访问功耗的方法和系统 | |
CN113253824A (zh) | 一种基于risc-v内核的mcu系统、供电方法以及终端设备 | |
CN112114651A (zh) | 处理器簇的节电方法及装置、芯片、设备、存储介质 | |
WO2014127690A1 (zh) | 一种蓝牙唤醒pos机的方法 | |
CN102594575A (zh) | 控制服务器休眠与唤醒的系统及方法 | |
KR20240064000A (ko) | 전원 차단 상태의 컨트롤러를 관리하는 방법 및 장치 | |
CN103677197B (zh) | Usb数据传输系统的省电方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140530 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140701 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140925 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150303 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150512 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150602 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150618 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5773288 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |