CN109901696B - Usb集成电路省电方法及usb集成电路 - Google Patents

Usb集成电路省电方法及usb集成电路 Download PDF

Info

Publication number
CN109901696B
CN109901696B CN201910172344.3A CN201910172344A CN109901696B CN 109901696 B CN109901696 B CN 109901696B CN 201910172344 A CN201910172344 A CN 201910172344A CN 109901696 B CN109901696 B CN 109901696B
Authority
CN
China
Prior art keywords
usb
level
cpu
wake
usb host
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910172344.3A
Other languages
English (en)
Other versions
CN109901696A (zh
Inventor
赵先伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Goke Microelectronics Co ltd
Original Assignee
Chengdu Goke Microelectronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Goke Microelectronics Co ltd filed Critical Chengdu Goke Microelectronics Co ltd
Priority to CN201910172344.3A priority Critical patent/CN109901696B/zh
Publication of CN109901696A publication Critical patent/CN109901696A/zh
Application granted granted Critical
Publication of CN109901696B publication Critical patent/CN109901696B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Power Sources (AREA)

Abstract

本申请提供了一种USB集成电路省电方法及USB集成电路,USB集成电路省电方法包括:分别获取USB主机和USB设备的CPU电平状态,CPU电平状态包括工作电平和非工作电平;当USB主机和USB设备的CPU电平状态均为非工作电平时,根据USB主机待发送数据到USB设备,发送唤醒信号到USB设备的CPU唤醒源和USB主机;CPU唤醒源根据唤醒信号,通过USB设备与CPU唤醒源之间连接的唤醒中断信号线,将USB设备的CPU电平状态唤醒为工作电平;USB主机根据唤醒信号将USB主机的CPU电平状态唤醒为工作电平。本申请减少了通用输入输出信号线的使用,具有流程简单容易实现、省电性能优异等优点。

Description

USB集成电路省电方法及USB集成电路
技术领域
本申请涉及集成电路技术领域,尤其涉及一种USB集成电路省电方法及USB集成电路。
背景技术
在移动技术不断推新换代的情况下,手机的数据流量越来越大,这对手机CPU的数据传输速度提出了很高的要求。目前,一个手机内通常包括多个CPU,多个CPU如果做成集成电路,使用USB HSIC(High-Speed Inter-Chip,高速芯片间互联)通信或者USB SSIC(standard scale integrated circuit,标准规模集成电路)进行高速通信,能够满足CPU的数据传输速度要求。由于手机的电池容量为固定容量,如何通过HSIC或SSIC省电设计来减小功耗,成为了USB HSIC通信或USB SSIC通信的重要研究方向。
现有技术中,一种HSIC省电设计方法是利用3根(或者4根)GPIO(General PurposeInput/Output,通用输入输出)信号线和USB电源管理模块进行配合实现省电,该设计方法需要对各GPIO信号线的功能分别进行定义,对各GPIO信号线的操作穿插到不同的使用场景的各种步骤中,使得对GPIO信号线的操作较为繁琐,而且容易导致USB电源管理模块的电源管理混乱进而出错,并且,由于需要对GPIO信号线分别进行操作,逻辑复杂,可执行性较差。
发明内容
本申请提供了一种USB集成电路省电方法及USB集成电路,以解决USB集成电路省电的技术问题。
第一方面,本申请提供了一种USB集成电路省电方法,该方法包括:
分别获取USB主机和USB设备的CPU电平状态,所述CPU电平状态包括工作电平和非工作电平;
当所述USB主机和USB设备的CPU电平状态均为所述非工作电平时,根据所述USB主机待发送数据到所述USB设备,发送唤醒信号到所述USB设备的CPU唤醒源和所述USB主机;
所述CPU唤醒源根据所述唤醒信号,通过所述USB设备与CPU唤醒源之间连接的唤醒中断信号线,将所述USB设备的CPU电平状态唤醒为所述工作电平;
所述USB主机根据所述唤醒信号将所述USB主机的CPU电平状态唤醒为所述工作电平。
可选地,所述CPU唤醒源根据所述唤醒信号,通过所述USB设备与CPU唤醒源之间连接的唤醒中断信号线,将所述USB设备的CPU电平状态唤醒为所述工作电平,包括:
所述CPU唤醒源通过USB总线获取所述唤醒信号;
所述CPU唤醒源根据所述唤醒信号,判断所述USB设备的CPU电平状态是否为第二电平,其中,所述第二电平为所述非工作电平;
如果所述USB设备的CPU电平状态不是所述第二电平,通过所述USB设备与CPU唤醒源之间连接的唤醒中断信号线,将所述USB设备的CPU电平状态唤醒为所述第二电平;
如果所述USB设备的CPU电平状态为所述第二电平,将所述USB设备的CPU电平状态唤醒为所述工作电平。
可选地,所述USB主机根据所述唤醒信号将所述USB主机的CPU电平状态唤醒为所述工作电平,包括:
所述USB主机通过USB总线获取所述唤醒信号;
所述USB主机根据所述唤醒信号,将所述USB主机的CPU电平状态唤醒为所述工作电平。
可选地,所述方法还包括:
当所述USB主机和USB设备的CPU电平状态均为非工作电平时,根据所述USB设备待发送数据到所述USB主机,将所述USB设备和USB主机之间连接的通用输入输出信号线的电平状态设置为高电平
根据所述通用输入输出信号线的电平状态为高电平,将所述USB主机的CPU电平状态唤醒为所述工作电平;
所述USB设备根据所述通用输入输出信号线的电平状态为高电平,将所述USB设备的CPU电平状态唤醒为所述工作电平。
可选地,根据所述通用输入输出信号线的电平状态为高电平,将所述USB主机的CPU电平状态唤醒为所述工作电平,包括:
根据所述通用输入输出信号线的电平状态为高电平,判断所述USB主机的CPU电平状态是否为第二电平,其中,所述第二电平为所述非工作电平;
如果所述USB主机的CPU电平状态为所述第二电平,发送唤醒信号到所述USB主机;
所述USB主机根据所述唤醒信号将所述USB主机的CPU电平状态唤醒为所述工作电平;
如果所述USB主机的CPU电平状态不是所述第二电平,启动所述USB主机的CPU;
所述USB主机将所述USB主机的CPU电平状态唤醒为所述工作电平。
可选地,所述方法还包括:
当所述USB主机和USB设备的CPU电平状态均为所述工作电平时,根据所述USB主机和USB设备之间待传输数据,进行数据传输。
可选地,所述方法还包括:
当所述USB主机的CPU电平状态为第二电平时,根据所述USB主机的CPU为空闲状态,将所述USB主机的CPU电平状态设置为第三电平,其中,所述第二电平和第三电平均为所述非工作电平。
可选地,所述方法还包括:
当所述USB设备的CPU电平状态为第二电平时,根据所述USB设备的CPU为空闲状态,将所述USB设备的CPU电平状态设置为第三电平,其中,所述第二电平和第三电平均为所述非工作电平。
可选地,所述方法还包括:
当所述USB主机和USB设备的CPU电平状态均为所述工作电平时,根据所述USB主机和USB设备的CPU均为空闲状态,将所述USB主机和USB设备的CPU电平状态同步设置为第二电平,其中,所述第二电平为所述非工作电平。
第二方面,本申请实施例还提供了一种USB集成电路,该USB集成电路包括USB主机、USB设备和USB电源管理模块,其中,
所述USB主机和USB设备均与USB总线连接,所述USB主机和USB设备之间连接有通用输入输出信号线;
所述USB电源管理模块内设置有CPU唤醒源,所述USB设备的唤醒中断信号线连接到所述CPU唤醒源内,所述USB电源管理模块与USB总线连接。
本申请提供的一种USB集成电路省电方法及USB集成电路的有益效果包括:
本申请实施例提供的USB集成电路省电方法,当USB设备的CPU电平状态为非工作时,通过USB总线和CPU唤醒源与USB设备之间连接的唤醒中断信号线,能够将USB设备从低功耗的非工作电平唤醒为工作电平,将USB主机的电平状态也唤醒为工作电平后,可将数据从USB主机发送到USB设备,减少了通用输入输出信号线的使用,简化了多个CPU时的USB电源管理流程,可移植性强;进一步的,根据USB主机和USB设备各自的任务进程,可将USB主机和/或USB设备的CPU电平状态转换为非工作电平,提高省电效果。本申请实施例提供的USB集成电路,通过将USB设备的唤醒中断信号线与CPU唤醒源连接,在USB主机和USB设备之间只使用一根通用输入输出信号线即可配合完成省电操作,降低了电路连接和电路管理的复杂度。
附图说明
为了更清楚地说明本申请的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种USB集成电路省电方法的流程示意图;
图2为本申请实施例提供的一种USB设备唤醒方法的流程示意图;
图3为本申请实施例提供的另一种USB集成电路省电方法的流程示意图;
图4为本申请实施例提供的一种USB主机唤醒方法的流程示意图;
图5为本申请实施例提供的一种USB集成电路的结构示意图;
图6为本申请实施例提供的另一种USB集成电路的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请中的技术方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
本申请实施例提供了一种USB集成电路省电方法,可适用于两个CPU之间使用USBHSIC或USB SSIC进行高速通信时,在有功耗需求和延时需求的集成电路设计中。
参见图1,为本申请实施例提供的一种USB集成电路省电方法的流程示意图,如图1所示,本申请实施例提供的USB集成电路省电方法,包括以下步骤:
步骤S110:分别获取USB主机和USB设备的CPU电平状态,CPU电平状态包括工作电平和非工作电平。
USB主机和USB设备均包括工作电平状态和非工作电平状态,其中,工作电平状态为L0,包括第一电平,非工作电平状态为非L0,包括L2和L3,L2为USB suspend(挂起)状态,记为第二电平,L3为power off(断电)状态,记为第三电平。当USB主机和USB设备均处于L0时,USB主机和USB设备能够相互通信,其他状态则不能进行通信。并且,USB主机和USB设备的电平状态保持同步,即USB主机和USB设备均处于L0或均处于非L0,其中,USB主机和USB设备均处于非L0包括:USB主机为L2、USB设备为L2,USB主机为L2、USB设备为L3,USB主机为L3、USB设备为L2,USB主机为L3、USB设备为L3这几种电平状态。本申请实施例中,L0为高功耗模式,非L0为低功耗模式。
如果在步骤S110中,获取的USB主机和USB设备的CPU电平状态均为非L0,则表示USB主机和USB设备的CPU电平状态均处于非工作电平状态,此时,根据USB主机和USB设备之间待传输数据,且数据传输方向为USB主机待发送数据到USB设备,执行步骤S120及后续步骤。
步骤S120:当USB主机和USB设备的CPU电平状态均为非工作电平时,根据USB主机待发送数据到USB设备,发送唤醒信号到USB设备的CPU唤醒源和USB主机。
本步骤中,USB主机如果有数据待发送,则USB主机的CPU处于运行中,USB主机此时的电平状态为L2。USB主机的电平状态为L2有多种原因,其中一种原因是USB主机在此刻之前一直在运行,但是长时间没有数据待发送或接收,功耗较低,就一直保持在L2,另一种原因是USB主机在此刻之前的一段时间内没有运行,处于L3断电状态,启动后变成L0,进行了传输数据,传输数据完毕后进入到L2,或启动后也没有传输数据,就从L0变成L2。
由于USB主机和USB设备均处于L0时才能传输数据,因此需要将USB主机和USB设备均唤醒为L0。通过发送唤醒信号开始对USB主机和USB设备进行唤醒,本实施例中,发送唤醒信号的方式包括对USB总线执行获取状态操作,执行该操作后,根据设定的USB协议,唤醒信号将分别到达USB设备的CPU唤醒源和USB主机。
步骤S130:CPU唤醒源根据唤醒信号,通过USB设备与CPU唤醒源之间连接的唤醒中断信号线,将USB设备的CPU电平状态唤醒为工作电平。
参见图2,为本申请实施提供的一种USB设备唤醒方法的流程示意图,如图2所示,本申请实施例提供的USB设备唤醒方法,包括以下步骤:
步骤S1301:CPU唤醒源通过USB总线获取唤醒信号。
CPU唤醒源与USB总线连接,CPU唤醒源通过USB总线获取唤醒信号。
步骤S1302:CPU唤醒源根据唤醒信号,判断USB设备的CPU电平状态是否为第二电平。
如果USB设备的CPU电平状态是L2,则根据USB协议可以直接将USB设备唤醒,如果USB设备的CPU电平状态是L3,则需要先唤醒USB设备的CPU,使USB设备启动起来。因此,在本步骤中,对USB设备的CPU电平状态进行判断,以继续执行步骤S1303或步骤S1304。
步骤S1303:如果USB设备的CPU电平状态为第二电平,将USB设备的CPU电平状态唤醒为工作电平。
USB设备的CPU唤醒源通过USB设备与CPU唤醒源之间连接的唤醒中断信号线,将USB设备的CPU电平状态唤醒为L0。
当然,由于USB设备也与USB总线连接,且USB设备为运行状态,因此,唤醒信号还可直接发送到USB设备,根据USB协议直接将USB设备唤醒为L0。
步骤S1304:如果USB设备的CPU电平状态不是第二电平,通过USB设备与CPU唤醒源之间连接的唤醒中断信号线,将USB设备的CPU电平状态唤醒为第二电平。
如果USB设备的CPU电平状态不是L2,根据非运行状态包括L2与L3,则此时USB设备的CPU电平状态为L3,即USB设备处于断电状态,需要利用CPU唤醒源先将USB设备唤醒,使USB设备运行起来。
本申请实施例中,USB设备的唤醒中断信号线预设有唤醒USB设备CPU的功能,USB设备的唤醒中断信号线连接至CPU唤醒源内,利用CPU唤醒源可将USB设备的CPU电平状态唤醒为L2。
USB设备的CPU电平状态唤醒为L2后,可返回步骤S1302,执行步骤S1302和步骤S1303,将USB设备的CPU电平状态从L2唤醒为L0。
步骤S140:USB主机根据唤醒信号将USB主机的CPU电平状态唤醒为工作电平。
USB主机通过USB总线获取唤醒信号,USB主机根据唤醒信号,将USB主机的CPU电平状态唤醒为L0。
步骤S140与步骤S130可同时进行,即在USB设备的CPU电平状态唤醒过程中,USB主机接收唤醒信号,根据USB协议将USB主机的CPU电平状态同步唤醒为L0。
步骤S150:当USB主机和USB设备的CPU电平状态均为工作电平时,根据USB主机和USB设备之间待传输数据,进行数据传输。
当USB主机和USB设备的CPU电平状态均为L0时,根据USB主机待发送数据到USB设备,进行数据传输。
USB主机和USB设备的CPU电平状态有多种情况,数据传输方向可能是USB主机待发送数据到USB设备,也可能是USB设备待发送数据到USB主机,还有可能不需要进行数据传输,本申请实施例还提供了除上述USB主机和USB设备的CPU电平状态均为非工作电平时,USB主机待发送数据到USB设备之外,其他情景下的省电方法,参见图3,为本申请实施例提供的另一种USB集成电路省电方法的流程示意图,如图3所示,在步骤S110分别获取USB主机和USB设备的CPU电平状态之后,除了上述实施方式中介绍的S120,还有S121、S122、S123和S124四种实施方式。
步骤S121:当USB主机和USB设备的CPU电平状态均为非工作电平时,根据USB设备待发送数据到USB主机,将USB设备和USB主机之间连接的通用输入输出信号线的电平状态设置为高电平。
USB设备如果有数据待发送,则USB设备的CPU处于运行中,USB设备此时的电平状态为L2。将USB设备和USB主机之间连接的GPIO(General Purpose Input/Output,通用输入输出)信号线预设高电平唤醒USB主机的功能,如果USB设备待发送数据到USB主机,将USB设备和USB主机之间连接的通用输入输出信号线的电平状态设置为高电平。
步骤S131:根据通用输入输出信号线的电平状态为高电平,将USB主机的CPU电平状态唤醒为工作电平。
USB主机的唤醒方法参见图4,为本申请实施例提供的一种USB主机唤醒方法的流程示意图,如图4所示,本申请实施例提供的USB主机唤醒方法,包括:
步骤S1311:根据通用输入输出信号线的电平状态为高电平,判断USB主机的CPU电平状态是否为第二电平。
如果USB主机的CPU电平状态是L2,则根据USB协议可以直接将USB主机唤醒,这个过程与USB主机待发送数据到USB设备,USB设备为L2的处理过程一致。如果USB主机的CPU电平状态是L3,则需要先唤醒USB主机的CPU,使USB主机启动起来。因此,在本步骤中,对USB主机的CPU电平状态进行判断,以继续执行步骤S1312或步骤S1313。
步骤S1312:如果USB主机的CPU电平状态为第二电平,发送唤醒信号到USB主机。
对USB总线执行获取状态操作,根据设定的USB协议,唤醒信号将到达USB主机。
步骤S1313:USB主机根据唤醒信号将USB主机的CPU电平状态唤醒为工作电平。
USB主机通过USB总线获取到唤醒信号,根据唤醒信号将USB主机的CPU电平状态唤醒为工作电平。
步骤S1314:如果USB主机的CPU电平状态不是第二电平,启动USB主机的CPU。
如果USB主机的CPU电平状态不是L2,根据非运行状态包括L2与L3,则此时USB主机的CPU电平状态为L3,即USB主机处于断电状态,需先将USB主机的CPU唤醒,使USB主机运行起来。
本申请实施例中,通过GPIO信号线为高电平,唤醒USB主机的CPU。
步骤S1315:USB主机将USB主机的CPU电平状态唤醒为工作电平。
USB主机在CPU唤醒后,直接将USB主机的CPU电平状态唤醒为L0。
步骤S141:USB设备根据通用输入输出信号线的电平状态为高电平,将USB设备的CPU电平状态唤醒为工作电平。
通用输入输出信号线的电平状态为高电平后,将USB设备的CPU电平状态唤醒为L0。
步骤S150:当USB主机和USB设备的CPU电平状态均为工作电平时,根据USB主机和USB设备之间待传输数据,进行数据传输。
当USB主机和USB设备的CPU电平状态均为L0时,根据USB设备待发送数据到USB主机,进行数据传输。
步骤S122:当USB主机的CPU电平状态为第二电平时,根据USB主机的CPU为空闲状态,将USB主机的CPU电平状态设置为第三电平,其中,第二电平和第三电平均为非工作电平。
当USB主机的CPU电平状态为L2时,根据USB主机的CPU为空闲状态,其中,USB主机的CPU处于空闲状态是指USB主机的CPU没有正在处理或待处理的任务,将USB主机的CPU电平状态设置为L3,即将USB主机的CPU断电,从而进一步减少USB集成电路的耗电。
步骤S123:当USB设备的CPU电平状态为第二电平时,根据USB设备的CPU为空闲状态,将USB设备的CPU电平状态设置为第三电平。
同步骤S122,当USB设备的CPU电平状态为L2时,根据USB设备的CPU为空闲状态,其中,USB设备的CPU处于空闲状态是指USB设备的CPU没有正在处理或待处理的任务,将USB设备的CPU电平状态设置为L3,即将USB设备的CPU断电,从而进一步减少USB集成电路的耗电。
步骤S124:当USB主机和USB设备的CPU电平状态均为工作电平时,根据USB主机和USB设备的CPU为空闲状态,将USB主机和USB设备的CPU电平状态同步设置为第二电平。
当USB主机没有待发送数据到USB设备,并且USB设备也没有待发送数据到USB主机时,USB主机和USB设备的CPU电平状态不需要处于L0,可将USB主机和USB设备的CPU电平状态同步转换为L2,能够减少USB集成电路的耗电。
USB设备没有待发送数据到USB主机时,将GPIO信号线设置为低电平,USB主机没有待发送数据到USB设备,且GPIO信号线为低电平,则进入L2,USB设备与USB主机同步进入L2。
如果在步骤S110中,获取的USB主机和USB设备的CPU电平状态均为L0,则表示USB主机和USB设备的CPU电平状态均处于工作状态,此时,根据USB主机和USB设备之间待传输数据,例如,USB主机待发送数据到USB设备,或USB设备待发送数据到USB主机,则直接执行步骤S150进行数据传输。
本申请实施例还提供了一种USB集成电路,用于实现上述步骤,参见图5,为本申请实施例提供的一种USB集成电路的结构示意图,如图5所示,本申请实施例提供的USB集成电路,包括:USB主机、USB设备和USB电源管理模块。
USB主机内有一个CPU1,USB设备内有一个CPU2,USB主机和USB设备均与USB总线连接,USB主机和USB设备之间连接有通用输入输出信号线;USB电源管理模块内设置有CPU唤醒源,USB设备的唤醒中断信号线一端与CPU2连接,另一端连接到CPU唤醒源内,USB电源管理模块与USB总线连接。
参见图6,为本申请实施例提供的另一种USB集成电路的结构示意图,如图6所示,本申请实施例提供的另一种USB集成电路,包括:USB主机和USB设备。
USB主机内有一个CPU1,USB设备内有一个CPU2,USB主机和USB设备均与USB总线连接,USB设备内设置有USB电源管理模块,USB电源管理模块内设置有CPU唤醒源,USB设备的唤醒中断信号线一端与CPU2连接,另一端与CPU唤醒源连接,USB主机和USB设备之间连接有一根通用输入输出信号线。
USB集成电路各个模块的功能可详见于USB集成电路省电方法的说明。
由以上实施例可见,本申请实施例提供的USB集成电路省电方法,当USB设备的CPU电平状态为非工作时,通过USB总线和CPU唤醒源与USB设备之间连接的唤醒中断信号线,能够将USB设备从低功耗的非工作电平唤醒为工作电平,将USB主机的电平状态也唤醒为工作电平后,可将数据从USB主机发送到USB设备,减少了通用输入输出信号线的使用,简化了多个CPU时的USB电源管理流程,可移植性强;进一步的,根据USB主机和USB设备各自的任务进程,可将USB主机和/或USB设备的CPU电平状态转换为非工作电平,提高省电效果。本申请实施例提供的USB集成电路,通过将USB设备的唤醒中断信号线与CPU唤醒源连接,在USB主机和USB设备之间只使用一根通用输入输出信号线即可配合完成省电操作,降低了电路连接和电路管理的复杂度。
由于以上实施方式均是在其他方式之上引用结合进行说明,不同实施例之间均具有相同的部分,本说明书中各个实施例之间相同、相似的部分互相参见即可。在此不再详细阐述。
需要说明的是,在本说明书中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或暗示这些实体或操作之间存在任何这种实际的关系或顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的电路结构、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种电路结构、物品或者设备所固有的要素。在没有更多限制的情况下,有语句“包括一个……”限定的要素,并不排除在包括所述要素的电路结构、物品或者设备中还存在另外的相同要素。
本领域技术人员在考虑说明书及实践这里发明的公开后,将容易想到本申请的其他实施方案。本申请旨在涵盖本发明的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由权利要求的内容指出。
以上所述的本申请实施方式并不构成对本申请保护范围的限定。

Claims (10)

1.一种USB集成电路省电方法,其特征在于,包括:
分别获取USB主机和USB设备的CPU电平状态,所述CPU电平状态包括工作电平和非工作电平;
当所述USB主机和USB设备的CPU电平状态均为所述非工作电平时,根据所述USB主机待发送数据到所述USB设备,发送唤醒信号到所述USB设备的CPU唤醒源和所述USB主机;
所述CPU唤醒源根据所述唤醒信号,通过所述USB设备与CPU唤醒源之间连接的唤醒中断信号线,将所述USB设备的CPU电平状态唤醒为所述工作电平;
所述USB主机根据所述唤醒信号将所述USB主机的CPU电平状态唤醒为所述工作电平。
2.如权利要求1所述的USB集成电路省电方法,其特征在于,所述CPU唤醒源根据所述唤醒信号,通过所述USB设备与CPU唤醒源之间连接的唤醒中断信号线,将所述USB设备的CPU电平状态唤醒为所述工作电平,包括:
所述CPU唤醒源通过USB总线获取所述唤醒信号;
所述CPU唤醒源根据所述唤醒信号,判断所述USB设备的CPU电平状态是否为第二电平,其中,所述第二电平为所述非工作电平;
如果所述USB设备的CPU电平状态为所述第二电平,将所述USB设备的CPU电平状态唤醒为所述工作电平;
如果所述USB设备的CPU电平状态不是所述第二电平,通过所述USB设备与CPU唤醒源之间连接的唤醒中断信号线,将所述USB设备的CPU电平状态唤醒为所述第二电平。
3.如权利要求1所述的USB集成电路省电方法,其特征在于,所述USB主机根据所述唤醒信号将所述USB主机的CPU电平状态唤醒为所述工作电平,包括:
所述USB主机通过USB总线获取所述唤醒信号;
所述USB主机根据所述唤醒信号,将所述USB主机的CPU电平状态唤醒为所述工作电平。
4.如权利要求1所述的USB集成电路省电方法,其特征在于,所述方法还包括:
当所述USB主机和USB设备的CPU电平状态均为非工作电平时,根据所述USB设备待发送数据到所述USB主机,将所述USB设备和USB主机之间连接的通用输入输出信号线的电平状态设置为高电平;
根据所述通用输入输出信号线的电平状态为高电平,将所述USB主机的CPU电平状态唤醒为所述工作电平;
所述USB设备根据所述通用输入输出信号线的电平状态为高电平,将所述USB设备的CPU电平状态唤醒为所述工作电平。
5.如权利要求4所述的USB集成电路省电方法,其特征在于,根据所述通用输入输出信号线的电平状态为高电平,将所述USB主机的CPU电平状态唤醒为所述工作电平,包括:
根据所述通用输入输出信号线的电平状态为高电平,判断所述USB主机的CPU电平状态是否为第二电平,其中,所述第二电平为所述非工作电平;
如果所述USB主机的CPU电平状态为所述第二电平,发送唤醒信号到所述USB主机;
所述USB主机根据所述唤醒信号将所述USB主机的CPU电平状态唤醒为所述工作电平;
如果所述USB主机的CPU电平状态不是所述第二电平,启动所述USB主机的CPU;
所述USB主机将所述USB主机的CPU电平状态唤醒为所述工作电平。
6.如权利要求1所述的USB集成电路省电方法,其特征在于,所述方法还包括:
当所述USB主机和USB设备的CPU电平状态均为所述工作电平时,根据所述USB主机和USB设备之间待传输数据,进行数据传输。
7.如权利要求1所述的USB集成电路省电方法,其特征在于,所述方法还包括:
当所述USB主机的CPU电平状态为第二电平时,根据所述USB主机的CPU为空闲状态,将所述USB主机的CPU电平状态设置为第三电平,其中,所述第二电平和第三电平均为所述非工作电平。
8.如权利要求1所述的USB集成电路省电方法,其特征在于,所述方法还包括:
当所述USB设备的CPU电平状态为第二电平时,根据所述USB设备的CPU为空闲状态,将所述USB设备的CPU电平状态设置为第三电平,其中,所述第二电平和第三电平均为所述非工作电平。
9.如权利要求1所述的USB集成电路省电方法,其特征在于,所述方法还包括:
当所述USB主机和USB设备的CPU电平状态均为所述工作电平时,根据所述USB主机和USB设备的CPU均为空闲状态,将所述USB主机和USB设备的CPU电平状态同步设置为第二电平,其中,所述第二电平为所述非工作电平。
10.一种USB集成电路,其特征在于,包括USB主机、USB设备和USB电源管理模块,其中,
所述USB主机和USB设备均与USB总线连接,所述USB主机和USB设备之间连接有通用输入输出信号线;
所述USB电源管理模块内设置有CPU唤醒源,所述USB设备的唤醒中断信号线连接到所述CPU唤醒源内,所述USB电源管理模块与USB总线连接。
CN201910172344.3A 2019-03-07 2019-03-07 Usb集成电路省电方法及usb集成电路 Active CN109901696B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910172344.3A CN109901696B (zh) 2019-03-07 2019-03-07 Usb集成电路省电方法及usb集成电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910172344.3A CN109901696B (zh) 2019-03-07 2019-03-07 Usb集成电路省电方法及usb集成电路

Publications (2)

Publication Number Publication Date
CN109901696A CN109901696A (zh) 2019-06-18
CN109901696B true CN109901696B (zh) 2023-08-22

Family

ID=66946787

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910172344.3A Active CN109901696B (zh) 2019-03-07 2019-03-07 Usb集成电路省电方法及usb集成电路

Country Status (1)

Country Link
CN (1) CN109901696B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102799550A (zh) * 2012-06-21 2012-11-28 华为终端有限公司 基于芯片间高速接口hsic的唤醒、热插拔方法和设备
US8949644B2 (en) * 2011-03-23 2015-02-03 Samsung Electronics Co., Ltd. HSIC communication system and method
CN104704479A (zh) * 2012-10-04 2015-06-10 苹果公司 用于降低嵌入式系统内的功率消耗的方法和装置
CN105446912A (zh) * 2014-09-24 2016-03-30 中兴通讯股份有限公司 一种cpu通过hsic总线接口控制wifi模块的方法及装置
CN105807886A (zh) * 2014-12-30 2016-07-27 展讯通信(上海)有限公司 一种芯片唤醒系统及方法以及移动终端

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8949644B2 (en) * 2011-03-23 2015-02-03 Samsung Electronics Co., Ltd. HSIC communication system and method
CN102799550A (zh) * 2012-06-21 2012-11-28 华为终端有限公司 基于芯片间高速接口hsic的唤醒、热插拔方法和设备
CN104704479A (zh) * 2012-10-04 2015-06-10 苹果公司 用于降低嵌入式系统内的功率消耗的方法和装置
CN105446912A (zh) * 2014-09-24 2016-03-30 中兴通讯股份有限公司 一种cpu通过hsic总线接口控制wifi模块的方法及装置
CN105807886A (zh) * 2014-12-30 2016-07-27 展讯通信(上海)有限公司 一种芯片唤醒系统及方法以及移动终端

Also Published As

Publication number Publication date
CN109901696A (zh) 2019-06-18

Similar Documents

Publication Publication Date Title
US9310838B2 (en) Power management method for switching power mode of a computer system based on detection of a human interface device
KR101832953B1 (ko) 모바일 디바이스의 어플리케이션 프로세서의 원격 시동
JP5335919B2 (ja) Usbリモートウェイクアップ
WO2019104947A1 (zh) 系统级芯片、通用串行总线主设备、系统及唤醒方法
WO2020168481A1 (zh) 智能锁供电控制方法、智能锁系统及存储介质
JP2004038295A (ja) 情報処理装置及び電源制御方法
CN101876847A (zh) 微控制器中的功率降低
US7467308B2 (en) Method for transmitting the system command of a computer system
US7467313B2 (en) Method for transmitting a power-saving command between a computer system and peripheral system chips
CN111512266A (zh) 用于低功率状态转换的握手协议的系统、装置和方法
CN214670566U (zh) 一种计算机唤醒电路及计算机
WO2013189292A1 (zh) 基于芯片间高速接口hsic的唤醒、热插拔方法和设备
US6477655B1 (en) System and method to set PME—status bit and wake up the system, and selectively load device driver by searching who set the bit without requiring clock
US7469349B2 (en) Computer system and method of signal transmission via a PCI-Express bus
WO2015135468A1 (en) Systems and methods for messaging-based fine granularity system-on-a-chip power gating
CN114035477A (zh) 一种设备唤醒方法、装置及系统
CN109901696B (zh) Usb集成电路省电方法及usb集成电路
CN103106757B (zh) 一种蓝牙唤醒pos机的方法
JP7300667B2 (ja) 省エネルギーハブ
TW201012189A (en) Reciprocal wake-up system for handheld devices with insert type wireless communication module and a method therefore
US20020035702A1 (en) Method for automatically wake up a computer system to receive message transmitted via the communication protocol and to make the computer system enter into the suspend mode
CN108181983B (zh) 具有控制器进入低功率模式的电子设备
CN113407478A (zh) 一种实现spi从设备主动申请传输的方法
US7263564B2 (en) Inquiring apparatus and method thereof
CN107168924B (zh) 功能芯片的控制方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant