JP5769771B2 - 電力増幅器によって信号を増幅するための方法、電力増幅器システム、デバイス、コンピュータ・プログラム製品、およびそのデジタル記憶媒体 - Google Patents

電力増幅器によって信号を増幅するための方法、電力増幅器システム、デバイス、コンピュータ・プログラム製品、およびそのデジタル記憶媒体 Download PDF

Info

Publication number
JP5769771B2
JP5769771B2 JP2013188069A JP2013188069A JP5769771B2 JP 5769771 B2 JP5769771 B2 JP 5769771B2 JP 2013188069 A JP2013188069 A JP 2013188069A JP 2013188069 A JP2013188069 A JP 2013188069A JP 5769771 B2 JP5769771 B2 JP 5769771B2
Authority
JP
Japan
Prior art keywords
signal
power
value
power amplifier
input signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2013188069A
Other languages
English (en)
Other versions
JP2014003706A (ja
Inventor
ボーン,トーマス
ハスラッハ,クリストフ
ユー,シン
ルッツ,ゲルハルト
Original Assignee
アルカテル−ルーセント
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by アルカテル−ルーセント filed Critical アルカテル−ルーセント
Publication of JP2014003706A publication Critical patent/JP2014003706A/ja
Application granted granted Critical
Publication of JP5769771B2 publication Critical patent/JP5769771B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • H03F1/0216Continuous control
    • H03F1/0222Continuous control by using a signal derived from the input signal
    • H03F1/0227Continuous control by using a signal derived from the input signal using supply converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • H03F1/0244Stepped control
    • H03F1/025Stepped control by using a signal derived from the input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/03Indexing scheme relating to amplifiers the amplifier being designed for audio applications
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/105A non-specified detector of the power of a signal being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/195A hybrid coupler being used as power measuring circuit at the input of an amplifier circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/228A measuring circuit being coupled to the input of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/336A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/465Power sensing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/504Indexing scheme relating to amplifiers the supply voltage or current being continuously controlled by a controlling signal, e.g. the controlling signal of a transistor implemented as variable resistor in a supply path for, an IC-block showed amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/511Many discrete supply voltages or currents or voltage levels can be chosen by a control signal in an IC-block amplifier circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/66Clipping circuitry being present in an amplifier, i.e. the shape of the signal being modified

Description

本発明は、請求項1のプリアンブルによる電力増幅器を使用することによりキャリア信号を増幅するための方法、請求項10のプリアンブルによる電力増幅器システム、および請求項15のプリアンブルによるコンピュータ・プログラム製品に関する。
3GPP(3GPP=第3世代パートナーシップ)によって開発されたLTE(LTE=ロング・ターム・エボリューション)、またはIEEE(IEEE=米国電気電子技術者協会)およびWiMAXフォーラムによって開発されたWiMAX(WiMAX=ワールドワイド・インターオペラビリティ・フォー・マイクロウェーブ・アクセス)など現在の無線通信システムは、高められた周波数利用効率を有するOFDM(OFDM=直交周波数分割多重)などの変調方式を使用する。
OFDM信号の変更可能なエンベロープは、大きな動的範囲を示す。大きな動的範囲は、デジタル解像度に関するデジタル−アナログ/アナログ−デジタルコンバータに対する高い需要、および電力増幅器によるOFDM信号の線形増幅による高い需要を提供する。
動的範囲は、最大瞬間電力対平均電力の比であるピーク対平均電力比(PAPR=ピーク対平均電力比)によって定義される。
電力増幅器は、入力電力の最高上昇値のための増幅を提供するように設計される。それによって、電力増幅器は、電源の一定のDCバイアス電流(DC=直流)で作動され、入力電力の最高上昇値によって、またはいわゆるピーク電力によって、最高効率でのみ機能する。しかし、ほとんどの時間、入力電力はピーク電力の一部分のみである。これは、長い時間帯の間、電力増幅器の出力電力は電源の電力消費の一部分のみであり、その結果、低い電力効率を引き起こすことを意味する。特に、真夜中から午前6時までの夜間などユーザ・トラフィックが少ない時間帯中は、電力効率がかなり低い。電力増幅器の電力効率を改善するためには、いくつかの解決策がある。
ピーク電力を限定するためにPAPR低減アルゴリズムを使用することができる。したがって、電力増幅器は、ピーク電力によって設計されるのではなく、ピーク電力より低い予め定義された一定のいわゆるクリッピング閾値によって設計される。いわゆるクリッピングは、クリッピング閾値より高い入力信号の信号ピークを除去する。それによって、電力増幅器の電力効率を改善することができる。しかし、改善は、高い負荷状態の間にしか達成することができない。低い負荷状態中には、効率は依然としてかなり低い。他の不利な点は、信号ピークをカットすることは、SNR(SNR=信号対雑音比)を増大させ、出力信号のスペクトル帯域幅を増大させるので、電力増幅器の出力信号の信号品質を低下させることである。エンベロープ・トラッキング法は、入力信号のエンベロープの電流振幅に応じてリアルタイムで電力増幅器の電源電圧を制御することによる電力増幅器のための別の最適化方式である。理論的には、この方式によって電力増幅器の最高の電力効率を達成することができる。しかし、カプラ、検出器、遅延/同期要素、高帯域幅電圧変調器または複素デジタル信号アルゴリズムなどの補足構成要素が必要とされるので、送信部設計の複雑性がかなり増大する。さらに、20MHz帯域幅などの高帯域幅の入力信号のためのエンベロープ・トラッキング法の制御は、補足構成要素に対する強い技術要件を必要とする。
ドイツ特許第601 00 753 T2号には、電力増幅器の効率および動的範囲を改善するための方法が開示されている。電源電圧は、入力信号が基準レベルより低い場合は、低出力電圧を有する第1の電源によって生成され、入力信号が基準値より高い場合は、高出力電圧を有する第2の電源によって生成される。電力増幅器の電源を制御するやり方は、電力増幅器の電力効率に影響を与える。
ドイツ特許第601 00 753 T2号
したがって、本発明の目的は、電力増幅器の電力効率を改善することである。
この目的は、電力増幅器システムの電力増幅器を使用することによりキャリア信号を増幅するための方法によって達成され、電力増幅器は電源の電源電圧を供給され、本方法は、電源電圧の値を、電力増幅器システムの入力信号の平均信号電力に関する値に適応させるステップを備え、本方法は、クリッピング閾値によって入力信号の信号ピークを限定するステップをさらに備え、クリッピング閾値は、平均信号電力に関する値によって決められる。
この目的は、電力増幅器システムに関する独立請求項10によって、およびコンピュータ・プログラム製品に関する独立請求項15によってさらに達成される。
本発明による方法は、電力増幅器のDCバイアス電流が、常に、平均信号電力に等しい電力値を有する入力信号を増幅するのに十分な値に限定されるので、電力増幅器の電力消費を低減するという利益を提供する。さらに、電力増幅器システムの電力消費全体を低減することができる。
エンベロープ・トラッキング法と比較すると、本発明は、電源の電圧変調を入力信号のリアルタイム・エンベロープと同期させるために電力増幅器の入力経路に遅延/同期要素を必要としない。さらに、エンベロープ・トラッキング法において使用されるカプラ、検出器、遅延/同期要素、複素デジタル信号アルゴリズムなどの補足構成要素は、必要とされない。
電源電圧の変更は、平均信号電力が入力信号のリアルタイム・エンベロープより低い周波数帯域幅を有するので、エンベロープ・トラッキング法と比較するとはるかに長い時間で行われる。それによって、本発明のために使用される構成要素による技術要件は、エンベロープ・トラッキング法のために使用される構成要素のための技術要件より低い。
本発明の好ましい実施形態では、入力信号は、デジタル入力信号またはアナログ入力信号である。
それによって、本発明は、デジタル入力信号による電力増幅器システム、ならびにアナログ入力信号による電力増幅器のために使用することができる。
本発明の他の好ましい実施形態では、本発明は、入力信号のピーク対平均電力比を予め定義された範囲内に保持するステップをさらに備える。これは、平均信号電力よりはるかに大きい信号電力を有する信号ピークによる電力増幅器の増幅の飽和を回避するという利点を提供する。さらに、増幅の飽和によって生じる追加の側波帯の発生などの電力増幅器の出力信号の歪を防止することができる。信号の保全性に関して無線通信規格によって与えられるような必要条件が満たされるようなやり方で、予め定義された範囲を選択することができる。
本発明の他の好ましい実施形態では、電源電圧の適応は、下り勾配の絶対値より高い上り勾配の値で行われる。この他の実施形態は、一方では適応ステップの数を低減する。他方では、平均入力電力の急速な増大による電力増幅器の増幅の飽和を回避するために、電源電圧の平均信号電力の急速な上昇への適応が可能にされる。
本発明の他の好ましい実施形態では、本方法は、入力信号の値を第1の予め定義された時間間隔で測定するステップ、および、第2の予め定義された時間間隔以内に測定された入力信号の値を使用して平均信号電力に関する値を計算するステップをさらに備える。この実施形態を使用することにより、入力信号の平均信号電力を計算するために物理層から直接データを収集することができる。これは、電源電圧の短時間の適応を達成するという利点を提供する。
本発明の他の好ましい実施形態では、本方法は、上位層エンティティからデータ・トラフィック表示を受信するステップをさらに備える。これは、物理層入力信号のエンベロープの振幅がユーザ・トラフィック量またはシグナリング・トラフィック量の変更によって急速に増大される前に、電源電圧をタイムリに適応させるという利益を提供する。
本発明の他の好ましい実施形態では、本発明は、少なくとも1つの別の信号の少なくとも1つの別の特性の少なくとも1つの値を測定するステップをさらに備え、少なくとも1つの別の特性は、少なくとも1つの別の信号の品質指標である。
これは、増幅されたキャリア信号の信号品質を最適化することができるように、電源電圧および/またはピーク対平均電力比の値をより正確に調整するという利点を提供する。
本発明の他の有利な特徴は、本方法および電力増幅器システムに関する従属請求項によって、ならびにコンピュータ・プログラム製品、デバイス、およびデジタル記憶媒体に関する独立請求項によって、定義されている。
本発明の実施形態は、以下の詳細な説明から明らかになり、非限定的な例示として提供された添付の図面によって図示される。
本発明の第1の実施形態の第1の適用形態による電力増幅器システムのブロック図である。 本発明の第1の実施形態の第1の適用形態による方法の流れ図である。 本発明の第1の実施形態の第2の適用形態による電力増幅器システムのブロック図である。 本発明の第1の実施形態の第2の適用形態による方法の流れ図である。 本発明の第2の実施形態の第1の適用形態による電力増幅器システムのブロック図である。 本発明の第2の実施形態の第1の適用形態による方法の流れ図である。 本発明の第2の実施形態の第2の適用形態による電力増幅器システムのブロック図である。 本発明の第2の実施形態の第2の適用形態による方法の流れ図である。 本発明の第2の実施形態による第1の特性図である。 本発明の第2の実施形態による第2の特性図である。 本発明の第3の実施形態による方法の流れ図である。 本発明の第4の実施形態による方法の流れ図である。 本発明の第1、第2、第3、および第4の実施形態によるデバイスのブロック図である。
図1は、本発明の第1の実施形態の第1の適用形態による電力増幅器システムPAS1のブロック図を示す。
電力増幅器システムPAS1は、LTEシステム(LTE=ロング・ターム・エボリューション)、WiMAX(WiMAX=ワールドワイド・インターオペラビリティ・フォー・マイクロウェーブ・アクセス)、またはWLANシステム(WLAN=無線ローカル・エリア・ネットワーク)などの無線通信システムのネットワーク要素の送信部に含まれてよい。
ネットワーク要素は、例えば基地局である。ネットワーク要素のための他の代替物は、アクセス・ポイント、携帯電話、PDA(PDA=携帯情報端末)、ノートブックなどである。
一代替実施形態では、電力増幅器システムPAS1は、ADSL(ADSL=非対称デジタル加入者回線)などの固定アクセス通信システムのトランシーバに含まれてよい。
他の代替実施形態では、電力増幅器システムPAS1は、ハイファイ・システムなどのオーディオ・システムまたはビデオ・システムに含まれてよい。
一般に、本発明の第1の実施形態による電力増幅器システムPAS1は、電磁信号の増幅が必要とされるいかなる用途においても使用されることが可能である。
デジタル・ベースバンド・ボードBB1は、同相信号部Iおよび直交信号部Qを備える複素デジタル入力信号DSを生成する。
一代替形態では、デジタル・ベースバンド・ボードBB1は、単一の実部を備える実デジタル入力信号を生成することができる。
電力増幅器システムPAS1は、アナログRFフロント・エンド(RF=無線周波数)RFFE1およびデジタル・ベースバンド・ボードBB1の一部分を備える。
一代替形態では、電力増幅器システムPAS1は、別のデジタル・ベースバンド・ボードおよびアナログRFフロント・エンドRFFE1を備えてよい。
デジタル・ベースバンド・ボードBB1の一部分は、FPGA(FPGA=フィールド・プログラマブル・ゲート・アレイ)、CPLD(CPLD=コンプレックス・プログラマブル・ロジック・デバイス)、ASIC(ASIC=特定用途向け集積回路)、またはDSP(DSP=デジタル信号プロセッサ)などの適応ユニットADUを備えてよい。
RFフロント・エンドRFFE1は、2つのDAC(DAC=デジタル−トゥ−アナログコンバータ)DAC1、DAC2、変調およびアップコンバージョン・モジュールMU1、局部発振器LO1、電源SMPS1、および電力増幅器PA1を備えてよい。
一代替形態では、DAC、DAC1、DAC2の位置は、RFフロント・エンドRFFE1からベースバンド・ボードBB1に移される。
デジタル入力信号DSは、OFDM(OFDM=直交周波数分割多重)、CDMA(CDMA=符号分割多元接続)、WCDMA(WCDMA=広帯域CDMA)、またはマルチキャリアGSM(GSM=グローバル移動体通信システム)などの伝送方式の信号である。
一代替形態では、デジタル入力信号は、オーディオ・システムまたはビデオ・システムのオーディオ信号またはビデオ信号を表す。
デジタル入力信号DSの直交信号部Qの信号経路は、第1のDAC、DAC1の入力インターフェースに接続され、同相信号部Iの信号経路は、第2のDAC、DAC2の入力インターフェースに接続される。さらに、両方の信号経路は、適応ユニットADUの入力インターフェースに接続される。
一代替形態では、実信号の単一の信号経路は、単一のDAC、および単一の入力インターフェースを備える適応ユニットに接続される。
アナログ信号AS1の同相信号部Iおよび直交信号部Qのための2つのDAC、DAC1、DAC2の出力インターフェースは、変調およびアップコンバージョン・モジュールMUの入力インターフェースに接続される。
局部発振器LO1は、変調およびアップコンバージョン・モジュールMUの別の入力インターフェースに接続される。
キャリア信号CS1のための変調およびアップコンバージョン・モジュールMUの出力インターフェースは、電力増幅器PA1の信号入力インターフェースPASIGIN1に接続される。
適応ユニットADUは、電源SMPS1の電源電圧PASV1の値を適応させるために電源SMPS1において使用されるデジタル入力信号DSの平均信号電力に関する値MSPL1を計算する。
適応ユニットADUの出力インターフェースは、電源SMPS1の制御ポートCP1に接続される。
制御ポートCP1は、デジタル制御ポートでよい。
一代替形態では、制御ポートCP1はアナログ制御ポートでよく、適応ユニットADUから来るデジタル値をアナログ値に変換するために、適応ユニットADUと電源SMPS1との間に別のDACが使用されてもよい。
電源SMPS1は、同じ高効率で様々な電力レベルにおいて電源電圧PASV1を生成するという利点を提供するスイッチト・モード電源でよい。
一代替形態では、電源SMPS1は、エンベロープ・トラッキング法で使用されるような電圧変調器でよい。
電源SMPS1は、電源電圧PASV1の値を、制御ポートCP1を介して受信された値MSPL1に適応させる。
電源SMPS1の電源電圧PASV1のための出力インターフェースは、電力増幅器PA1の電圧入力インターフェースPASVIN1に接続される。
電力増幅器PA1は、電源電圧PASV1の適応された値に基づいてキャリア信号CS1を増幅されたキャリア信号ACS1に増幅する。
これは、電力増幅器PA1の電力効率を向上させ、それによって電力増幅器システムPAS1の電力消費全体を低減するという利点を提供する。
図2を参照すると、本発明の第1の実施形態の第1の適用形態による方法M1の流れ図が示されている。
方法M1を実施するためのステップの順序および数は重要ではなく、当業者には理解されるように、ステップの順序および数は、本発明の範囲から逸脱することなく変わってよい。
第1のステップM1/1において、デジタル入力信号DSの同相信号部Iおよび直交信号部Qが、適応ユニットADUを備えるデジタル・ベースバンド・ボードBB1によって受信される。
ステップM1/1は、連続して実施される。
次のステップM1/2において、適応ユニットADUが、第1の予め定義された時間間隔によって与えられるいくつかの時点で、デジタル入力信号DSの同相信号部Iおよび直交信号部Qの値を測定し、記憶する。
一代替形態では、適応ユニットADUは、デジタル入力信号DSの同相信号部Iおよび直交信号部Qのすべての値を連続して測定し、記憶する。
他のステップM1/3において、適応ユニットADUが、デジタル入力信号DSの平均信号電力に関する値MSPL1を計算する。
第1のサブステップにおいて、適応ユニットADUが、同相信号部Iおよび直交信号部Qを二乗し、同相信号部Iおよび直交信号部Qの二乗した数を加算して、中間値を求める。
第2のサブステップにおいて、適応ユニットADUが、第2の予め定義された時間間隔に属する第1のサブステップのすべての中間値を平均することにより、デジタル入力信号DSの平均信号電力に関する値MSPL1を計算する。第2の予め定義された時間間隔は、第1の予め定義された時間間隔に等しいか、またはそれより大きい。
平均信号電力に関する値MSPL1は、デジタル入力信号DSの信号振幅の絶対値の算術平均に基づいてよい。
他の代替形態では、平均信号電力に関する値MSPL1は、デジタル入力信号DSの電力振幅の二乗平均に、デジタル入力信号DSの一般化平均に、またはデジタル入力信号DSの移動平均に基づいてよい。
他の好ましい代替形態では、デジタル入力信号DISの移動平均は、第2の予め定義された時間間隔の第1の部分の中で測定されたデジタル入力信号DSの値による、より低い重み、および、第2の予め定義された時間間隔の第2の部分の中で測定されたデジタル入力信号DSの値による、より高い重みを使用し、第2の予め定義された時間間隔の第1の部分の後に、第2の予め定義された時間間隔の第2の部分が続く。それによって、より強い平均信号電力に関する値MSPL1は、最近測定された値に依存し、より速い時間内に急な変更に応じて反応することができる。
ステップM1/2は、ステップM1/3の後に繰り返される。
平均信号電力に関する値MSPL1が平均信号電力に関する値MSPL1の前の計算によって変更された場合は、ステップM1/4の後にステップM1/3が続く。
好ましい代替形態では、平均信号電力に関する値MSPL1が平均信号電力に関する値MSPL1の前の計算によって予め定義された量だけ変更された場合は、ステップM1/4の後にステップM1/3が続く。
他の代替形態では、常に、ステップM1/4の後にステップM1/3が続く。
次のステップM1/4では、電力増幅器PA1の電源電圧PASV1の値をデジタル入力信号DSの平均信号電力に関する値MSPL1に適応させる。
平均信号電力に関する値MSPL1は、平均信号電力レベルであり、電源SMPS1は、例えば、電源SMPS1のルックアップ・テーブルを使用することにより、または電源電圧PASV1の値と平均信号電力レベルとの間の関係に関する式を使用することにより、電源電圧PASV1の値を決める。
他の代替形態では、平均信号電力に関係する値MSPL1は、特定の電源電圧PASV1を抽出するために制御ポートCP1によって必要とされる特定の値である。したがって、適応ユニットADUは、適応ユニットADUのルックアップ・テーブルを使用することにより特定の値を計算する。これは、電源SMPS1の中に内部論理を必要としないという利点を提供し、制御ポートの特定の制御言語に依存しないので、電源を使用する際のより高い柔軟性という利点を提供する。
他の代替形態では、平均信号電力に関する値MSPL1は、適応ユニットADUの別のルックアップ・テーブルを使用することによる電源PASV1のインクリメント値である。電源SMPS1は、受信したインクリメント値によって電源電圧PASV1を変更する。これは、値をより高い解像度を有する電源SMPS1に適用するという利点を提供する。
好ましくは、適応ユニットADUは、電源電圧PASV1の値を、PASV1下り勾配の絶対値より高い上り勾配の値に適応させる。それによって、電源電圧PASV1は、低減されるより速く増大されることが可能である。
これは、一方では、適応ステップの数を低減するという利点を提供する。他方では、平均入力電力レベルMSPL1の急速な増大による電力増幅器PA1の増幅の飽和を回避するために、電源電圧PASV1の平均信号電力レベルMSPL1の急速な上昇への適応が可能にされる。
ステップM1/2、M1/3およびM1/4に続いてまたは並行して実行される他のステップM1/5において、電力増幅器PA1がデジタル入力信号DSを増幅されたキャリア信号ACS1に増幅する。
同じデジタル入力信号DSのための他のステップM1/5は、通常、ステップM1/4が終了する前に実行される。したがって、同じデジタル入力信号DSの同相信号部Iおよび直交信号部Qの増幅は、電力増幅器PA1の電源電圧PASV1の新しく適応された値で行われる。
別の受信されたデジタル入力信号DSの同相信号部Iおよび直交信号部Qの増幅は、ステップM1/4が終了してから、ステップM1/4による電力増幅器PA1の電源電圧PASV1の新しく適応された値で行われる。
第1のサブステップにおいて、デジタル入力信号DSの同相信号部Iおよび直交信号部QがDAC、DAC1、DAC2によってアナログ信号AS1に変換される。
他のサブステップにおいて、変調およびアップコンバージョン・モジュールMUがアナログ信号AS1の同相信号部Iおよび直交信号部Qを中間信号に変調し、中間信号を局部発振器LO1の周波数信号と混合することによりキャリア信号CS1に変換する。
一代替形態では、デジタル入力信号DSの同相信号部Iおよび直交信号部Qの変調は、ベースバンド・ボードBB1上に配置されたベースバンドまたはIF変調器(IF=中間周波数)によって行われてよく、アップコンバージョンだけがRFフロント・エンドRFFE1を介して行われる。
最後のサブステップにおいて、キャリア信号CS1が、電力増幅器PA1の電源電圧PASV1によって増幅されたキャリア信号ACS1に増幅される。
増幅されたキャリア信号ACS1は、電力増幅器PA1の出力インターフェースに接続されたアンテナに伝送される。
一代替形態では、増幅されたキャリア信号ACS1は、固定伝送回線に挿入されてよい。
他の代替形態では、増幅されたキャリア信号ACS1は、オーディオ・システムまたはビデオ・システムのラウドスピーカに伝送される。
本発明の第1の実施形態の第1の適用形態による方法M1によって、予め定義された電源電圧PASV1電力が、予め決められた平均信号電力によって電力増幅器PA1に印加される。
一般に、増加電源電圧PASV1上の増加平均信号電力、および減少平均信号電力では、減少電源電圧PASV1は、電力増幅器PA1に印加される。
これは、電力増幅器PA1のCDバイアス電流が、常に、平均信号電力に関する電力レベルを有するキャリア信号CS1を増幅するのに十分な値に限定されるので、電力増幅器PA1の電力消費を低減するという利益を提供する。
エンベロープ・トラッキング法と比較すると、本方法は、電源の電源変調をデジタル入力信号DSのエンベロープのリアルタイム振幅に同期するために電力増幅器PA1の入力信号経路に遅延/同期要素を必要としない。
さらに、エンベロープ・トラッキング法において使用される、カプラ、検出器、遅延/同期要素、複素デジタル信号アルゴリズムなどの補足構成要素は、必要とされない。
電源電圧の変更は、平均信号電力はデジタル入力信号DSのリアルタイム振幅より低い周波数帯域幅を有するので、エンベロープ・トラッキング法と比較するとはるかに長い時間をかけて行われる。それによって、本発明のために使用される構成要素による技術要件は、エンベロープ・トラッキング法に関して使用される構成要素のための技術要件より低い。
図3は、本発明の第1の実施形態の第2の適用形態による電力増幅器システムPAS2のブロック図を示す。
電力増幅器システムPAS2は、カプラCOUP1、電力検出器PD、低パス・フィルタLPF1、アップコンバージョン・ユニットU、局部発振器LO2、電源SMPS2、および電力増幅器PA2を備える。
電力増幅器システムPAS2は、LTEシステム、WiMAXシステム、またはWLANシステムなどの無線通信システムのネットワーク要素の送信部に含まれてよい。
ネットワーク要素は、例えば基地局でよい。ネットワーク要素のための他の代替物は、携帯電話、PDA、ノートブック、無線インターフェースを有するUSBフラッシュ・ドライブなどである。
一代替形態では、電力増幅器システムPAS2は、ハイファイ・システムなどのオーディオ・システムまたはビデオ・システムに含まれてよく、電力増幅器システムPAS2は、アップコンバージョン・ユニットUおよび局部発振器LO2を備えなくてもよい。
アナログ入力信号AS2の信号経路は、カプラCOUP1の入力インターフェースに接続される。
カプラCOUP1は、分割係数に関してアナログ信号AS2を第1の信号部分AS2_1、および第2の信号部分AS2_2に分割する。第1の信号部分AS2_1の電力レベルは、第2の信号部分AS2_2の電力レベルより高い。
カプラCOUP1の出力インターフェースは、第1の信号部分AS2_1のためのアップコンバージョン・ユニットUの出力インターフェースに、および第2の信号部分AS2_2のための電力検出器PDの入力インターフェースに接続される。
局部発振器LO2は、アップコンバージョン・ユニットUの別の入力インターフェースに接続される。
キャリア信号CS2のためのアップコンバージョン・ユニットUの出力インターフェースは、電力増幅器PA2の信号入力インターフェースPASIGIN2に接続される。
電力検出器PDは、第2の信号部分AS2_2を測定し、第2の信号部分AS2_2の信号電力によって電力レベル信号PL_AS2_2を生成する。電力検出器PDは、高帯域幅電力検出器でよい。
電力検出器PDの出力インターフェースは、低パス・フィルタLPF1の入力インターフェースに接続される。
低パス・フィルタLPF1は、第2の信号部分AS2_2の平均信号電力に関する電圧MSPL2を生成する。
低パス・フィルタLPF1の出力インターフェースは、電源SMPS2の制御ポートCP2に接続される。
一代替形態では、低帯域幅電力検出器が第2の信号部分AS2_2を測定するために使用されてよく、第2の信号部分AS2_2の平均信号電力に関する値を生成するために使用されてよい。これは、低パス・フィルタLPF1を必要としないという利点を提供する。
電源SMPS2の制御ポートCP2は、アナログ制御ポートでよい。
一代替形態では、制御ポートCP2はデジタル制御ポートでよく、低パス・フィルタLPF1から来るアナログ値をデジタル値に変換するために、低パス・フィルタLPF1と電源SMPS2との間にADC(ADC=アナログ−トゥ−デジタルコンバータ)が使用されてよい。
他の代替形態では、制御ポートCP2は、制御言語を必要としてよく、ADCは、制御言語の制御パラメータの値を計算するためにデジタル処理ユニットと接続されてよい。
電源SMPS2は、同じ高効率で様々な電源レベルで電源電圧PASV2を生成するという利点を提供するスイッチト・モード電源でよい。
電源SMPS2は、電源電圧PASV2の値をアナログ入力信号AS2の平均信号電力に関する値MSPL2に適応させる。
電源SMPS2の電源電圧PASV2のための出力インターフェースは、電力増幅器PA2の電圧入力インターフェースPASVIN2に接続される。
電力増幅器PA2は、電源電圧PASV2の適応された値に基づいてキャリア信号CS2を増幅されたキャリア信号ACS2に増幅する。
本発明の第1の実施形態の第2の適用形態による電力増幅器システムPAS2は、電力増幅器PA2の電力効率を向上させ、それによって、アナログ電力増幅器システムPAS2の電力消費全体を低減するという利点を提供する。
図4を参照すると、本発明の第1の実施形態の第2の適用形態による方法M2の流れ図が示されている。
方法M2を実施するためのステップの順序および数は重要ではなく、当業者には理解されるように、ステップの順序および数は、本発明の範囲から逸脱することなく変わってよい。
第1のステップM2/1において、アナログ入力信号AS2が電力増幅器システムPAS2によって受信される。
ステップM2/1は、連続して実行される。
次のステップM2/2において、カプラCOUP1がアナログ入力信号AS2を第1の信号部分AS2_1および第2の信号部分AS2_2に連続して分割する。
他のステップM2/3において、電力検出器PDが、第2の信号部分AS2_2の信号電力を連続して測定し、電力レベル信号PL_AS2_2を生成する。
次のステップM2/4において、低パス・フィルタLPF1が、電力レベル信号PL_AS2_2の急な変化を平滑化することにより、第2の信号部分AS2_2の平均信号電力に関する電圧MSPL2を連続して生成する。
他のステップM2/5において、電力増幅器PA2の電圧PASV2を、カプラCOUP1の分割係数を考慮してアナログ入力信号AS2の平均信号電力に関する電圧MSPL2に連続して適応させる。
第1の代替形態では、第2の信号部分AS2_2の平均信号電力に関する電圧MSPL2が電源SMPS2の制御ポートCP2に直接印加され、電源SMPS2は、例えば電源SMPS2のルックアップ・テーブルを使用することにより電源電圧PASV2の値を決める。
第2の代替形態において、第2の信号部分AS2_2の平均信号電力に関する電圧MSPL2が、別の変換ユニットによって制御ポートCP2のパラメータ値に変換される。
ステップM2/3、M2/4、およびM2/5に連続しておよび並行して実施される他のステップM2/6において、電力増幅器PA2が、電源電圧PASV2の適応された値に基づいてキャリア信号CS2を増幅されたキャリア信号ACS2に増幅する。
第1のサブステップにおいて、アナログ入力信号AS2の第1の信号部分AS2_1がアップコンバージョン・ユニットUの入力インターフェースに適用される。
他のサブステップにおいて、アップコンバージョン・ユニットUが、第1の信号部分AS2_1を、局部発振器LO2の周波数信号と混合することにより、キャリア信号CS2に変換する。
最後のサブステップにおいて、キャリア信号CS2が、電力増幅器PA2の電源電圧PASV2によって、増幅されたキャリア信号ACS2に増幅される。
増幅されたキャリア信号ACS2は、電力増幅器PA2の出力インターフェースに接続されたアンテナに伝送される。
一代替形態では、増幅されたキャリア信号ACS2は、固定伝送回線に挿入されてよい。
他の代替形態では、増幅されたキャリア信号ACS2は、オーディオ・システムまたはビデオ・システムのラウドスピーカに伝送されてよい。
本発明による方法M2は、電力増幅器PA2のCDバイアス電流が、常に、アナログ入力信号AS2の信号電力レベルに関する電力レベルを有するキャリア信号CS2を増幅するのに十分な値に限定されるので、電力増幅器PA2の電力消費を低減するという利益を提供する。
さらに、電力増幅器システムPAS2の電力消費全体が低減される。
図5を参照すると、本発明の第2の実施形態の第1の適用形態による電力増幅器システムPAS3のブロック図が示されている。
図1に示されている電力増幅器システムPAS1と比較すると、電力増幅器システムPAS3は、適応ユニットADUではなく、クリッピング機能およびプリディストーション機能を有するクリッピング・ユニットCLPを備える。
クリッピング・ユニットCLPは、図1による適応ユニットADUの機能をさらに備える。
他の代替形態では、追加の適応ユニットが、図1による適応ユニットADUの機能を備えてよく、クリッピング・ユニットCLPと対話することができる。
さらに、電力増幅器システムPAS3は、カプラCOUP2とのプリディストーション・フィードバック経路PFP、復調およびダウン変換ユニットDD、別の局部発振器LO3、および2つのADC、ADC1、ADC2を備える。
デジタル・ベースバンド・ボードBB2の一部分上に配置されるクリッピング・ユニットCLPは、DSP(DSP=デジタル信号プロセッサ)、またはFPGA(FPGA=フィールド・プログラマブル・ゲート・アレイ)でよい。
一代替形態では、クリッピング・ユニットCLPは、別のデジタル・ベースバンド・ボード上に配置されてよい。
プリディストーション機能は、線形増幅範囲をより高い出力電力へ拡大することにより、より線形の電力増幅器PA1を実現し、それによって、増幅されたキャリア信号ACS3のスペクトル歪を低減するという利点を提供する。
一代替形態では、電力増幅器PA1の電力増幅の線形性が十分である可能性がある場合は、電力増幅器システムPAS3は、プリディストーション・フィードバック経路PFPを備えなくてよく、クリッピング・ユニットCLPは、プリディストーション機能を備えなくてよい。
他の代替形態では、クリッピング機能およびプリディストーション機能は、デジタル・ベースバンド・ボードBB2の一部分上の別々のユニットに配置される。デジタル入力信号DSの同相信号部Iおよび直交信号部Qの信号経路は、クリッピング・ユニットCLPの入力インターフェースに接続される。デジタル・クリッピング信号DCLSの同相信号部Iおよび直交信号部Qのためのクリッピング・ユニットCLPの出力インターフェースは、2つのDAC、DAC1、DAC2の入力インターフェースに接続される。
クリッピング・ユニットCLPのクリッピング機能は、平均信号電力に関する値MSPL1によって決められるクリッピング閾値によってデジタル入力信号DSの信号ピークを限定する。それによって、デジタル入力信号DSのPAPR(PAPR=ピーク対平均電力比)が予め定義された範囲内に保持される。
図6を参照すると、本発明の第2の実施形態の第1の適用形態による方法M3の流れ図が示されている。本発明の第1の実施形態の第1の適用形態において実行されるステップM1/1、M1/2、M1/3、M1/4、およびM1/5に加えて、ステップM3/1がステップM1/4と並行して実行されてよい。
方法M3を実施するためのステップの順序および数は重要ではなく、当業者には理解されるように、ステップの順序および数は、本発明の範囲から逸脱することなく変わってよい。
ステップM3/1において、クリッピング・ユニットCLPがデジタル入力信号DSのPAPRを予め定義された範囲内に保持する。したがって、クリッピング・ユニットCLPは、予め定義された範囲によってクリッピング閾値を調整するために平均信号電力に関する値MSPL1を使用し、それによって、デジタル・クリッピング信号DCLSを生成する。クリッピング閾値を超えるデジタル入力信号DSのすべての信号ピークは、クリッピング閾値に合わせて平らにされる、または水平にされる。
第1の代替形態では、いわゆるハード・クリッピングが、単にすべての信号値をクリッピング閾値に合わせて水平にすることにより行われることが可能である。その場合、デジタル・クリッピング信号DCLSの特性曲線は、シャープ・エッジを備える(図9および10を参照)。
好ましい第2の代替形態では、いわゆるソフト・クリッピングが、クリップされた信号ピークにおいてデジタル・クリッピング信号DCLSの特性曲線を平滑化することにより行われることが可能である。これは、調波の発生を回避し、調波によるデジタル・クリッピング信号DCLSの周波数帯域幅の拡大を回避するという利点を提供する。
他の好ましい代替形態では、デジタル・クリッピング信号DCLSの信号エンベロープが、ソフト・クリッピングのため、クリッピング閾値をわずかに超える可能性がある。
ステップM1/5において、他のサブステップが方法M1と比較して実行される。この他のサブステップにおいて、クリッピング・ユニットCLPが、プリディストーション・フィードバック経路PFPを介して受信されたフィードバック情報に基づいて、デジタル入力信号DSを変更する。
一代替形態では、電力増幅器システムがプリディストーション経路を含まなくてよい場合は、他のサブステップは実行されなくてよい。
本発明の第2の実施形態の第1の適用形態による方法M3によって、予め決められたクリッピング閾値が、予め決められた平均信号電力によってデジタル入力信号DSに適用される。一般に、増大平均信号電力では、増大クリッピング閾値がデジタル入力信号DSに適用され、減少平均信号電力では、減少クリッピング閾値がデジタル入力信号DSに適用される。
これは、平均信号電力よりはるかに大きい信号電力を有する信号ピークによる電力増幅器PA3の増幅の飽和を回避するという利点を提供する。さらに、増幅の飽和によって生じる追加の側波帯の発生など、電力増幅器PA3の出力信号の歪を防止することができる。予め定義された範囲は、信号保全性に関して無線通信規格によって与えられるような必要条件が満たされるように選択することができる。
図7を参照すると、本発明の第2の実施形態の第2の適用形態による電力増幅器システムPAS4のブロック図が示されている。
図3に示されている電力増幅器システムPAS2と比較すると、電力増幅器システムPAS4は、演算増幅器OAおよび別の低パス・フィルタLPF2を追加として備える。
低パス・フィルタLPF1によって生成され、電源SMPS2の制御ポートCP2に印加される、平均信号電力に関する電圧MSPL2が、演算増幅器OAのために電源電圧として追加して使用される。
演算増幅器OAは、アナログ信号AS2の第1の信号部分AS2_1のための入力インターフェース、演算増幅器OAのための電源電圧としての電圧MSPL2のためのインターフェース、およびアナログ・クリッピング信号ACLSのための出力インターフェースを備える。
一代替形態では、演算増幅器OAの代わりにトランジスタが使用されてよい。
演算増幅器OAは、アナログ入力信号AS2の第1の信号部分AS2_1の信号ピークを、平均信号電力に関する値MSPL2によって決められる別のクリッピング閾値に限定する。それによって、アナログ入力信号AS2の第1の信号部分AS2_1のPAPR(PAPR=ピーク対平均電力比)が、予め定義された範囲以内に保持される。
一代替形態では、電圧MSPL2を介して演算増幅器OAのための低減された電源電圧を生成するために、分圧器が使用されてよい。
他の代替形態では、電圧MSPL2を介して演算増幅器OAのための増幅された電源電圧を生成するために、別の演算増幅器が使用されてよい。
他の代替形態では、電圧MSPL2を電源SMPS2の制御ポートCP2によって必要とされる電圧に適応させるために、低パス・フィルタLPF1と電源SMPS2との間に別の分圧器またはさらに別の演算増幅器が使用されてよい。
別の低パス・フィルタLPF2は、アナログ・クリッピング信号ACLSのための入力インターフェース、およびアップコンバージョン・ユニットUの入力インターフェースに適用されるフィルタされたアナログ・クリッピング信号FACLSのための出力インターフェースを備える。
他の低パス・フィルタLPF2は、演算増幅器OAのクリッピング・プロセスによって生成されたアナログ・クリッピング信号ACLSのスペクトル構成要素を除去する。
一代替形態では、電力増幅器システムPAS4は、演算増幅器OAがクリッピング・プロセスによってアナログ・クリッピング信号ACLSの追加のスペクトル構成要素を生成しなくてよい場合は、別の低パス・フィルタLPF2を備えなくてよい。
図8を参照すると、本発明の第2の実施形態の第2の適用形態による方法M4の流れ図が示されている。本発明の第2の実施形態の第2の適用形態において実行されるステップM2/1、M2/2、M2/3、M2/4、M2/5、およびM2/6に加えて、ステップM4/1がステップM2/5と並行して実行される。
方法M4を実施するためのステップの順序および数は重要ではなく、当業者には理解されるように、ステップの順序および数は、本発明の範囲から逸脱することなく変わってよい。
ステップM4/1において、演算増幅器OAがアナログ入力信号AS2の第2の部分AS2_1のPAPRを別の予め定義された範囲内に保持し、アナログ・クリッピング信号ACLSを生成する。したがって、演算増幅器OAは、動作点において、係数1だけ別のクリッピング閾値より低いアナログ入力信号AS2の第1の部分AS2_1を増幅し、別のクリッピング閾値を超える信号ピークでは飽和モードで動作するリミッタとして機能し、それによって、第1の部分AS2_1の信号ピークをクリッピング閾値に合わせて平らにする、または水平にする。動作点は、電圧MSPL2によってセットされる。
ステップM2/5において、他のサブステップが実行される。他のサブステップにおいて、別の低パス・フィルタLPF2が、演算増幅器OAのクリッピング・プロセスによって生成されたアナログ・クリッピング信号ACLSの信号部を除去する。別の低パス・フィルタLPF2の予め定義された帯域幅を使用することにより、フィルタされたアナログ・クリッピング信号FACLSの信号品質を向上させることができる。
一代替形態では、演算増幅器OAがクリッピング・プロセスによってアナログ・クリッピング信号ACLSの追加のスペクトル構成要素を生成しなくてよい場合は、他のサブステップは実行されなくてよい。
本発明の第2の実施形態の第2の適用形態による方法M4は、平均信号電力よりはるかに大きい信号を有する信号ピークによる電力増幅器PA4の増幅の飽和を回避するという利点を提供する。さらに、増幅器の増幅によって生じる追加の側波帯の発生など、電力増幅器PA4の出力信号の歪を防止することができる。
図9および図10を参照すると、デジタル入力信号DSのPAPRを予め定義された範囲以内に保持するステップM3/1が、2つの異なる時間間隔に関して図示されている。
図9によれば、第1の特性図DIAG1は、破線による第1のデジタル入力信号DS1、および実線による第1のデジタル・クリッピング信号DCLS1を示し、両方とも、任意の時間単位TUを有する時間に応じて任意の振幅単位AUの振幅を有する。任意の時間単位は第1の時間間隔[0、3.5]を備え、任意の振幅単位は振幅間隔[0、2.5]を備える。
第1のデジタル・クリッピング信号DCLS1の実線は、第1のクリッピング閾値CLT1より下の第1のデジタル入力信号DS1の破線を覆い隠している。第1の特性図DIAG1は、方法M1のステップM1/3において計算された第1のデジタル入力信号DS1の平均信号電力に関する第1の振幅値MSPL1_1をさらに示す。
第1の振幅値MSPL1_1は、第1のクリッピング閾値CLT1を計算し、第1のデジタル入力信号DS1のPAPRを予め定義された範囲内に保持するために、方法M3のステップM3/1において使用される。したがって、第1のクリッピング閾値CLT1より高い第1のデジタル入力信号DS1の破線の第1の信号ピークが除去され、第1のクリッピング閾値CLTの第1のレベルにおける平らな曲線進行が第1の信号ピークの代わりに生成される。
図10によれば、第2の特性図DIAG2が、破線による第2のデジタル入力信号DS2、および実線による第2のデジタル・クリッピング信号DCLS2を示し、両方とも、任意の時間単位TUを有する時間の関数としての任意の振幅単位AUの振幅を有する。任意の時間単位は、第2の時間間隔[10、13.5]を備え、任意の振幅単位は、振幅単位[0、2.5]を備える。
第2のデジタル・クリッピング信号DCLS2の実線は、第2のクリッピング閾値CLT2より下の第2のデジタル入力信号DS2の破線を覆い隠す。
第2の特性図DIAG2は、方法M1のステップM1/3において計算された、第2のデジタル入力信号DS2の平均信号電力に関する第2の振幅値MSPL1_2をさらに示す。
第2の振幅値MSPL1_2は、第2のクリッピング閾値CLT2を計算し、第2のデジタル入力信号DS2のPAPRを予め定義された範囲内に保持するために、方法M3のステップM3/1において使用される。したがって、第2のクリッピング閾値CLT2より高い第2のデジタル入力信号DS2の破線の第2の信号ピークは除去され、第2のクリッピング閾値CLTの第2のレベルにおける平らな曲線進行が、第2の信号ピークの代わりに生成される。
第2のデジタル入力信号DS2の平均信号電力に関する第2の信号ピーク、第2のクリッピング閾値CLT2、および第2の振幅値MSPL1_2は、図9に示されている第1のデジタル入力信号DS1の対応する値より下にある。
第1の振幅値MSPL1_1より低い第2の振幅値MSPL1_2、およびPAPRの予め定義された範囲のため、第2の時間間隔[10、13.5]の第2のクリッピング閾値CLT2は、第1の時間間隔[0、3.5]の第1のクリッピング閾値CLT1より低い。
図11を参照すると、本発明の第3の実施形態による方法M5の流れ図が示されている。本発明の第1の実施形態の第1の適用形態によって実行されるステップM1/1、M1/3、M1/4、M1/5に加えて、ステップM5/1がM1/2の代わりに実行されてよい。
一代替形態では、ステップM5/1は、ステップM1/2と並行して実行されてよい。
ステップM5/1において、データ・トラフィック表示が上位層エンティティから適応ユニットADUにおいて受信される。
第1の代替形態では、上位エンティティは、MACスケジューラ(MAC=媒体アクセス制御)でよく、データ・トラフィック表示は、MACスケジューラのキューで待ついくつかのデータ・パケットまたはいつくつかのバイトを備える。
第2の代替形態では、上位層エンティティは、ネットワーク層エンティティでよく、データ・トラフィック表示は、ビデオ・ストリーミング・サービスおよびビデオ・ストリーミング・サービスの符号化速度など、現在使用されているサービスのタイプおよび数を備える。
第3の代替形態では、上位層エンティティは、HARQエンティティ(HARQ=ハイブリッド自動再送要求)でよく、データ・トラフィック表示は、ユーザ・データまたはシグナリング・データに追加されたED情報(ED=誤り検出情報)またはFEC情報(順方向誤り訂正)の量を備える。
ステップM1/3において、適応ユニットADUは、受信されたデータ・トラフィック表示によってデータ・トラフィックを推定し、推定されたデータ・トラフィックの平均信号電力に関する値MSPL1を計算するために、ルックアップ・テーブルを備えてよい。
本発明の第3の実施形態による方法M5は、物理層のデジタル入力信号DSがユーザ・トラフィック量またはシグナリング・トラフィック量の急速な変更によって増大される前の、前もっての電源電圧PASV1のタイムリな適応という利益を提供する。
図12を参照すると、本発明の第4の実施形態による方法M6の流れ図が示されている。本発明の第2の実施形態の第1の適用形態によって実行されるステップM1/1、M1/2、M1/3、M3/1、M1/4、およびM1/5に加えて、ステップM6/1がステップM1/2と並行して実行されてよい。
方法M6を実施するためのステップの順序および数は重要ではなく、当業者には理解されるように、ステップの順序および数は、本発明の範囲から逸脱することなく変わってよい。
ステップM6/1において、少なくとも1つの別の信号の少なくとも1つの別の特性の少なくとも1つの値が測定され、少なくとも1つの別の特性は、少なくとも1つの別の信号の品質指標でよい。
第1の代替形態では、少なくとも1つの別の特性は、SNR(SNR=信号対雑音比)でよく、少なくとも1つの別の信号は、デジタル入力信号DS、デジタル・クリッピング信号DCLS、または増幅されたキャリア信号ACS3でよい。
第2の代替形態では、少なくとも1つの別の特性は、いわゆるEVM(EVM=誤りベクトルの大きさ)でよく、少なくとも1つの別の信号は、デジタル入力信号DS、デジタル・クリッピング信号DCLSまたは増幅されたキャリア信号ACS3でよい。
第3の代替形態では、少なくとも1つの別の特性は、スペクトル特性でよく、少なくとも1つの別の信号は、デジタル入力信号DS、デジタル・クリッピング信号DCLS、または増幅されたキャリア信号ACS3でよい。
ステップM6/1は、ステップM1/3の後に、連続して、または第3の予め定義された時間間隔以内に、繰り返されてよい。
増幅されたキャリア信号ACS3のSNR、EVM、およびスペクトル特性を測定するために、プリディストーション・フィードバック経路PFPが使用されてよい。
他の代替形態では、SNRがEVMと共に、SNRがスペクトル特性と共に、EVMがスペクトル特性と共に、またはSNRがEVMおよびスペクトル特性と共に、同時に測定されることが可能である。
デジタル入力信号DSおよびデジタル・クリッピング信号DCLSの少なくとも1つの別の特性の値を測定することにより、デジタル・クリッピング信号DCLSの信号品質に対するクリッピング・プロセスの影響を判定することができる。
デジタル入力信号DSおよび増幅されたキャリア信号ACS3の少なくとも1つの別の特性の値を測定することにより、増幅されたキャリア信号ACS3の信号品質に対する増幅プロセスと組み合わせてのクリッピング・プロセスの影響を判定することができる。
ステップM1/3において、平均信号電力に関する値MSPL1が、ステップM1/2において測定されたデジタル入力信号に応じて、およびステップM6/1において測定された少なくとも1つの別の特性に応じて、例えば、ステップM1/2において測定されたデジタル入力信号のみを使用することにより計算される平均信号電力に関する値に補正係数を加えることにより、計算される。補正係数は、正でも負でもよい。
ステップM1/4において、電源電圧PASV1を、UMTSまたはLTEなどの無線通信規格の必要条件(例えば、ピーク符号領域誤り)を満たすために、平均信号電力に関する値MSPL1によって、および少なくとも1つの別の特性の値によって、適応させることができる。したがって、増幅されたキャリア信号ACS3のSNR、EVM、およびスペクトル特性は、平均信号電力に関する値MSPL1によって粗調整された可能性がある電源電圧PASV1を微調整するために使用することができる。
ステップM3/1において、PAPRを、無線通信デバイス規格の必要条件を満たすために、平均信号電力に関する値MSPL1によって、および少なくとも1つの別の特性の値によって、予め定義された範囲内に保持することができる。それによって、クリッピング閾値CLT1、CLT2の微調整を行うことができる。
本発明の第4の実施形態による方法M6は、増幅されたキャリア信号ACS3の信号品質を最適化し、無線通信規格によって必要とされる信号保全性を満たすことができるように、より正確なやり方で電源電圧および/またはクリッピング閾値を調整するという利点を提供する。
図13を参照すると、デバイスDEVは、コンピュータ・プログラム製品CPP、デジタル・データ記憶媒体DDSM、2つの信号入力インターフェースDEVSIGIN1、DEVSIGIN2、2つの信号出力インターフェースDEVSIGOUT1、DEVSIGOUT2、および制御出力インターフェースDEVCTROUTを備えてよい。
一代替形態では、デバイスは、1つの信号入力インターフェースおよび1つの信号出力インターフェースを備えてよい。
デバイスDEVは、図1による適応ユニットADU、または図5によるクリッピング・ユニットCLPを備えてよい。
デバイスDEVは、FPGA、CPLD、ASIC、またはDSPでよい。
コンピュータ・プログラム製品CPPは、電力増幅器PA1の電源電圧PASV1、PASV3の値を電力増幅器システムPAS1、PAS3のデジタル入力信号DSの平均信号電力に関する値に適応させるステップM1/4を備える方法M1を実施するためのコンピュータ実行可能命令を備える。
一代替形態では、コンピュータ・プログラム製品は、電力増幅器PA1の電源電圧PASV1、PASV3の値を電力増幅器システムPAS1、PAS3のデジタル入力信号DSの平均信号電力に関する値に適応させるステップM1/4を備える方法M1を実施するためにFPGAによって使用されるようなハードウェア構成でよい。
デジタル・データ記憶媒体DDSMは、電力増幅器PA1の電源電圧PASV1、PASV3の値を電力増幅器システムPAS1、PAS3のデジタル入力信号DSの平均信号電力に関する値に適応させるステップM1/4を備える方法M1を実施するために命令の機械実行可能プログラムをエンコードする。
一代替形態では、デジタル・データ記憶媒体DDSMは、FPGAによって使用されるようなハードウェア構成を記憶するためのフラッシュ・メモリでよい。
一代替形態では、デジタル・データ記憶媒体DDSMは、デバイスDEVから離れていてよい。

Claims (14)

  1. 電力増幅器システム(PAS3、PAS4)の電力増幅器(PA1、PA2)を使用することによりキャリア信号(CS3、CS4)を増幅する方法であって、該電力増幅器(PA1、PA2)が電源(SMPS1、SMPS2)の電源電圧(PASV1、PASV2)を供給され、該方法が、
    クリッピング閾値に従って該キャリア信号(CS3、CS4)へ該電力増幅器システム(PAS3、PAS4)の入力信号(DS、AS2)をクリッピングするステップ(M1/1)
    該電力増幅器システム(PAS3、PAS4)の該入力信号(DS、AS2)の平均信号電力に関する値に該電源電圧(PASV1、PASV2)の値を適応させるステップ(M1/4、M2/5)とを含み、該電源電圧(PASV1)の値を適応させるステップ(M1/4)が下り勾配の絶対値より大きい上り勾配の値で実行され、及び、
    該電力増幅器(PA1、PA2)によって該キャリア信号(CS3、CS4)を増幅するステップ(M1/5)を含み、
    該クリッピング閾値が該平均信号電力に依存する、方法。
  2. 請求項1に記載の方法において、
    該入力信号がデジタル入力信号(DS)又はアナログ入力信号(AS2)である、方法。
  3. 請求項1に記載の方法において、
    該方法が、少なくとも1つの別の信号の少なくとも1つの別の特性の少なくとも1つの値を測定するステップ(M6/1)をさらに含み、
    該少なくとも1つの別の特性が該少なくとも1つの別の信号の品質指標である、方法。
  4. 請求項3に記載の方法において、
    該電源電圧(PASV1)が該少なくとも1つの別の特性の該少なくとも1つの値にさらに依存する、方法。
  5. 請求項3に記載の方法において、
    該入力信号(DS、AS2)のピーク対平均電力比が該少なくとも1つの別の特性の該少なくとも1つの値にさらに依存する、方法。
  6. 請求項1に記載の方法において、
    該方法が、上位層エンティティからデータ・トラフィック表示を受信するステップ(M5/1)をさらに備える、方法。
  7. 請求項1に記載の方法において、
    該方法が、
    − 第1の予め定義された時間間隔によって与えられるある時点において該入力信号(DS)の同相及び直交信号部(I、Q)の値を測定し記憶するステップ(M1/2)、
    − 該入力信号(DS)の該同相及び直交信号部(I、Q)を二乗するステップ(M1/3)、
    − 中間値のために、該同相及び直交信号部(I、Q)の二乗を加算するステップ(M1/3)、及び
    − 第2の予め定義された時間間隔に属する該加算するステップの全ての中間値を平均化することによって、該入力信号(DS)の該平均信号電力に関する該値を計算するステップ(M1/3)、をさらに含む、方法。
  8. 請求項7に記載の方法において、
    該平均信号電力に関する該値が、該第2の予め定義された時間間隔の第1の部分内で測定された該入力信号(DS)の該値に従うより低い重み、および該第2の予め定義された時間間隔の第2の部分内で測定された該入力信号(DS)の該値に従うより高い重みを有する移動平均であり、該第2の予め定義された時間間隔の該第1の部分の後に該第2の予め定義された時間間隔の該第2の部分が続く、方法。
  9. 電力増幅器システム(PAS3、PAS4)であって、該電力増幅器システム(PAS3、PAS4)が、
    − クリッピング閾値に従ってキャリア信号(CS3、CS4)へ該電力増幅器システム(PAS3、PAS4)の入力信号(DS、AS2)をクリッピングする手段(CLP、OA)
    − 該キャリア信号(CS3、CS4)のための第1の入力インターフェース(PASIGIN1,PASIGIN2)と電源電圧(PASV1、PASV2)のための第2の入力インターフェース(PASVIN1、PASVIN2)とを含む、該キャリア信号(CS3、CS4)を増幅する電力増幅器(PA1、PA2)、ならびに
    − 該電力増幅器システム(PAS3、PAS4)の該入力信号(DS、AS2)の平均信号電力に関する値に該電源電圧(PASV1、PASV2)の値を適応させる手段を備え、該電源電圧(PASV1)の値の適応が下り勾配の絶対値より大きい上り勾配の値で実行され、
    該クリッピング閾値が該平均信号電力に依存する、電力増幅器システム。
  10. 請求項9に記載の電力増幅器システム(PAS1、...、PAS4)を備える無線通信システムにおける使用のためのトランスミッタ。
  11. 請求項10に記載のトランスミッタを備える無線通信システムにおける使用のためのネットワーク要素。
  12. 請求項11に記載のネットワーク要素において、
    該ネットワーク要素が以下の、基地局、アクセス・ポイント、携帯電話、PDA、ノートブック、のいずれかである、ネットワーク要素。
  13. 請求項9に記載の電力増幅器システム(PAS1、...、PAS4)を備える固定アクセス通信システムにおける使用のためのトランシーバ。
  14. 電力増幅器システム(PAS3)の電力増幅器(PA1)を使用することによりキャリア信号(CS3)を増幅する方法を実施するコンピュータ実行可能命令を備えるコンピュータ・プログラムであって、該方法が、
    − クリッピング閾値に従って該キャリア信号(CS3)へ該電力増幅器システム(PAS3)の入力信号(DS)をクリッピングするステップ(M1/1)
    − 該電力増幅器システム(PAS3)の該入力信号(DS)の平均信号電力に関する値に該電力増幅器(PA1)の電源電圧(PASV1)の値を適応させるステップ(M1/4)を含み、該電源電圧(PASV1)の値を適応させるステップ(M1/4)が下り勾配の絶対値より大きい上り勾配の値で実行され、及び
    − 該電力増幅器(PA1)によって該キャリア信号(CS3)を増幅するステップ(M1/5)を含み、
    該クリッピング閾値が該平均信号電力に依存する、コンピュータ・プログラム。
JP2013188069A 2009-03-02 2013-09-11 電力増幅器によって信号を増幅するための方法、電力増幅器システム、デバイス、コンピュータ・プログラム製品、およびそのデジタル記憶媒体 Expired - Fee Related JP5769771B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP09305185.2A EP2226932B1 (en) 2009-03-02 2009-03-02 Method for amplifying a signal by a power amplifier, power amplifier system, device, computer program product, and digital storage medium thereof
EP09305185.2 2009-03-02

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2011552380A Division JP2012519441A (ja) 2009-03-02 2010-02-10 電力増幅器によって信号を増幅するための方法、電力増幅器システム、デバイス、コンピュータ・プログラム製品、およびそのデジタル記憶媒体

Publications (2)

Publication Number Publication Date
JP2014003706A JP2014003706A (ja) 2014-01-09
JP5769771B2 true JP5769771B2 (ja) 2015-08-26

Family

ID=40833536

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2011552380A Pending JP2012519441A (ja) 2009-03-02 2010-02-10 電力増幅器によって信号を増幅するための方法、電力増幅器システム、デバイス、コンピュータ・プログラム製品、およびそのデジタル記憶媒体
JP2013188069A Expired - Fee Related JP5769771B2 (ja) 2009-03-02 2013-09-11 電力増幅器によって信号を増幅するための方法、電力増幅器システム、デバイス、コンピュータ・プログラム製品、およびそのデジタル記憶媒体

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2011552380A Pending JP2012519441A (ja) 2009-03-02 2010-02-10 電力増幅器によって信号を増幅するための方法、電力増幅器システム、デバイス、コンピュータ・プログラム製品、およびそのデジタル記憶媒体

Country Status (6)

Country Link
US (1) US8536940B2 (ja)
EP (1) EP2226932B1 (ja)
JP (2) JP2012519441A (ja)
KR (1) KR101374068B1 (ja)
CN (1) CN102308473B (ja)
WO (1) WO2010100016A1 (ja)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2442440B1 (en) * 2010-10-13 2016-06-15 Alcatel Lucent Control unit for a power amplifier and method of operating a control unit for a power amplifier
US9002303B2 (en) * 2011-05-27 2015-04-07 Samsung Electronics Co., Ltd. Method and apparatus for programmable envelope shaping circuit based on piecewise linear interpolation
GB2488380B (en) * 2011-06-24 2018-04-04 Snaptrack Inc Envelope tracking system for mimo
US20130044836A1 (en) * 2011-08-18 2013-02-21 Vyycore Ltd. Device and method for pre-distorting and amplifying a signal based on an error attribute
US9041464B2 (en) * 2011-09-16 2015-05-26 Qualcomm Incorporated Circuitry for reducing power consumption
US20130113559A1 (en) * 2011-11-08 2013-05-09 Vyycore Ltd. Device and method for pre-distorting and amplifying a signal based on an error attribute
US8830710B2 (en) 2012-06-25 2014-09-09 Eta Devices, Inc. RF energy recovery system
US9537456B2 (en) 2012-10-30 2017-01-03 Eta Devices, Inc. Asymmetric multilevel backoff amplifier with radio-frequency splitter
US9166536B2 (en) 2012-10-30 2015-10-20 Eta Devices, Inc. Transmitter architecture and related methods
US8829993B2 (en) * 2012-10-30 2014-09-09 Eta Devices, Inc. Linearization circuits and methods for multilevel power amplifier systems
US9497058B2 (en) * 2012-11-26 2016-11-15 Aviacomm Inc. High efficiency adaptive RF transmitter
US9608675B2 (en) 2013-02-11 2017-03-28 Qualcomm Incorporated Power tracker for multiple transmit signals sent simultaneously
US9531410B2 (en) * 2013-03-15 2016-12-27 Google Technology Holdings LLC Method for envelope tracking multiple transmissions through a single power amplifier
CN104104633B (zh) * 2013-04-15 2017-08-04 富士通株式会社 非线性补偿装置及其方法、发射机和通信系统
GB2514388A (en) * 2013-05-22 2014-11-26 Nujira Ltd Delay adjustment
US9927866B2 (en) * 2013-11-21 2018-03-27 Qualcomm Incorporated Method and system for optimizing a core voltage level and enhancing frequency performance of individual subcomponents for reducing power consumption within a PCD
GB2524243A (en) * 2014-03-17 2015-09-23 Ip Access Ltd System and method for controlling a power amplifier
US9768731B2 (en) 2014-07-23 2017-09-19 Eta Devices, Inc. Linearity and noise improvement for multilevel power amplifier systems using multi-pulse drain transitions
CN106797695B (zh) * 2014-10-15 2020-03-10 飞利浦灯具控股公司 用于控制电力/数据通信系统的控制系统
CN105611620B (zh) * 2014-11-20 2020-03-17 中兴通讯股份有限公司 一种功放电压调节方法及装置
US9979421B2 (en) 2015-03-02 2018-05-22 Eta Devices, Inc. Digital pre-distortion (DPD) training and calibration system and related techniques
JP2019505118A (ja) * 2015-12-17 2019-02-21 華為技術有限公司Huawei Technologies Co.,Ltd. クリッピング方法及び装置
FR3053855B1 (fr) * 2016-07-06 2018-07-27 Wupa Tec Systeme de suivi de la puissance crete d'un signal de telecommunication et procede de calcul de valeur de crete et de selection de tension d'alimentation associe
DE112020000719T5 (de) * 2019-02-07 2021-10-28 Harmonic, Inc. Verbessern der leistungsfähigkeit von hf-leistungsverstärkern durch verhindern von clipping bei signalen, die grosses papr aufweisen
US11239799B2 (en) * 2019-10-23 2022-02-01 Silicon Laboratories Inc. Apparatus for radio-frequency amplifier with improved performance and associated methods

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5570062A (en) 1994-10-12 1996-10-29 Ericsson Ge Mobile Communications Inc. AM-FM transmitter power amplifier using class-BC
US6028486A (en) 1997-10-07 2000-02-22 Telefonaktiebolaget Lm Ericsson Method and apparatus for reducing power dissipation in multi-carrier amplifiers
JP2000244452A (ja) 1999-02-24 2000-09-08 Kokusai Electric Co Ltd Cdma無線基地局
US6437641B1 (en) 2000-03-10 2002-08-20 Paragon Communications Ltd. Method and apparatus for improving the efficiency of power amplifiers, operating under a large peak-to-average ratio
WO2001067593A2 (en) 2000-03-10 2001-09-13 Paragon Communications Ltd. Improved method and apparatus for improving the efficiency of power amplifiers, operating under a large peak-to-average ratio
GB2366461B (en) * 2000-08-31 2004-06-23 Element 14 Inc Switched supply for operational amplifier
JP2002314345A (ja) * 2001-04-16 2002-10-25 Sony Corp 高周波増幅回路およびこれを用いた無線通信装置
JP3643795B2 (ja) * 2001-07-30 2005-04-27 株式会社日立国際電気 ピークリミッタ及びマルチキャリア増幅装置
EP1396932B1 (en) * 2002-09-05 2006-11-29 Hitachi, Ltd. Wireless communication apparatus
GB2395077A (en) 2002-11-01 2004-05-12 N & L Ltd An amplifier arrangement linearised by predistortion and feedforward; adaptive bias for improved efficiency; thermal overload protection
GB2401516A (en) 2003-04-17 2004-11-10 Univ Southampton Peak-to-average power ratio reduction by subtracting shaped pulses from a baseband signal
US7026868B2 (en) * 2003-11-20 2006-04-11 Northrop Grumman Corporation Variable supply amplifier system
GB0418944D0 (en) * 2004-08-25 2004-09-29 Siemens Ag Method for envelope clipping
EP1659703A1 (en) 2004-11-17 2006-05-24 Alcatel Method and means for decreasing the peak to average power ratio in mobile phones
JP2006352635A (ja) 2005-06-17 2006-12-28 Hitachi Kokusai Electric Inc プリディストーション方式歪補償増幅装置
WO2007104341A1 (en) * 2006-03-15 2007-09-20 Freescale Semiconductor, Inc. Method and apparatus for enhanced data rate adaptation and lower power controlin a wlan semiconductor chip
US7519336B2 (en) * 2006-05-05 2009-04-14 Nokia Corporation Method and arrangement for optimizing efficiency of a power amplifier
US7570931B2 (en) * 2006-06-02 2009-08-04 Crestcom, Inc. RF transmitter with variably biased RF power amplifier and method therefor
CN101341654B (zh) * 2006-06-14 2011-11-23 捷讯研究有限公司 用于开关稳压功率放大器模块的输入驱动控制
JP4829705B2 (ja) * 2006-07-12 2011-12-07 富士通株式会社 ピーク抑圧制御装置
US8031651B2 (en) * 2006-09-29 2011-10-04 Broadcom Corporation Method and system for minimizing power consumption in a communication system
WO2008072700A1 (ja) 2006-12-14 2008-06-19 Panasonic Corporation 送信装置

Also Published As

Publication number Publication date
KR20110111519A (ko) 2011-10-11
EP2226932A1 (en) 2010-09-08
WO2010100016A1 (en) 2010-09-10
JP2014003706A (ja) 2014-01-09
CN102308473A (zh) 2012-01-04
KR101374068B1 (ko) 2014-03-25
US8536940B2 (en) 2013-09-17
JP2012519441A (ja) 2012-08-23
US20110316623A1 (en) 2011-12-29
EP2226932B1 (en) 2013-10-16
CN102308473B (zh) 2014-12-03

Similar Documents

Publication Publication Date Title
JP5769771B2 (ja) 電力増幅器によって信号を増幅するための方法、電力増幅器システム、デバイス、コンピュータ・プログラム製品、およびそのデジタル記憶媒体
US8295396B2 (en) System and method for power control in a wireless transmitter
US7915969B2 (en) Distortion compensating circuit
US9225363B2 (en) Digital pre-distortion transmitter and method for controlling the same
JP3590571B2 (ja) 歪補償装置
US9431966B2 (en) High efficiency and high linearity adaptive power amplifier for signals with high papr
US8665018B2 (en) Integrated circuit, wireless communication unit and method for a differential interface for an envelope tracking signal
US8073074B2 (en) System and method for power control in a wireless transmitter
KR101880384B1 (ko) 전력 인코더 및 전력 부호화 방법
US20090004981A1 (en) High efficiency digital transmitter incorporating switching power supply and linear power amplifier
US8934574B2 (en) Signal processing circuit and method
JP2005020693A (ja) 極および線形増幅器システム
JP2007511187A (ja) 可変供給電圧増幅器システム
WO2005083891A1 (ja) 送信装置及び無線通信装置
US20080146168A1 (en) Methods of Enhancing Power Amplifier Linearity
JP2009290384A (ja) 歪補償回路及び歪補償方法
JP4963089B2 (ja) 送信装置
KR101069781B1 (ko) 전송 신호를 생성하는 방법
Ruotsalainen et al. Evaluation of quadrature PWM modulator performance for digital wideband transmitters

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131010

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20131010

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140610

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140619

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140919

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140925

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141219

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150526

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150623

R150 Certificate of patent or registration of utility model

Ref document number: 5769771

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees