JP5756738B2 - 通信システム、通信装置及び通信方法 - Google Patents
通信システム、通信装置及び通信方法 Download PDFInfo
- Publication number
- JP5756738B2 JP5756738B2 JP2011254041A JP2011254041A JP5756738B2 JP 5756738 B2 JP5756738 B2 JP 5756738B2 JP 2011254041 A JP2011254041 A JP 2011254041A JP 2011254041 A JP2011254041 A JP 2011254041A JP 5756738 B2 JP5756738 B2 JP 5756738B2
- Authority
- JP
- Japan
- Prior art keywords
- frame
- received
- transmission frame
- information
- reception
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Description
101 ネットワーク
400 通信装置A
410 CPU
411 ネットワーク上位ソフトウェア
412 LANコントローラドライバ
420 主メモリ
421 自局受信許可ポート番号指定ビットエリア
422 受信バッファ
423 ケースN
430 LSI
431 廃棄ステータスレジスタ
432 受信バッファの主メモリアドレスレジスタ
433 フレーム・タイプのアドレスレジスタ
434 プロトコル番号のアドレスレジスタ
435 宛先IPアドレスのアドレスレジスタ
436 サブネットマスク設定レジスタ
437 宛先ポート番号のアドレスレジスタ
438 ビットエリアの主メモリアドレスレジスタ
439 受信フレーム廃棄判定ブロック
440 LANコントローラ
450 フレーム
Claims (6)
- 複数の通信装置がネットワークにより相互に通信可能に接続されて構成された通信システムにおいて、
前記複数の通信装置のそれぞれは、ネットワーク上位ソフトウェア及びネットワークコントローラにより制御されるドライバを有する中央演算処理装置と、自装置で受付処理を行うべきか否かの判定に使用する情報が格納された主メモリと、前記中央演算処理装置で判別可能な伝送フレームを廃棄するか否かを示す情報を一時保管する廃棄ステータスレジスタと、前記伝送フレームを受信した際に廃棄するか否かを判定する受信フレーム廃棄判定手段と、を備え、それぞれの通信装置が前記主メモリ内に保持しているデータを他の通信装置が保持するデータと一致化させるために相互に前記伝送フレームの送受信を行い、
他の通信装置から送信されてきた前記伝送フレームを受信した通信装置では、前記ドライバが前記受信フレーム廃棄判定手段を働かせ、前記受信した伝送フレームに含まれる情報である宛先番号としての宛先IPアドレス及び宛先ポート番号と、前記主メモリに格納されている前記自装置で受付処理を行うべきか否かの判定に使用する情報である受信許可用の宛先番号を示す宛先IPアドレス及び宛先ポート番号とを比較することにより、当該受信した伝送フレームを自装置で受付処理を行うべきか否かを判定した結果の情報を前記廃棄ステータスレジスタに保持させると共に、当該廃棄ステータスレジスタの情報として、当該受信した伝送フレームについて自装置で受付処理を行うべきものでないことを示していれば当該受信した伝送フレームの廃棄処理を行い、自装置で受付処理を行うべきものであることを示していれば前記ネットワーク上位ソフトウェアを働かせて当該受信した伝送フレームの受付処理を行うことを特徴とする通信システム。 - 請求項1記載の通信システムにおいて、
前記受信フレーム廃棄判定手段は、前記受信した伝送フレームが自装置で受付処理を行うべきか否かの判定に使用する情報として、前記宛先番号に加えてフレーム・タイプ及びプロトコル番号を使用することを特徴とする通信システム。 - 請求項1又は2記載の通信システムにおいて、
前記廃棄ステータスレジスタの情報を示す各ビットと前記受信した伝送フレームの個々を格納している前記主メモリの領域とが関連付けられていることを特徴とする通信システム。 - 請求項3記載の通信システムにおいて、
前記受信した伝送フレームの個々を格納する前記主メモリの領域は、当該伝送フレームの最大長より大きく、且つ2のべき乗であることを特徴とする通信システム。 - 複数の通信装置がネットワークにより相互に通信可能に接続されて構成された通信システムにおける通信装置において、
前記複数の通信装置のそれぞれは、ネットワーク上位ソフトウェア及びネットワークコントローラにより制御されるドライバを有する中央演算処理装置と、自装置で受付処理を行うべきか否かの判定に使用する情報が格納された主メモリと、前記中央演算処理装置で判別可能な伝送フレームを廃棄するか否かを示す情報を一時保管する廃棄ステータスレジスタと、前記伝送フレームを受信した際に廃棄するか否かを判定する受信フレーム廃棄判定手段と、を備え、それぞれの通信装置が前記主メモリ内に保持しているデータを他の通信装置が保持するデータと一致化させるために相互に前記伝送フレームの送受信を行い、
他の通信装置から送信されてきた前記伝送フレームを受信した通信装置では、前記ドライバが前記受信フレーム廃棄判定手段を働かせ、前記受信した伝送フレームに含まれる情報である宛先番号としての宛先IPアドレス及び宛先ポート番号と、前記主メモリに格納されている前記自装置で受付処理を行うべきか否かの判定に使用する情報である受信許可用の宛先番号を示す宛先IPアドレス及び宛先ポート番号とを比較することにより、当該受信した伝送フレームを自装置で受付処理を行うべきか否かを判定した結果の情報を前記廃棄ステータスレジスタに保持させると共に、当該廃棄ステータスレジスタの情報として、当該受信した伝送フレームについて自装置で受付処理を行うべきものでないことを示していれば当該受信した伝送フレームの廃棄処理を行い、自装置で受付処理を行うべきものであることを示していれば前記ネットワーク上位ソフトウェアを働かせて当該受信した伝送フレームの受付処理を行うことを特徴とする通信装置。 - 複数の通信装置がネットワークにより相互に通信可能に接続されて構成された通信システムにおける通信方法において、
前記複数の通信装置のそれぞれがネットワーク上位ソフトウェア及びネットワークコントローラにより制御されるドライバを有する中央演算処理装置と、自装置で受付処理を行うべきか否かの判定に使用する情報が格納された主メモリと、前記中央演算処理装置で判別可能な伝送フレームを廃棄するか否かを示す情報を一時保管する廃棄ステータスレジスタと、前記伝送フレームを受信した際に廃棄するか否かを判定する受信フレーム廃棄判定手段と、を備え、それぞれの通信装置が前記主メモリ内に保持しているデータを他の通信装置が保持するデータと一致化させるために相互に前記伝送フレームの送受信を行う伝送フレーム送受信ステップを有し、
前記伝送フレーム送受信ステップは、他の通信装置から送信されてきた前記伝送フレームを受信した通信装置において、前記ドライバが前記受信フレーム廃棄判定手段を働かせ、前記受信した伝送フレームに含まれる情報である宛先番号としての宛先IPアドレス及び宛先ポート番号と、前記主メモリに格納されている前記自装置で受付処理を行うべきか否かの判定に使用する情報である受信許可用の宛先番号を示す宛先IPアドレス及び宛先ポート番号とを比較することにより、当該受信した伝送フレームを自装置で受付処理を行うべきか否かを判定した結果の情報を前記廃棄ステータスレジスタに保持させる廃棄ステータスレジスタ情報保持ステップと、前記ドライバが前記廃棄ステータスレジスタ情報保持ステップで得られた前記廃棄ステータスレジスタの情報として、前記受信した伝送フレームについて自装置で受付処理を行うべきものでないことを示していれば当該受信した伝送フレームの廃棄処理を行う伝送フレーム廃棄処理ステップと、前記ドライバが前記廃棄ステータスレジスタ情報保持ステップで得られた前記廃棄ステータスレジスタの情報として、前記受信した伝送フレームについて自装置で受付処理を行うべきものであることを示していれば前記ネットワーク上位ソフトウェアを働かせて当該受信した伝送フレームの受付処理を行う伝送フレーム受付処理ステップと、を含むことを特徴とする通信方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011254041A JP5756738B2 (ja) | 2011-11-21 | 2011-11-21 | 通信システム、通信装置及び通信方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011254041A JP5756738B2 (ja) | 2011-11-21 | 2011-11-21 | 通信システム、通信装置及び通信方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013110586A JP2013110586A (ja) | 2013-06-06 |
JP5756738B2 true JP5756738B2 (ja) | 2015-07-29 |
Family
ID=48706944
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011254041A Active JP5756738B2 (ja) | 2011-11-21 | 2011-11-21 | 通信システム、通信装置及び通信方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5756738B2 (ja) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02116240A (ja) * | 1988-10-26 | 1990-04-27 | Hitachi Ltd | パケット通信装置における流量測定装置及び流量制御方式 |
JPH09269934A (ja) * | 1996-04-02 | 1997-10-14 | Hitachi Ltd | 共有メモリのデータ一致化方法および伝送システム |
JP2001333096A (ja) * | 2000-05-23 | 2001-11-30 | Canon Inc | 通信装置 |
JP2006121667A (ja) * | 2004-09-27 | 2006-05-11 | Matsushita Electric Ind Co Ltd | パケット受信制御装置及びパケット受信制御方法 |
JP2007043382A (ja) * | 2005-08-02 | 2007-02-15 | Matsushita Electric Ind Co Ltd | フレーム処理装置 |
-
2011
- 2011-11-21 JP JP2011254041A patent/JP5756738B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013110586A (ja) | 2013-06-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7783794B2 (en) | Remote USB access method | |
US9170963B2 (en) | Apparatus and method for generating interrupt signal that supports multi-processor | |
JP2005167965A (ja) | パケット処理方法および装置 | |
JP2016186719A (ja) | 入出力制御装置、情報処理装置及び入出力制御装置の制御方法 | |
KR102303424B1 (ko) | 랜덤 액세스 메모리를 포함하는 하나 이상의 처리 유닛을 위한 직접 메모리 액세스 제어 장치 | |
JP4829408B2 (ja) | 画像処理方法及び画像処理装置 | |
US20210297510A1 (en) | Efficient packet processing for express data paths | |
JP5756738B2 (ja) | 通信システム、通信装置及び通信方法 | |
US8842547B2 (en) | Communication control apparatus and control method | |
JP2007128385A (ja) | 伝送装置、伝送システムおよび更新データの排他制御方法 | |
US7167937B2 (en) | Bus system | |
JP3970728B2 (ja) | データ通信装置 | |
WO2023223823A1 (ja) | データ処理装置、データ処理方法、およびプログラム | |
JP7310695B2 (ja) | 通信システム | |
JPH09204311A (ja) | 情報処理システム | |
JP2006195607A (ja) | バルクアウト転送終了判定方法および回路 | |
CN117573209A (zh) | 一种基于硬件的中断聚合方法及装置 | |
JP2011101249A (ja) | 画像処理システム、画像処理装置、データ転送制御方法、プログラム及び記録媒体 | |
CN109165099B (zh) | 一种电子设备、内存拷贝方法及装置 | |
JPH0546576A (ja) | 並列計算機の通信制御方法及び装置 | |
JP2003264601A (ja) | 通信制御装置および画像形成システム | |
CN115437976A (zh) | 一种总线控制方法及系统 | |
WO2000014929A1 (fr) | Dispositif et systeme de communication en temps reel | |
JP6213029B2 (ja) | 通信装置、及び通信システム | |
KR101206961B1 (ko) | 화상형성장치 및 그 제어방법과, 인터페이스장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140807 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150319 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150324 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150427 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150526 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150601 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5756738 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |