JP5619093B2 - Solid-state imaging device and solid-state imaging system - Google Patents

Solid-state imaging device and solid-state imaging system Download PDF

Info

Publication number
JP5619093B2
JP5619093B2 JP2012182630A JP2012182630A JP5619093B2 JP 5619093 B2 JP5619093 B2 JP 5619093B2 JP 2012182630 A JP2012182630 A JP 2012182630A JP 2012182630 A JP2012182630 A JP 2012182630A JP 5619093 B2 JP5619093 B2 JP 5619093B2
Authority
JP
Japan
Prior art keywords
solid
state imaging
imaging device
photoelectric conversion
diffusion layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2012182630A
Other languages
Japanese (ja)
Other versions
JP2013008989A (en
Inventor
樋山 拓己
拓己 樋山
小倉 正徳
正徳 小倉
誠一郎 酒井
誠一郎 酒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2012182630A priority Critical patent/JP5619093B2/en
Publication of JP2013008989A publication Critical patent/JP2013008989A/en
Application granted granted Critical
Publication of JP5619093B2 publication Critical patent/JP5619093B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/30Transforming light or analogous information into electric information
    • H04N5/33Transforming infrared radiation

Description

本発明は固体撮像装置及び固体撮像システムに係わり、特に複数の光電変換領域と、複数の光電変換領域に各々対応して設けられた複数の転送スイッチ手段と、複数の光電変換領域から読み出された光電荷を入力として増幅する、共通の増幅手段と、を有する単位セルを行列方向に配してなる固体撮像装置固体撮像装置及び固体撮像システムに関するものである。   The present invention relates to a solid-state imaging device and a solid-state imaging system, and in particular, is read from a plurality of photoelectric conversion regions, a plurality of transfer switch means provided corresponding to each of the plurality of photoelectric conversion regions, and a plurality of photoelectric conversion regions. The present invention relates to a solid-state imaging device and a solid-state imaging system in which unit cells having a common amplifying unit that amplifies the photocharge as an input are arranged in a matrix direction.

近年CMOSプロセスを利用したCMOSセンサと呼ばれる固体撮像装置が注目されている。CMOSセンサは、周辺回路混載の容易性、低電圧駆動等の理由から、とくに携帯情報機器分野への応用が進んでいる。   In recent years, a solid-state imaging device called a CMOS sensor using a CMOS process has attracted attention. CMOS sensors are particularly applied to the field of portable information devices because of the ease of peripheral circuit mounting and low voltage driving.

高S/N比のCMOSセンサの画素構成として、例えば、特許文献1に開示されているように、フォトダイオードと画素アンプの入力との間に転送スイッチを設けた画素構成が知られている。しかし、この画素構成の欠点として、トランジスタ数が多いため、画素を縮小すると、トランジスタに必要な面積が制約となり、フォトダイオードに十分な面積を残すことが困難なことが挙げられる。この弱点を克服するため、近年例えば特許文献2に開示されているように隣接する複数の画素でトランジスタを共有する形態が提案されている。図14(同公報の図8と同一)に、この従来技術の固体撮像装置を示す。同図において、3は転送スイッチとしてはたらく転送用MOSトランジスタ、4はリセット電位を供給するリセット用MOSトランジスタ、5はソースフォロワアンプMOSトランジスタ、6は選択的にソースフォロワアンプMOSトランジスタ5から信号を出力させるための水平選択用MOSトランジスタ、7はソースフォロワの負荷MOSトランジスタ、8は暗出力信号を転送するための暗出力転送用MOSトランジスタ、9は明出力信号を転送するための明出力転送用MOSトランジスタ、10は暗出力信号を蓄積するための暗出力蓄積容量CTN、11は明出力信号を蓄積するための明出力蓄積容量CTS、12は暗出力信号及び明出力信号を水平出力線に転送するための水平転送用MOSトランジスタ、13は水平出力線をリセットするための水平出力線リセット用MOSトランジスタ、14は差動出力アンプ、15は水平走査回路、16は垂直走査回路、24は埋め込みp+npフォトダイオードである。ここで、暗出力信号とは、ソースフォロワアンプMOSトランジスタ5のゲート領域をリセットすることにより生じる信号であり、明出力信号とは、フォトダイオード24で光電変換された信号と暗出力信号とが加わった信号である。そして、差動出力アンプからは、ソースフォロワアンプMOSトランジスタ5のばらつきのない信号が得られる。   As a pixel configuration of a high S / N ratio CMOS sensor, for example, as disclosed in Patent Document 1, a pixel configuration in which a transfer switch is provided between a photodiode and an input of a pixel amplifier is known. However, a disadvantage of this pixel configuration is that, since the number of transistors is large, if the pixels are reduced, the area required for the transistors is restricted and it is difficult to leave a sufficient area for the photodiode. In order to overcome this weak point, recently, as disclosed in, for example, Patent Document 2, a configuration in which a transistor is shared by a plurality of adjacent pixels has been proposed. FIG. 14 (same as FIG. 8 of the publication) shows this conventional solid-state imaging device. In the figure, 3 is a transfer MOS transistor that functions as a transfer switch, 4 is a reset MOS transistor that supplies a reset potential, 5 is a source follower amplifier MOS transistor, and 6 is a signal that is selectively output from the source follower amplifier MOS transistor 5. Horizontal selection MOS transistor, 7 is a source follower load MOS transistor, 8 is a dark output transfer MOS transistor for transferring a dark output signal, and 9 is a light output transfer MOS for transferring a bright output signal. Transistor 10 is a dark output storage capacitor CTN for storing a dark output signal, 11 is a light output storage capacitor CTS for storing a bright output signal, and 12 transfers a dark output signal and a bright output signal to a horizontal output line. Horizontal transfer MOS transistor for resetting the horizontal output line 13 Horizontal output line reset MOS transistor, the differential output amplifier 14, 15 horizontal scanning circuit, vertical scanning circuit 16, 24 is buried p + np photodiode. Here, the dark output signal is a signal generated by resetting the gate region of the source follower amplifier MOS transistor 5, and the bright output signal is obtained by adding the signal photoelectrically converted by the photodiode 24 and the dark output signal. Signal. Then, the differential output amplifier provides a signal with no variation in the source follower amplifier MOS transistor 5.

同図から解る様に垂直方向の2つのフォトダイオード24に対して1つのソースフォロワアンプ5が転送用MOSトランジスタ3を介して接続される。従って、従来、2画素で8個のMOSトランジスタを必要としていたのに対し、5個で済む様になるため、微細化に対して有利となる。トランジスタの共有化をすることにより、1画素あたりのトランジスタ数が減り、十分なフォトダイオード面積の確保が可能となる。   As can be seen from the figure, one source follower amplifier 5 is connected to two photodiodes 24 in the vertical direction via a transfer MOS transistor 3. Therefore, in contrast to the conventional case where eight pixels are required for two pixels, only five transistors are required, which is advantageous for miniaturization. By sharing transistors, the number of transistors per pixel is reduced, and a sufficient photodiode area can be secured.

また、共有トランジスタ構成の画素レイアウトの例として、特許文献3に開示された構成がある。   Further, as an example of a pixel layout of a shared transistor configuration, there is a configuration disclosed in Patent Document 3.

特開平11−122532号公報Japanese Patent Laid-Open No. 11-122532 特開平09-046596号公報JP 09-046596 A 特開2000-232216号公報Japanese Unexamined Patent Publication No. 2000-232216

前述したように画素縮小に効果がある共有トランジスタ構成であるが、本発明者は、この共有トランジスタ構成のCMOSセンサにおいて、ブルーミングと呼ばれる偽信号が発生しやすく、特に高輝度条件下での画質劣化が著しいことを見出した。   As described above, the shared transistor configuration is effective in reducing the pixel. However, the present inventor easily generates a false signal called blooming in the CMOS sensor with the shared transistor configuration, and the image quality deteriorates particularly under a high luminance condition. Was found to be remarkable.

本発明の目的は、共有トランジスタ構成の固体撮像装置において、ブルーミングを防止することにある。   An object of the present invention is to prevent blooming in a solid-state imaging device having a shared transistor configuration.

以下、共有トランジスタ構成の固体撮像装置においてブルーミングが生じやすい点についての本発明者による考察は以下の通りである。   Hereinafter, the inventors consider the point that blooming is likely to occur in a solid-state imaging device having a shared transistor configuration.

共有トランジスタ構成の固体撮像装置における画素レイアウトの例としては、上述した特許文献3に開示された構成があるが、1画素あたりのトランジスタ数が少なくなっているがために、フォトダイオード間にトランジスタが挿入されN型のソースドレイン拡散層が存在する方向と、フォトダイオード間にトランジスタがなくN型のソースドレイン領域が存在しない方向の2種類がある。   As an example of a pixel layout in a solid-state imaging device having a shared transistor configuration, there is a configuration disclosed in Patent Document 3 described above. However, since the number of transistors per pixel is reduced, there is a transistor between photodiodes. There are two types: a direction in which an N-type source / drain diffusion layer exists and a direction in which there is no transistor between photodiodes and there is no N-type source / drain region.

ある1つのフォトダイオードが飽和状態に達した場合、そのフォトダイオードからは過剰電荷が周辺へ拡散する。拡散した電荷は、N型のソースドレイン領域に達すると、そこで捕獲され最終的には電源へと排出される。ところが、N型のソースドレイン領域が、拡散方向に存在しないと、電荷はどこにも捕獲されずに、隣接するフォトダイオードに流入し、ブルーミングと呼ばれる偽信号を発生させる。このため、特許文献3に記載される従来の共有トランジスタ構成の画素レイアウトでは、隣接するフォトダイオード間でのブルーミングが発生する。   When one photodiode reaches saturation, excess charge diffuses from the photodiode to the periphery. When the diffused charge reaches the N-type source / drain region, it is captured and finally discharged to the power source. However, if the N-type source / drain region does not exist in the diffusion direction, the charge is not captured anywhere and flows into the adjacent photodiode to generate a false signal called blooming. For this reason, in the pixel layout of the conventional shared transistor configuration described in Patent Document 3, blooming occurs between adjacent photodiodes.

本発明の1つの側面は、複数の光電変換領域が2次元状に配置されるとともに前記複数の光電変換領域から信号を読み出すための複数のトランジスタが配置された固体撮像装置に係り、前記転送トランジスタのゲート電極は、相互につながった第1部分および第2部分を含み、第1方向に関して隣り合う2つの前記光電変換領域の間に、前記浮遊拡散層と、前記浮遊拡散層に電気的に接続されたコンタクトプラグと、前記ゲート電極の前記第1部分とが配置され、第2方向に関して隣り合う2つの前記光電変換領域の間に、前記トランジスタの拡散層の少なくとも一部と、前記少なくとも一部に電気的に接続されたコンタクトプラグと、前記ゲート電極の前記第2部分と、前記第2部分に電気的に接続されたコンタクトプラグとが配置され、前記ゲート電極の前記第1部分は前記第2方向に延びていて、前記ゲート電極の前記第2部分は前記第1方向に延びているOne aspect of the present invention relates to a solid-state imaging device in which a plurality of photoelectric conversion regions are two-dimensionally arranged and a plurality of transistors for reading signals from the plurality of photoelectric conversion regions are arranged, and the transfer transistor The gate electrode includes a first part and a second part connected to each other, and is electrically connected to the floating diffusion layer and the floating diffusion layer between two photoelectric conversion regions adjacent to each other in the first direction. a contact plug, the said first portion of the gate electrode is disposed between two of said photoelectric conversion region adjacent with respect to the second direction, and at least a portion of the diffusion layer of the transistor, wherein at least a portion electrically and connected to the contact plugs, and the second portion of the gate electrode, the second contact plug electrically connected to the portion arranged, Wherein the first portion of the serial gate electrode extend in the second direction, said second portion of said gate electrode extends in the first direction.

本発明によれば、共有トランジスタ構成の固体撮像装置において、ブルーミングを防止又は減少することができる。そのことにより、高精細な画像を得ることが出来る。特にカラーセンサにおいては、色再現性の優れた良好な画像を得ることができる。   According to the present invention, blooming can be prevented or reduced in a solid-state imaging device having a shared transistor configuration. As a result, a high-definition image can be obtained. Particularly in a color sensor, a good image with excellent color reproducibility can be obtained.

本発明の第1実施形態の固体撮像装置の単位セルのレイアウトを示す平面図である。FIG. 2 is a plan view showing a layout of a unit cell of the solid-state imaging device according to the first embodiment of the present invention. 本発明の第1実施形態の固体撮像装置の等価回路図である。1 is an equivalent circuit diagram of a solid-state imaging device according to a first embodiment of the present invention. 本発明の第1実施形態の固体撮像装置の図1の線分A−A′で切った場合の断面図である。FIG. 2 is a cross-sectional view of the solid-state imaging device according to the first embodiment of the present invention taken along line AA ′ in FIG. 1. 電子の捕獲領域を設けない場合の固体撮像装置の断面図である。It is sectional drawing of a solid-state imaging device when not providing an electron capture area | region. 本発明の第1実施形態の固体撮像装置における駆動パルスタイミング図である。FIG. 3 is a drive pulse timing chart in the solid-state imaging device according to the first embodiment of the present invention. 本発明の第1実施形態の固体撮像装置における駆動パルスタイミング図である。FIG. 3 is a drive pulse timing chart in the solid-state imaging device according to the first embodiment of the present invention. 本発明の第2実施形態の固体撮像装置の等価回路図である。FIG. 5 is an equivalent circuit diagram of a solid-state imaging device according to a second embodiment of the present invention. 本発明の第2実施形態の固体撮像装置の単位セルのレイアウトを示す平面図である。FIG. 6 is a plan view showing a layout of a unit cell of a solid-state imaging device according to a second embodiment of the present invention. 本発明の第3実施形態の固体撮像装置の単位セルのレイアウトを示す平面図である。FIG. 6 is a plan view showing a layout of a unit cell of a solid-state imaging device according to a third embodiment of the present invention. 並列接続された絶縁ゲート型トランジスタを示す図である。It is a figure which shows the insulated gate transistor connected in parallel. 本発明の第4実施形態の固体撮像装置の単位セルのレイアウトを示す平面図である。FIG. 10 is a plan view showing a layout of a unit cell of a solid-state imaging device according to a fourth embodiment of the present invention. 本発明の第4実施形態の固体撮像装置のカラーフィルタ構成を示す平面図である。FIG. 10 is a plan view showing a color filter configuration of a solid-state imaging device according to a fourth embodiment of the present invention. 本発明の第5実施形態の撮像システムを示す概念図である。FIG. 10 is a conceptual diagram showing an imaging system according to a fifth embodiment of the present invention. 従来技術の固体撮像装置の等価回路図である。It is an equivalent circuit schematic of the solid-state imaging device of a prior art.

本発明の実施形態について以下に詳細に説明する。
[実施形態1]
本発明の第1実施形態の固体撮像装置について説明する。図1は、第1実施形態の固体撮像装置の単位セルの平面図である。図2は、本実施形態の固体撮像装置の等価回路図であり、図1で示したレイアウトの画素を2次元状(行列方向)に配列している。
Embodiments of the present invention will be described in detail below.
[Embodiment 1]
A solid-state imaging device according to a first embodiment of the present invention will be described. FIG. 1 is a plan view of a unit cell of the solid-state imaging device according to the first embodiment. FIG. 2 is an equivalent circuit diagram of the solid-state imaging device of the present embodiment, in which pixels having the layout shown in FIG. 1 are arranged in a two-dimensional manner (matrix direction).

図2において、単位セルは、光電変換素子であるフォトダイオード101a、101bと、フォトダイオード101a、101bで発生した信号を増幅する共有の増幅手段となる増幅MOSFET104と、増幅MOSFET104の入力を所定電圧にリセットする共有のリセットスイッチとなるリセットMOSFET103、および増幅MOSFET104のソース電極と垂直出力線106との導通を制御する共有の行選択スイッチとなる行選択MOSFET105を備えている。さらに、フォトダイオード101a、101bに対応して、画素転送スイッチとなる画素転送MOSFET102a、102bがそれぞれ設けられている。ここでは、単位セルには二つのフォトダイオードが形成されているので、単位セルは2つの画素からなる。なお、図1においては、101a、101bはPウエル層に設けられたフォトダイオードのN型拡散層(PウエルとN型拡散層とでPN接合部を形成する)、104は増幅MOSFETのゲート電極、103はリセットMOSFETのゲート電極、105は行選択MOSFETのゲート電極、102a、102bは画素転送MOSFETのゲート電極を示す。また、130は電源(VDD)と接続されたN型不純物領域、131は接地されたP型不純物領域(ウエルコンタクト)、134はリセットMOSFETのドレイン領域、135は垂直出力線106に接続されたN型拡散層を示す。   In FIG. 2, the unit cell includes photodiodes 101a and 101b which are photoelectric conversion elements, an amplification MOSFET 104 which is a shared amplification means for amplifying signals generated by the photodiodes 101a and 101b, and an input of the amplification MOSFET 104 to a predetermined voltage. A reset MOSFET 103 serving as a common reset switch to be reset, and a row selection MOSFET 105 serving as a common row selection switch for controlling conduction between the source electrode of the amplification MOSFET 104 and the vertical output line 106 are provided. Further, pixel transfer MOSFETs 102a and 102b serving as pixel transfer switches are provided corresponding to the photodiodes 101a and 101b, respectively. Here, since two photodiodes are formed in the unit cell, the unit cell is composed of two pixels. In FIG. 1, 101a and 101b are N-type diffusion layers of a photodiode provided in a P-well layer (a P-well and an N-type diffusion layer form a PN junction), and 104 is a gate electrode of an amplification MOSFET. , 103 are gate electrodes of reset MOSFETs, 105 are gate electrodes of row selection MOSFETs, and 102a and 102b are gate electrodes of pixel transfer MOSFETs. Reference numeral 130 denotes an N-type impurity region connected to the power supply (VDD), 131 denotes a grounded P-type impurity region (well contact), 134 denotes a drain region of the reset MOSFET, and 135 denotes an N-type connected to the vertical output line 106. The mold diffusion layer is shown.

フォトダイオード101a、101bに蓄積された電荷はそれぞれ画素転送MOSFET102a、102bを介して各浮遊拡散層132に転送される。これらの浮遊拡散層132は配線(導電体)133によって、増幅MOSFET104のゲート電極と、リセットMOSFET103のソース電極に共通接続されている。   The charges accumulated in the photodiodes 101a and 101b are transferred to the floating diffusion layers 132 via the pixel transfer MOSFETs 102a and 102b, respectively. These floating diffusion layers 132 are commonly connected to the gate electrode of the amplification MOSFET 104 and the source electrode of the reset MOSFET 103 by a wiring (conductor) 133.

本実施形態のブルーミング低減効果を説明するために、図1の点線で示す線分A−A′での断面図を図3に示す。フォトダイオード101a,101bは、N型拡散層141とP型ウェル143とでPN接合を形成しており、また、半導体基板表面側には濃いP型拡散層140とN型拡散層141がPN接合となっており、全体で埋め込みフォトダイオードとなっている。フォトダイオード101aとフォトダイオード101bとの間には、電源(VDD)に接続されたN型拡散層130が配置されており、これは同時に増幅MOSFET104のドレイン領域となっている。フォトダイオード101a,102b、およびN型拡散層130はLOCOS膜等の素子分離用酸化膜142によって、分離されている。なお、図3において、ポリシリコン層は簡略化のため省略している。また、P型ウェル143のさらに下層はN型基板144となっており、電源に接続されている。フォトダイオード101bが飽和状態になった場合を考えると、図3の矢印で示すように、過剰な電荷(この場合は電子)はフォトダイオード101b外へ拡散する。このとき、図3の右方に拡散した電子(フォトダイオード101bからN型拡散層130へと拡散した電子)は、増幅MOSFET104のドレイン領域のN型拡散層130(光電荷と同一導電型の不純物拡散領域)に捕獲される。このため、フォトダイオード101aには過剰電子が拡散してこない。また、図3の下方に拡散した電子は、N型基板144に捕獲される。   In order to explain the blooming reduction effect of the present embodiment, a cross-sectional view taken along line AA ′ shown by the dotted line in FIG. 1 is shown in FIG. In the photodiodes 101a and 101b, a PN junction is formed by the N-type diffusion layer 141 and the P-type well 143, and the dense P-type diffusion layer 140 and the N-type diffusion layer 141 are formed on the semiconductor substrate surface side. As a whole, it is a buried photodiode. An N-type diffusion layer 130 connected to the power supply (VDD) is disposed between the photodiode 101a and the photodiode 101b, and this is simultaneously the drain region of the amplification MOSFET 104. The photodiodes 101a and 102b and the N-type diffusion layer 130 are separated by an element isolation oxide film 142 such as a LOCOS film. In FIG. 3, the polysilicon layer is omitted for simplification. The lower layer of the P-type well 143 is an N-type substrate 144 and is connected to a power source. Considering the case where the photodiode 101b is saturated, excess charge (in this case, electrons) diffuses out of the photodiode 101b as shown by the arrows in FIG. At this time, electrons diffused to the right in FIG. 3 (electrons diffused from the photodiode 101b to the N-type diffusion layer 130) are converted into N-type diffusion layers 130 (impurities of the same conductivity type as the photocharges) in the drain region of the amplification MOSFET 104. Captured in the diffusion region). For this reason, excess electrons do not diffuse into the photodiode 101a. Further, the electrons diffused downward in FIG. 3 are captured by the N-type substrate 144.

ここで、図4に示されるような、N型拡散層130が設けられず、素子分離用酸化膜142を介してフォトダイオード101a,102bが隣接している構成を有する固体撮像装置においては、図4の右方への拡散電子が、フォトダイオード101aに流入し、ブルーミングが発生することになるが、本実施形態の固体撮像装置においては、図3に示すようにN型拡散層130が過剰電荷を捕獲する捕獲領域となるためにブルーミングが低減する。   Here, in the solid-state imaging device having the configuration in which the N-type diffusion layer 130 is not provided and the photodiodes 101a and 102b are adjacent to each other through the element isolation oxide film 142 as shown in FIG. 4 flows into the photodiode 101a and blooming occurs, but in the solid-state imaging device of the present embodiment, the N-type diffusion layer 130 has excessive charge as shown in FIG. Blooming is reduced because it becomes a capture region for capturing the.

増幅MOSFET104のドレイン領域のN型拡散層130と同様に、電源に接続されているリセットMOSFET103のドレイン領域134、垂直出力線106と接続された拡散層135および浮遊拡散層132が、電子の捕獲領域として作用する。なお、浮遊拡散層132は、フォトダイオードの蓄積期間中は、後述するように、電源と接続されるため、電子の捕獲領域としての効果が期待できる。同様に、垂直出力線106と接続された拡散層135も、蓄積期間中任意の一行の行選択パルスPSELをハイレベルにしておくことで、0Vより高い電位に保つことが容易にできるため、電子の捕獲領域として期待できる。   Similar to the N-type diffusion layer 130 in the drain region of the amplification MOSFET 104, the drain region 134 of the reset MOSFET 103 connected to the power source, the diffusion layer 135 connected to the vertical output line 106, and the floating diffusion layer 132 constitute an electron capture region. Acts as Since the floating diffusion layer 132 is connected to a power source as described later during the accumulation period of the photodiode, an effect as an electron trapping region can be expected. Similarly, the diffusion layer 135 connected to the vertical output line 106 can be easily maintained at a potential higher than 0 V by keeping the row selection pulse PSEL of any one row high during the accumulation period. It can be expected as a capture area.

以上の電子の捕獲領域が、フォトダイオード101bの4辺を囲む形で配列されている。すなわち、図1のフォトダイオード101bの上辺には電源(VDD)に接続されたリセットMOSFET103のドレイン領域134が配置され、下辺には電源(VDD)と接続された増幅MOSFET104のドレイン領域のN型不純物層130と、垂直出力線106と接続された拡散層135とが配置され、左辺及び右辺にはそれぞれ浮遊拡散層132が配置される。このため、フォトダイオード101bと、フォトダイオード101bに上下左右方向で隣接するフォトダイオード間でブルーミングが低減される。同様な効果がフォトダイオード101aと、その周辺についても得られる。   The electron capture regions described above are arranged so as to surround the four sides of the photodiode 101b. That is, the drain region 134 of the reset MOSFET 103 connected to the power source (VDD) is disposed on the upper side of the photodiode 101b in FIG. 1, and the N-type impurity in the drain region of the amplification MOSFET 104 connected to the power source (VDD) is disposed on the lower side. A layer 130 and a diffusion layer 135 connected to the vertical output line 106 are disposed, and a floating diffusion layer 132 is disposed on each of the left side and the right side. For this reason, blooming is reduced between the photodiode 101b and the photodiode adjacent to the photodiode 101b in the vertical and horizontal directions. Similar effects can be obtained for the photodiode 101a and its periphery.

図2に示すように、フォトダイオード101aは奇数行、フォトダイオード101bは偶数行に配置され、これが繰り返し配列され、エリアセンサを構成している。画素転送MOSFET102aは転送パルスPTX1、画素転送MOSFET102bは転送パルスPTX2によって駆動される。共有されるリセットMOSFET103はリセットパルスPRESによって駆動される。また、共有される行選択MOSFET105は行選択パルスPSELによって駆動される。   As shown in FIG. 2, photodiodes 101a are arranged in odd rows and photodiodes 101b are arranged in even rows, which are repeatedly arranged to constitute an area sensor. The pixel transfer MOSFET 102a is driven by a transfer pulse PTX1, and the pixel transfer MOSFET 102b is driven by a transfer pulse PTX2. The shared reset MOSFET 103 is driven by a reset pulse PRES. The shared row selection MOSFET 105 is driven by a row selection pulse PSEL.

固体撮像装置の動作を図5、図6の駆動パルスタイミング図を用いて説明する。読み出し動作に先だって、所定の露光時間が経過し、フォトダイオード101a、101bには光電荷が蓄積されているものとする。図5に示すように、垂直走査回路123によって選択された行について、まず画素リセットパルスPRESがハイレベルからローレベルとなり、増幅MOSFET104のゲート電極のリセットが解除される。このとき、ゲート電極に接続された浮遊拡散層の容量(以後Cfdとする)に、暗時に対応する電圧が保持される。つづいて行選択パルスPSELがハイレベルとなると、暗時出力が垂直出力線106上に現れる。このとき演算増幅器120は電圧フォロワ状態にあり、演算増幅器120の出力はほぼ基準電圧VREFに等しい。所定の時間経過後、クランプパルスPC0Rがハイレベルからローレベルとなり、垂直出力線106上の暗時出力がクランプされる。つづいて、パルスPTNがハイレベルとなり転送ゲート110aがオンし、演算増幅器120のオフセットを含む形で、ダーク信号が保持容量112aに記憶される。その後、転送パルスPTX1によって、画素転送MOSFET102aが一定期間ハイレベルとなり、フォトダイオード101aに蓄積された光電荷が増幅MOSFET104のゲート電極に転送される。一方、画素転送MOSFET102bは、ローレベルのままでフォトダイオード101bの光電荷は保持された状態で待機している。ここで転送電荷は電子であり、転送された電荷量の絶対値をQとすると、ゲート電位はQ/Cfdだけ低下する。これに対応して、垂直出力線106上には明時出力が現れるが、ソースフォロワゲインをGsfとすると、垂直出力線電位Vvlの、暗時出力からの変化分ΔVvlは次式で表される。   The operation of the solid-state imaging device will be described with reference to the drive pulse timing diagrams of FIGS. It is assumed that a predetermined exposure time has elapsed prior to the reading operation, and photocharges are accumulated in the photodiodes 101a and 101b. As shown in FIG. 5, for the row selected by the vertical scanning circuit 123, first, the pixel reset pulse PRES changes from the high level to the low level, and the reset of the gate electrode of the amplification MOSFET 104 is released. At this time, the voltage of the floating diffusion layer connected to the gate electrode (hereinafter referred to as Cfd) holds a voltage corresponding to the dark time. Subsequently, when the row selection pulse PSEL becomes high level, the dark output appears on the vertical output line 106. At this time, the operational amplifier 120 is in a voltage follower state, and the output of the operational amplifier 120 is substantially equal to the reference voltage VREF. After a predetermined time has elapsed, the clamp pulse PC0R changes from the high level to the low level, and the dark output on the vertical output line 106 is clamped. Subsequently, the pulse PTN becomes high level, the transfer gate 110a is turned on, and the dark signal is stored in the storage capacitor 112a in a form including the offset of the operational amplifier 120. Thereafter, the pixel pulse MOSFET 102a is set to the high level for a certain period by the transfer pulse PTX1, and the photocharge accumulated in the photodiode 101a is transferred to the gate electrode of the amplification MOSFET 104. On the other hand, the pixel transfer MOSFET 102b stands by in a state where the photoelectric charge of the photodiode 101b is held with the low level. Here, the transfer charge is an electron, and when the absolute value of the transferred charge amount is Q, the gate potential decreases by Q / Cfd. Correspondingly, the light output appears on the vertical output line 106, but when the source follower gain is Gsf, the change ΔVvl of the vertical output line potential Vvl from the dark output is expressed by the following equation. .

この電位変化は演算増幅器120、クランプ容量108および帰還容量121によって構成される反転増幅回路によって増幅され、出力Vctは式1と合わせて、次式であらわされる。   This potential change is amplified by an inverting amplifier circuit composed of an operational amplifier 120, a clamp capacitor 108 and a feedback capacitor 121, and the output Vct is expressed by the following equation together with equation 1.

ここでC0はクランプ容量、Cfは帰還容量を示している。この出力VctはパルスPTSがハイレベルとなり転送ゲート110bがオンとなっている期間中に、もう一方の保持容量112bに記憶される。しかるのち、水平シフトレジスタ119によって発生される走査パルスH1、H2、・・・によって水平転送スイッチ114 b,114aが順番に選択され、蓄積容量112 b,112aに保持されていた信号が水平出力線116 b,116aに読み出されたあと、出力アンプ118に入力され差動出力される。ここまでで、フォトダイオード101aが配置されている奇数行の一行の読み出しが完了する。   Here, C0 indicates a clamp capacitor, and Cf indicates a feedback capacitor. This output Vct is stored in the other storage capacitor 112b during the period when the pulse PTS is at the high level and the transfer gate 110b is on. Thereafter, the horizontal transfer switches 114 b and 114 a are sequentially selected by the scanning pulses H 1, H 2,... Generated by the horizontal shift register 119, and the signals held in the storage capacitors 112 b and 112 a are converted into horizontal output lines. After being read out by 116 b and 116 a, it is inputted to the output amplifier 118 and differentially outputted. Up to this point, reading of one row of odd rows where the photodiodes 101a are arranged is completed.

次に奇数行とほぼ同様な読み出し動作が、偶数行のフォトダイオード101bについて、繰り返される。奇数行との差異は、図6に示すように、転送パルスPTX1のかわりに転送パルスPTX2がハイレベルとなり画素転送MOSFET102bがオンされる点である。偶数行に配置されたフォトダイオード101bの光電荷読み出しが終了した時点で、2行分の画素出力が読み出されており、この動作が画面全体にわたり繰り返し行われ、1枚の画像を出力する。   Next, almost the same read operation as that in the odd-numbered rows is repeated for the photodiodes 101b in the even-numbered rows. The difference from the odd-numbered row is that, as shown in FIG. 6, the transfer pulse PTX2 becomes high level instead of the transfer pulse PTX1, and the pixel transfer MOSFET 102b is turned on. When the photoelectric charge reading of the photodiodes 101b arranged in the even-numbered rows is completed, the pixel outputs for two rows are read, and this operation is repeated over the entire screen to output one image.

以上のように、本実施形態の固体撮像装置ではブルーミングの発生を低減できるため、解像度劣化が発生せず、かつ共有トランジスタ構成の微細な画素配列が実現できる。この両者の効果により、高精細な画像を得ることができる。
[実施形態2]
本発明の第2実施形態の固体撮像装置について説明する。図7は、第2実施形態の固体撮像装置の等価回路図であり、2次元的に画素を配列したうちのある2×4画素にかかわる部分を図示している。本実施形態の固体撮像装置においては、4画素が増幅MOSFET、リセットMOSFET、行選択MOSFETを共有し、単位セルを構成している。図8は、これらの画素のレイアウトを示す平面図である。図7、図8において図2、図1と同一構成部材について同一符号を付し、重複する説明を省略する。図8の画素転送MOSFETのゲート電極の形状は図1の画素転送MOSFETのゲート電極の形状と見かけ上異なっているが、これは図面の簡略化のためであり、実際は図8の画素転送MOSFETのゲート電極の形状は図1の画素転送MOSFETのゲート電極の形状と同一の形状となっている(実施形態3、4についても同様である。)。
As described above, since the occurrence of blooming can be reduced in the solid-state imaging device of the present embodiment, resolution degradation does not occur, and a fine pixel arrangement with a shared transistor configuration can be realized. Due to these two effects, a high-definition image can be obtained.
[Embodiment 2]
A solid-state imaging device according to a second embodiment of the present invention will be described. FIG. 7 is an equivalent circuit diagram of the solid-state imaging device according to the second embodiment, and illustrates a portion related to a certain 2 × 4 pixel among the two-dimensionally arranged pixels. In the solid-state imaging device of the present embodiment, four pixels share an amplification MOSFET, a reset MOSFET, and a row selection MOSFET to constitute a unit cell. FIG. 8 is a plan view showing the layout of these pixels. 7 and 8, the same components as those in FIGS. 2 and 1 are denoted by the same reference numerals, and redundant description is omitted. The shape of the gate electrode of the pixel transfer MOSFET of FIG. 8 is apparently different from the shape of the gate electrode of the pixel transfer MOSFET of FIG. 1, but this is for simplification of the drawing. The shape of the gate electrode is the same as the shape of the gate electrode of the pixel transfer MOSFET in FIG. 1 (the same applies to the third and fourth embodiments).

図8において、101a〜101dはPウエル層に設けられたフォトダイオードのN型拡散層(PウエルとN型拡散層とでPN接合部を形成する)、102a〜102dは画素転送MOSFETのゲート電極、136は電源に接続した電子捕獲専用のN型拡散層を示す。   In FIG. 8, 101a to 101d are N-type diffusion layers of a photodiode provided in a P-well layer (a P-well and an N-type diffusion layer form a PN junction), and 102a to 102d are gate electrodes of a pixel transfer MOSFET. 136 denote N-type diffusion layers dedicated to electron capture connected to a power source.

リセットMOSFET103、増幅MOSFET104、行選択MOSFET105を、4つの画素で共有しており、フォトダイオード101a、101b、101c、101dはそれぞれ、4n-3、4n-2、4n-1、4n行に配置されている(ここでnは自然数とする)。画素転送MOSFET102a、102b、102c、102dは、それぞれフォトダイオード101a、101b、101c、101dに対し配置されている。この結果、単位セル内のトランジスタ数は7個であり、1画素あたりのトランジスタ数は1.75個となり、画素縮小に有利になっている。第1実施形態の固体撮像装置と同様に、電源に接続されている増幅MOSFET104のドレイン領域130、電源に接続されているリセットスイッチ103のドレイン領域134、垂直出力線106と接続された拡散層135および浮遊拡散層132が、電子の捕獲領域として作用する。また、本実施形態では、トランジスタの配置されていない部分に関しては、拡散層136のように電源に接続した電子捕獲専用のN型拡散層を設けている。本実施形態のように、1画素あたりのトランジスタ数が非常に少なくなる4画素以上の共有トランジスタ構成においては、N型拡散層136を設けることが、ブルーミング防止に有効である。フォトダイオードの周囲(上下左右方向)に渡って電子の捕獲領域で囲わない固体撮像装置では、ブルーミングが発生していたところ、本実施形態の固体撮像装置においては、ブルーミングを低減することができる。
[実施形態3]
本発明の第3実施形態の固体撮像装置について説明する。第3実施形態の固体撮像装置は、等価回路としては、第2実施形態と同様である。図9は、これらの画素のレイアウトを示す平面図である。図9において図8と同一構成部材について同一符号を付し、重複する説明を省略する。リセットMOSFET103、増幅MOSFET104、行選択MOSFET105を、4つの画素で共有しており、フォトダイオード101a、101b、101c、101dはそれぞれ、4n-3、4n-2、4n-1、4n行に配置されている(ここでnは自然数)。画素転送MOSFET102a、102b、102c、102dは、それぞれフォトダイオード101a、101b、101c、101dに対し配置されている。第2実施形態の固体撮像装置と同様に、電源に接続されている増幅MOSFET104のドレイン電極130、電源に接続されているリセットスイッチ103のドレイン電極134、垂直出力線106と接続された拡散層135および浮遊拡散層132が、電子の捕獲領域として作用する。
The reset MOSFET 103, amplification MOSFET 104, and row selection MOSFET 105 are shared by four pixels, and the photodiodes 101a, 101b, 101c, and 101d are arranged in 4n-3, 4n-2, 4n-1, and 4n rows, respectively. (Where n is a natural number). Pixel transfer MOSFETs 102a, 102b, 102c, and 102d are disposed with respect to the photodiodes 101a, 101b, 101c, and 101d, respectively. As a result, the number of transistors in the unit cell is 7, and the number of transistors per pixel is 1.75, which is advantageous for pixel reduction. Similar to the solid-state imaging device of the first embodiment, the drain region 130 of the amplification MOSFET 104 connected to the power source, the drain region 134 of the reset switch 103 connected to the power source, and the diffusion layer 135 connected to the vertical output line 106 The floating diffusion layer 132 serves as an electron trapping region. In the present embodiment, an N-type diffusion layer dedicated to electron capture connected to a power source is provided like a diffusion layer 136 for a portion where no transistor is arranged. In the shared transistor configuration of four or more pixels in which the number of transistors per pixel is extremely reduced as in this embodiment, it is effective to prevent blooming by providing the N-type diffusion layer 136. In the solid-state imaging device that is not surrounded by the electron capture region around the photodiode (up, down, left, and right directions), blooming has occurred. However, in the solid-state imaging device of the present embodiment, blooming can be reduced.
[Embodiment 3]
A solid-state imaging device according to a third embodiment of the present invention will be described. The solid-state imaging device of the third embodiment is the same as the second embodiment as an equivalent circuit. FIG. 9 is a plan view showing the layout of these pixels. 9, the same components as those in FIG. 8 are denoted by the same reference numerals, and redundant description is omitted. The reset MOSFET 103, amplification MOSFET 104, and row selection MOSFET 105 are shared by four pixels, and the photodiodes 101a, 101b, 101c, and 101d are arranged in 4n-3, 4n-2, 4n-1, and 4n rows, respectively. (Where n is a natural number). Pixel transfer MOSFETs 102a, 102b, 102c, and 102d are disposed with respect to the photodiodes 101a, 101b, 101c, and 101d, respectively. Similar to the solid-state imaging device of the second embodiment, the drain electrode 130 of the amplification MOSFET 104 connected to the power supply, the drain electrode 134 of the reset switch 103 connected to the power supply, and the diffusion layer 135 connected to the vertical output line 106. The floating diffusion layer 132 serves as an electron trapping region.

また、本実施形態の固体撮像装置に特徴的な点として、リセットMOSFET103、増幅MOSFET104、行選択MOSFET105がそれぞれ図10に示すように、単位素子となるMOSFETが2つ並列に接続され、実効的に2倍のゲート幅を有している点である。このことで、トランジスタの最小寸法に対する制約が発生し、第2実施形態の固体撮像装置よりも画素縮小に対してはやや不利となるが、MOSFETの駆動力が上がるため、より高速の画素読み出しが可能となる。第2実施形態の固体撮像装置と同様に、本実施形態の固体撮像装置においても、ブルーミングの発生を低減することができる。   Further, as a characteristic point of the solid-state imaging device of this embodiment, as shown in FIG. 10, the reset MOSFET 103, the amplification MOSFET 104, and the row selection MOSFET 105 are connected in parallel with two MOSFETs as unit elements. It has a double gate width. This creates restrictions on the minimum transistor size, which is somewhat disadvantageous for pixel reduction compared to the solid-state imaging device of the second embodiment, but because the driving power of the MOSFET increases, faster pixel readout is possible. It becomes possible. Similar to the solid-state imaging device of the second embodiment, in the solid-state imaging device of this embodiment, the occurrence of blooming can be reduced.

2つのリセットスイッチ103、2つの行選択スイッチ105のゲート電極はそれぞれ共通の駆動線に接続される。
[実施形態4]
本発明の第4実施形態の固体撮像装置について説明する。第4実施形態の固体撮像装置は、等価回路としては、第2、第3実施形態と同様である。図11は、これらの画素のレイアウトを示す平面図である。図11において図1、図8と同一構成部材について同一符号を付し、重複する説明を省略する。リセットMOSFET103、増幅MOSFET104、行選択MOSFET105を、4つの画素で共有しており、フォトダイオード101a、101b、101c、101dは2×2の矩形を単位セルとするように配置されており、 図12で示す緑フィルタが市松状に配されたベイヤ配列のカラーフィルタ構成と一致するようにしている。図12において、Gb,Grは緑(グリーン)フィルタ、Bは青(ブルー)フィルタ、Rは赤(レッド)フィルタを示す。このことにより、4画素で共通接続されている浮遊拡散層容量132が単位画素群ごとに変動した場合や、共通の増幅MOSFETの増幅ゲインが単位画素群ごとに変動した場合でも、絵素内が同じ比率でゲインが変動するため、絵素内で色比が変化しない。第2実施形態の固体撮像装置と同様に、電源に接続されている増幅MOSFET104のドレイン電極130、電源に接続されているリセットスイッチ103のドレイン電極134、垂直出力線106と接続された拡散層135および浮遊拡散層132が、電子の捕獲領域として作用する。また、トランジスタの配置されていない部分に関しては、電源に接続した電子捕獲専用のN型拡散層136を設けている。このことにより、本実施形態の固体撮像装置においては、ブルーミングの発生を低減することができる。特に、例えばBのフィルタの透過率が高い青い入射光が入ってきた場合、電子の捕獲領域をフォトダイオード101dとフォトダイオード101b、101cとの間に電子の捕獲領域を設けない固体撮像装置では、Bに対応するフォトダイオード101dから拡散した電子が隣接するフォトダイオード101b、101cに流入し、G出力が浮きあがってしまい、色が正しく再現できない問題が発生するが、本実施形態では、色再現性の優れた固体撮像装置が得られる。
The gate electrodes of the two reset switches 103 and the two row selection switches 105 are respectively connected to a common drive line.
[Embodiment 4]
A solid-state imaging device according to a fourth embodiment of the present invention will be described. The solid-state imaging device of the fourth embodiment is the same as the second and third embodiments as an equivalent circuit. FIG. 11 is a plan view showing the layout of these pixels. In FIG. 11, the same components as those in FIGS. 1 and 8 are denoted by the same reference numerals, and redundant description is omitted. The reset MOSFET 103, the amplification MOSFET 104, and the row selection MOSFET 105 are shared by four pixels, and the photodiodes 101a, 101b, 101c, and 101d are arranged so that a 2 × 2 rectangle is used as a unit cell. The green filter shown matches the color filter configuration of the Bayer array arranged in a checkered pattern. In FIG. 12, Gb and Gr are green filters, B is a blue filter, and R is a red filter. As a result, even if the floating diffusion layer capacitance 132 commonly connected in four pixels changes for each unit pixel group or the amplification gain of the common amplification MOSFET changes for each unit pixel group, Since the gain fluctuates at the same ratio, the color ratio does not change in the picture element. Similar to the solid-state imaging device of the second embodiment, the drain electrode 130 of the amplification MOSFET 104 connected to the power supply, the drain electrode 134 of the reset switch 103 connected to the power supply, and the diffusion layer 135 connected to the vertical output line 106. The floating diffusion layer 132 serves as an electron trapping region. Further, an N-type diffusion layer 136 dedicated to electron capture connected to a power source is provided for a portion where the transistor is not arranged. As a result, in the solid-state imaging device of the present embodiment, the occurrence of blooming can be reduced. In particular, for example, when blue incident light having a high transmittance of the B filter enters, in a solid-state imaging device in which an electron capture region is not provided between the photodiode 101d and the photodiodes 101b and 101c, Electrons diffused from the photodiode 101d corresponding to B flow into the adjacent photodiodes 101b and 101c, and the G output rises, causing a problem that the color cannot be reproduced correctly. Excellent solid-state imaging device can be obtained.

以上説明した各実施形態では各光電変換領域の形状を四角形とし、四辺のそれぞれについて1又は2つの電子の捕獲領域を設けた形態を説明したが、光電変換領域の形状は必ずしも四角形に限られるものではない。本発明の技術的思想は、一の光電変換領域の周囲において隣接する複数の光電変換領域と、一の光電変換領域との間に、過剰電荷を捕獲する捕獲領域を設けることにあり、光電変換領域の形状は特に限定されるものではない。例えば、六角形や八角形等の四角形でない場合の光電変換領域であっても隣接する光電変換領域の数に合わせて捕獲領域を設ければよい。例えば、各光電変換領域の形状が例えば八角形であっても、隣接する光電変換領域が8個設けられず行方向及び列方向に4個の光電変換領域が設けられる場合や、隣接する光電変換領域が8個設けられても等距離でなく、実質的にブルーミングが問題となる隣接する光電変換領域が4つの光電変換領域である場合は、4つの光電変換領域との間にそれぞれ捕獲領域を設ける場合がある。   In each of the embodiments described above, the shape of each photoelectric conversion region is a quadrangle and one or two electron capture regions are provided on each of the four sides. However, the shape of the photoelectric conversion region is not necessarily limited to a quadrangle. is not. The technical idea of the present invention is to provide a capture region that captures excess charges between a plurality of adjacent photoelectric conversion regions around one photoelectric conversion region and the one photoelectric conversion region. The shape of the region is not particularly limited. For example, even if the photoelectric conversion region is not a quadrangle such as a hexagon or an octagon, a capture region may be provided in accordance with the number of adjacent photoelectric conversion regions. For example, even when the shape of each photoelectric conversion region is, for example, an octagon, when eight adjacent photoelectric conversion regions are not provided and four photoelectric conversion regions are provided in the row direction and the column direction, or adjacent photoelectric conversions Even if eight regions are provided, if there are four photoelectric conversion regions that are not equidistant and the adjacent photoelectric conversion regions in which blooming is substantially a problem, a capture region is provided between each of the four photoelectric conversion regions. May be provided.

また各実施形態では、行列方向に配置される光電変換領域との間に電子の捕獲領域を設けた例を示しているが、さらに斜め方向に配置される光電変換領域との間とのブルーミングを防止するために、斜め方向に配置される光電変換領域との間に電子の捕獲領域を別途設けたり、行列方向に配置される光電変換領域との間に設けられた電子の捕獲領域を延長したりすることができる。また捕獲領域が共通化、例えば上方向の光電変換領域との間の捕獲領域と、左方向の光電変換領域との間の捕獲領域とがつながって共通化している場合もある。   In each embodiment, an example is shown in which an electron capture region is provided between the photoelectric conversion regions arranged in the matrix direction, but blooming between the photoelectric conversion regions arranged in an oblique direction is further performed. In order to prevent this, an electron trapping region is separately provided between the photoelectric conversion region arranged in the oblique direction, or the electron trapping region provided between the photoelectric conversion region arranged in the matrix direction is extended. Can be. In addition, the capture region may be shared, for example, the capture region between the upward photoelectric conversion region and the capture region between the left photoelectric conversion region may be connected and shared.

また、電子の捕獲領域として作用する電源に接続されている増幅MOSFET104のドレイン領域130、電源に接続されているリセットスイッチ103のドレイン領域134、垂直出力線106と接続された拡散層135および浮遊拡散層132のレイアウトは種々あり、上述したレイアウトに限定されるものではない。
[実施形態5]
図13は、前述した各実施形態の固体撮像装置を用いた固体撮像システムの構成図である。固体撮像システムは、レンズのプロテクトとメインスイッチを兼ねるバリア1001、被写体の光学像を固体撮像素子1004に結像させるレンズ1002、レンズ1002を通った光量を可変するための絞り1003、レンズ1002で結像された被写体を画像信号として取り込むための固体撮像素子1004(上記の各実施形態で説明した固体撮像装置に相当する)、固体撮像素子1004から出力される画像信号に各種の補正、クランプ等の処理を行う撮像信号処理回路1005、固体撮像素子1004より出力される画像信号のアナログ−ディジタル変換を行うA/D変換器1006、A/D変換器1006より出力された画像データに各種の補正を行ったりデータを圧縮する信号処理部1007、固体撮像素子1004及び撮像信号処理回路1005及びA/D変換器1006及び信号処理部1007に各種タイミング信号を出力するタイミング発生部1008で構成される。なお、1005〜1008の各回路は固体撮像素子1004と同一チップ上に形成しても良い。また、各種演算とスチルビデオカメラ全体を制御する全体制御・演算部1009、画像データを一時的に記憶するためのメモリ部1010、記録媒体に記録又は読み出しを行うための記録媒体制御インターフェース部1011、画像データの記録又は読み出しを行うための半導体メモリ等の着脱可能な記録媒体1012、外部コンピュータ等と通信するための外部インターフェース(I/F)部1013で固体撮像システムは構成される。
In addition, the drain region 130 of the amplification MOSFET 104 connected to the power source acting as an electron trapping region, the drain region 134 of the reset switch 103 connected to the power source, the diffusion layer 135 connected to the vertical output line 106, and the floating diffusion There are various layouts of the layer 132, and the layout is not limited to the layout described above.
[Embodiment 5]
FIG. 13 is a configuration diagram of a solid-state imaging system using the solid-state imaging device of each embodiment described above. The solid-state imaging system includes a barrier 1001 that serves as a lens switch and a main switch, a lens 1002 that forms an optical image of a subject on the solid-state imaging device 1004, a diaphragm 1003 that changes the amount of light passing through the lens 1002, and a lens 1002. A solid-state imaging device 1004 for capturing an imaged subject as an image signal (corresponding to the solid-state imaging device described in each of the above embodiments), various corrections, clamps, and the like on the image signal output from the solid-state imaging device 1004 An image signal processing circuit 1005 that performs processing, an A / D converter 1006 that performs analog-digital conversion of an image signal output from the solid-state image sensor 1004, and various corrections to image data output from the A / D converter 1006. A signal processing unit 1007 for performing or compressing data, a solid-state imaging device 1004, and an imaging signal It consists of processing circuits 1005 and A / D converter 1006 and the timing generator 1008 outputs various timing signals to the signal processing unit 1007. Note that the circuits 1005 to 1008 may be formed on the same chip as the solid-state imaging device 1004. Also, an overall control / arithmetic unit 1009 for controlling various computations and the entire still video camera, a memory unit 1010 for temporarily storing image data, a recording medium control interface unit 1011 for recording or reading on a recording medium, A solid-state imaging system includes a removable recording medium 1012 such as a semiconductor memory for recording or reading image data, and an external interface (I / F) unit 1013 for communicating with an external computer or the like.

次に、図13の動作について説明する。バリア1001がオープンされるとメイン電源がオンされ、次にコントロール系の電源がオンし、さらに、A/D変換器1006などの撮像系回路の電源がオンされる。それから、露光量を制御するために、全体制御・演算部1009は絞り1003を開放にし、固体撮像素子1004から出力された信号は、撮像信号処理回路1005をスルーしてA/D変換器1006へ出力される。A/D変換器1006は、その信号をA/D変換して、信号処理部1007に出力する。信号処理部1007は、そのデータを基に露出の演算を全体制御・演算部1009で行う。   Next, the operation of FIG. 13 will be described. When the barrier 1001 is opened, the main power supply is turned on, the control system power supply is turned on, and the power supply of the imaging system circuit such as the A / D converter 1006 is turned on. Then, in order to control the exposure amount, the overall control / arithmetic unit 1009 opens the aperture 1003, and the signal output from the solid-state imaging device 1004 passes through the imaging signal processing circuit 1005 to the A / D converter 1006. Is output. The A / D converter 1006 A / D converts the signal and outputs it to the signal processing unit 1007. The signal processing unit 1007 performs exposure calculation by the overall control / calculation unit 1009 based on the data.

この測光を行った結果により明るさを判断し、その結果に応じて全体制御・演算部1009は絞りを制御する。次に、固体撮像素子1004から出力された信号をもとに、高周波成分を取り出し被写体までの距離の演算を全体制御・演算部1009で行う。その後、レンズ1002を駆動して合焦か否かを判断し、合焦していないと判断したときは、再びレンズ1002を駆動し測距を行う。   The brightness is determined based on the result of the photometry, and the overall control / calculation unit 1009 controls the aperture according to the result. Next, based on the signal output from the solid-state imaging device 1004, the high-frequency component is extracted and the distance to the subject is calculated by the overall control / calculation unit 1009. Thereafter, the lens 1002 is driven to determine whether or not it is in focus. When it is determined that the lens is not in focus, the lens 1002 is driven again to perform distance measurement.

そして、合焦が確認された後に本露光が始まる。露光が終了すると、固体撮像素子1004から出力された画像信号は、撮像信号処理回路1005において補正等がされ、さらにA/D変換器1006でA/D変換され、信号処理部1007を通り全体制御・演算1009によりメモリ部1010に蓄積される。その後、メモリ部1010に蓄積されたデータは、全体制御・演算部1009の制御により記録媒体制御I/F部1011を通り半導体メモリ等の着脱可能な記録媒体1012に記録される。また外部I/F部1013を通り直接コンピュータ等に入力して画像の加工を行ってもよい。   Then, after the in-focus state is confirmed, the main exposure starts. When the exposure is completed, the image signal output from the solid-state imaging device 1004 is corrected and the like in the imaging signal processing circuit 1005, further A / D converted by the A / D converter 1006, and totally controlled through the signal processing unit 1007. Accumulated in the memory unit 1010 by the operation 1009. Thereafter, the data stored in the memory unit 1010 is recorded on a removable recording medium 1012 such as a semiconductor memory through the recording medium control I / F unit 1011 under the control of the overall control / arithmetic unit 1009. Further, the image may be processed by directly inputting to a computer or the like through the external I / F unit 1013.

本発明は、スキャナ、ビデオカメラ、デジタルスチルカメラ等の固体撮像システムに用いられる固体撮像装置に適用されるものである。   The present invention is applied to a solid-state imaging device used in a solid-state imaging system such as a scanner, a video camera, and a digital still camera.

101 フォトダイオード
102 画素転送スイッチ
103 リセットスイッチ
104 ドライバMOS
105 行選択スイッチ
106 垂直出力線
107 負荷MOS
108 クランプ容量
109 クランプスイッチ
110 転送ゲート
112 蓄積容量
114 水平転送スイッチ
116 水平出力線
118 出力アンプ
119 水平走査回路
120 演算増幅器
121 帰還容量
122 感度切り替えスイッチ
123 垂直走査回路
130 増幅MOSFETのドレイン電極
131 接地されたP型不純物領域
132 浮遊拡散層
133 金属配線
134 リセットスイッチのドレイン電極
135 垂直出力線に接続されたN型拡散層
136 電源に接続された電子捕獲専用のN型拡散層
140 P型拡散層
141 N型拡散層
142 素子分離酸化膜
143 P型ウェル
144 N型基板
1001 バリア
1002 レンズ
1003 絞り
1004 固体撮像素子
1005 撮像信号処理回路
1006 A/D変換器
1007 信号処理部
1008 タイミング発生部
1009 全体制御・演算部
1010 メモリ部
1011 記録媒体制御インターフェース(I/F)部
1012 記録媒体
1013 外部インターフェース(I/F)部
101 Photodiode 102 Pixel Transfer Switch 103 Reset Switch 104 Driver MOS
105 Row selection switch 106 Vertical output line 107 Load MOS
108 Clamp Capacitor 109 Clamp Switch 110 Transfer Gate 112 Storage Capacitor 114 Horizontal Transfer Switch 116 Horizontal Output Line 118 Output Amplifier 119 Horizontal Scan Circuit 120 Operational Amplifier 121 Feedback Capacitor 122 Sensitivity Changeover Switch 123 Vertical Scan Circuit 130 Amplification MOSFET Drain Electrode 131 Grounded P-type impurity region 132 Floating diffusion layer 133 Metal wire 134 Drain electrode 135 of reset switch N-type diffusion layer 136 connected to vertical output line N-type diffusion layer 140 dedicated to electron capture connected to power supply P-type diffusion layer 141 N-type diffusion layer 142 Element isolation oxide film 143 P-type well 144 N-type substrate 1001 Barrier 1002 Lens 1003 Aperture 1004 Solid-state imaging device 1005 Imaging signal processing circuit 1006 A / D converter 1007 Signal processing unit 1008 Timing Raw 1009 system control and operation unit 1010 memory unit 1011 the recording medium control interface (I / F) section 1012 recording medium 1013 external interface (I / F)

Claims (8)

複数の光電変換領域が2次元状に配置されるとともに前記複数の光電変換領域から信号を読み出すための複数のトランジスタが配置された固体撮像装置であって、
第1個数の光電変換領域に対して、当該第1個数の光電変換領域から信号を読み出すための第2個数のトランジスタが割り当てられていて、前記第2個数のトランジスタは、前記第1個数の光電変換領域に各々対応して設けられた複数の転送トランジスタと、前記複数の転送トランジスタのうち選択されたトランジスタによって転送されてくる電荷を保持する浮遊拡散層と、前記複数の転送トランジスタに対して共通に設けられていて前記浮遊拡散層に転送された電荷に応じた信号を出力する増幅トランジスタとを含み、
前記転送トランジスタのゲート電極は、相互につながった第1部分および第2部分を含み、
第1方向に関して隣り合う2つの前記光電変換領域の間に、前記浮遊拡散層と、前記浮遊拡散層に電気的に接続されたコンタクトプラグと、前記ゲート電極の前記第1部分とが配置され、
第2方向に関して隣り合う2つの前記光電変換領域の間に、前記トランジスタの拡散層の少なくとも一部と、前記少なくとも一部に電気的に接続されたコンタクトプラグと、前記ゲート電極の前記第2部分と、前記第2部分に電気的に接続されたコンタクトプラグとが配置され、
前記ゲート電極の前記第1部分は前記第2方向に延びていて、前記ゲート電極の前記第2部分は前記第1方向に延びている、
ことを特徴とする固体撮像装置。
A solid-state imaging device in which a plurality of photoelectric conversion regions are arranged two-dimensionally and a plurality of transistors for reading signals from the plurality of photoelectric conversion regions are arranged.
A second number of transistors for reading signals from the first number of photoelectric conversion regions is assigned to the first number of photoelectric conversion regions, and the second number of transistors is the first number of photoelectric conversion regions. Common to a plurality of transfer transistors provided corresponding to each conversion region, a floating diffusion layer that holds charges transferred by a selected transistor among the plurality of transfer transistors, and the plurality of transfer transistors And an amplification transistor that outputs a signal corresponding to the charge transferred to the floating diffusion layer,
A gate electrode of the transfer transistor includes a first portion and a second portion connected to each other;
Between the two photoelectric conversion regions adjacent in the first direction, the floating diffusion layer, a contact plug electrically connected to the floating diffusion layer, and the first portion of the gate electrode are disposed,
Between two of the photoelectric conversion region adjacent with respect to the second direction, at least a portion, and a contact plug electrically connected to said at least a portion, the second portion of the gate electrode of the diffusion layer of the transistor And a contact plug electrically connected to the second part ,
The first portion of the gate electrode extends in the second direction, and the second portion of the gate electrode extends in the first direction;
A solid-state imaging device.
前記複数の光電変換領域のそれぞれは、第1導電型の半導体基板の上に配置された第2導電型の第1半導体領域と、前記第1半導体領域とともにPN接合を形成するように前記第1半導体領域の上に配置された前記第1導電型の第2半導体領域とを含んで構成され、前記第1導電型と前記第2導電型とは互いに異なる導電型である、
ことを特徴とする請求項1に記載の固体撮像装置。
Each of the plurality of photoelectric conversion regions forms a PN junction together with a first semiconductor region of a second conductivity type disposed on a semiconductor substrate of a first conductivity type and the first semiconductor region. A second semiconductor region of the first conductivity type disposed on the semiconductor region, and the first conductivity type and the second conductivity type are different conductivity types.
The solid-state imaging device according to claim 1.
前記第2個数のトランジスタは、前記浮遊拡散層をリセットするリセットトランジスタを更に含むことを特徴とする請求項1又は2記載の固体撮像装置。   The solid-state imaging device according to claim 1, wherein the second number of transistors further includes a reset transistor that resets the floating diffusion layer. 前記第2個数のトランジスタは、前記増幅トランジスタの出力を選択、非選択する選択トランジスタを更に含むことを特徴とする請求項1又は2記載の固体撮像装置。   3. The solid-state imaging device according to claim 1, wherein the second number of transistors further includes a selection transistor that selects and deselects an output of the amplification transistor. 4. 前記浮遊拡散層は、前記第1個数の光電変換領域に各々対応して設けられた第1個数の浮遊拡散領域を含み、該第1個数の浮遊拡散領域が導電体により互いに接続され、該導電体が前記増幅トランジスタの入力に接続されていることを特徴とする請求項1〜4のいずれか1項に記載の固体撮像装置。   The floating diffusion layer includes a first number of floating diffusion regions provided corresponding to the first number of photoelectric conversion regions, respectively, and the first number of floating diffusion regions are connected to each other by a conductor, The solid-state imaging device according to claim 1, wherein a body is connected to an input of the amplification transistor. 前記第1方向に沿って配列された群を構成する前記光電変換領域のそれぞれに対応する前記転送トランジスタのゲート電極がコンタクトプラグを介して互いに電気的に接続されている、
ことを特徴とする請求項1〜5のいずれか1項に記載の固体撮像装置。
Gate electrodes of the transfer transistors corresponding to the photoelectric conversion regions constituting the group arranged along the first direction are electrically connected to each other through a contact plug,
The solid-state imaging device according to any one of claims 1 to 5.
前記第2方向に沿った部分を含む金属配線層を更に有し、前記部分、前記転送トランジスタの前記ゲート電極の前記第1部分に重なるように配置されている
ことを特徴とする請求項1〜6のいずれか1項に記載の固体撮像装置。
Has a portion along the second direction further including metal wiring layers, said portions are arranged so as to overlap the first portion of the gate electrode of said transfer transistor,
The solid-state imaging device according to claim 1, wherein
請求項1〜7のいずれか1項に記載の固体撮像装置と、
前記固体撮像装置へ光を結像するレンズと、
前記固体撮像装置からの出力信号を処理する信号処理回路とを有することを特徴とする固体撮像システム。
A solid-state imaging device according to any one of claims 1 to 7,
A lens for imaging light onto the solid-state imaging device;
And a signal processing circuit for processing an output signal from the solid-state imaging device.
JP2012182630A 2012-08-21 2012-08-21 Solid-state imaging device and solid-state imaging system Expired - Fee Related JP5619093B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012182630A JP5619093B2 (en) 2012-08-21 2012-08-21 Solid-state imaging device and solid-state imaging system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012182630A JP5619093B2 (en) 2012-08-21 2012-08-21 Solid-state imaging device and solid-state imaging system

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2004254357A Division JP5089017B2 (en) 2004-09-01 2004-09-01 Solid-state imaging device and solid-state imaging system

Publications (2)

Publication Number Publication Date
JP2013008989A JP2013008989A (en) 2013-01-10
JP5619093B2 true JP5619093B2 (en) 2014-11-05

Family

ID=47676028

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012182630A Expired - Fee Related JP5619093B2 (en) 2012-08-21 2012-08-21 Solid-state imaging device and solid-state imaging system

Country Status (1)

Country Link
JP (1) JP5619093B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019130702A1 (en) * 2017-12-27 2019-07-04 ソニーセミコンダクタソリューションズ株式会社 Image pickup device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11307752A (en) * 1998-04-21 1999-11-05 Toshiba Corp Solid state image sensor
JP4721380B2 (en) * 2000-04-14 2011-07-13 キヤノン株式会社 Solid-state imaging device and imaging system
JP3792628B2 (en) * 2002-09-02 2006-07-05 富士通株式会社 Solid-state imaging device and image reading method
JP4298276B2 (en) * 2002-12-03 2009-07-15 キヤノン株式会社 Photoelectric conversion device
JP4230406B2 (en) * 2004-04-27 2009-02-25 富士通マイクロエレクトロニクス株式会社 Solid-state imaging device

Also Published As

Publication number Publication date
JP2013008989A (en) 2013-01-10

Similar Documents

Publication Publication Date Title
JP5089017B2 (en) Solid-state imaging device and solid-state imaging system
US20240006427A1 (en) Imaging device and imaging system
JP7246009B2 (en) Imaging device
JP5290923B2 (en) Solid-state imaging device and imaging device
KR101696463B1 (en) Solid-state imaging device, signal processing method thereof and image capturing apparatus
US10325954B2 (en) Solid-state imaging device with shared pixel structure
KR101945052B1 (en) Solid-state imaging device, method of driving the same, and electronic system
JP2010130657A (en) Solid-state imaging apparatus and imaging system using the same
JP4844032B2 (en) Imaging device
TW201541963A (en) Solid-state imaging device
JP2009026984A (en) Solid-state imaging element
JP5789446B2 (en) MOS type solid-state imaging device and imaging apparatus
WO2010090167A1 (en) Solid state imaging device
JP5619093B2 (en) Solid-state imaging device and solid-state imaging system
JP4444990B2 (en) Solid-state imaging device
JP5945463B2 (en) Solid-state imaging device
JP2009135208A (en) Solid-state imaging element, and imaging apparatus
JP2010259110A (en) Solid-state imaging sensor and solid-state imaging system

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131114

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131122

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140120

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140704

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140731

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140818

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140916

R151 Written notification of patent or utility model registration

Ref document number: 5619093

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

LAPS Cancellation because of no payment of annual fees