JP5464528B2 - 同時読み出し及び書き込みメモリ動作を実行する方法及び装置 - Google Patents
同時読み出し及び書き込みメモリ動作を実行する方法及び装置 Download PDFInfo
- Publication number
- JP5464528B2 JP5464528B2 JP2011230819A JP2011230819A JP5464528B2 JP 5464528 B2 JP5464528 B2 JP 5464528B2 JP 2011230819 A JP2011230819 A JP 2011230819A JP 2011230819 A JP2011230819 A JP 2011230819A JP 5464528 B2 JP5464528 B2 JP 5464528B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- content
- partition
- ecc
- individual memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 67
- 238000005192 partition Methods 0.000 claims description 211
- 238000004364 calculation method Methods 0.000 claims description 16
- 230000004044 response Effects 0.000 claims description 8
- 238000012937 correction Methods 0.000 claims description 5
- 230000008569 process Effects 0.000 description 48
- 238000012545 processing Methods 0.000 description 16
- 238000010586 diagram Methods 0.000 description 12
- 230000006870 function Effects 0.000 description 12
- 229910003460 diamond Inorganic materials 0.000 description 4
- 239000010432 diamond Substances 0.000 description 4
- 238000003491 array Methods 0.000 description 2
- 238000013500 data storage Methods 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 238000004193 electrokinetic chromatography Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000007726 management method Methods 0.000 description 2
- 230000001413 cellular effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 229920001690 polydopamine Polymers 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1048—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using arrangements adapted for a specific error detection or correction feature
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1012—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using codes or arrangements adapted for a specific type of error
- G06F11/1016—Error in accessing a memory location, i.e. addressing error
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1044—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices with specific ECC/EDC distribution
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1072—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices in multilevel memories
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1076—Parity data used in redundant arrays of independent storages, e.g. in RAID systems
- G06F11/1096—Parity calculation or recalculation after configuration or reconfiguration of the system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0004—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0061—Timing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/52—Protection of memory contents; Detection of errors in memory contents
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2906—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
- H03M13/2909—Product codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6561—Parallelized implementations
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2211/00—Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C2211/56—Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
- G11C2211/562—Multilevel memory programming aspects
- G11C2211/5623—Concurrent multilevel programming and reading
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
- H03M13/15—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
- H03M13/151—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
- H03M13/1515—Reed-Solomon codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
- H03M13/15—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
- H03M13/151—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
- H03M13/152—Bose-Chaudhuri-Hocquenghem [BCH] codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
- H03M13/19—Single error correction without using particular properties of the cyclic codes, e.g. Hamming codes, extended or generalised Hamming codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/23—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using convolutional codes, e.g. unit memory codes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Probability & Statistics with Applications (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Memory System (AREA)
- Detection And Correction Of Errors (AREA)
- Read Only Memory (AREA)
Description
等である。このような関数fは、任意の数の動作及び/又はアルゴリズムを含んでもよい。例えば、一実装において、このような関数は、データパーティション0〜7のブロックのコンテンツの連結を伴ってもよい。他の実装において、このような関数は、ブール演算の組み合わせを伴ってもよい。このような関数の詳細は、1つの特定の状況から他の状況に変化してもよいが、請求項の主題はこの点に限定されるものではない。
このような関数gは、任意の数の動作及び/又はアルゴリズムを含んでもよい。例えば、一実装において、このような関数gの少なくとも一部分は、上記のfの逆関数(inverse function)を含んでもよい。上の表現は、データパーティション6のブロック2のデータが、ブロック2ECC342及び他のデータパーティションのブロック2のデータから推定又は決定されてもよいことを示唆する。このことが正しいのは、ブロック2ECC342が、データパーティション6のブロック2のデータ及び他のデータパーティションのブロック2のデータに少なくとも部分的に基づいて予め計算されたからである。ゆえに、データパーティション6のブロック2のデータを直接読み出す読み出し動作340を実行するために、このようなデータは代わりに、ブロック2ECC342及び他のデータパーティションのブロック2のデータを用いて間接的に読み出されてもよい。従って、データパーティション0〜5及び7のブロック2のデータを直接読み出す処理345、及び、ECCパーティション310のブロック2ECC342のデータを直接読み出す処理を含んでもよい。このような読み出しデータは、例えば、メモリマイクロコントローラの一部分を含み得る計算ブロック350に提供されてもよい。計算ブロック350は、ブロック2ECC342及び他のデータパーティションのブロック2のデータを用いてデータパーティション6のブロック2のデータを間接的に読み出す1つ又は複数の動作を実行してもよい。計算ブロック350は、このようなデータが、例えば、読み出し動作340に起因する読み出しデータとしてプロセッサに利用可能であり得る出力バッファ355に、データパーティション6のブロック2のデータを続いて提供してもよい。
Claims (19)
- メモリのメモリアレイの個々のメモリパーティションの特定の1つの第1の部分の特定のコンテンツを、前記個々のメモリパーティションの前記特定の1つの第2の部分に書き込む間に、読み出すことを具備してなり、前記読み出すことは、前記個々のメモリパーティションのコンテンツに少なくとも部分的に基づいた誤り訂正符号(ECC)に少なくとも部分的に基づいた前記第1の部分の前記特定の部分を決定し、
前記個々のメモリパーティションの前記コンテンツの少なくとも一部分を読み出す読み出しリクエストを受信することに応答して前記ECCの計算を中止し、
前記個々のメモリパーティションの前記コンテンツの前記少なくとも一部分を読み出すことの後に続いて、前記ECCを前記計算することを再開する、
ことを含むことを特徴とする方法。 - 更に、前記第1の部分の前記特定のコンテンツを前記決定することは、前記個々のメモリパーティションの前記特定の1つの前記第1の部分に対応する前記個々のメモリパーティションの一部分のコンテンツに少なくとも部分的に基づくことを特徴とする請求項1に記載の方法。
- 前記個々のメモリパーティションの前記特定の1つの前記第1の部分の前記コンテンツは、前記第1の部分の前記特定のコンテンツを前記決定することに用いられるものではないことを特徴とする請求項2に記載の方法。
- 更に、前記第1の部分の前記特定のコンテンツを前記決定することを実行する間に、前記個々のメモリパーティションの前記特定の1つの前記第1の部分に対応する前記個々のメモリパーティションの前記一部分の前記コンテンツを、バスを介して並列に読み出すことを含むことを特徴とする請求項2に記載の方法。
- 更に、前記第1の部分の前記特定のコンテンツを前記決定することを実行する間に、前記個々のメモリパーティションの前記特定の1つの前記第1の部分に対応する前記個々のメモリパーティションの前記一部分の前記コンテンツを、バスを介して直列に読み出すことを含むことを特徴とする請求項2に記載の方法。
- 前記個々のメモリパーティションの前記特定の1つの前記第2の部分に前記書き込むことは、前記メモリによって開始された内部動作に応答することを特徴とする請求項1に記載の方法。
- 前記個々のメモリパーティションの前記特定の1つの前記第1の部分及び前記第2の部分は、少なくとも1つのセンスアンプグループを共有することを特徴とする請求項1に記載の方法。
- メモリアレイに接続する少なくとも1つのインターフェースと、
メモリのメモリアレイの個々のメモリパーティションの特定の1つの第1の部分の特定のコンテンツを、前記個々のメモリパーティションの前記特定の1つの第2の部分に書き込む間に、読み出す電子回路であって、前記読み出すことは、前記個々のメモリパーティションのコンテンツに少なくとも部分的に基づいた誤り訂正符号(ECC)に少なくとも部分的に基づいた前記第1の部分の前記特定の部分を決定し、
前記個々のメモリパーティションの前記コンテンツの少なくとも一部分を読み出す読み出しリクエストを受信することに応答して前記ECCの計算を中止し、
前記個々のメモリパーティションの前記コンテンツの前記少なくとも一部分を読み出すことの後に続いて、前記ECCを前記計算することを再開する、
ことを含む電子回路と、
を具備することを特徴とするメモリマイクロコントローラ。 - 更に、前記第1の部分の前記特定のコンテンツを前記決定することは、前記個々のメモリパーティションの前記特定の1つの前記第1の部分に対応する前記個々のメモリパーティションの一部分のコンテンツに少なくとも部分的に基づくことを特徴とする請求項8に記載のメモリマイクロコントローラ。
- 前記個々のメモリパーティションの前記特定の1つの前記第1の部分の前記コンテンツは、前記第1の部分の前記特定のコンテンツを前記決定することに用いられるものではないことを特徴とする請求項9に記載のメモリマイクロコントローラ。
- 更に、前記第1の部分の前記特定のコンテンツを前記決定することを実行する間に、前記個々のメモリパーティションの前記特定の1つの前記第1の部分に対応する前記個々のメモリパーティションの前記一部分の前記コンテンツを、バスを介して並列に読み出す回路を備えることを特徴とする請求項9に記載のメモリマイクロコントローラ。
- 更に、前記第1の部分の前記特定のコンテンツを前記決定することを実行する間に、前記個々のメモリパーティションの前記特定の1つの前記第1の部分に対応する前記個々のメモリパーティションの前記一部分の前記コンテンツを、バスを介して直列に読み出す回路を備えることを特徴とする請求項9に記載のメモリマイクロコントローラ。
- 前記個々のメモリパーティションの前記特定の1つの前記第2の部分に前記書き込むことは、前記メモリによって開始された内部動作に応答することを特徴とする請求項8に記載のメモリマイクロコントローラ。
- メモリを備えるメモリデバイスであって、
メモリのメモリアレイの個々のメモリパーティションの特定の1つの第1の部分の特定のコンテンツを、前記個々のメモリパーティションの前記特定の1つの第2の部分に書き込む間に、読み出し、前記読み出すことは、前記個々のメモリパーティションのコンテンツに少なくとも部分的に基づいた誤り訂正符号(ECC)に少なくとも部分的に基づいた前記第1の部分の前記特定の部分を決定し、
前記個々のメモリパーティションの前記コンテンツの少なくとも一部分を読み出す読み出しリクエストを受信することに応答して前記ECCの計算を中止し、
前記個々のメモリパーティションの前記コンテンツの前記少なくとも一部分を読み出すことの後に続いて、前記ECCを前記計算することを再開する、
ことを含むメモリマイクロコントローラを更に備えるメモリデバイスと、
1つ又は複数のアプリケーションをホストするとともに、前記メモリアレイにアクセスを提供する前記メモリマイクロコントローラに対して読み出しコマンドを開始するプロセッサと、
を具備することを特徴とするシステム。 - 更に、前記第1の部分の前記特定のコンテンツを前記決定することは、前記個々のメモリパーティションの前記特定の1つの前記第1の部分に対応する前記個々のメモリパーティションの一部分のコンテンツに少なくとも部分的に基づくことを特徴とする請求項14に記載のシステム。
- 前記個々のメモリパーティションの前記特定の1つの前記第1の部分の前記コンテンツは、前記第1の部分の前記特定のコンテンツを前記決定することに用いられるものではないことを特徴とする請求項15に記載のシステム。
- 更に、前記第1の部分の前記特定のコンテンツを前記決定することを実行する間に、前記個々のメモリパーティションの前記特定の1つの前記第1の部分に対応する前記個々のメモリパーティションの前記一部分の前記コンテンツを、バスを介して並列に読み出す回路を備えることを特徴とする請求項15に記載のシステム。
- 更に、前記第1の部分の前記特定のコンテンツを前記決定することを実行する間に、前記個々のメモリパーティションの前記特定の1つの前記第1の部分に対応する前記個々のメモリパーティションの前記一部分の前記コンテンツを、バスを介して直列に読み出す回路を備えることを特徴とする請求項15に記載のシステム。
- 前記個々のメモリパーティションの前記特定の1つの前記第2の部分に前記書き込むことは、前記メモリによって開始された内部動作に応答することを特徴とする請求項14に記載のシステム。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/947,771 | 2010-11-16 | ||
US12/947,771 US8583987B2 (en) | 2010-11-16 | 2010-11-16 | Method and apparatus to perform concurrent read and write memory operations |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012108890A JP2012108890A (ja) | 2012-06-07 |
JP5464528B2 true JP5464528B2 (ja) | 2014-04-09 |
Family
ID=46048952
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011230819A Active JP5464528B2 (ja) | 2010-11-16 | 2011-10-20 | 同時読み出し及び書き込みメモリ動作を実行する方法及び装置 |
Country Status (6)
Country | Link |
---|---|
US (3) | US8583987B2 (ja) |
JP (1) | JP5464528B2 (ja) |
KR (1) | KR101343262B1 (ja) |
CN (1) | CN102567242B (ja) |
DE (1) | DE102011085989B4 (ja) |
TW (1) | TWI506423B (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9208019B2 (en) | 2010-11-16 | 2015-12-08 | Micron Technology, Inc. | Method and apparatus to perform concurrent read and write memory operations |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10725997B1 (en) * | 2012-06-18 | 2020-07-28 | EMC IP Holding Company LLC | Method and systems for concurrent collection and generation of shared data |
US9070436B2 (en) | 2013-01-30 | 2015-06-30 | Hewlett-Packard Development Company, L.P. | Memory controller using crisscross error-correcting codes |
KR102084461B1 (ko) * | 2013-03-04 | 2020-04-14 | 삼성전자 주식회사 | 저항체를 이용한 비휘발성 메모리 장치 |
US9830087B2 (en) * | 2014-11-13 | 2017-11-28 | Micron Technology, Inc. | Memory wear leveling |
WO2016182783A1 (en) * | 2015-05-14 | 2016-11-17 | Adesto Technologies Corporation | Concurrent read and reconfigured write operations in a memory device |
US10152545B2 (en) | 2015-10-20 | 2018-12-11 | Adobe Systems Incorporated | Personalized recommendations using localized regularization |
KR102703983B1 (ko) | 2016-11-07 | 2024-09-10 | 삼성전자주식회사 | Raid 방식으로 데이터를 저장하는 스토리지 장치 |
US10585749B2 (en) * | 2017-08-10 | 2020-03-10 | Samsung Electronics Co., Ltd. | System and method for distributed erasure coding |
US10956262B2 (en) * | 2019-03-14 | 2021-03-23 | Micron Technology, Inc. | Deferred error code correction with improved effective data bandwidth performance |
US11093323B2 (en) * | 2019-04-15 | 2021-08-17 | Nvidia Corporation | Performant inline ECC architecture for DRAM controller |
US10957393B2 (en) * | 2019-06-27 | 2021-03-23 | Micron Technology, Inc. | Apparatus and methods for performing concurrent access operations on different groupings of memory cells |
CN110750466A (zh) * | 2019-10-18 | 2020-02-04 | 深圳豪杰创新电子有限公司 | 提高闪存擦写寿命的方法和装置 |
Family Cites Families (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6807609B1 (en) * | 1989-12-04 | 2004-10-19 | Hewlett-Packard Development Company, L.P. | Interleaving read and write operations on a bus and minimizing buffering on a memory module in a computer system |
JPH0440697A (ja) * | 1990-06-06 | 1992-02-12 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
US5913926A (en) * | 1992-08-20 | 1999-06-22 | Farrington Investments Ltd. | Expandable modular data storage system having parity storage capability |
US5666511A (en) * | 1992-10-08 | 1997-09-09 | Fujitsu Limited | Deadlock suppressing schemes in a raid system |
US5761402A (en) * | 1993-03-08 | 1998-06-02 | Hitachi, Ltd. | Array type disk system updating redundant data asynchronously with data access |
DE19540915A1 (de) * | 1994-11-10 | 1996-05-15 | Raymond Engineering | Redundante Anordnung von Festkörper-Speicherbausteinen |
FR2726934B1 (fr) | 1994-11-10 | 1997-01-17 | Sgs Thomson Microelectronics | Procede de lecture anticipee de memoire a acces serie et memoire s'y rapportant |
US6067255A (en) | 1997-07-03 | 2000-05-23 | Samsung Electronics Co., Ltd. | Merged memory and logic (MML) integrated circuits including independent memory bank signals and methods |
US5914970A (en) * | 1997-08-27 | 1999-06-22 | Allen-Bradley Company, Llc | Computer memory system providing parity with standard non-parity memory devices |
US6321345B1 (en) * | 1999-03-01 | 2001-11-20 | Seachange Systems, Inc. | Slow response in redundant arrays of inexpensive disks |
FR2805653A1 (fr) | 2000-02-28 | 2001-08-31 | St Microelectronics Sa | Memoire serie programmable et effacable electriquement a lecture par anticipation |
GB2370477B (en) * | 2000-12-22 | 2004-03-03 | Tandberg Television Asa | Method and apparatus for encoding a product code |
JP4001724B2 (ja) | 2001-03-29 | 2007-10-31 | 富士通株式会社 | 半導体記憶装置 |
JP3860436B2 (ja) * | 2001-07-09 | 2006-12-20 | 富士通株式会社 | 半導体記憶装置 |
US6614685B2 (en) | 2001-08-09 | 2003-09-02 | Multi Level Memory Technology | Flash memory array partitioning architectures |
JP4059473B2 (ja) * | 2001-08-09 | 2008-03-12 | 株式会社ルネサステクノロジ | メモリカード及びメモリコントローラ |
JP2004040697A (ja) | 2002-07-08 | 2004-02-05 | Suzuki Motor Corp | 車両用放送に連動した画像提供システム |
JP2005025827A (ja) * | 2003-06-30 | 2005-01-27 | Toshiba Corp | 半導体集積回路装置およびそのエラー検知訂正方法 |
FR2874734A1 (fr) | 2004-08-26 | 2006-03-03 | St Microelectronics Sa | Procede de lecture de cellules memoire programmables et effacables electriquement, a precharge anticipee de lignes de bit |
US20060123271A1 (en) * | 2004-11-19 | 2006-06-08 | International Business Machines Corporation | RAID environment incorporating hardware-based finite field multiplier for on-the-fly XOR |
US8200887B2 (en) * | 2007-03-29 | 2012-06-12 | Violin Memory, Inc. | Memory management system and method |
US7721143B2 (en) * | 2005-12-06 | 2010-05-18 | Lsi Corporation | Method for reducing rebuild time on a RAID device |
US7539842B2 (en) | 2006-08-15 | 2009-05-26 | International Business Machines Corporation | Computer memory system for selecting memory buses according to physical memory organization information stored in virtual address translation tables |
US7694031B2 (en) * | 2006-10-31 | 2010-04-06 | Globalfoundries Inc. | Memory controller including a dual-mode memory interconnect |
US20080168331A1 (en) * | 2007-01-05 | 2008-07-10 | Thomas Vogelsang | Memory including error correction code circuit |
KR101360812B1 (ko) | 2008-06-05 | 2014-02-11 | 삼성전자주식회사 | 반도체 장치 및 이를 포함하는 반도체 시스템 |
US8149643B2 (en) | 2008-10-23 | 2012-04-03 | Cypress Semiconductor Corporation | Memory device and method |
US8094500B2 (en) * | 2009-01-05 | 2012-01-10 | Sandisk Technologies Inc. | Non-volatile memory and method with write cache partitioning |
US20100199020A1 (en) * | 2009-02-04 | 2010-08-05 | Silicon Storage Technology, Inc. | Non-volatile memory subsystem and a memory controller therefor |
US8132044B1 (en) * | 2010-02-05 | 2012-03-06 | Symantec Corporation | Concurrent and incremental repair of a failed component in an object based storage system for high availability |
US8583987B2 (en) | 2010-11-16 | 2013-11-12 | Micron Technology, Inc. | Method and apparatus to perform concurrent read and write memory operations |
US8645637B2 (en) | 2010-11-16 | 2014-02-04 | Micron Technology, Inc. | Interruption of write memory operations to provide faster read access in a serial interface memory |
-
2010
- 2010-11-16 US US12/947,771 patent/US8583987B2/en active Active
-
2011
- 2011-10-12 TW TW100137043A patent/TWI506423B/zh active
- 2011-10-20 JP JP2011230819A patent/JP5464528B2/ja active Active
- 2011-11-09 DE DE102011085989.6A patent/DE102011085989B4/de active Active
- 2011-11-15 KR KR1020110119157A patent/KR101343262B1/ko active IP Right Grant
- 2011-11-15 CN CN201110370020.4A patent/CN102567242B/zh active Active
-
2013
- 2013-11-07 US US14/074,360 patent/US9208019B2/en active Active
-
2015
- 2015-07-07 US US14/793,475 patent/US9513992B2/en active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9208019B2 (en) | 2010-11-16 | 2015-12-08 | Micron Technology, Inc. | Method and apparatus to perform concurrent read and write memory operations |
US9513992B2 (en) | 2010-11-16 | 2016-12-06 | Micron Technology, Inc. | Method and apparatus to perform concurrent read and write memory operations |
Also Published As
Publication number | Publication date |
---|---|
US9513992B2 (en) | 2016-12-06 |
DE102011085989A1 (de) | 2012-06-28 |
DE102011085989B4 (de) | 2017-03-02 |
US20120124449A1 (en) | 2012-05-17 |
CN102567242B (zh) | 2015-05-06 |
KR101343262B1 (ko) | 2013-12-18 |
TWI506423B (zh) | 2015-11-01 |
US8583987B2 (en) | 2013-11-12 |
US9208019B2 (en) | 2015-12-08 |
US20140068380A1 (en) | 2014-03-06 |
TW201227292A (en) | 2012-07-01 |
JP2012108890A (ja) | 2012-06-07 |
KR20120052883A (ko) | 2012-05-24 |
CN102567242A (zh) | 2012-07-11 |
US20150309868A1 (en) | 2015-10-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5464528B2 (ja) | 同時読み出し及び書き込みメモリ動作を実行する方法及び装置 | |
US9009566B2 (en) | Outputting information of ECC corrected bits | |
KR101801147B1 (ko) | 데이터 신뢰성을 개선하는 데이터 관리 방법 및 그에 따른 데이터 저장 장치 | |
US8977833B2 (en) | Memory system | |
US20160357462A1 (en) | Nonvolatile Memory Modules and Data Management Methods Thereof | |
US20130318418A1 (en) | Adaptive error correction for phase change memory | |
KR20110089728A (ko) | 솔리드 스테이트 드라이브의 에러 제어 방법 | |
KR20140145834A (ko) | 저장 장치 및 그것을 포함하는 데이터 저장 시스템의 글로벌 가비지 컬렉션 방법 | |
US9524116B1 (en) | Reducing read-after-write errors in a non-volatile memory system using an old data copy | |
KR20110001881A (ko) | 비트 에러 임계값 및 메모리 장치의 리맵핑 | |
US20130304970A1 (en) | Systems and methods for providing high performance redundant array of independent disks in a solid-state device | |
US11340986B1 (en) | Host-assisted storage device error correction | |
US8626995B1 (en) | Flexible sequence design architecture for solid state memory controller | |
US12061817B2 (en) | Integrated circuit memory devices with enhanced buffer memory utilization during read and write operations and methods of operating same | |
CN103218271B (zh) | 一种数据纠错方法及装置 | |
WO2013080299A1 (ja) | データ管理装置、データコピー方法、およびプログラム | |
JP6342013B2 (ja) | 不揮発性メモリ・アレイを含むデータ・ストレージ・システムを動作させるための方法、システム及びコンピュータ・プログラム | |
CN114730247A (zh) | 具有数据的最小写入大小的存储设备 | |
US20220318091A1 (en) | Storage system and operating method thereof | |
US11157210B2 (en) | Memory system performing dummy program operation during normal program operation | |
TWI829252B (zh) | 低密度奇偶校檢碼的解碼方法及電腦程式產品及裝置 | |
CN115248748A (zh) | 执行元数据管理的存储装置及操作该存储装置的方法 | |
CN118796532A (zh) | 数据检查方法、存储器存储装置及存储器控制电路单元 | |
JPWO2013080299A1 (ja) | データ管理装置、データコピー方法、およびプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130628 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130716 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20131010 Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131010 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131217 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140110 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5464528 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |