JP5459018B2 - 表示装置及び電子機器 - Google Patents

表示装置及び電子機器 Download PDF

Info

Publication number
JP5459018B2
JP5459018B2 JP2010079015A JP2010079015A JP5459018B2 JP 5459018 B2 JP5459018 B2 JP 5459018B2 JP 2010079015 A JP2010079015 A JP 2010079015A JP 2010079015 A JP2010079015 A JP 2010079015A JP 5459018 B2 JP5459018 B2 JP 5459018B2
Authority
JP
Japan
Prior art keywords
transistor
gate
potential
pixel
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010079015A
Other languages
English (en)
Other versions
JP2011209613A (ja
Inventor
啓介 尾本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2010079015A priority Critical patent/JP5459018B2/ja
Priority to US13/048,556 priority patent/US20110242068A1/en
Priority to CN2011100655353A priority patent/CN102208165A/zh
Publication of JP2011209613A publication Critical patent/JP2011209613A/ja
Application granted granted Critical
Publication of JP5459018B2 publication Critical patent/JP5459018B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

本発明は、表示装置及び電子機器に関し、特に、電気光学素子を含む画素が行列状(マトリクス状)に2次元配置されてなる表示装置、及び、当該表示装置を有する電子機器に関する。
近年、画像表示を行う表示装置の分野では、画素(画素回路)が行列状に配置されてなる平面型(フラットパネル型)の表示装置が急速に普及している。平面型の表示装置の一つとして、デバイスに流れる電流値に応じて発光輝度が変化する、所謂電流駆動型の電気光学素子を画素の発光素子として用いた表示装置がある。電流駆動型の電気光学素子としては、有機材料のエレクトロルミネッセンス(Electroluminescence;EL)を利用し、有機薄膜に電界をかけると発光する現象を用いた有機EL素子が知られている。
画素の発光素子として有機EL素子を用いた有機EL表示装置は次のような特長を持っている。すなわち、有機EL素子は、10V以下の印加電圧で駆動できるために低消費電力である。有機EL素子は、自発光素子であるために液晶表示装置に比べて、画像の視認性が高く、しかもバックライト等の照明部材を必要としないために軽量化及び薄型化が容易である。更に、有機EL素子は、応答速度が数μsec程度と非常に高速であるために動画表示時の残像が発生しない。
有機EL表示装置では、液晶表示装置と同様に、その駆動方式として単純(パッシブ)マトリクス方式とアクティブマトリクス方式とを採ることができる。但し、単純マトリクス方式の表示装置は、構造が簡単であるものの、電気光学素子の発光期間が走査線(即ち、画素数)の増加によって減少するために、大型でかつ高精細な表示装置の実現が難しいなどの問題がある。
そのため、近年、電気光学素子に流れる電流を、当該電気光学素子と同じ画素内に設けられる能動素子、例えば、絶縁ゲート型電界効果トランジスタによって制御するアクティブマトリクス方式の表示装置の開発が盛んに行われている。絶縁ゲート型電界効果トランジスタとしては、一般には、TFT(Thin Film Transistor;薄膜トランジスタ)が用いられる。アクティブマトリクス方式の表示装置は、電気光学素子が1表示フレームの期間に亘って発光を持続するために、大型でかつ高精細な表示装置の実現が容易である。
アクティブマトリクス方式により駆動される、電流駆動型の電気光学素子を含む画素回路にあっては、電気光学素子に加えて、当該電気光学素子を駆動するための駆動回路を備えている。この駆動回路として、電流駆動型の電気光学素子である有機EL素子21を駆動トランジスタ22、書込みトランジスタ23、及び、保持容量24を有する構成の画素回路が知られている(例えば、特許文献1を参照)。
特許文献1には、駆動トランジスタ22のゲート電極がフローティング状態にあるときは、駆動トランジスタ22のソース電位Vsに連動してゲート電位Vgが変動する、所謂ブートストラップ動作が行われることが記載されている(特許文献1の段落番号0071等を参照)。特許文献1には更に、ブートストラップ動作により、有機EL素子21のI−V特性が経時変化しても、駆動トランジスタ22のゲート−ソース間電圧Vgsが一定に維持されるため、発光輝度が一定に保たれることが記載されている(特許文献1の段落番号0093等を参照)。
特開2008−310127号公報
上述したブートストラップ動作において、駆動トランジスタ22のソース電位Vsの変動分ΔVsに対するゲート電位Vgの変動分ΔVgの比率(=ΔVg/ΔVs)がブートストラップゲインGbとなる。そして、このブートストラップゲインGbは、保持容量24の容量値や駆動トランジスタ22のゲート電極に付く寄生容量の容量値などによって決まる。
駆動トランジスタ22のゲート電極に付く寄生容量、特に、駆動トランジスタ22のゲート−ソース間の寄生容量の容量値が大きいと、ブートストラップゲインGbが理想状態(Gb=1)から変動する、具体的には、ブートストラップゲインGbが低下する。すると、駆動トランジスタ22のゲート−ソース間電圧Vgsについて、画素間で閾値電圧Vthの差分ΔVthを維持したまま発光状態を保つことができないため、画素間で輝度にばらつきが生じる(その詳細については後述する)。この画素間での輝度のばらつきは、縦スジや横スジ、輝度ムラとなって視認される。その結果、画面のユニフォーミティが損なわれることとなる。
そこで、本発明は、駆動トランジスタのゲート−ソース間の容量値を低減することでブートストラップゲインを向上し、画面のユニフォーミティを損なうことなく、良質な表示画像を得ることが可能な表示装置及び電子機器を提供することを目的とする。
上記目的を達成するために、本発明による表示装置は、
電気光学素子、映像信号を画素内に書き込む書込みトランジスタ、前記書込みトランジスタによって書き込まれた前記映像信号を保持する保持容量、及び、前記保持容量に保持された前記映像信号に基づいて前記電気光学素子を駆動する駆動トランジスタを含む画素が複数配置されてなり、
前記駆動トランジスタは、2つのゲート電極でチャネル領域を挟んだサンドイッチゲート構造を有し、
前記電気光学素子は、前記2つのゲート電極の一方のゲート電極の少なくとも一部とアノード電極が対向するように形成される。
サンドイッチゲート構造を有する駆動トランジスタにおいて、電気光学素子のアノード電極が2つのゲート電極の一方のゲート電極、所謂バックゲート電極と対向する領域に存在しないと、当該バックゲート電極はカソード電極と対向することになる。これにより、バックゲート電極とカソード電極との間に寄生容量が形成される。この寄生容量は、駆動トランジスタのゲート電極に付く寄生容量の容量値を増やす方向に作用する。これに対して、電気光学素子のアノード電極が、バックゲート電極の少なくとも一部と対向することで、両電極の対向部位間に寄生容量が形成される。この寄生容量は、駆動トランジスタのゲート電極に付く寄生容量、特に、ゲート−ソース間の容量値を減らす方向に作用する。これにより、ブートストラップゲインを向上できる。
本発明によれば、駆動トランジスタのゲート−ソース間の容量値を低減することで、ブートストラップゲインを向上できるために、画面のユニフォーミティを損なうことなく、良質な表示画像を得ることができる。
本発明が適用される有機EL表示装置の構成の概略を示すシステム構成図である。 本発明が適用される有機EL表示装置の画素の回路構成の一例を示す回路図である。 画素の断面構造の一例を示す断面図である。 本発明が適用される有機EL表示装置の基本的な回路動作の説明に供するタイミング波形図である。 本発明が適用される有機EL表示装置の基本的な回路動作の動作説明図(その1)である。 本発明が適用される有機EL表示装置の基本的な回路動作の動作説明図(その2)である。 駆動トランジスタの閾値電圧Vthのばらつきに起因する課題の説明に供する特性図である。 駆動トランジスタの移動度μのばらつきに起因する課題の説明に供する特性図である。 閾値補正、移動度補正の有無による映像信号の信号電圧Vsigと駆動トランジスタのドレイン−ソース間電流Idsとの関係の説明に供する特性図である。 ブートストラップ動作についての説明に供するタイミング波形図である。 ブートストラップゲインGbについての説明図である。 閾値電圧Vthのばらつきの再発についての説明に供するタイミング波形図である。 有機EL素子が劣化した場合に当該有機EL素子の動作点がシフトする様子を示す図である。 有機EL素子の高電圧化によって駆動トランジスタの電流が減少することについての説明に供するタイミング波形図である。 Nチャネル型トランジスタのゲート電圧Vgとドレイン−ソース電流Idsの関係を示す図である。 サンドイッチゲート構造の駆動トランジスタを有する参考例に係る画素構造を示す断面図である。 参考例に係る画素構造の等価回路を示す回路図である。 サンドイッチゲート構造の駆動トランジスタを有する実施例に係る画素構造を示す断面図である。 実施例に係る画素構造の等価回路を示す回路図である。 本発明が適用されるテレビジョンセットの外観を示す斜視図である。 本発明が適用されるデジタルカメラの外観を示す斜視図であり、(A)は表側から見た斜視図、(B)は裏側から見た斜視図である。 本発明が適用されるノート型パーソナルコンピュータの外観を示す斜視図である。 本発明が適用されるビデオカメラの外観を示す斜視図である。 本発明が適用される携帯電話機を示す外観図であり、(A)は開いた状態での正面図、(B)はその側面図、(C)は閉じた状態での正面図、(D)は左側面図、(E)は右側面図、(F)は上面図、(G)は下面図である。
以下、発明を実施するための形態(以下、「実施形態」と記述する)について図面を用いて詳細に説明する。なお、説明は以下の順序で行う。
1.本発明が適用される有機EL表示装置
1−1.システム構成
1−2.基本的な回路動作
1−3.ブートストラップ動作について
2.実施形態に係る有機EL装置の説明
3.変形例
4.電子機器
<1.本発明が適用される有機EL表示装置>
[1−1.システム構成]
図1は、本発明が適用されるアクティブマトリクス型表示装置の構成の概略を示すシステム構成図である。
アクティブマトリクス型表示装置は、電気光学素子に流れる電流を、当該電気光学素子と同じ画素内に設けた能動素子、例えば絶縁ゲート型電界効果トランジスタにより制御する表示装置である。絶縁ゲート型電界効果トランジスタとしては、一般には、TFT(薄膜トランジスタ)が用いられる。
ここでは、一例として、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子、例えば有機EL素子を画素(画素回路)の発光素子として用いたアクティブマトリクス型有機EL表示装置の場合を例に挙げて説明するものとする。
図1に示すように、本適用例に係る有機EL表示装置10は、有機EL素子を含む複数の画素20と、当該画素20が行列状に2次元配列されてなる画素アレイ部30と、当該画素アレイ部30の周辺に配置された駆動部とを有する構成となっている。駆動部は、書込み走査回路40、電源供給走査回路50及び信号出力回路60等からなり、画素アレイ部30の各画素20を駆動する。
ここで、有機EL表示装置10がカラー表示対応の場合は、1つの画素は複数の副画素(サブピクセル)から構成され、この副画素の各々が画素20に相当することになる。より具体的には、カラー表示用の表示装置では、1つの画素は、赤色光(R)を発光する副画素、緑色光(G)を発光する副画素、青色光(B)を発光する副画素の3つの副画素から構成される。
但し、1つの画素としては、RGBの3原色の副画素の組み合わせに限られるものではなく、3原色の副画素に更に1色あるいは複数色の副画素を加えて1つの画素を構成することも可能である。より具体的には、例えば、輝度向上のために白色光(W)を発光する副画素を加えて1つの画素を構成したり、色再現範囲を拡大するために補色光を発光する少なくとも1つの副画素を加えて1つの画素を構成したりすることも可能である。
画素アレイ部30には、m行n列の画素20の配列に対して、行方向(画素行の画素の配列方向)に沿って走査線31-1〜31-mと電源供給線32-1〜32-mとが画素行毎に配線されている。更に、列方向(画素列の画素の配列方向)に沿って信号線33-1〜33-nが画素列毎に配線されている。
走査線31-1〜31-mは、書込み走査回路40の対応する行の出力端にそれぞれ接続されている。電源供給線32-1〜32-mは、電源供給走査回路50の対応する行の出力端にそれぞれ接続されている。信号線33-1〜33-nは、信号出力回路60の対応する列の出力端にそれぞれ接続されている。
画素アレイ部30は、通常、ガラス基板などの透明絶縁基板上に形成されている。これにより、有機EL表示装置10は、平面型(フラット型)のパネル構造となっている。画素アレイ部30の各画素20の駆動回路は、アモルファスシリコンTFTまたは低温ポリシリコンTFTを用いて形成することができる。低温ポリシリコンTFTを用いる場合には、図1に示すように、書込み走査回路40、電源供給走査回路50及び信号出力回路60についても、画素アレイ部30を形成する表示パネル(基板)70上に実装することができる。
書込み走査回路40は、クロックパルスckに同期してスタートパルスspを順にシフト(転送)するシフトレジスタ等によって構成されている。この書込み走査回路40は、画素アレイ部30の各画素20への映像信号の書込みに際し、走査線31-1〜31-mに対して書込み走査信号WS(WS1〜WSm)を順次供給することによって画素アレイ部30の各画素20を行単位で順番に走査(線順次走査)する。
電源供給走査回路50は、クロックパルスckに同期してスタートパルスspを順にシフトするシフトレジスタ等によって構成されている。この電源供給走査回路50は、書込み走査回路40による線順次走査に同期して、第1電源電位Vccpと当該第1電源電位Vccpよりも低い第2電源電位Viniとで切り替わることが可能な電源電位DS(DS1〜DSm)を電源供給線32-1〜32-mに供給する。後述するように、電源電位DSのVccp/Viniの切替えにより、画素20の発光/非発光の制御が行なわれる。
信号出力回路60は、信号供給源(図示せず)から供給される輝度情報に応じた映像信号の信号電圧(以下、単に「信号電圧」と記述する場合もある)Vsigと基準電圧Vofsとを選択的に出力する。ここで、基準電圧Vofsは、映像信号の信号電圧Vsigの基準となる電圧(例えば、映像信号の黒レベルに相当する電圧)であり、後述する閾値補正処理の際に用いられる。
信号出力回路60から出力される信号電圧Vsig/基準電圧Vofsは、信号線33-1〜33-nを介して画素アレイ部30の各画素20に対して、書込み走査回路40による走査によって選択された画素行単位で書き込まれる。すなわち、信号出力回路60は、信号電圧Vsigを行(ライン)単位で書き込む線順次書込みの駆動形態を採っている。
(画素回路)
図2は、画素(画素回路)20の具体的な回路構成を示す回路図である。
図2に示すように、画素20は、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子である有機EL素子21と、当該有機EL素子21に電流を流すことによって有機EL素子21を駆動する駆動回路とによって構成されている。有機EL素子21は、全ての画素20に対して共通に配線(所謂、ベタ配線)された共通電源供給線34にカソード電極が接続されている。
有機EL素子21を駆動する駆動回路は、駆動トランジスタ22、書込みトランジスタ23、及び、保持容量24を有する構成となっている。駆動トランジスタ22及び書込みトランジスタ23としてNチャネル型のTFTを用いることができる。但し、ここで示した、駆動トランジスタ22及び書込みトランジスタ23の導電型の組み合わせは一例に過ぎず、これらの組み合わせに限られるものではない。
尚、駆動トランジスタ22及び書込みトランジスタ23としてNチャネル型のTFTを用いると、アモルファスシリコン(a−Si)プロセスを用いて形成することができる。a−Siプロセスを用いることで、TFTを作成する基板の低コスト化、ひいては本有機EL表示装置10の低コスト化を図ることが可能になる。また、駆動トランジスタ22及び書込みトランジスタ23を同じ導電型の組み合わせにすると、両トランジスタ22,23を同じプロセスで作成することができるために低コスト化に寄与できる。
駆動トランジスタ22は、一方の電極(ソース/ドレイン電極)が有機EL素子21のアノード電極に接続され、他方の電極(ドレイン/ソース電極)が電源供給線32(32-1〜32-m)に接続されている。
書込みトランジスタ23は、一方の電極(ソース/ドレイン電極)が信号線33(33-1〜33-n)に接続され、他方の電極(ドレイン/ソース電極)が駆動トランジスタ22のゲート電極に接続されている。また、書込みトランジスタ23のゲート電極は、走査線31(31-1〜31-m)に接続されている。
駆動トランジスタ22及び書込みトランジスタ23において、一方の電極とは、ソース/ドレイン領域に電気的に接続された金属配線を言い、他方の電極とは、ドレイン/ソース領域に電気的に接続された金属配線を言う。また、一方の電極と他方の電極との電位関係によって一方の電極がソース電極ともなればドレイン電極ともなり、他方の電極がドレイン電極ともなればソース電極ともなる。
保持容量24は、一方の電極が駆動トランジスタ22のゲート電極に接続され、他方の電極が駆動トランジスタ22の他方の電極、及び、有機EL素子21のアノード電極に接続されている。
尚、有機EL素子21の駆動回路としては、駆動トランジスタ22及び書込みトランジスタ23の2つのトランジスタと保持容量24の1つの容量素子とからなる回路構成のものに限られるものではない。例えば、一方の電極が有機EL素子21のアノード電極に、他方の電極が固定電位にそれぞれ接続されることで、有機EL素子21の容量不足分を補う補助容量を必要に応じて設けた回路構成を採ることも可能である。
上記構成の画素20において、書込みトランジスタ23は、書込み走査回路40から走査線31を通してゲート電極に印加されるHighアクティブの書込み走査信号WSに応答して導通状態となる。これにより、書込みトランジスタ23は、信号線33を通して信号出力回路60から供給される、輝度情報に応じた映像信号の信号電圧Vsigまたは基準電圧Vofsをサンプリングして画素20内に書き込む。この書き込まれた信号電圧Vsigまたは基準電圧Vofsは、駆動トランジスタ22のゲート電極に印加されるとともに保持容量24に保持される。
駆動トランジスタ22は、電源供給線32(32-1〜32-m)の電位DSが第1電源電位Vccpにあるときには、一方の電極がドレイン電極、他方の電極がソース電極となって飽和領域で動作する。これにより、駆動トランジスタ22は、電源供給線32から電流の供給を受けて有機EL素子21を電流駆動にて発光駆動する。より具体的には、駆動トランジスタ22は、飽和領域で動作することにより、保持容量24に保持された信号電圧Vsigの電圧値に応じた電流値の駆動電流を有機EL素子21に供給し、当該有機EL素子21を電流駆動することによって発光させる。
駆動トランジスタ22は更に、電源電位DSが第1電源電位Vccpから第2電源電位Viniに切り替わったときには、一方の電極がソース電極、他方の電極がドレイン電極となってスイッチングトランジスタとして動作する。これにより、駆動トランジスタ22は、有機EL素子21への駆動電流の供給を停止し、有機EL素子21を非発光状態にする。すなわち、駆動トランジスタ22は、有機EL素子21の発光/非発光を制御するトランジスタとしての機能をも併せ持っている。
この駆動トランジスタ22のスイッチング動作により、有機EL素子21が非発光状態となる期間(非発光期間)を設け、有機EL素子21の発光期間と非発光期間の割合(デューティ)を制御することができる。このデューティ制御により、1表示フレーム期間に亘って画素が発光することに伴う残像ボケを低減できるために、特に動画の画品位をより優れたものとすることができる。
電源供給走査回路50から電源供給線32を通して選択的に供給される第1,第2電源電位Vccp,Viniのうち、第1電源電位Vccpは有機EL素子21を発光駆動する駆動電流を駆動トランジスタ22に供給するための電源電位である。また、第2電源電位Viniは、有機EL素子21に対して逆バイアスを掛けるための電源電位である。この第2電源電位Viniは、基準電圧Vofsよりも低い電位、例えば、駆動トランジスタ22の閾値電圧をVthとするときVofs−Vthよりも低い電位、好ましくは、Vofs−Vthよりも十分に低い電位に設定される。
(画素構造)
図3は、画素20の断面構造の一例を示す断面図である。図3に示すように、ガラス基板201上には、駆動トランジスタ22等を含む駆動回路が形成されている。そして、画素20は、ガラス基板201上に絶縁膜202、絶縁平坦化膜203及びウインド絶縁膜204がその順に形成され、当該ウインド絶縁膜204の凹部204Aに有機EL素子21が設けられた構成となっている。ここでは、駆動回路の各構成素子のうち、駆動トランジスタ22のみを図示し、他の構成素子については省略している。
有機EL素子21は、アノード電極205と、有機層(電子輸送層、発光層、ホール輸送層/ホール注入層)206と、カソード電極207とから構成されている。アノード電極205は、ウインド絶縁膜204の凹部204Aの底部に形成された金属等からなる。有機層206は、アノード電極205上に形成されている。カソード電極207は、有機層206上に全画素共通に形成された透明導電膜等からなる。
この有機EL素子21において、有機層206は、アノード電極205上にホール輸送層/ホール注入層2061、発光層2062、電子輸送層2063及び電子注入層(図示せず)が順次堆積されることによって形成される。そして、図2の駆動トランジスタ22による電流駆動の下に、駆動トランジスタ22からアノード電極205を通して有機層206に電流が流れることで、当該有機層206内の発光層2062において電子と正孔が再結合する際に発光するようになっている。
駆動トランジスタ22は、ゲート電極221と、半導体層222の両側に設けられたソース/ドレイン領域223,224と、半導体層222のゲート電極221と対向する部分のチャネル形成領域225とから構成されている。ソース/ドレイン領域223は、コンタクトホールを介して有機EL素子21のアノード電極205と電気的に接続されている。
そして、図3に示すように、ガラス基板201上に、絶縁膜202、絶縁平坦化膜203及びウインド絶縁膜204を介して有機EL素子21が画素単位で形成された後は、パッシベーション膜208を介して封止基板209が接着剤210によって接合される。この封止基板209によって有機EL素子21が封止されることにより表示パネル70が形成される。
[1−2.基本的な回路動作]
続いて、上記構成の有機EL表示装置10の基本的な回路動作について、図4のタイミング波形図を基に図5及び図6の動作説明図を用いて説明する。尚、図5及び図6の動作説明図では、図面の簡略化のために、書込みトランジスタ23をスイッチのシンボルで図示している。また、有機EL素子21の等価容量25についても図示している。
図4のタイミング波形図には、走査線31の電位(書込み走査信号)WS、電源供給線32の電位(電源電位)DS、信号線33の電位(Vsig/Vofs)、駆動トランジスタ22のゲート電位Vg及びソース電位Vsのそれぞれの変化を示している。
(前表示フレームの発光期間)
図4のタイミング波形図において、時刻t11以前は、前の表示フレームにおける有機EL素子21の発光期間となる。この前表示フレームの発光期間では、電源供給線32の電位DSが第1電源電位(以下、「高電位」と記述する)Vccpにあり、また、書込みトランジスタ23が非導通状態にある。
このとき、駆動トランジスタ22は飽和領域で動作するように設計されている。これにより、図5(A)に示すように、駆動トランジスタ22のゲート−ソース間電圧Vgsに応じた駆動電流(ドレイン−ソース間電流)Idsが、電源供給線32から駆動トランジスタ22を通して有機EL素子21に供給される。よって、有機EL素子21が駆動電流Idsの電流値に応じた輝度で発光する。
(閾値補正準備期間)
時刻t11になると、線順次走査の新しい表示フレーム(現表示フレーム)に入る。そして、図5(B)に示すように、電源供給線32の電位DSが高電位Vccpから、信号線33の基準電圧Vofsに対してVofs−Vthよりも十分に低い第2電源電位(以下、「低電位」と記述する)Viniに切り替わる。
ここで、有機EL素子21の閾値電圧をVthel、共通電源供給線34の電位(カソード電位)をVcathとする。このとき、低電位ViniをVini<Vthel+Vcathとすると、駆動トランジスタ22のソース電位Vsが低電位Viniにほぼ等しくなるために、有機EL素子21は逆バイアス状態となって消光する。
次に、時刻t12で走査線31の電位WSが低電位側から高電位側に遷移することで、図5(C)に示すように、書込みトランジスタ23が導通状態となる。このとき、信号出力回路60から信号線33に対して基準電圧Vofsが供給された状態にあるために、駆動トランジスタ22のゲート電位Vgが基準電圧Vofsになる。また、駆動トランジスタ22のソース電位Vsは、基準電圧Vofsよりも十分に低い電位Viniにある。
このとき、駆動トランジスタ22のゲート−ソース間電圧VgsはVofs−Viniとなる。ここで、Vofs−Viniが駆動トランジスタ22の閾値電圧Vthよりも大きくないと、後述する閾値補正処理を行うことができないために、Vofs−Vini>Vthなる電位関係に設定する必要がある。
このように、駆動トランジスタ22のゲート電位Vgを基準電圧Vofsに固定し、ソース電位Vsを低電位Viniに固定して(確定させて)初期化する処理が、後述する閾値補正処理(閾値補動作)を行う前の準備(閾値補正準備)の処理である。従って、基準電圧Vofs及び低電位Viniが、駆動トランジスタ22のゲート電位Vg及びソース電位Vsの各初期化電位となる。
(閾値補正期間)
次に、時刻t13で、図5(D)に示すように、電源供給線32の電位DSが低電位Viniから高電位Vccpに切り替わると、駆動トランジスタ22のゲート電位Vgが保たれた状態で閾値補正処理が開始される。すなわち、ゲート電位Vgから駆動トランジスタ22の閾値電圧Vthを減じた電位に向けて駆動トランジスタ22のソース電位Vsが上昇を開始する。
ここでは、便宜上、駆動トランジスタ22のゲート電極の初期化電位Vofsを基準とし、当該初期化電位Vofsから駆動トランジスタ22の閾値電圧Vthを減じた電位に向けてソース電位Vsを変化させる処理を閾値補正処理と呼んでいる。この閾値補正処理が進むと、やがて、駆動トランジスタ22のゲート−ソース間電圧Vgsが駆動トランジスタ22の閾値電圧Vthに収束する。この閾値電圧Vthに相当する電圧は保持容量24に保持される。
尚、閾値補正処理を行う期間(閾値補正期間)において、電流が専ら保持容量24側に流れ、有機EL素子21側には流れないようにするために、有機EL素子21がカットオフ状態となるように共通電源供給線34の電位Vcathを設定しておくこととする。
次に、時刻t14で走査線31の電位WSが低電位側に遷移することで、図6(A)に示すように、書込みトランジスタ23が非導通状態となる。このとき、駆動トランジスタ22のゲート電極が信号線33から電気的に切り離されることによってフローティング状態になる。しかし、ゲート−ソース間電圧Vgsが駆動トランジスタ22の閾値電圧Vthに等しいために、当該駆動トランジスタ22はカットオフ状態にある。従って、駆動トランジスタ22にドレイン−ソース間電流Idsは流れない。
(信号書込み&移動度補正期間)
次に、時刻t15で、図6(B)に示すように、信号線33の電位が基準電圧Vofsから映像信号の信号電圧Vsigに切り替わる。続いて、時刻t16で、走査線31の電位WSが高電位側に遷移することで、図6(C)に示すように、書込みトランジスタ23が導通状態になって映像信号の信号電圧Vsigをサンプリングして画素20内に書き込む。
この書込みトランジスタ23による信号電圧Vsigの書込みにより、駆動トランジスタ22のゲート電位Vgが信号電圧Vsigとなる。そして、映像信号の信号電圧Vsigによる駆動トランジスタ22の駆動の際に、当該駆動トランジスタ22の閾値電圧Vthが保持容量24に保持された閾値電圧Vthに相当する電圧と相殺される。この閾値キャンセルの原理の詳細については後述する。
このとき、有機EL素子21はカットオフ状態(ハイインピーダンス状態)にある。従って、映像信号の信号電圧Vsigに応じて電源供給線32から駆動トランジスタ22に流れる電流(ドレイン−ソース間電流Ids)は有機EL素子21の等価容量25に流れ込み、当該等価容量25の充電が開始される。
有機EL素子21の等価容量25が充電されることにより、駆動トランジスタ22のソース電位Vsが時間の経過と共に上昇していく。このとき既に、駆動トランジスタ22の閾値電圧Vthの画素毎のばらつきがキャンセルされており、駆動トランジスタ22のドレイン−ソース間電流Idsは当該駆動トランジスタ22の移動度μに依存したものとなる。駆動トランジスタ22の移動度μは、当該駆動トランジスタ22のチャネルを構成する半導体薄膜の移動度である。
ここで、映像信号の信号電圧Vsigに対する保持容量24の保持電圧Vgsの比率、即ち、書込みゲインGが1(理想値)であると仮定する。すると、駆動トランジスタ22のソース電位VsがVofs−Vth+ΔVの電位まで上昇することで、駆動トランジスタ22のゲート‐ソース間電圧VgsはVsig−Vofs+Vth−ΔVとなる。
すなわち、駆動トランジスタ22のソース電位Vsの上昇分ΔVは、保持容量24に保持された電圧(Vsig−Vofs+Vth)から差し引かれるように、換言すれば、保持容量24の充電電荷を放電するように作用し、負帰還がかけられたことになる。従って、ソース電位Vsの上昇分ΔVは負帰還の帰還量となる。
このように、駆動トランジスタ22に流れるドレイン−ソース間電流Idsに応じた帰還量ΔVでゲート‐ソース間電圧Vgsに負帰還をかけることで、駆動トランジスタ22のドレイン−ソース間電流Idsの移動度μに対する依存性を打ち消すことができる。この打ち消す処理が、駆動トランジスタ22の移動度μの画素毎のばらつきを補正する移動度補正処理である。
より具体的には、駆動トランジスタ22のゲート電極に書き込まれる映像信号の信号振幅Vin(=Vsig−Vofs)が高い程ドレイン−ソース間電流Idsが大きくなるため、負帰還の帰還量ΔVの絶対値も大きくなる。従って、発光輝度レベルに応じた移動度補正処理が行われる。
また、映像信号の信号振幅Vinを一定とした場合、駆動トランジスタ22の移動度μが大きいほど負帰還の帰還量ΔVの絶対値も大きくなるため、画素毎の移動度μのばらつきを取り除くことができる。従って、負帰還の帰還量ΔVは、移動度補正の補正量とも言える。移動度補正の原理の詳細については後述する。
(発光期間)
次に、時刻t17で走査線31の電位WSが低電位側に遷移することで、図6(D)に示すように、書込みトランジスタ23が非導通状態となる。これにより、駆動トランジスタ22のゲート電極は、信号線33から電気的に切り離されるためにフローティング状態になる。
ここで、駆動トランジスタ22のゲート電極がフローティング状態にあるときは、駆動トランジスタ22のゲート−ソース間に保持容量24が接続されていることにより、駆動トランジスタ22のソース電位Vsの変動に連動してゲート電位Vgも変動する。このように、駆動トランジスタ22のゲート電位Vgがソース電位Vsの変動に連動して変動する動作が、保持容量24によるブートストラップ動作である。
駆動トランジスタ22のゲート電極がフローティング状態になり、それと同時に、駆動トランジスタ22のドレイン−ソース間電流Idsが有機EL素子21に流れ始めることにより、当該電流Idsに応じて有機EL素子21のアノード電位が上昇する。
そして、有機EL素子21のアノード電位がVthel+Vcathを越えると、有機EL素子21に駆動電流が流れ始めるため有機EL素子21が発光を開始する。また、有機EL素子21のアノード電位の上昇は、即ち、駆動トランジスタ22のソース電位Vsの上昇に他ならない。そして、駆動トランジスタ22のソース電位Vsが上昇すると、保持容量24のブートストラップ動作により、駆動トランジスタ22のゲート電位Vgも連動して上昇する。
このとき、ブートストラップゲインが1(理想値)であると仮定した場合、ゲート電位Vgの上昇量はソース電位Vsの上昇量に等しくなる。故に、発光期間中、駆動トランジスタ22のゲート‐ソース間電圧Vgsは、Vsig−Vofs+Vth−ΔVで一定に保持される。そして、時刻t18で信号線33の電位が映像信号の信号電圧Vsigから基準電圧Vofsに切り替わる。
以上説明した一連の回路動作において、閾値補正準備、閾値補正、信号電圧Vsigの書込み(信号書込み)、及び、移動度補正の各処理動作は、1水平走査期間(1H)において実行される。また、信号書込み及び移動度補正の各処理動作は、時刻t6−t7の期間において並行して実行される。
〔分割閾値補正〕
尚、ここでは、閾値補正処理を1回だけ実行する駆動法を採る場合を例に挙げて説明したが、この駆動法は一例に過ぎず、この駆動法に限られるものではない。例えば、閾値補正処理を移動度補正及び信号書込み処理と共に行う1H期間に加えて、当該1H期間に先行する複数の水平走査期間に亘って分割して複数回閾値補正処理を実行する、所謂分割閾値補正を行う駆動法を採ることも可能である。
この分割閾値補正の駆動法によれば、高精細化に伴う多画素化によって1水平走査期間に割り当てられる時間が短くなったとしても、閾値補正期間として複数の水平走査期間に亘って十分な時間を確保することができるために、閾値補正処理を確実に行うことができる。
〔閾値キャンセルの原理〕
ここで、駆動トランジスタ22の閾値キャンセル(即ち、閾値補正)の原理について説明する。駆動トランジスタ22は、飽和領域で動作するように設計されているために定電流源として動作する。これにより、有機EL素子21には駆動トランジスタ22から、次式(1)で与えられる一定のドレイン−ソース間電流(駆動電流)Idsが供給される。
ds=(1/2)・μ(W/L)Cox(Vgs−Vth2 ……(1)
ここで、Wは駆動トランジスタ22のチャネル幅、Lはチャネル長、Coxは単位面積当たりのゲート容量である。
図7に、駆動トランジスタ22のドレイン−ソース間電流Ids対ゲート−ソース間電圧Vgsの特性を示す。
この特性図に示すように、駆動トランジスタ22の閾値電圧Vthの画素毎のばらつきに対するキャンセル処理を行わないと、閾値電圧VthがVth1のとき、ゲート−ソース間電圧Vgsに対応するドレイン−ソース間電流IdsがIds1になる。
これに対して、閾値電圧VthがVth2(Vth2>Vth1)のとき、同じゲート−ソース間電圧Vgsに対応するドレイン−ソース間電流IdsがIds2(Ids2<Ids1)になる。すなわち、駆動トランジスタ22の閾値電圧Vthが変動すると、ゲート−ソース間電圧Vgsが一定であってもドレイン−ソース間電流Idsが変動する。
一方、上記構成の画素(画素回路)20では、先述したように、発光時の駆動トランジスタ22のゲート−ソース間電圧VgsはVsig−Vofs+Vth−ΔVである。従って、これを式(1)に代入すると、ドレイン−ソース間電流Idsは、次式(2)で表される。
ds=(1/2)・μ(W/L)Cox(Vsig−Vofs−ΔV)2 ……(2)
すなわち、駆動トランジスタ22の閾値電圧Vthの項がキャンセルされており、駆動トランジスタ22から有機EL素子21に供給されるドレイン−ソース間電流Idsは、駆動トランジスタ22の閾値電圧Vthに依存しない。その結果、駆動トランジスタ22の製造プロセスのばらつきや経時変化等により、駆動トランジスタ22の閾値電圧Vthが画素毎に変動したとしても、ドレイン−ソース間電流Idsが変動しないために、有機EL素子21の発光輝度を一定に保つことができる。
〔移動度補正の原理〕
次に、駆動トランジスタ22の移動度補正の原理について説明する。図8に、駆動トランジスタ22の移動度μが相対的に大きい画素Aと、駆動トランジスタ22の移動度μが相対的に小さい画素Bとを比較した状態で特性カーブを示す。駆動トランジスタ22をポリシリコン薄膜トランジスタなどで構成した場合、画素Aや画素Bのように、画素間で移動度μがばらつくことは避けられない。
画素Aと画素Bで移動度μにばらつきがある状態で、駆動トランジスタ22のゲート電極に例えば両画素A,Bに同レベルの信号振幅Vin(=Vsig−Vofs)を書き込んだ場合を考える。この場合、何ら移動度μの補正を行わないと、移動度μの大きい画素Aに流れるドレイン−ソース間電流Ids1′と移動度μの小さい画素Bに流れるドレイン−ソース間電流Ids2′との間には大きな差が生じてしまう。このように、移動度μの画素毎のばらつきに起因してドレイン−ソース間電流Idsに画素間で大きな差が生じると、画面のユニフォーミティ(一様性)が損なわれる。
ここで、先述した式(1)のトランジスタ特性式から明らかなように、移動度μが大きいとドレイン−ソース間電流Idsが大きくなる。従って、負帰還における帰還量ΔVは移動度μが大きくなるほど大きくなる。図8に示すように、移動度μの大きな画素Aの帰還量ΔV1は、移動度の小さな画素Bの帰還量ΔV2に比べて大きい。
そこで、移動度補正処理によって駆動トランジスタ22のドレイン−ソース間電流Idsに応じた帰還量ΔVでゲート−ソース間電圧Vgsに負帰還をかけることにより、移動度μが大きいほど負帰還が大きくかかることになる。その結果、移動度μの画素毎のばらつきを抑制することができる。
具体的には、移動度μの大きな画素Aで帰還量ΔV1の補正をかけると、ドレイン−ソース間電流IdsはIds1′からIds1まで大きく下降する。一方、移動度μの小さな画素Bの帰還量ΔV2は小さいために、ドレイン−ソース間電流IdsはIds2′からIds2までの下降となり、それ程大きく下降しない。結果的に、画素Aのドレイン−ソース間電流Ids1と画素Bのドレイン−ソース間電流Ids2とはほぼ等しくなるために、移動度μの画素毎のばらつきが補正される。
以上をまとめると、移動度μの異なる画素Aと画素Bがあった場合、移動度μの大きい画素Aの帰還量ΔV1は移動度μの小さい画素Bの帰還量ΔV2に比べて大きくなる。つまり、移動度μが大きい画素ほど帰還量ΔVが大きく、ドレイン−ソース間電流Idsの減少量が大きくなる。
従って、駆動トランジスタ22のドレイン−ソース間電流Idsに応じた帰還量ΔVで、ゲート−ソース間電圧Vgsに負帰還をかけることで、移動度μの異なる画素のドレイン−ソース間電流Idsの電流値が均一化される。その結果、移動度μの画素毎のばらつきを補正することができる。すなわち、駆動トランジスタ22に流れる電流(ドレイン−ソース間電流Ids)に応じた帰還量ΔVで、駆動トランジスタ22のゲート−ソース間電圧Vgsに負帰還をかける処理が移動度補正処理となる。
ここで、図2に示した画素(画素回路)20において、閾値補正、移動度補正の有無による映像信号の信号電圧Vsigと駆動トランジスタ22のドレイン−ソース間電流Idsとの関係について図9を用いて説明する。
図9において、(A)は閾値補正及び移動度補正を共に行わない場合、(B)は移動度補正を行わず、閾値補正のみを行った場合、(C)は閾値補正及び移動度補正を共に行った場合をそれぞれ示している。図9(A)に示すように、閾値補正及び移動度補正を共に行わない場合には、閾値電圧Vth及び移動度μの画素A,B毎のばらつきに起因してドレイン−ソース間電流Idsに画素A,B間で大きな差が生じることになる。
これに対し、閾値補正のみを行った場合は、図9(B)に示すように、ドレイン−ソース間電流Idsのばらつきをある程度低減できるものの、移動度μの画素A,B毎のばらつきに起因する画素A,B間でのドレイン−ソース間電流Idsの差は残る。そして、閾値補正及び移動度補正を共に行うことで、図9(C)に示すように、閾値電圧Vth及び移動度μの画素A,B毎のばらつきに起因する画素A,B間でのドレイン−ソース間電流Idsの差をほぼ無くすことができる。従って、どの階調においても有機EL素子21の輝度ばらつきは発生せず、良好な画質の表示画像を得ることができる。
また、図2に示した画素20は、閾値補正及び移動度補正の各補正機能に加えて、先述した保持容量24によるブートストラップ動作の機能を備えていることで、次のような作用効果を得ることができる。
すなわち、有機EL素子21のI−V特性の経時変化に伴って駆動トランジスタ22のソース電位Vsが変化したとしても、保持容量24によるブートストラップ動作により、駆動トランジスタ22のゲート−ソース間電位Vgsを一定に維持することができる。従って、有機EL素子21に流れる電流は変化せず一定となる。その結果、有機EL素子21の発光輝度も一定に保たれるために、有機EL素子21のI−V特性が経時変化したとしても、それに伴う輝度劣化のない画像表示を実現できる。
[1−3.ブートストラップ動作について]
ここで、先述したブートストラップ動作について、図10のタイミング波形図を用いて詳細に説明する。
先述した回路動作の説明からも明らかなように、信号書込み&移動度補正期間が終了した時点で、駆動トランジスタ22のゲート電極には、映像信号の信号電圧Vsigが書き込まれている。このとき、駆動トランジスタ22のソース電位Vsは、閾値補正処理の完了時からそれぞれ移動度μに応じた電位の上昇量ΔVsだけ上昇した電位Vs1(=Vofs−Vth+ΔVs)にある。
ここで、書込みトランジスタ23が非導通状態になると、駆動トランジスタ22のゲート−ソース間電圧Vgsは、保持容量24によって保持されるため、ソース電位Vsは、駆動トランジスタ22に流れる電流Idsに応じた電位Voledまで上昇する。このときの上昇量は、理想的には、ソース電位Vsの上昇量Voled−Vs1と同じであるが、駆動トランジスタ22及び書込みトランジスタ23に寄生容量が存在する場合、ソース電位Vsの上昇量よりも少なくなる。
(ブートストラップゲインGbについて)
図11に示すように、駆動トランジスタ22及び書込みトランジスタ23には寄生容量Cgs,Cgd,Cwsが存在する。寄生容量Cgsは、駆動トランジスタ22のゲート−ソース間の寄生容量である。寄生容量Cgdは、駆動トランジスタ22のゲート−ドレイン間の寄生容量である。寄生容量Cwsは書込みトランジスタ23のゲート−ドレイン間の寄生容量である。
ここで、駆動トランジスタ22のブートストラップ動作前のゲート電位Vg、ソース電位VsをそれぞれVg1,Vs1とし、ブートストラップ動作後のゲート電位Vg、ソース電位VsをそれぞれVg2,Vs2とする。
今、駆動トランジスタ22のソース電位Vsが電位Vs1から電位Vs2に上昇したとすると、ゲート電位Vgは(Cs+Cgs)/(Cs+Cgs+Cgd+Cws)×(Vs2−Vs1)しか上昇しない。このときの係数、即ち、(Cs+Cgs)/(Cs+Cgs+Cgd+Cws)がブートストラップゲインGbであり、当該ブートストラップゲインGbは必ず1以下になる。従って、ゲート電位Vgの上昇量ΔVsは、ソース電位Vsの上昇量ΔVgよりも小さくなる。
このように、駆動トランジスタ22及び書込みトランジスタ23に寄生容量が存在した場合に、ゲート電位Vgの上昇量ΔVgがソース電位Vsの上昇量ΔVsよりも少なくなる。その結果、ブートストラップ動作により、駆動トランジスタ22のゲート−ソース間電圧Vgsが、移動度補正処理の完了時点のゲート−ソース間電圧Vgsよりも小さくなってしまう。従って、駆動トランジスタ22のゲート電極に付く寄生容量が大きく、ブートストラップゲインGbが小さい場合は、所望の発光輝度が得られないといった不具合が生じる。
(閾値電圧Vthのばらつきの再発について)
また、図12に示すように、駆動トランジスタ22の閾値電圧VthがVtha,Vthbで異なる場合を考える。閾値補正動作の完了後には、閾値電圧VthがVthaのトランジスタと、閾値電圧VthがVthbのトランジスタのゲート−ソース間電圧Vgsの差はVthb−Vthaとなっている。移動度補正動作でも、ソース電位Vsの上昇量ΔVsは閾値電圧Vthに依存しないため、ゲート−ソース間電圧Vgsの差はVthb−Vthaを維持している。
ブートストラップ動作時は、駆動トランジスタ22の電流Idsで決まる電圧Voledまでソース電位Vsが上昇するので、ソース電位Vsの上昇量ΔVsaと上昇量ΔVsbとは閾値電圧Vthの差Vthb−Vthaだけ異なる。このとき、ゲート電位Vgの上昇量ΔVgは、ソース電位Vsの上昇量ΔVsによって決まる。
従って、図12に示すように、ブートストラップ動作後のゲート−ソース間電圧Vgsの差分は、(Cs+Cgs)/(Cs+Cgs+Cgd+Cws)×(Vthb−Vtha)になり、閾値補正後よりも小さくなってしまう。このため、閾値補正処理を行ったにも拘わらず、閾値電圧Vthのばらつきが発生してしまい、寄生容量が大きい場合はこの変化量も大きくなるため、輝度ムラの原因となる。
(有機EL素子21の電圧Voledの高電圧化について)
また、有機EL素子21が劣化した場合には、図13に示すように、有機EL素子21の動作点が、電圧Voled1から電圧Voled2にシフトする、即ち、高電圧化する。ここで、有機EL素子21の電圧Voledの高電圧化の場合について考える。
有機EL素子21が劣化していない画素では、ブートストラップ動作のときのソース電位Vsの上昇量はΔVsaである。これに対して、有機EL素子21が劣化した画素では、ソース電位Vsの上昇量ΔVsbは、ΔVsa+Voled2−Voled1になる。従って、ゲート電位Vgの上昇量ΔVgは、図14に示すようになり、駆動トランジスタ22のゲート−ソース間電圧Vgsも、(Cs+Cgs)/(Cs+Cgs+Cgd+Cws)×(Voled2−Voled1)だけ小さくなってしまう。この結果、寄生容量が大きいと、ゲート−ソース間電圧Vgsの低下量も大きくなる。つまり、駆動トランジスタ22の電流Idsが低下してしまうため、焼きつきの原因になってしまう。
(MOSトランジスタのゲート構造)
ところで、MOSトランジスタのゲート構造として、トップゲート構造、ボトムゲート構造、サンドイッチゲート構造などが広く知られている。トップゲート構造は、ゲート電極がチャネル領域に対して基板と反対側に配置された構造である。ボトムゲート構造は、ゲート電極がチャネル領域に対して基板側に配置された構造である。サンドイッチゲート構造は、チャネル領域を2つのゲート電極で挟んだ構造である。
サンドイッチゲート構造において、2つ目のゲート電極はバックゲート電極と呼ばれている。このバックゲート電極は、遮光対策のためのシールド部材としての機能を有する場合もある。このサンドイッチゲート構造のトランジスタは、ボトムゲート構造等のトランジスタに比べて特性を向上できる利点がある。
図15に、例えば、Nチャネル型トランジスタのゲート電圧Vgとドレイン−ソース電流Idsの関係を示す。図15において、実線がサンドイッチゲート構造の場合の特性を、破線がボトムゲート構造の場合の特性をそれぞれ示している。同図から明らかなように、サンドイッチゲート構造のトランジスタの方がボトムゲート構造のトランジスタよりも特性が優れていることがわかる。
そして、駆動トランジスタ22として、サンドイッチゲート構造のNチャネル型トランジスタを用いることで、駆動トランジスタ22について、その特性の向上を図ることができる。駆動トランジスタ22の特性が向上するということは、駆動トランジスタ22のドライブ能力が上がることを意味する。駆動トランジスタ22のドライブ能力が上がると、発光輝度を上げることができる。
(参考例に係る画素構造)
ここで、駆動トランジスタ22として、サンドイッチゲート構造のトランジスタを用いる場合の一般的な画素構造を参考例として図16を用いて説明する。図16は、サンドイッチゲート構造の駆動トランジスタ22を有する参考例に係る画素構造を示す断面図であり、図中、図3と同等部分には同一符号を付して示している。
駆動トランジスタ22は、チャネル領域(チャネル形成領域)225に対して基板側に第1のゲート電極221が配置され、その反対側に第2のゲート電極226がバックゲート電極として配置されたサンドイッチゲート構造となっている。そして、駆動トランジスタ22は、チャネル領域225とソース/ドレイン領域223,224との間に、低濃度の不純物領域、即ち、LDD(Lightly Doped Drain)領域237,229を有するLDD構造を採っている。
一方、有機EL素子21については、前にも述べたように、カソード電極207は全ての画素20に対して共通に、所謂ベタ配線されているのに対して、アノード電極205は駆動トランジスタ22のバックゲート電極226の上方を避けて配線されている。すなわち、アノード電極205は、バックゲート電極226と対向する領域に存在しない。この場合、バックゲート電極226は、絶縁層を介してカソード電極205と対向することになる。
このように、バックゲート電極226がカソード電極205と対向すると、両電極226,205間には絶縁層が誘電体となって寄生容量Cgcが形成される。この寄生容量Cgcは、図17の等価回路に示すように、駆動トランジスタ22のゲート電極と有機EL素子21のカソード電極との間に介在する容量成分となる。このときのブートストラップゲインGbは、次式(3)で与えられることになる。
b=(Cs+Cgs)/(Cs+Cgs+Cgd+Cws+Cgc) ……(3)
上記の式(3)から明らかなように、バックゲート電極226とカソード電極205との間に寄生容量Cgcが形成されると、当該寄生容量Cgcは駆動トランジスタ22Aのゲート電極に付く寄生容量を増やす方向に作用するため、ブートストラップゲインGbが低下する。すると、前にも述べたように、駆動トランジスタ22のゲート−ソース間電圧Vgsについて、画素間で閾値電圧Vthの差分ΔVthを維持したまま発光状態を保つことができないため、画素間で輝度にばらつきが生じる。
<2.実施形態に係る有機EL装置の説明>
実施形態に係る有機EL装置は、図1に示すシステム構成を前提とし、当該システム構成における、画素を構成する駆動トランジスタ22の構造を特徴としている。以下に、特徴とする駆動トランジスタ22の具体的な構造について説明する。
実施形態に係る画素構造において、駆動トランジスタ22は、チャネル領域(チャネル形成領域)を2つのゲート電極で挟んだサンドイッチゲート構造のトランジスタである。好ましくは、駆動トランジスタ22は、チャネル領域とソース/ドレイン領域との間に、当該ソース/ドレイン領域よりも低濃度の不純物領域、即ち、LDD領域を設け、ここに高電界が集中しないようにしたLDD構造を採る。
このサンドイッチゲート構造の駆動トランジスタ22に対して、電気光学素子のアノード電極は、2つのゲート電極の一方のゲート電極、所謂バックゲート電極の少なくとも一部と対向するように形成される。電気光学素子のアノード電極と、バックゲート電極の少なくとも一部とが対向することで、両電極の対向する部位間には絶縁層が誘電体となって寄生容量が形成される。この寄生容量は、駆動トランジスタ22のゲート電極に付く寄生容量、特に、ゲート−ソース間の容量値を減らす方向に作用する。
このように、電気光学素子のアノード電極がバックゲート電極の少なくとも一部と対向するように形成することで、駆動トランジスタ22のゲート−ソース間の容量値を低減できる。これにより、ブートストラップゲインを向上できるために、画面のユニフォーミティを損なうことなく、良質な表示画像を得ることができる。
[実施例]
サンドイッチゲート構造の駆動トランジスタ22を有する実施例に係る画素構造について、図18を用いて説明する。図18は、サンドイッチゲート構造の駆動トランジスタ22を有する実施例に係る画素構造を示す断面図であり、図中、図16と同等部分には同一符号を付して示している。
駆動トランジスタ22は、先述した参考例に係る画素構造の場合と同様のサンドイッチゲート構造となっている。すなわち、駆動トランジスタ22は、チャネル領域225に対して基板側に配置された第1のゲート電極221と、その反対側にバックゲート電極として配置された第2のゲート電極226とによってチャネル領域225を挟んだ構造となっている。駆動トランジスタ22は更に、チャネル領域225とソース/ドレイン領域223,224との間に、当該ソース/ドレイン領域223,224よりも低濃度の不純物領域、即ち、LDD領域227,228を有するLDD構造を採っている。
一方、有機EL素子21については、カソード電極207は全ての画素20に対して共通に所謂ベタ配線され、アノード電極205はバックゲート電極226の少なくとも一部と対向するように、即ち、オーバーラップするように形成されている。
アノード電極205とバックゲート電極226の少なくとも一部とが対向することで、両電極205,226の対向する部位間には絶縁層が誘電体となって寄生容量Cgaが形成される。この寄生容量Cgaは、図19の等価回路に示すように、駆動トランジスタ22のゲート電極と有機EL素子21のアノード電極との間に介在する容量成分となる。このときのブートストラップゲインGbは、次式(4)で与えられることになる。
b=(Cs+Cgs+Cga)/(Cs+Cgs+Cgd+Cws) ……(4)
アノード電極205とバックゲート電極226との間に寄生容量Cgaが形成されると、当該寄生容量Cgaは駆動トランジスタ22Aのゲート−ソース間に接続されている保持容量24(図2を参照)と並列に接続される。これにより、寄生容量Cgaは、駆動トランジスタ22のゲート電極に付く寄生容量、特に、駆動トランジスタ22のゲート−ソース間の容量値を減らす方向に作用する。
駆動トランジスタ22のゲート−ソース間の容量値が減ることで、上記の式(4)から明らかなように、ブートストラップゲインGbが上昇する。従って、アノード電極205とバックゲート電極226の少なくとも一部とを対向させ、両電極205,226の対向部位間に形成される寄生容量Cgaの作用によって駆動トランジスタ22のゲート−ドレイン間の容量値を低減することにより、ブートストラップゲインGbを向上できる。その結果、画面のユニフォーミティを損なうことなく、良質な表示画像を得ることができる。
ここで、アノード電極205とバックゲート電極226との対向部位間に形成される寄生容量Cgaの容量値を大きくとる、という観点からすると、アノード電極205はバックゲート電極226の上面を覆うように形成されるとよい。また、本実施例に係る画素構造においては、バックゲート電極226は断面台形の形状を有している。従って、寄生容量Cgaの容量値を更に大きくとる、という観点からすると、図18に示すように、バックゲート電極226の底面よりも大きい面積の領域を覆うようにアノード電極205を形成するとよい。これにより、バックゲート電極226の斜面とアノード電極205との間でも僅かながら寄生容量が形成されるため、寄生容量Cgaの容量値を更に大きくとることができる。
<3.変形例>
上記実施形態では、有機EL素子21の駆動回路が、基本的に、駆動トランジスタ22および書込みトランジスタ23の2つのトランジスタからなる画素構成の場合を例に挙げて説明したが、本発明はこの画素構成のものに限られるものではない。すなわち、本発明は、画素が複数のゲートを持つ構造の書込みトランジスタ23を有する構成の表示装置全般に対して適用可能である。
また、上記実施形態では、画素20の電気光学素子として、有機EL素子を用いた有機EL表示装置に適用した場合を例に挙げて説明したが、本発明はこの適用例に限られるものではない。具体的には、本発明は、無機EL素子、LED素子、半導体レーザー素子など、デバイスに流れる電流値に応じて発光輝度が変化する電流駆動型の電気光学素子(発光素子)を用いた表示装置全般に対して適用可能である。
<4.適用例>
以上説明した本発明による表示装置は、電子機器に入力された映像信号、若しくは、電子機器内で生成した映像信号を、画像若しくは映像として表示するあらゆる分野の電子機器の表示装置に適用することが可能である。一例として、図20〜図24に示す様々な電子機器、例えば、デジタルカメラ、ノート型パーソナルコンピュータ、携帯電話等の携帯端末装置、ビデオカメラなどの表示装置に適用することが可能である。
このように、あらゆる分野の電子機器の表示装置として本発明による表示装置を用いることにより、各種の電子機器における表示画像の画質を改善できる。すなわち、先述した実施形態の説明から明らかなように、本発明による表示装置は、ブートストラップゲインGbを向上し、画面のユニフォーミティを損なうことなく、良質な表示画像を得ることができるため、各種の電子機器において、表示画像の画質を向上できる。
本発明による表示装置は、封止された構成のモジュール形状のものをも含む。例えば、画素アレイ部30に透明なガラス等の対向部が貼り付けられて形成された表示モジュールが該当する。この透明な対向部には、カラーフィルタ、保護膜等、更には、上記した遮光膜が設けられてもよい。尚、表示モジュールには、外部から画素アレイ部への信号等を入出力するための回路部やFPC(フレキシブルプリントサーキット)等が設けられていてもよい。
以下に、本発明が適用される電子機器の具体例について説明する。
図20は、本発明が適用されるテレビジョンセットの外観を示す斜視図である。本適用例に係るテレビジョンセットは、フロントパネル102やフィルターガラス103等から構成される映像表示画面部101を含み、その映像表示画面部101として本発明による表示装置を用いることにより作製される。
図21は、本発明が適用されるデジタルカメラの外観を示す斜視図であり、(A)は表側から見た斜視図、(B)は裏側から見た斜視図である。本適用例に係るデジタルカメラは、フラッシュ用の発光部111、表示部112、メニュースイッチ113、シャッターボタン114等を含み、その表示部112として本発明による表示装置を用いることにより作製される。
図22は、本発明が適用されるノート型パーソナルコンピュータの外観を示す斜視図である。本適用例に係るノート型パーソナルコンピュータは、本体121に、文字等を入力するとき操作されるキーボード122、画像を表示する表示部123等を含み、その表示部123として本発明による表示装置を用いることにより作製される。
図23は、本発明が適用されるビデオカメラの外観を示す斜視図である。本適用例に係るビデオカメラは、本体部131、前方を向いた側面に被写体撮影用のレンズ132、撮影時のスタート/ストップスイッチ133、表示部134等を含み、その表示部134として本発明による表示装置を用いることにより作製される。
図24は、本発明が適用される携帯端末装置、例えば携帯電話機を示す外観図であり、(A)は開いた状態での正面図、(B)はその側面図、(C)は閉じた状態での正面図、(D)は左側面図、(E)は右側面図、(F)は上面図、(G)は下面図である。本適用例に係る携帯電話機は、上側筐体141、下側筐体142、連結部(ここではヒンジ部)143、ディスプレイ144、サブディスプレイ145、ピクチャーライト146、カメラ147等を含んでいる。そして、ディスプレイ144やサブディスプレイ145として本発明による表示装置を用いることにより本適用例に係る携帯電話機が作製される。
10…有機EL表示装置、20…画素(画素回路)、21…有機EL素子、22…駆動トランジスタ、23…書込みトランジスタ、24…保持容量、30…画素アレイ部、40…書込み走査回路、50…電源供給走査回路、60…信号出力回路、70…表示パネル、221…ゲート電極(第1のゲート電極)、223,224…ソース/ドレイン領域、225…チャネル領域(チャネル形成領域)、226…バックゲート電極(第2のゲート電極)、227,228…LDD領域

Claims (8)

  1. 電気光学素子、映像信号を画素内に書き込む書込みトランジスタ、前記書込みトランジスタによって書き込まれた前記映像信号を保持する保持容量、及び、前記保持容量に保持された前記映像信号に基づいて前記電気光学素子を駆動する駆動トランジスタを含む画素が複数配置されてなり、
    前記駆動トランジスタは、2つのゲート電極でチャネル領域を挟んだサンドイッチゲート構造を有し、
    前記電気光学素子は、前記2つのゲート電極の一方のゲート電極の少なくとも一部とアノード電極が対向するように形成される
    表示装置。
  2. 前記電気光学素子は、前記一方のゲート電極の上面と対向するようにアノード電極が形成される
    請求項1に記載の表示装置。
  3. 前記一方のゲート電極は、断面台形の形状を有し、
    前記電気光学素子は、前記一方のゲート電極の底面よりも大きい面積の領域を覆うようにアノード電極が形成される
    請求項2に記載の表示装置。
  4. 前記駆動トランジスタは、前記チャネル領域とソース/ドレイン領域との間に、当該ソース/ドレイン領域よりも低濃度の不純物領域を有する
    請求項1乃至請求項3のいずれか1項に記載の表示装置。
  5. 前記アノード電極と、前記2つのゲート電極の前記一方のゲート電極との間に寄生容量が存在し、
    前記寄生容量の容量値は、前記書込みトランジスタが非導通状態にあるときに、前記駆動トランジスタのソース電位に追従してゲート電位が変動するブートストラップ動作時のゲインを決めるパラメータの1つとなる
    請求項1乃至請求項4のいずれか1項に記載の表示装置。
  6. 前記寄生容量は、前記保持容量に対して並列に接続される
    請求項5に記載の表示装置。
  7. 前記駆動トランジスタの前記ソース電位は、当該駆動トランジスタに流れる電流に応じて変動する
    請求項5に記載の表示装置。
  8. 電気光学素子、映像信号を画素内に書き込む書込みトランジスタ、前記書込みトランジスタによって書き込まれた前記映像信号を保持する保持容量、及び、前記保持容量に保持された前記映像信号に基づいて前記電気光学素子を駆動する駆動トランジスタを含む画素が複数配置されてなり、
    前記駆動トランジスタは、2つのゲート電極でチャネル領域を挟んだサンドイッチゲート構造を有し、
    前記電気光学素子は、前記2つのゲート電極の一方のゲート電極の少なくとも一部とアノード電極が対向するように形成される
    表示装置を有する電子機器。
JP2010079015A 2010-03-30 2010-03-30 表示装置及び電子機器 Expired - Fee Related JP5459018B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2010079015A JP5459018B2 (ja) 2010-03-30 2010-03-30 表示装置及び電子機器
US13/048,556 US20110242068A1 (en) 2010-03-30 2011-03-15 Display device and electronic appliance
CN2011100655353A CN102208165A (zh) 2010-03-30 2011-03-17 显示装置和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010079015A JP5459018B2 (ja) 2010-03-30 2010-03-30 表示装置及び電子機器

Publications (2)

Publication Number Publication Date
JP2011209613A JP2011209613A (ja) 2011-10-20
JP5459018B2 true JP5459018B2 (ja) 2014-04-02

Family

ID=44696970

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010079015A Expired - Fee Related JP5459018B2 (ja) 2010-03-30 2010-03-30 表示装置及び電子機器

Country Status (3)

Country Link
US (1) US20110242068A1 (ja)
JP (1) JP5459018B2 (ja)
CN (1) CN102208165A (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130008674A (ko) * 2011-07-06 2013-01-23 삼성전자주식회사 어댑티브 바디 바이어스 회로 및 이를 포함하는 반도체 집적 회로
JP6031954B2 (ja) * 2012-11-14 2016-11-24 ソニー株式会社 発光素子、表示装置及び電子機器
TWI713943B (zh) 2013-09-12 2020-12-21 日商新力股份有限公司 顯示裝置及電子機器
CN107077262B (zh) * 2014-10-27 2020-11-10 苹果公司 像素化自电容水排斥
EP3224699B1 (en) 2015-02-02 2018-10-03 Apple Inc. Flexible self-capacitance and mutual capacitance touch sensing system architecture
KR102362883B1 (ko) 2015-04-29 2022-02-14 삼성디스플레이 주식회사 유기 발광 표시 장치
CN110071118A (zh) * 2019-03-29 2019-07-30 云谷(固安)科技有限公司 阵列基板、阵列基板的制备方法及显示装置
CN111833817B (zh) * 2019-04-22 2021-10-08 成都辰显光电有限公司 像素驱动电路、驱动方法及显示面板

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4392165B2 (ja) * 2001-02-16 2009-12-24 イグニス・イノベイション・インコーポレーテッド 遮蔽電極を有する有機発光ダイオード表示器
US6740938B2 (en) * 2001-04-16 2004-05-25 Semiconductor Energy Laboratory Co., Ltd. Transistor provided with first and second gate electrodes with channel region therebetween
JP4275336B2 (ja) * 2001-11-16 2009-06-10 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4438789B2 (ja) * 2006-11-17 2010-03-24 ソニー株式会社 画素回路および表示装置、並びに画素回路の製造方法
JP2008191296A (ja) * 2007-02-02 2008-08-21 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP2008257086A (ja) * 2007-04-09 2008-10-23 Sony Corp 表示装置、表示装置の製造方法および電子機器
JP2008310127A (ja) * 2007-06-15 2008-12-25 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP2009071212A (ja) * 2007-09-18 2009-04-02 Seiko Epson Corp 半導体装置、半導体装置の製造方法、および電気光学装置
JP2009122253A (ja) * 2007-11-13 2009-06-04 Seiko Epson Corp 電気光学装置及び電子機器
JP2009133914A (ja) * 2007-11-28 2009-06-18 Sony Corp 表示装置
JP2009251205A (ja) * 2008-04-04 2009-10-29 Sony Corp 表示装置と電子機器
JP5207885B2 (ja) * 2008-09-03 2013-06-12 キヤノン株式会社 画素回路、発光表示装置及びそれらの駆動方法

Also Published As

Publication number Publication date
JP2011209613A (ja) 2011-10-20
US20110242068A1 (en) 2011-10-06
CN102208165A (zh) 2011-10-05

Similar Documents

Publication Publication Date Title
US10410583B2 (en) Display device, method of laying out light emitting elements, and electronic device
JP4930501B2 (ja) 表示装置および電子機器
JP5251034B2 (ja) 表示装置および電子機器
JP2012155953A (ja) 有機el表示装置及び電子機器
JP5459018B2 (ja) 表示装置及び電子機器
US9099683B2 (en) Organic electroluminescence display and electronic equipment
JP5531720B2 (ja) 表示装置、表示装置の製造方法、及び、電子機器
JP2008241855A (ja) 表示装置、表示装置の駆動方法および電子機器
US8823692B2 (en) Display device, driving method for the display device, and electronic apparatus
JP2012242772A (ja) 表示装置、表示装置の駆動方法、及び、電子機器
JP2012022168A (ja) 有機el表示装置、有機el表示装置の製造方法、及び、電子機器
US20120286275A1 (en) Display device and electronic apparatus
JP5573686B2 (ja) 有機el表示装置及び電子機器
JP5494032B2 (ja) 表示装置、表示装置の駆動方法、及び、電子機器
JP2010008718A (ja) 表示装置、表示装置の駆動方法および電子機器
JP5541351B2 (ja) 表示装置
JP5644511B2 (ja) 有機el表示装置及び電子機器
JP5494115B2 (ja) 表示装置及び電子機器
JP2009251546A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2012141525A (ja) 表示装置及び電子機器
JP2009237425A (ja) 表示装置、表示装置の駆動方法および電子機器
JP5195409B2 (ja) 表示装置、表示装置の画素レイアウト方法および電子機器
JP2011209614A (ja) 表示装置、表示装置の駆動方法、及び、電子機器
JP2012155076A (ja) 半導体装置、表示装置、及び、電子機器
KR20120126015A (ko) 표시 장치 및 전자 기기

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130314

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130930

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131001

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131106

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131217

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131230

LAPS Cancellation because of no payment of annual fees