JP5335775B2 - 超広帯域無線システムにおいて要求されるスループットを低減するためのシステム、方法、およびコンピューター可読媒体 - Google Patents

超広帯域無線システムにおいて要求されるスループットを低減するためのシステム、方法、およびコンピューター可読媒体 Download PDF

Info

Publication number
JP5335775B2
JP5335775B2 JP2010510452A JP2010510452A JP5335775B2 JP 5335775 B2 JP5335775 B2 JP 5335775B2 JP 2010510452 A JP2010510452 A JP 2010510452A JP 2010510452 A JP2010510452 A JP 2010510452A JP 5335775 B2 JP5335775 B2 JP 5335775B2
Authority
JP
Japan
Prior art keywords
frame
portions
buffer
tile
tiles
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010510452A
Other languages
English (en)
Other versions
JP2010529743A (ja
Inventor
スティバース、フレッド・エス.
フェルナンデス、フェリックス・シー.
スクラム、ジュニア・シドニー・ビー.
シューメイク、マシュー・ビー.
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2010529743A publication Critical patent/JP2010529743A/ja
Application granted granted Critical
Publication of JP5335775B2 publication Critical patent/JP5335775B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W28/00Network traffic management; Network resource management
    • H04W28/02Traffic management, e.g. flow control or congestion control
    • H04W28/10Flow control between communication endpoints
    • H04W28/14Flow control between communication endpoints using intermediate storage
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/23Bit dropping
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/32Flow control; Congestion control by discarding or delaying data units, e.g. packets or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/43615Interfacing a Home Network, e.g. for connecting the client to a plurality of peripherals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4363Adapting the video stream to a specific local network, e.g. a Bluetooth® network
    • H04N21/43637Adapting the video stream to a specific local network, e.g. a Bluetooth® network involving a wireless protocol, e.g. Bluetooth, RF or wireless LAN [IEEE 802.11]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/4402Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display
    • H04N21/440281Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display by altering the temporal resolution, e.g. by frame skipping
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/45Management operations performed by the client for facilitating the reception of or the interaction with the content or administrating data related to the end-user or to the client device itself, e.g. learning user preferences for recommending movies, resolving scheduling conflicts
    • H04N21/462Content or additional data management, e.g. creating a master electronic program guide from data received from the Internet and a Head-end, controlling the complexity of a video stream by scaling the resolution or bit-rate based on the client capabilities
    • H04N21/4621Controlling the complexity of the content stream or additional data, e.g. lowering the resolution or bit-rate of the video stream for a mobile client with a small screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W8/00Network data management
    • H04W8/02Processing of mobility data, e.g. registration information at HLR [Home Location Register] or VLR [Visitor Location Register]; Transfer of mobility data, e.g. between HLR, VLR or external networks
    • H04W8/04Registration at HLR or HSS [Home Subscriber Server]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/122Tiling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • G09G2360/128Frame memory using a Synchronous Dynamic RAM [SDRAM]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/16Use of wireless transmission of display information

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Theoretical Computer Science (AREA)
  • Databases & Information Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Description

超広帯域無線(UWB)は、500MHz以上または中心周波数の25パーセント以上の帯域幅を有する技術を含む。現代の関心は、様々なコンピューター・システムのおよびメディア・システムにおけるユニバーサル・シリアルバス(USB)適応デバイスの急増により、UWB送信レートが可能であるUSBのようなシリアル技術のワイヤレスバージョンを開発することにある。
コンテンツ・ソース(本件明細書において、単にソースと呼ばれる)は、ラップトップ・システム、テレビまたは他のメディア・プログラムを受信することに適したセットトップ・ボックス、DVDプレイヤー、またはコンテンツをコンテンツ・シンク(本件明細書において、単にシンクと呼ばれる)へ送信すること、もしくは伝えることに適した任意の他の装置のようなコンピューター・システムを具備していてもよい。シンクは、例えば、LCDディスプレイ・デバイス、プラズマ・ディスプレイパネル、スピーカー、ハードドライブ、プリンター、またはソースから受信されるコンテンツ(それをもって通信リンクを相互に終了する)を出力すること、もしくは利用することに適した他のデバイスを具備していてもよい。
本件開示の態様は、添付の図面と合わせて読まれるとき、以下の「発明の詳細な説明」から最も良く理解される。
図1は、本件明細書において開示される実施形態が実装されることができる超広帯域システムを表わす図である。 図2は、実施形態にしたがって実装されるようなワイヤレス・デジタルビデオ・サブシステムを表わす図である。 図3は、本件明細書において開示される実施形態が実装されることができるデータ処理システムの一例を表わす図である。 図4は、実施形態にしたがって実装されるシンクを具備していてもよいディスプレイ・デバイスを表わす図である。 図5は、実施形態にしたがって実装される固定時間方向サブサンプリング・ルーチンの一例を表わす図である。 図6は、実施形態にしたがって実装される固定時間方向サブサンプリング・ルーチンの処理を図示するフローチャート図である。 図7は、実施形態にしたがって、固定および自動サブサンプリングの両方を特徴とする時間方向サブサンプリング・ルーチンの一例を図示するフローチャート図である。 図8は、実施形態にしたがって、処理するためにフレームが複数のタイルに分割されるフレーム・シーケンスを表わす図である。 図9は、実施形態にしたがって実装される固定および自動のタイルベースの時間方向サブサンプリング・ルーチンを特徴とするフレーム・バッファリング・シーケンスを表わす図である。 図10は、実施形態にしたがって、タイルベースの固定および自動時間方向サブサンプリングを特徴とする時間方向サブサンプリング・ルーチンの処理を図示するフローチャート図である。 図11は、実施形態にしたがって実装されるシンク・バッファ構造を表わす図である。 図12Aは、実施形態にしたがって、シンクによって受信されるフレームの構成タイルを参照するためにシンクによって維持されるバッファポインターの一例を表わす図を図示する。 図12Bは、実施形態にしたがって、シンクによって受信されるフレームの構成タイルを参照するためにシンクによって維持されるバッファポインターの一例を表わす図を図示する。 図12Cは、実施形態にしたがって、シンクによって受信されるフレームの構成タイルを参照するためにシンクによって維持されるバッファポインターの一例を表わす図を図示する。 図12Dは、実施形態にしたがって、シンクによって受信されるフレームの構成タイルを参照するためにシンクによって維持されるバッファポインターの一例を表わす図を図示する。 図12Eは、実施形態にしたがって、シンクによって受信されるフレームの構成タイルを参照するためにシンクによって維持されるバッファポインターの一例を表わす図を図示する。 図13は、実施形態にしたがって、シンクにおいて実装されるタイル・コピー・ルーチンの処理を図示するフローチャート図である。
発明の詳細な説明
以下の開示は、様々な実施形態の異なる特徴を実装するために、多くの異なる実施形態、または実例を提供するということが理解されるべきである。本件開示を単純化するために、コンポーネントおよび配置の特別の例が以下では説明される。これらは、当然、単なる例であり、制限されるように意図されるわけではない。加えて、本件開示は、様々な例において参照数字および/または文字を繰り返すかもしれない。この繰り返しは、単純化および明瞭化のためであり、その繰り返し自体において、議論される様々な実施形態および/または構成間の関係を規定するものではない。
図1は、本件明細書において開示される実施形態が実装されることができるUWBシステム100を表わす図である。ソース110は、計算デバイス、セットトップ装置、または他の適切なデバイスのようなコンテンツ発信者112を含んでいてもよい。ソース110は、ソース送受信機116を含むまたはそれと結合されるワイヤレス・デジタルビデオ(WDV)サブシステム114を含むもしくはそれとインターフェースしてもよい。
発信者112は、未圧縮または未処理のコンテンツ(例えばRGBまたはYUVビデオコンテンツ)をWDVサブシステム114へ送信することができる。WDVサブシステムは、未処理のコンテンツを圧縮し、およびパケット化し、圧縮したコンテンツをソース送受信機116へ送信することができる。ソース送受信機116は、RFリンク130を通ってシンク120を通信結合するのに適しており、それにより、圧縮されたコンテンツをシンク送受信機122へ送信することができる。シンク送受信機122は、次に圧縮されたコンテンツをWDVサブシステム124へ伝える。WDVサブシステム124は、ビデオコンテンツのカプセル化解除することおよび圧縮解除することに適しており、これによって未処理のコンテンツを提供する。未処理のコンテンツは、未圧縮のビデオコンテンツの出力のためにシンク・ディスプレイ・デバイス126へ送信されてもよい。実施形態にしたがって、ソース110は、メモリー帯域幅が最小限にされることができるような圧縮されたフレームデータを記憶するための外部の同期動的ランダム・アクセス・メモリー(SDRAM)バッファ118をサポートするためにSDRAMインターフェース117を選択的に含んでいてもよい。同様にして、シンク120のWDVサブシステム124は、圧縮されたフレームデータを記憶するための外部のSDRAMバッファ128をサポートするためにSDRAMインターフェース127を含んでいてもよい。
図2は、実施形態にしたがって実装されるようなWDVサブシステム114を表わす図である。WDVサブシステム124は、同様に実装されてもよい。WDVサブシステム114は、構成可能ビデオ・インターフェース(CVI)202を含んでいてもよい。CVI202は、例えば、発信者112から未処理のコンテンツをCVI202が受信することができるビデオ入力と結合されてもよい。例えば、CVI202のビデオ入力は、グラフィック・カードまたはコンピューターチップのビデオ出力またはセットトップ・ボックスのビデオ出力と結合されてもよい。サブシステム114がシンクのWDVサブシステムとして構成されているとき、CVI202は、未処理のコンテンツを、例えば、ディスプレイ・デバイス126へ出力することができるCVI202上でビデオ出力と結合されてもよい。例えば、CVI202のビデオ出力は、ディスプレイ・デバイス126をドライブする、グラフィック・カードまたはコンピューターチップのビデオ出力、またはセットトップ・ボックスのビデオ出力と結合されてもよい。CVI202によって受信されるビデオコンテンツは、24ビットRGBまたはYUVピクセルデータのような未圧縮の形式であってもよい。CVI202は、受信したビデオコンテンツをビデオ・フレーム・サブセット(本件明細書においてタイルと呼ばれる)に分割することができる。ビデオ・フレーム・サブセットは、WDVサブシステム114において別々に処理される。タイルは、フレームのN個の連続したラインを具備し、複数の(M個の)タイルがビデオ・フレームを構成する。タイル内のラインの数(N個)、およびかくして1つのフレーム当たりのタイルの数(M個)は、CVI202において設定可能である。
CVI202によって未処理のデータがRGBピクセルデータとして受信される場合、CVI202は、ビデオコンテンツの高度の圧縮を容易にするためにRGBデータをYUVデータに変換するためにデータを色変換(CT)モジュール204へ渡してもよい。色度成分(つまり、UVデータ)は、次に低域パスフィルター(LPF)206によってサブサンプリングするためにLPF206へ伝えられてもよい。CVI202によって未処理のデータがYUVデータとして受信される場合、YUVデータは、CVI202によって分割され、LPF206へ直接渡されてもよい。輝度(Y)および色度成分を含むピクセルデータは、次に低域パス、帯域パス、および高域パスフィルターを具備するウェーブレット変換(WT)モジュール208へ伝えられてもよい。これによって、各それぞれのYUV成分のために低域パス、帯域パス、および高域パスの副帯域が提供される。この9個の副帯域は、次にランダム・アクセス・メモリー(RAM)214、または他の適切なメモリー・コンポーネントへ書き込まれてもよい。ここにおいて、副帯域は、量子化(QT)モジュール220によって読み込まれ、量子化される(例えば、右シフトされる)。ビデオ・レート制御装置(VRC)は、データの可変ビットレートを提供するためにWT108およびRAM214および218とインターフェースしてもよい。量子化されたデータは、次に演算符号化器(AC)222へ供給され、これによって符号化されてもよい。AC222は、外部のSDRAM228においてフレームをバッファリングするために外部のSDRAM制御装置226とインターフェースする。実施形態にしたがって、フレームから分割されたタイルは、タイルを再同期先入れ先出し(FIFO)キュー230へ伝える前にSDRAM228においてバッファされてもよい。再同期FIFOキュー230は、送受信機238上のアービタ236によるパケット化されたデータの送信の前に、実施形態にしたがって、フレームおよび/またはフレーム・タイルをパケット化するためにパケット化装置234と結合される。
実施形態にしたがって、巡回冗長検査(CRC)機能は、タイルごとをベースにCRCを行なうために配備されてもよい。例えば、CRC機能210が未処理のタイル・ビデオデータ上でCRCを行ってもよいし、または、その代わりにCRC機能212がウェーブレット変換されたデータのCRC値を計算するためにWT208の出力において配備されてもよい。タイルごとをベースになされるCRC計算は、以下においてより詳細に説明されるような実施形態にしたがって実装されるタイル・コピー・メカニズムを容易にする。
復路において、パケット化されたデータは、送受信機によって受信されることができる。このデータは、アービタ236を通ってパケット化装置234へ伝えられ、パケット化装置234によってパケット解除される。パケット解除されたデータは、次に、SDRAM228にデータを書き込むことができる再同期FIFOキュー232へ伝えられてもよい。AC222は、SDRAMバッファ228において符号化されたデータを復号することができる。復号されたデータは、次にQT220、WT208、およびCT204を通って圧縮解除されてもよい。ここにおいて、データは、未処理のデータとしてCVI202へ供給される。CVI202は、次にCVI202と結合されている出力ポートによって未処理のデータをディスプレイ・デバイスまたは他のシンクへ供給することができる。
図3は、本件明細書において開示される実施形態が実装される図1に示されている、発信者108のような、データ処理システム300の一例を表わす図である。
本件明細書において開示される実施形態のプロセスを実装するコードまたは命令がシステム300によって配置されまたはアクセスされてもよい。例示において、システム300は、PCIローカルバス・アーキテクチャーを採用するが、工業標準アーキテクチャー(ISA)のような他のバス・アーキテクチャーが使用されてもよい。プロセッサー・システム302およびメイン・メモリー306は、PCIブリッジ304を通ってPCIローカルバス308へ接続される。PCIブリッジ304はまた、プロセッサー302のために集積メモリー制御装置およびキャッシュメモリーを含んでいてもよい。直接的コンポーネント相互接続によってまたは増設コネクターを通じて、PCIローカルバス308への追加的接続がなされてもよい。図示されている一例において、小型コンピューターシステム・インターフェース(SCSI)ホストバス・アダプター310、拡張バス・インターフェース312、マウス・アダプター314、およびキーボード・アダプター316は、直接的コンポーネント接続によってPCIローカルバス308へ接続される。これに対し、グラフィック・アダプター320およびNIC318は、拡張スロット内に挿入される増設ボードによって拡張バス・インターフェース312を通ってPCIローカルバス308へ接続される。NIC318は、コンソール112を図1に示されるシステム100の他のデバイスと接続するためのインターフェースを提供する。拡張バス・インターフェース312は、様々な周辺機器のための接続を提供する。SCSIホストバス・アダプター310は、ハードディスク・デバイス322、およびCD-ROMドライブ324のための接続を提供する。一般的なPCIローカルバス実装は、複数のPCI拡張スロットまたは増設コネクターをサポートすることができる。
実施形態にしたがって、WDVチップ330は、システム300内に配備されてもよい。WDVチップ330は、ビデオのような未圧縮の、または未処理のコンテンツをグラフィック・アダプター320から受信するために、当該アダプターと通信結合されており、およびシンクへの送信のために未処理コンテンツを圧縮するために適合させられてもよい。WDVチップ330は、図2に示されているものと類似するWDVサブシステムを提供し、ベースバンド物理層(PHY)、メディア・アクセス制御(MAC)エンジン、高速セキュリティ・プロセッサー、サービスの品質(QoS)管理、およびユニバーサル・シリアルバス(USB)サブシステムを提供する様々なホスト・インターフェースを結合するCMOS集積回路(IC)として実装されてもよい。WDVチップ330は、圧縮されたコンテンツのワイヤレス送信および受信のための送受信機332と結合される出力を有していてもよい。送受信機332は、無線周波数(RF)送受信機を提供するチップとして実装されてもよい。WDVチップ330および送受信機332は、共通のIC上で選択的に配備されてもよく、およびオンシリコンUWBサブシステムをともに提供することができる。
オペレーティング・システムは、プロセッサー302上で実行され、システム300内の様々なコンポーネントの制御を調整し、提供するために使用される。オペレーティング・システムのための命令およびアプリケーションまたはプログラムは、ハードディスク・デバイス322のような記憶デバイス上に配置されており、プロセッサー302による実行のためにメイン・メモリー306内にロードされてもよい。
本件明細書において開示される実施形態にしたがって、無線周波数リンク上のビデオまたは他のコンテンツの送信のために必要なスループットは、ホストデバイスのWDVサブシステムにおいて実装されるメカニズムによって有利に低減される。1つの実装において、RFリンク上でシンクへ送信されるべきフレームの数またはフレームの部分を制限する時間方向サブサンプリング・ルーチンが開示される。他の実施形態において、RFリンクのスループットを低減するためにタイル・コピー・メカニズムが実装されてもよい。
図4は、実施形態にしたがって実装されるシンクを具備することができるディスプレイ・デバイス400を表わす図である。ディスプレイ・デバイス400は、液晶ディスプレイ(LCD)、プラズマ・ディスプレイパネル、陰極線管、または他の適切なディスプレイ装置のようなディスプレイ410を含む。本件例示において、ディスプレイ・デバイス400は、LCDディスプレイ・デバイスを具備する。したがって、ディスプレイ・デバイス400は、ディスプレイ制御装置440によって制御される発光源420およびLCD電極430を含んでいてもよい。ディスプレイ制御装置440は、デジタルビデオ入力(DVI)のような入力450を通ってビデオ信号を受信し、復号する。次に、制御装置440は、それに応じて発光源420およびLCD電極430をドライブする。
実施形態にしたがって、ディスプレイ・デバイス400は、WDVチップ470および送受信機チップ480を具備するWDVサブシステム460を用いて適合させられてもよい。WDVサブシステム460は、図2に示され、および説明されたのと同じようにして実装されることができる。他の実装において、WDVチップ470および送受信機チップ480は、共通のチップ上で配備されてもよい。例示において、WDVサブシステム460は、DVI入力450を通ってディスプレイ・デバイス400とインターフェースする。したがって、WDVサブシステム460は、DVI入力450と結合するための接続可能なインターフェースを含む、シャーシーまたは他のパッケージの中で組み立てられてもよい。他の実施形態において、WDVサブシステム460は、ディスプレイ・デバイス400の中で組み立てられてもよい。
操作において、WDVサブシステム460は、RFリンク上で図3に示されるシステム300のようなソースから送受信機チップ480を通って、圧縮されカプセル化されたビデオコンテンツを受信する。WDVチップ470は、以下においてより詳細に説明される実施形態にしたがって、受信コンテンツをカプセル化解除し、および圧縮解除することによって、未処理のビデオ信号を提供し、未処理のビデオ信号は、次に、ディスプレイ410上へのコンテンツの出力のためにDVI入力450を通ってディスプレイ制御装置440へ送信される。
実施形態にしたがって、ソースおよびシンクを両端とするRFリンク上で送信されるデータの量を低減するためのメカニズムが提供される。ある実施形態において、時間方向サブサンプリング・ルーチンは、フレームが廃棄されるレートを指定する、固定または静的サブサンプリングレートを有していてもよい。例えば、N個のサブサンプリングレートは、符号化され、リンク上へ伝送されるべきN個の受信フレームのうちの1つを指定するが、残りのN-1個は、廃棄される。サブサンプリングレートは、変動可能であってもよい。他の実施形態にしたがって、自動時間方向サブサンプリング・メカニズムが提供される。この実装において、ソース側の外部のフレーム・バッファ(例えば、SDRAMバッファ228)は、フレームの受信の際に、フレーム・バッファが新規の受信フレームのためのキャパシティを有するかどうかを決定するために評価されることができる。フレーム・バッファが新規の受信フレームをバッファリングするための十分なキャパシティを有していない場合、新規の受信フレームは自動的に廃棄されてもよい。実施形態において、固定サブサンプリングおよび自動サブサンプリングを含むサブサンプリング・メカニズムが提供される。自動サブサンプリングは、利用可能なワイヤレス・スループットに基づいて固定サブサンプリングレートを有効的に増加させる。
図5は、実施形態にしたがって実装される時間方向サブサンプリング(TSS)ルーチンの一例を表わす図である。例示は、「Full」および「Not Full」の縦座標としてソース・バッファ・キャパシティ510を図示する。ここにおいて、「Not Full」のバッファ・キャパシティは、フレーム(または圧縮されたフレーム)を記憶するのに十分に大きなバッファ・キャパシティを示し、および「Full」のバッファ・キャパシティは、フレーム(または圧縮されたフレーム)を記憶するのに不十分なバッファ・キャパシティを示す。処理のためにフレームの受信の際にバッファ・キャパシティが評価されてもよい。バッファ・キャパシティがNot Fullと評価される場合、受信フレームが符号化され、バッファされてもよい。バッファ・キャパシティがFullと評価される場合、受信フレームが廃棄されてもよい。フレーム・シーケンス520-530は、ワイヤレス・リンク上でのシンクへの送信のために処理されるべきソースによって時間周期tにわたって受信される。
ソースがN = 2の固定サブサンプリングレートにより構成されていると仮定する。すなわち、受信されたフレームは1つおきに符号化されてシンクに送信され、他方のフレームは廃棄されるか若しくはソース側で無視されるように、ソースが構成されているということである。したがって、N = 2の固定時間方向サブサンプリングレートにしたがって、隣接フレーム522および526は、(点線により例示的に示されるように)廃棄されるかもしくは無視されるのに対し、フレーム520および524は、送信のためにバッファされる。
例示において、フレーム・バッファのキャパシティは、時刻t1におけるバッファ・キャパシティ510によって示されるようにフレーム520の受信およびバッファリングの際に別の1つのフレームを記憶するために必要なキャパシティ以下に低減される。バッファ・キャパシティは、フレーム(複数)がバッファから読み出されるたびに増加し、および時刻t2において別のフレームをバッファするのに十分なキャパシティに戻る。同様にして、フレーム・バッファのキャパシティは、フレーム524の受信およびバッファリングの際に別の1つのフレームを記憶するために必要なキャパシティ以下に低減される。この実例において、バッファ・キャパシティは、別の1つのフレームをバッファリングするのに十分なキャパシティに時刻t5まで戻らない。しかしながら、フレーム528の受信は、バッファ・キャパシティが別の1つのフレームを記憶するのに不十分な時刻t4において開始する。とりわけ、この実例において、フレーム528は、固定時間方向サブサンプリングレートにしたがって廃棄されるようスケジュールされていない。実施形態にしたがって、自動時間方向サブサンプリングは、フレームの受信の際にバッファ・キャパシティ510を評価してもよい。バッファ・キャパシティが受信フレームを記憶するのに不十分と評価される場合、フレームは、自動的に廃棄されてもよい。このようにして、本件事例では、時刻t4(すなわち、フレーム528の受信が始まる時刻)においてフレームを記憶するのにはバッファ・キャパシティが不十分であると決定されると同時に、フレーム528が廃棄されるのである。バッファ・キャパシティは、時刻t5において十分なキャパシティに戻されるので、フレーム530は、固定時間方向サブサンプリングレートにしたがってバッファされることができる。
図6は、実施形態にしたがって実装される固定時間方向サブサンプリング・ルーチンの処理を図示するフローチャート図600である。固定時間方向サブサンプリング・ルーチンは、例えば、システム・ソース上に配備されるWDVサブシステムの図2に示されるCVI202に含まれる論理によって実装されることができる。サブサンプリング・ルーチンが呼び出され(ステップ602)、サブサンプリングレートNが読み込まれる(ステップ604)。サブサンプリングレートは、符号化され、シンクへの送信のためにバッファされるべきN個の受信フレームのうちの1つを指定するが、残りのN-1個の受信フレームは、廃棄されもしくは無視される。カウンター変数iは、次にサブサンプリングレートNにセットされることができる(ステップ606)。サブサンプリング・ルーチンは、次にフレーム(i)の受信を待ち受けることができる(ステップ608)。フレーム(i)を受信すると、カウンター変数iがサブサンプリングレートNと等しいかどうかを決定するための評価がなされてもよい(ステップ610)。カウンター変数iがサブサンプリングレートNと等しくない場合、現在のカウンターフレーム(i)は、廃棄されるかもしくは無視されることができ(ステップ612)、サブサンプリング・ルーチンは、次に進んでカウンター変数を1つ減少させることができる(ステップ616)。ステップ610に再び戻り、カウンター変数がサブサンプリングレートと等しい場合、カウンター・フレーム(i)は、符号化され、バッファされることができ(ステップ614)、カウンター変数は、その後ステップ616にしたがって1つ減少されることができる。
カウンター変数がステップ616にしたがって1つ減少された後、サブサンプリング・ルーチンは、カウンター変数がゼロであるかどうかを引き続き評価することができる(ステップ618)。これによって、完全にサブサンプリングサイクルが完了したことを示す。カウンター変数がゼロでない場合、サブサンプリング・ルーチンが継続するかどうかの評価がなされることができる(ステップ620)。サブサンプリング・ルーチンが継続する場合、ステップ608にしたがって、次のフレーム(i)の受信を待ち受けるように処理が戻ることができる。処理が継続しないと決定される場合、サブサンプリング・ルーチン・サイクルは終了することができる(ステップ624)。)
ステップ618に再び戻り、カウンター変数がゼロであると評価される場合、サブサンプリング・ルーチンが継続するかどうかの評価がなされることができる(ステップ622)。サブサンプリング・ルーチンが継続する場合、ステップ606にしたがって、カウンター変数iをサブサンプリングレートNにリセットするよう処理が戻されることができる。代替的に、サブサンプリング・ルーチン・サイクルは、ステップ624にしたがって、終了することができる。
他の実施形態にしたがって、固定時間方向サブサンプリングは、自動サブサンプリング手順により補足されることができる。図7は、実施形態にしたがって、固定および自動サブサンプリングの両方を特徴とする時間方向サブサンプリング・ルーチンの一例を図示するフローチャート図700である。図7に示されるサブサンプリング・ルーチンは、システム・ソース上に配備されるWDVサブシステムの図2に示されるCVI202に含まれる論理によって実装されることができる。サブサンプリング・ルーチンが引き起こされ(ステップ702)、サブサンプリングレートNが読み込まれる(ステップ704)。カウンター変数iは、次にサブサンプリングレートNにセットされることができる(ステップ706)。サブサンプリング・ルーチンは、次にフレーム(i)の受信を待ち受けることができる(ステップ708)。フレーム(i)が受信されると、カウンター変数iがサブサンプリングレートNと等しいかどうかを決定するための評価がなされることができる(ステップ710)。カウンター変数iがサブサンプリングレートNと等しくない場合、現在のフレーム(i)は、廃棄されもしくは無視されることができ(ステップ712)、サブサンプリング・ルーチンは、次に進んでカウンター変数を1つ減少することができる(ステップ718)。ステップ710に再び戻り、カウンター変数がサブサンプリングレートと等しい場合、十分なキャパシティが現在のフレーム(i)に利用可能であるかを決定するために、フレーム・バッファ・キャパシティは、自動時間方向サブサンプリング手順にしたがって評価されることができる(ステップ714)。フレーム・バッファが現在のフレーム(i)のために十分なキャパシティを有していない場合、サブサンプリング・ルーチンは、ステップ712に進み、現在のフレーム(i)を廃棄することができる。フレーム・バッファにおいて十分なキャパシティが利用可能である場合、現在のフレーム(i)は、符号化され、バッファされることができ(ステップ716)、カウンター変数は、その後ステップ718にしたがって1つ減少されることができる。
ステップ718にしたがって、カウンター変数が1つ減少された後、サブサンプリング・ルーチンは、カウンター変数がゼロであるかどうかを引き続き評価することができる(ステップ720)。カウンター変数がゼロではない場合、サブサンプリング・ルーチンが継続するかどうかの評価がなされることができる(ステップ722)。サブサンプリング・ルーチンが継続する場合、ステップ708にしたがって、次のフレーム(i)の受信を待ち受けるよう処理が戻されることができる。処理が継続しないと決定される場合、サブサンプリング・ルーチン・サイクルは、終了することができる(ステップ726)。
ステップ720に再び戻り、カウンター変数がゼロであると評価される場合、サブサンプリング・ルーチンが継続するかどうかを決定するための評価がなされることができる(ステップ724)。サブサンプリング・ルーチンが継続する場合、ステップ706にしたがって、カウンター変数iをサブサンプリングレートNに再びセットするように処理が戻ることができる。代替的に、サブサンプリング・ルーチン・サイクルは、ステップ726にしたがって、終了することができる。
他の実施形態にしたがって、フレームは、タイルに分割され、時間方向サブサンプリングは、タイルごとをベースに行なわれることができる。他の実施形態において、タイルコピー手順は、ソースおよびシンクによって終了されるRFリンクの必要なスループットにおいて高度の減少を提供するためにWDVシステムによって採用されることができる。この実施形態において、連続的フレームの対応するタイルによって何らかの変更が示されるかどうかを決定するために、連続的フレームのタイル(またはそこから導き出されるパラメトリック)が比較されてもよい。連続するフレームの対応するタイルが互いの間にいかなる違いも示さないと決定される場合、次のフレームのタイルがソースにおいて廃棄されることができる。シンク側上で、次のフレームのタイルとの間にいかなる違いも有していないと識別される、フレーム・シーケンス内の初期のフレームのタイルは、以下でより詳細に説明されるように、次のフレームにおけるディスプレイのためにコピーされ、使用されてもよい。
図8は、実施形態にしたがって処理するためにフレームが複数のタイルに分割されるフレーム・シーケンス800を表わす図である。フレーム800-806は、複数のM個のタイル(各々のタイルがいくつかのN個のラインを有する)に分割されまたは分離されてもよい。例示において、フレーム802は、4つのタイル802a-802dに分割される。同様に、フレーム804-806は、タイル804a-804d(表示されていない)および806a-806dのそれぞれのセットに分割されてもよい。各々のタイルは、ピクセルデータのラインの共通の数を具備していてもよい。タイル802a-802dから806a-806dの各々は、他のタイルと独立に符号化され、バッファされてもよい。さらに、タイル802a-802dから806a-806dは、以下でより詳細に説明されるように、他のタイルと独立にシンクへ送信されてもよい。異なるフレームの同じイメージ・ライン数を含むタイルは、本件明細書において、対応タイルと呼ばれる。例えば、タイル802aは、フレーム802のピクセルデータの最初のN個のラインを含み、およびタイル806aは、フレーム806のピクセルデータの最初のN個のラインを含む。したがって、タイル802aと806aは、本件明細書において、対応タイルを具備するといわれる。
図9は、実施形態にしたがって実装される固定および自動タイルベースの時間方向サブサンプリング・ルーチンを特徴とするフレーム・バッファリング・シーケンスを表わす図である。例示は、「Full」および「Not Full」の縦座標としてソース・バッファ・キャパシティ910を図示する。ここにおいて、「Not Full」のバッファ・キャパシティは、少なくとも1つのフレーム・タイル(または圧縮されたフレーム)を記憶するのに十分に大きなバッファ・キャパシティを示し、および「Full」のバッファ・キャパシティは、少なくとも1つのフレーム・タイル(または圧縮されたフレーム)を記憶するのに不十分なバッファ・キャパシティを示す。処理のためにタイルの受信の際にバッファ・キャパシティが評価されてもよい。バッファ・キャパシティがNot Fullと評価される場合、受信フレームが符号化され、バッファされてもよい。バッファ・キャパシティがFullと評価される場合、受信タイルは、共通のフレームの次のタイルとともに廃棄されてもよい。フレーム・シーケンス920-930は、ワイヤレス・リンクによるシンクへの送信に先立って符号化されおよびバッファされるようソースによって時間周期tにわたって受信される。
フレーム920-930の各々は、複数のM個のタイルに分割されてもよい。例示において、分割された値Mが4にセットされ、したがって、フレーム920-930は、それぞれのタイルセット920a-920d-930a-930dに分割される。
ソースがN = 2の固定サブサンプリングレートにより構成されていると仮定する。すなわち、受信されたフレームは1つおきに符号化されてシンクに送信され、他方のフレームは廃棄されるか若しくはソース側で無視されるように、ソースが構成されているということである。したがって、フレーム920のすべてのタイル920a-920dの受信、符号化、およびバッファリングの後に(点線により例示的に示されるように)フレーム922が廃棄される。フレーム924は、バッファ・キャパシティが許せば、N = 2の固定時間方向サブサンプリングレートにしたがって符号化されおよびバッファされるようスケジュールされる。実施形態にしたがって、フレームのバッファ・キャパシティは、タイルごとをベースに評価される。タイルのためにバッファ・キャパシティが利用可能である場合、タイルは、符号化されおよびバッファされてもよい。バッファ・キャパシティは、その他の残りのフレーム・タイルについても同様に評価されることができる。バッファ・キャパシティがタイルを記憶するのに不十分である場合、現在のフレームのタイルおよび任意の残りのタイルは、廃棄されるかもしれない。次のフレームの受信に際し、次のフレームは、分割され、および正常にバッファされた前のフレームのタイルに対応する新規の受信フレームのタイルは、廃棄されもしくは無視されるかもしれない。バッファ・キャパシティは、前のフレームの廃棄されたタイルの1番目に対応するタイルについて評価される。このように、複数のフレームからのタイルを具備するフレームは、1つのフレーム以上の構成タイルから成る複合フレームを形成して有効にバッファされることができる。
図9に再び戻り、フレーム・バッファのキャパシティは、上で議論されたようにタイルごとをベースに評価される。本件一例において、バッファ・キャパシティは、フレーム924のタイル924a-924bの各々を記憶するのに十分であると評価される。しかしながら、タイル924cのためになされるバッファ・キャパシティの評価は、バッファ・キャパシティは、バッファ・キャパシティ910によって示されるようにタイル924cを記憶するのに不十分であることを示す。したがって、タイル924c-924dは、(点線によって例示的に示されるように)廃棄されるかもしくは無視される。サブシーケント・フレーム926の受信および分割に際し、前のフレーム926のバッファされたタイル924a-924bに対応するタイル926a-926bが廃棄されるかもしくは無視される。次に、タイル926cを記憶するのに十分なキャパシティがあるかどうかを決定するために、バッファ・キャパシティの評価がなされてもよい。例示において、十分なバッファ・キャパシティがタイル926cに利用可能であり、したがって、タイル926は符号化され、バッファされる。タイル926dのためのバッファ・キャパシティ910の次の評価は、タイルを記憶するのにキャパシティが不十分であることを示す。したがって、タイル926dは、点線により例示されるように廃棄される。フレーム924および926の対応するタイル924a-924bおよび926cが以前に符号化されおり、バッファされているので、分割されたフレーム928の次の受信上で、タイル928a-928cは、廃棄されるかもしくは無視される。したがって、タイル928dのために、バッファ・キャパシティ910の評価がなされる。タイル928dは、バッファ・キャパシティが十分に存在するとの評価に基づいて符号化され、バッファされる。したがって、単一の複合フレームがバッファされる。複合フレームは、例示における3つの連続的フレームの合成タイルを具備する。
図10は、実施形態にしたがって、タイルベースの固定および自動時間方向サブサンプリングを特徴とする時間方向サブサンプリング・ルーチンの処理を図示するフローチャート図1000である。図10に示されるサブサンプリング・ルーチンは、システム・ソース上に配備されるWDVサブシステムの図2に示されるCVI202内に含まれる論理によって実装されることができる。サブサンプリング・ルーチンが引き起こされ(ステップ1002)、フレーム分割のための固定サブサンプリングレートNおよび分割番号Xが読み込まれる(ステップ1004)。分割番号Xは、フレームが分割されるタイルの数を示し、および設定可能な値であってもよい。バッファされたタイルのトラッキングを容易にするカウンター変数kはまた、初期化されることができる(例えば、ステップ1004において示されるように値「1」に初期化される)。
カウンター変数iは、次にサブサンプリングレートNへセットされることができる(ステップ1006)。サブサンプリング・ルーチンは、次にフレーム(i)の受信を待ち受けることができる(ステップ1008)。フレーム(i)の受信上で、カウンター変数iがサブサンプリングレートNと等しいかどうかを決定するための評価がなされることができる(ステップ1010)。カウンター変数iがサブサンプリングレートNと等しくない場合、カウンターフレーム(i)は、固定サブサンプリングレートにしたがって、廃棄されるかもしくは無視されることができる(ステップ1012)。
ステップ1010に再び戻り、カウンター変数がサブサンプリングレートと等しい場合、フレーム(i)は、X個のタイルに分割されることができる(ステップ1014)。次に、分割フレームの第1のタイル(k)をバッファリングするのに十分なキャパシティがあるかどうかを決定するための評価がなされることができる(ステップ1016)。バッファリング・タイル(k)のためのキャパシティが不十分である場合、タイル(k)からタイル(X)は、廃棄されることができる(ステップ1018)。
ステップ1016に再び戻り、タイル(k)をバッファリングするのに十分なバッファ・キャパシティが利用可能である場合、タイル(k)は、符号化され、バッファされる。そして、タイル・カウンター変数kは1つ増加することができる(ステップ1020)。タイル・カウンター変数を分割番号Xと比較することによって現在のフレームの各々のタイルがバッファされているかどうかを決定するための評価がなされることができる(ステップ1022)。現在のフレームの各々のタイルがバッファされていない場合、サブサンプリング・ルーチンは、次のタイル(k)を記憶するために十分なバッファ・キャパシティがあるかどうかを決定するために、ステップ1016に戻ることができる。最近バッファされたタイルが現在のフレーム(i)の最後のタイルである場合、タイル・カウンター変数kは、「1」にリセットされることができ、フレーム・カウンター変数iは、1つ減少することができる(ステップ1024)。ステップ1024にしたがってカウンター変数が1つ減少した後、サブサンプリング・ルーチンは、フレーム・カウンター変数iがゼロと等しいかどうかを引き続き評価することができる(ステップ1026)。サブサンプリングレートNにしたがってバッファされるよう次のフレームがスケジュールされるということをこれによって示す。カウンター変数iがゼロと等しくない場合、サブサンプリング・ルーチンが継続するかどうかの評価がなされることができる(ステップ1030)。サブサンプリング・ルーチンが継続する場合、ステップ1008にしたがって、次のフレーム(i)の受信を待ち受けるために処理が戻ることができる。処理が継続しないと決定される場合、サブサンプリング・ルーチン・サイクルは、終了することができる(ステップ1032)。
ステップ1026に再び戻り、カウンター変数iがゼロと等しいと評価される場合、サブサンプリング・ルーチンが継続するかどうかの決定がなされることができる(ステップ1028)。サブサンプリング・ルーチンが継続する場合、ステップ1006にしたがって、フレーム・カウンター変数iをサブサンプリングレートNへリセットするよう処理が戻ることができる。代替的に、サブサンプリング・ルーチン・サイクルは、ステップ1032にしたがって終了されることができる。
他の実施形態にしたがって、タイル・コピー・メカニズムによって追加のスループットの低減が達成される。ビデオ・ソースにおいて、巡回冗長検査CRC、または他の適正なパラメーターの評価が分割フレームの各々のタイル上で行なわれる。CRCは、図2に示されるそれぞれのCRC機能210および212によって、タイルの未修正ピクセルデータまたはタイルのウェーブレット変換されたデータ上で計算されることができる。CECは、次にソースにおいて記憶されることができる。ビデオ・フレームのシーケンスの初期フレーム上で、初期フレームのすべてのタイルは、「新規」とみなされ、これにより、処理され、シンクへ伝送される。初期フレームの後、サブシーケント・フレームの対応するタイルは、サブシーケント・タイルが前のフレームの対応するタイルと同じであると決定される場合、廃棄されるかもしくは無視されることができ、これにより、シンクへは伝送されない。例えば、図8に再び戻り、フレーム802は、シンクへ送信されるべきフレームのシーケンスの第1のフレームを具備していると仮定する。フレーム802の次であるフレーム804のタイル804aがフレーム802の対応するタイル802aと同じ場合、タイル804aは、ソース側において廃棄されるかもしくは無視されることができる。有利なことに、ソースからシンクへ送信するのに必要なデータが低減される。ある実施形態において、フレームのタイルのために計算されたCRCの値は、タイルが変更されているかどうかを決定するために先行するフレームの対応するタイルのCRCの値とそれぞれ比較される。そして、前のフレームの対応するタイルに関して変更されていると決定されるタイルのみが符号化され、シンクへ送信される。
本件明細書において開示されるタイル・コピー・メカニズムを容易にするために、シンクは、受信タイルをバッファするために複数のバッファを提供する。これから図11を参照し、実施形態にしたがって実装されるシンク・バッファ構造1100を表わす図が図示される。4つのタイルに分割されるフレームの上記の例に続き、バッファのセット1110-1140の各々は、分割フレームの4つのタイルのうちの1つに分配される4つのバッファを各々含む。本件例において、シンクは、分割フレームのタイルの複数のXのうちの1つとそれぞれ関連した複数のバッファ1110a-1110dの各々を具備するバッファセット1110を含む。同様にして、バッファセット1120は、X個のタイルのうちのそれぞれ1つに割り当てられたバッファ1120a-1120dの各々を具備し、バッファセット1130は、X個のタイルのうちの1つのそれぞれに各々割り当てられたバッファ1130a-1130dを具備し、およびバッファセット1140は、X個のタイルのうちのそれぞれ1つに各々割り当てられたバッファ1140a-1140dを具備する。シンクにおいてフレームのタイルが受信されるとともに、シンクは、特定のバッファセット(例えば、バッファセット1110)のそれぞれのバッファにタイルを書き込んでもよい。次に、シンクは、シンクによって受信される次のフレームのフレームのタイルの書き込みのために次のバッファセット(例えば、バッファセット1120)へサイクルされることができる。シンクは、受信フレームのタイルがバッファセット1140へ書き込まれ輝度でバッファセットによってサイクルすることを継続することができる。その時、シンクは、別の1つの受信フレームのタイルを書き込むためにバッファセット1110へ戻る。バッファセット1110-1140を具備するバッファ構造は、シンクにおいて配備されるWDVサブシステムのSDRAMバッファ228内で維持されることができる。
受信フレームおよびそれらの構成タイルの処理を容易にするために、シンクは、特定のタイルおよび対応するバッファを参照するポインターを含むことができる。実施形態にしたがって、シンクは、書き込みバッファポインター、次のバッファポインター、および現在のバッファポインターのセットを含む。書き込みバッファポインターとは、シンクによって受信されている途中であり、そのためシンクによるディスプレイの準備ができていない、フレームのタイルを記憶するバッファをいう。同様にして、次のバッファポインターとは、シンクによってすべて受信され、これによりシンクによってディスプレイするための処理が準備できている、タイルを有するフレームのタイルを記憶するバッファをいう。すなわち、前記次のバッファポインターは、現在のディスプレイ・フレームに続いてディスプレイされるべき、フレームのタイルをいう。現在のバッファポインターは、シンクによって現在ディスプレイされている、フレームのタイルを記憶するバッファをいう。
図12A-12Eは、実施形態にしたがって、シンクによって受信されたフレームの構成タイルを参照するために、シンクによって維持されるバッファポインターの一例を表わす図を図示する。図12A-12Eの例示において、ポインターは、タイル識別子およびタイルが記憶されるバッファセットの参照を具備する。特に、バッファポインターは、X.Yと例示的に指定される。ここにおいて、Xは、タイル・インジケーターを表わし、Yは、対応するタイルが記憶されるバッファセットを表わす。
上で注意されるように、フレーム・シーケンスの最初のフレームの各々のタイルは、シンクへ送信され、特定のバッファセット内に記憶される。例えば、図11に示されているフレーム1150がフレーム・シーケンスの最初のフレームを具備すると仮定すると、各々のタイル1150a-1150dは、タイルがシンクにおいて受信されるようにバッファセット1110のそれぞれのバッファ1110a-1110d内に記憶されることができる。したがって、タイル1150a-1150dがそれぞれのバッファ1110a-1110d内に記憶されるので、書き込みバッファポインター1210a-1210dは、タイル1150a-1150dおよびバッファセット1110(例示的にバッファセット0を示す)を参照するポインターの値により代入される。例えば、書き込みバッファポイント1210aは、タイル0(つまり、1150a)がバッファセット0(つまり、バッファセット1110)内に記憶されることを示す値「0.0」を有する。したがって、書き込みバッファポインター1210aは、第1のタイル1150aがバッファセット1110のバッファ1110a内に記憶されることを示す。同様にして、書き込みバッファポインター1210b-1210dは、フレーム1150の現在受信されているタイル1150b-1150dがバッファセット「0」の対応するバッファ内に記憶されることを示す「1.0」、「2.0」、および「3.0」のポインター値を有する。
フレームの終わり(EOF)のフラグ1151は、フレーム1150の最後のタイル1150dの送信とともに、またはその後に送信されてもよい。EOFフラグ1151は、完全なフレームがそのシンクへ送信されたことをシンクに示し、およびそのシンクによって受信された次のタイルは、別の1つのフレームのタイルを具備する。これにより、EOF1151の受信において、タイル1150a-1150dを具備するフレームは、シンクによって完全に受信されており、シンクによってディスプレイのために処理されることができる。したがって、書き込みバッファポインター1210のポインター値は、図12Bに示されるように、対応する次のバッファポインター1220にコピーされてもよい。追加的に、フレーム1150がフレーム・シーケンスの第1のフレームを具備するので、次のバッファポインター1220は、図12Bに示されるように、対応する現在のフレームポインター1230にコピーされてもよい。これにより、シンクは、次にそれぞれの現在のフレームポインター1230a-1230dによってタイル1150a-1150dを読み込み、前記タイルを処理し、および構成タイル1150a-1150dを具備するフレームをディスプレイすることができる。
本件例をもって説明を続けることにして、第2のフレーム1152がシンクへ送信されると仮定する。タイル1152aおよび1152c-1152dが前のフレーム1150のそれぞれ対応するタイル1150aおよび1150c-1150dと同一であるとソースが決定したと仮定する。これにより、ソースは、(陰影線によって例示的に示されているように)タイル1152aおよび1152c-1152dを廃棄することができ、およびタイル1152bおよびEOFフラグ1153のみを送信する。タイル1152bが受信されると、シンクは、タイル1152bをバッファセット1120へ書き込むことができる。特に、シンクは、分割フレームの指定タイル1に割り当てられるバッファ1120bへタイル1152bを書き込むことができる。タイル1152bがバッファ1120bへ書き込まれるとき、「1.1」の値が図12Cに示されるようにシンクの書き込みポインター1210bへ割り当てられることができる。それは、現在受信されているフレームのタイル1がバッファセット1120(つまり、バッファセット1)内に記憶されることを示す。シンクによるEOFフラグ1153の受信は、フレーム1152のディスプレイのために必要なすべての必要なタイルがシンクへ送信されてしまったことをシンクへ示す。これにより、シンクは、次に書き込みバッファポインター1210を次のバッファポインター1220へコピーする。それは、図12Dに示されるようにディスプレイされるべき次のフレームのタイルを参照する。シンク・ディスプレイ処理が次のフレームをディスプレイする準備ができている(例えば、フレーム間隔(例えば、1/60秒)の満了)とき、次のバッファポインター1220は、図12Eに示されるように現在のバッファポインターへコピーされることができる。この実例において、現在のバッファポインター1230によって参照されるディスプレイされるべき現在のフレームは、複数のフレームのタイル、すなわちフレーム1150のタイル1150aおよび1150c-1150d、およびフレーム1152のタイル1152bからなるフレームを具備する。したがって、タイル1150aおよび1150c-1150dは、タイル1152aおよび1152c-1152dの複写可能なコンテンツの再送信を必要とせずディスプレイのために次のフレームへ有効にコピーされることができる。
図13は、実施形態にしたがって、シンクにおいて実装されるタイル・コピー・ルーチンの処理を図示するフローチャート図1300である。タイル・コピー・ルーチンが呼び出され(ステップ1302)、バッファセット・インデックス変数i、およびバッファ・インデックス変数jは、ゼロに初期化されることができる(ステップ1304)。次に、シンクは、タイル(k)の受信を待ち受けることができる(ステップ1306)。本件明細書において提供される例示において、フレームは、4つのタイルに分割され、そのことによって、受信タイル(k)は、分割フレーム内のタイルの位置を示すk(0)からk(3)の識別子を有することができる。タイル(k)が受信されると、シンクは、タイル(k)をバッファセット(i)のバッファ(k)へ書き込むことができる(ステップ1308)。次に、タイル(k)がシンクへ送信されているフレームの受信されるべき最後のタイルであることを示すEOFフラグが受信されたかどうかを決定するための評価がなされることができる(ステップ1310)。EOFフラグが受信されていない場合、シンクは、他のタイル(k)を受信するためにステップ1306へ戻ることができる。EOFフラグが受信されると、書き込みバッファ(j)は、対応する次のバッファ(j)へコピーされることができる(ステップ1312)。バッファ・インデックスjは、次に1つ増加され(ステップ1314)、次にバッファ・インデックスが「3」を超えるかどうかを決定するための評価がなされることができる。これによって、すべての書き込みバッファが対応する次のバッファへコピーされていることを示す。任意の書き込みバッファが対応する次のバッファへコピーされるべき状態が続いている場合、処理は、書き込みバッファ(j)を対応する次のバッファ(j)へコピーするためにステップ1312へ戻ることができる。
すべての書き込みバッファが対応する次のバッファにコピーされてしまったら、バッファセット・インデックスiは、1つ増加させられ、バッファ・インデックスは、ゼロにリセットされることができる(ステップ1318)。タイル・コピー・ルーチンが継続するべきかどうかを決定するための評価がなされることができる(ステップ1320)。タイル・コピー・ルーチンが継続する場合、バッファセット・インデックスiが3よりも大きいかどうかを決定するための評価がなされる。これによって、最後のバッファセットが書き込まれていることを示す(ステップ1322)。最後のバッファセットが書き込まれてしまっている場合、バッファセット・インデックスiは、ゼロにリセットされ(ステップ1324)、別の1つのフレームからタイル(k)を受信するために処理は1306に戻ることができる。最後のバッファセットがまだステップ1322において書き込まれてしまっていないと決定されたら、タイル・コピー・ルーチンは、別の1つのフレームからタイル(k)を受信するためにステップ1306に戻ることができる。タイル・コピー・ルーチンは、ステップ1320における適切な評価で終了することができる(ステップ1326)。当然、タイル・コピー・ルーチンは、適切な終了割り込みまたは他のイベントに起因してルーチンの処理内のいかなるところでも終了することができる。
すでに説明されたように、本件明細書において開示された実施形態は、UWBシステムにおけるRFリンクの必要なスループットを低減するためのメカニズムを提供する。ある実施形態において、RFリンク上でシンクへ送信されるべきフレームまたはフレームの部分の数を制限する時間方向サブサンプリング・ルーチンが提供される。時間方向サブサンプリング・ルーチンは、フレームが廃棄されるレートを特定する固定、または静的サブサンプリングレートを有することができる。他の実施形態にしたがって、自動時間方向サブサンプリング・メカニズムが提供される。さらに他の実施形態において、RFリンクのスループットを低減するためのタイル・コピー・メカニズムが実装されることができる。WDVサブシステムは、本件明細書において開示される時間方向サブサンプリングおよびタイル・コピー・ルーチンを容易にする、外部フレーム・バッファへのインターフェースを含むことができる。
図6、7、10および13のフローチャート図は、開示された実施形態の理解を容易にするためのプロセスのシリアル化を示すものであって、必ずしも実行されるオペレーションのシリアル化を示すものではない。様々な実施形態において、図6、7、10および13において説明される処理のステップは、異なる順番で行なわれてもよく、および1つまたは複数の図示されたステップは、他のステップと並行して行なわれてもよい。追加的に、図6、7、10および13のいくつかの処理ステップの実行は、本件明細書において開示された実施形態から逸脱することなく除外されてもよい。例示のブロック図およびフローチャートは、プロセスにおいて特定の論理的機能またはステップを実装するための1つまたは複数の実行可能な命令を含むモジュール、セグメント、またはコードの部分を表わしてもよいプロセスのステップまたはブロックを図示する。特定の例は、特定のプロセスのステップまたは手段を例示するが、多くの代替的実装が可能であり、単純な設計の選択により行われてもよい。いくつかのプロセスのステップは、例えば、機能の検討、目的、規格への適合、従来の構造、ユーザー・インターフェース設計などに基づいて、本件明細書における詳細な説明とは異なる順番で実装されてもよい。
本発明の態様は、ソフトウェア、ハードウェア、ファームウェア、またはこれらの組み合わせにおいて実装されてもよい。システムの様々なエレメントは、個別的にまたは集合的にいずれであれ、処理ユニットによる実行のために機械可読記憶デバイスにおいて実際に具現化されるコンピューター・プログラム製品として実装されてもよい。発明の実施形態の様々なステップは、入力上で作動し、および出力を生成することによって機能を実行するために、コンピューター可読媒体上で実際に具現化されるプログラムを実施するコンピューター・プロセッサーによって行われてもよい。コンピューター可読媒体は、本発明の態様を具体化するコンピューター・プログラムがコンピューター上にロードされることができるような、例えば、メモリー、コンパクト・ディスクのような持ち運び可能媒体、フレキシブル・ディスク、またはディスケットであってもよい。コンピューター・プログラムは、任意の特定の実施形態に制限されるものでなく、例えば、単一のコンピューター・プロセッサーまたは複数のコンピューター・プロセッサー上で実施される、オペレーティング・システム、アプリケーション・プログラム、フォアグラウンドまたはバックグラウンド・プロセス、ドライバー、ネットワーク・スタック、またはこれらの任意の組み合わせにおいて実装されてもよい。追加的に、本発明の実施形態の様々なステップは、メモリーのようなコンピューター可読媒体の上で1つまたは複数のデータ構造を生成し、提供し、受信し、もしくは実装するものであってもよい。
本件開示の実施形態は、詳細に説明されているが、当該技術者ならば、本件開示の要旨または範囲から逸脱することなく、本件明細書において、それらが様々な変化、代用、および代替を作ることができるということを理解するべきである。
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
〔1〕
ワイヤレス通信システムにおいてフレームをバッファリングする方法であって、
フレームが廃棄されるレートを特定する時間方向サブサンプリングレートNをセットすることと、
シンクへの送信のためにフレーム・シーケンスを受信することと、
廃棄されるべき前記フレーム・シーケンスのN-1個のフレームをスケジュールすることと、および
前記シンクへの送信のために前記フレーム・シーケンスの残りのフレームの少なくとも一部分をバッファリングすることと
を具備する方法。
〔2〕
前記残りのフレームを前記シンクへ送信することをさらに具備する、〔1〕に記載の方法。
〔3〕
フレーム・バッファのキャパシティを評価することをさらに具備する、〔1〕に記載の方法。
〔4〕
前記残りのフレームは、前記キャパシティが前記残りのフレームのために十分であるという決定に応答してバッファされる、〔3〕に記載の方法。
〔5〕
前記残りのフレームを複数の(M個の)タイルに分割することをさらに具備する、〔1〕に記載の方法。
〔6〕
前記複数のタイルの第1のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価することと、および
前記バッファ・キャパシティが前記第1のタイルの前記圧縮バージョンを記憶するのに不十分であるという決定に応答して前記複数の(M個の)タイルの各々を廃棄することと
をさらに具備する、〔5〕に記載の方法。
〔7〕
前記複数のタイルの第1のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価することと、および
前記バッファ・キャパシティが前記第1のタイルの前記圧縮バージョンを記憶するのに
十分であるという決定に応答して前記第1のタイルの前記圧縮バージョンを前記バッファに記憶することと
をさらに具備する、〔5〕に記載の方法。
〔8〕
前記複数のタイルのi番目のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価することと、および
前記バッファ・キャパシティが前記i番目のタイルの前記圧縮バージョンを記憶するのに不十分であるという決定に応答して前記複数のタイルの前記i番目のタイルおよび任意の残りのバッファされていないタイルを廃棄することと
をさらに具備する、〔7〕に記載の方法。
〔9〕
前記フレーム・シーケンス内の前記残りのフレームに続くフレームの第1のタイルからi番目のタイルまでを廃棄することと、
前記残りのフレームに続く前記フレームのi番目のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価することと、および
前記バッファ・キャパシティが前記残りのフレームに続く前記フレームの前記i番目のタイルの前記圧縮バージョンを記憶するのに十分であるという決定に応答して前記残りのフレームに続く前記フレームの前記i番目のタイルの前記圧縮バージョンをバッファリングすることと
をさらに具備する、〔8〕に記載の方法。
〔10〕
ワイヤレス通信システムにおいてフレームをバッファリングする方法であって、
第1のフレームを第1の複数の(M個の)タイルに分割することと、
第2のフレームを第2の複数の(M個の)タイルに分割することと、ここにおいて、前記第2の複数の(M個の)タイルの各々は、前記第1の複数の(M個の)タイルのうちの1つにそれぞれ対応する、
前記第2の複数の(M個の)タイルの各々を前記第1の複数の(M個の)タイルの対応する
タイルと比較することと、および
前記第1の複数の(M個の)タイルの前記対応するタイルと同じであると決定される、前記第2の複数の(M個の)タイルのうちのいずれかを廃棄することと
を具備する方法。
〔11〕
前記第1の複数の(M個の)タイルの前記対応するタイルと異なると決定される、前記第2の複数の(M個の)タイルのうちのいずれかをバッファリングすることをさらに具備する、〔10〕に記載の方法。
〔12〕
前記第1の複数の(M個の)タイルの前記対応するタイルと異なると決定される前記第2の複数の(M個の)タイルの各々をシンクへ送信することをさらに具備する、〔11〕に記載の方法。
〔13〕
前記第1の複数の(M個の)タイルの前記対応するタイルと異なると決定される前記第2の複数の(M個の)タイルの各々を送信した後フレーム・インジケーターの端を送信する
ことをさらに具備する、〔12〕に記載の方法。
〔14〕
ワイヤレス通信システムにおいてディスプレイのためにフレームをバッファリングする方法であって、
複数のタイルに分割された第1のフレームの第1のタイルを受信することと、
前記第1のタイルを第1のバッファへ書き込むことと、
複数のタイルに分割された第2のフレームの第2のタイルを受信することと、ここにおいて、前記第1のタイルは、前記第1のフレームの少なくとも第1のピクセル・ラインを具備し、および前記第2のタイルは、前記第2のフレームの少なくとも第2のピクセル・ラインを具備する、およびここにおいて、前記第1および第2のピクセル・ラインは、異なる、
前記第2のタイルを第2のバッファへ書き込むことと、および
共通のフレーム内のディスプレイのために前記第1のタイルおよび前記第2のタイルを参照することと
を具備する方法。
〔15〕
前記第1のタイルおよび前記第2のタイルを参照することは、前記第1のバッファ内の前記第1のタイルを参照するために第1のポインターをセットすることと、および前記第2のバッファ内の前記第2のタイルを参照するために第2のポインターをセッティングすることとを具備する、〔14〕に記載の方法であって、前記第1のポインターおよび前記第2のポインターは、ディスプレイされるべきフレームのタイルを参照する、1セットのポインターのポインターを具備する、〔14〕に記載の方法。
〔16〕
処理システムによる実行のためのコンピューター実行可能命令を有するコンピューター可読媒体であって、ワイヤレス通信システムにおいてフレームをバッファリングするための前記コンピューター実行可能命令は、
フレームが廃棄されるレートを特定する時間方向サブサンプリングレートNをセットする命令と、
シンクへの送信のためにフレーム・シーケンスを受信する命令と、
廃棄されるべき前記フレーム・シーケンスのN-1個のフレームをスケジュールする命令と、および
前記シンクへの送信のために前記フレーム・シーケンスの残りのフレームの少なくとも
一部分をバッファする命令と
を具備する、コンピューター可読媒体。
〔17〕
前記残りのフレームを前記シンクへ送信する命令をさらに具備する、〔16〕に記載のコンピューター可読媒体。
〔18〕
フレーム・バッファのキャパシティを評価する命令をさらに具備する、〔16〕に記載のコンピューター可読媒体。
〔19〕
前記残りのフレームは、前記キャパシティが前記残りのフレームのために十分であるという決定に応答してバッファされる、〔18〕に記載のコンピューター可読媒体。
〔20〕
前記残りのフレームを複数の(M個の)タイルに分割する命令をさらに具備する、〔16〕に記載のコンピューター可読媒体。
〔21〕
前記複数のタイルの第1のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価する命令と、および
前記バッファ・キャパシティが前記第1のタイルの前記圧縮バージョンを記憶するのに不十分であるという決定に応答して前記複数の(M個の)タイルの各々を廃棄する命令と をさらに具備する、〔20〕に記載のコンピューター可読媒体。
〔22〕
前記複数のタイルの第1のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価する命令と、および
前記バッファ・キャパシティが前記第1のタイルの前記圧縮バージョンを記憶するのに十分であるという決定に応答して前記第1のタイルの前記圧縮バージョンを前記バッファに記憶する命令と
をさらに具備する、〔20〕に記載の方法。
〔23〕
前記複数のタイルのi番目のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価する命令と、および
前記バッファ・キャパシティが前記i番目のタイルの前記圧縮バージョンを記憶するのに不十分であるという決定に応答して前記複数のタイルの前記i番目のタイルおよび任意の残りのバッファされていないタイルを廃棄する命令と
をさらに具備する、〔22〕に記載のコンピューター可読媒体。
〔24〕
前記フレーム・シーケンスにおける前記残りのフレームに続くフレームの第1のタイルからi番目のタイルまでを廃棄する命令と、
前記残りのフレームに続く前記フレームのi番目のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価する命令と、および
前記バッファ・キャパシティが前記残りのフレームに続く前記フレームの前記i番目のタイルの前記圧縮バージョンを記憶するのに十分であるという決定に応答して前記残りのフレームに続く前記フレームの前記i番目のタイルの前記圧縮バージョンをバッファする命令と
をさらに具備する、〔23〕に記載のコンピューター可読媒体。
〔25〕
処理システムによる実行のためのコンピューター実行可能命令を有するコンピューター可読媒体であって、ワイヤレス通信システムにおいてフレームをバッファリングするための前記コンピューター実行可能命令は、
第1のフレームを第1の複数の(M個の)タイルに分割する命令と、
第2のフレームを第2の複数の(M個の)タイルに分割する命令であって、前記第2の複数
の(M個の)タイルの各々は、前記第1の複数の(M個の)タイルのうちの1つにそれぞれ対応する、命令と、
前記第2の複数の(M個の)タイルの各々を前記第1の複数の(M個の)タイルの対応するタイルと比較する命令と、および
前記第1の複数の(M個の)タイルの前記対応するタイルと同じであると決定される、前記第2の複数の(M個の)タイルのうちのいずれかを廃棄する命令と
を具備する、コンピューター可読媒体。
〔26〕
前記第1の複数の(M個の)タイルの前記対応するタイルと異なると決定される前記第2の複数の(M個の)タイルのうちのいずれかをバッファする命令をさらに具備する、〔25〕に記載のコンピューター可読媒体。
〔27〕
前記第1の複数の(M個の)タイルの前記対応するタイルと異なると決定される前記第2の複数の(M個の)タイルの各々をシンクへ送信する命令をさらに具備する、〔26〕に記載のコンピューター可読媒体。
〔28〕
前記第1の複数の(M個の)タイルの前記対応するタイルと異なると決定される前記第2の複数の(M個の)タイルの各々を送信した後フレームの端を送信する命令をさらに具備する、〔27〕に記載のコンピューター可読媒体。
〔29〕
処理システムによる実行のためのコンピューター実行可能命令を有するコンピューター可読媒体であって、ワイヤレス通信システムにおけるディスプレイのためにフレームをバッファリングするための前記コンピューター実行可能命令は、複数のタイルに分割される第1のフレームの第1のタイルを受信する命令と、
前記第1のタイルを第1のバッファへ書き込む命令と、
複数のタイルに分割される第2のフレームの第2のタイルを受信する命令であって、前記第1のタイルは、前記第1のフレームの少なくとも第1のピクセル・ラインを具備し、および前記第2のタイルは、前記第2のフレームの少なくとも第2のピクセル・ラインを具備し、前記第1および第2のピクセル・ラインは異なる、命令と、
前記第2のタイルを第2のバッファに書き込む命令と、および
共通のフレーム内のディスプレイのために前記第1のタイルおよび前記第2のタイルを参照する命令と
を具備する、コンピューター可読媒体。
〔30〕
前記第1のタイルおよび前記第2のタイルを参照する前記命令は、前記第1のバッファ内の前記第1のタイルを参照するために第1のポインターをセットし、および前記第2のバッファ内の前記第2のタイルを参照するために第2のポインターをセットする命令を具備する、〔29〕に記載のコンピューター可読媒体であって、前記第1のポインターおよび前記
第2のポインターは、ディスプレイされるべきフレームのタイルを参照する1セットのポインターのポインターを具備する、〔29〕に記載のコンピューター可読媒体。
〔31〕
前記第1および第2の複数の(M個の)タイルの前記対応するタイルのうちのいずれかが互いに異なるかどうかを決定するために巡回冗長検査(CRC)を利用することをさらに具備する、〔10〕に記載の方法。
〔32〕
前記第1および第2の複数の(M個の)タイルの前記対応するタイルのうちのいずれかが互いに異なるかどうかを決定するために巡回冗長検査(CRC)を使用する命令をさらに具備する、〔25〕に記載のコンピューター可読媒体。

Claims (29)

  1. ワイヤレス通信システムにおいてフレームをバッファリングする方法であって、
    フレームが廃棄されるレートを特定するサブサンプリングレートをセットすることと、
    シンクへの送信のために第1のフレーム・シーケンスを受信することと、
    前記サブサンプリングレートに基づいて前記第1のフレーム・シーケンスの一部分を廃棄し、少なくとも第1のフレームを備える第2のフレーム・シーケンスを形成することであって、前記第1のフレームは第1の複数のタイルを備えるものであり、
    前記第1の複数のタイルのうちの第1のタイルを記憶するためにフレーム・バッファのキャパシティを評価することと、
    前記フレーム・バッファの前記キャパシティに基づいて、前記第1のタイル、および前記第2のフレーム・シーケンスからの前記第1の複数のタイルのうち任意の残りのバッファされていないタイルを廃棄し、第3のフレーム・シーケンスを形成することと、および
    前記シンクへの送信のために前記第3のフレーム・シーケンスの入力フレームの少なくとも一部分をバッファリングすることと
    を具備する方法。
  2. 前記入力フレームを前記シンクへ送信することをさらに具備する、請求項1に記載の方法。
  3. 前記入力フレームは、前記キャパシティが前記入力フレームのために十分であるという決定に応答してバッファされる、請求項1に記載の方法。
  4. 前記入力フレームを第2の複数のタイルに分割することをさらに具備する、請求項1に記載の方法。
  5. 前記第2の複数のタイルの第2のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価することと、および
    前記バッファ・キャパシティが前記第2のタイルの前記圧縮バージョンを記憶するのに十分であるという決定に応答して前記第2のタイルの前記圧縮バージョンを前記バッファに記憶することと
    をさらに具備する、請求項4に記載の方法。
  6. 前記第2の複数のタイルの第2のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価することと、および
    前記バッファ・キャパシティが前記第2のタイルの前記圧縮バージョンを記憶するのに不十分であるという決定に応答して前記第2の複数のタイルの前記第2のタイルおよび任意の残りのバッファされていないタイルを廃棄することと
    をさらに具備する、請求項4に記載の方法。
  7. 前記フレーム・シーケンス内の前記入力フレームに続くフレームの複数のタイルを廃棄することと、
    前記入力フレームに続く前記フレームの追加のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価することと、および
    前記バッファ・キャパシティが前記入力フレームに続く前記フレームの前記追加のタイルの前記圧縮バージョンを記憶するのに十分であるという決定に応答して前記入力フレームに続く前記フレームの前記追加のタイルの前記圧縮バージョンをバッファリングすることと
    をさらに具備する、請求項6に記載の方法。
  8. ワイヤレス通信システムにおいてフレームをバッファリングする方法であって、
    サブサンプリングレートに基づいて第1の複数のフレームのうち1または複数のフレームを廃棄し、第2の複数のフレームを形成すること、
    前記第2の複数のフレームのうちの第1のフレームを第1の複数の部分に分割することと、
    前記第2の複数のフレームのうちの第2のフレームを第2の複数の部分に分割することと、ここにおいて、前記第2の複数の部分の各々は、前記第1の複数の部分のうちの1つにそれぞれ対応しており、
    前記第2の複数の部分の各々を前記第1の複数の部分の対応する部分と比較することと、
    前記第1の複数の部分の前記対応する部分と同じであると決定される前記第2の複数の部分のうちのいずれかを廃棄することと、
    前記第2の複数の部分のうちの第1の部分を記憶するためにフレーム・バッファのキャパシティを評価することと、および
    前記フレーム・バッファの前記キャパシティに基づいて、前記第1の部分、および前記第2の複数のシーケンスからの前記第2の複数の部分のうち任意の残りのバッファされていない部分を廃棄し、第3の複数のフレームを形成することと、
    を具備する方法。
  9. 前記第1の複数の部分の前記対応する部分と異なると決定される前記第2の複数の部分のうちのいずれかをバッファリングすることをさらに具備する、請求項8に記載の方法。
  10. 前記第1の複数の部分の前記対応する部分と異なると決定される前記第2の複数の部分の各々をシンクへ送信することをさらに具備する、請求項9に記載の方法。
  11. 前記第1の複数の部分の前記対応する部分と異なると決定される前記第2の複数の部分の各々を送信した後フレーム・インジケーターの端を送信する
    ことをさらに具備する、請求項10に記載の方法。
  12. 処理システムによる実行のためのコンピューター実行可能命令を記録するコンピューター読み取り可能な記録媒体であって、ワイヤレス通信システムにおいてフレームをバッファリングするための前記コンピューター実行可能命令は、
    前記処理システムに、フレームが廃棄されるレートを特定するサブサンプリングレートをセットさせる命令と、
    前記処理システムに、シンクへの送信のために第1のフレーム・シーケンスを受信させる命令と、
    前記処理システムに、前記サブサンプリングレートに基づいて前記第1のフレーム・シーケンスの一部分を廃棄させ、少なくとも第1のフレームを備える第2のフレーム・シーケンスを形成させる命令であって、前記第1のフレームは第1の複数のタイルを備えるものであり、
    前記処理システムに、前記第1の複数のタイルのうちの第1のタイルを記憶するためにフレーム・バッファのキャパシティを評価させる命令と、
    前記処理システムに、前記フレーム・バッファの前記キャパシティに基づいて、前記第1のタイル、および前記第2のフレーム・シーケンスからの前記第1の複数のタイルのうち任意の残りのバッファされていないタイルを廃棄させ、第3のフレーム・シーケンスを形成させる命令と、
    前記処理システムに、前記シンクへの送信のために前記第3のフレーム・シーケンスの入力フレームの少なくとも一部分をバッファさせる命令と
    を具備する、コンピューター読み取り可能な記録媒体。
  13. 処理システムによる実行のためのコンピューター実行可能命令を記録するコンピューター読み取り可能な記録媒体であって、ワイヤレス通信システムにおいてフレームをバッファリングするための前記コンピューター実行可能命令は、
    前記処理システムに、サブサンプリングレートに基づいて第1の複数のフレームのうち1または複数のフレームを廃棄させ、第2の複数のフレームを形成させる命令と、
    前記処理システムに、前記第2の複数のフレームのうちの第1のフレームを第1の複数の部分に分割させる命令と、
    前記処理システムに、前記第2の複数のフレームのうちの第2のフレームを第2の複数の部分に分割させる命令と、ここにおいて、前記第2の複数の部分の各々は、前記第1の複数の部分のうちの1つにそれぞれ対応しており、
    前記処理システムに、前記第2の複数の部分の各々を前記第1の複数の部分の対応する部分と比較させる命令と、
    前記処理システムに、前記第1の複数の部分の前記対応する部分と同じであると決定される前記第2の複数の部分のうちのいずれかを廃棄させる命令と、
    前記処理システムに、前記第2の複数の部分のうちの第1の部分を記憶するためにフレーム・バッファのキャパシティを評価させる命令と、および
    前記処理システムに、前記フレーム・バッファの前記キャパシティに基づいて、前記第1の部分、および前記第2の複数のフレームからの前記第2の複数の部分のうち任意の残りのバッファされていない部分を廃棄させ、第3の複数のフレームを形成させる命令と、
    を具備する、コンピューター読み取り可能な記録媒体。
  14. 前記第1および第2の複数の部分の前記対応する部分のうちのいずれかが互いに異なるかどうかを決定するために巡回冗長検査(CRC)を利用することをさらに具備する、請求項8に記載の方法。
  15. フレーム・バッファと、
    プロセッサであって、
    フレームが廃棄されるレートを特定するサブサンプリングレートをセットし、
    シンクへの送信のために第1のフレーム・シーケンスを受信し、
    前記サブサンプリングレートに基づいて前記第1のフレーム・シーケンスの一部分を廃棄し、少なくとも第1のフレームを備える第2のフレーム・シーケンスを形成することであって、前記第1のフレームは第1の複数のタイルを備えるものであり、
    前記第1の複数のタイルのうちの第1のタイルを記憶するためにフレーム・バッファのキャパシティを評価し、
    前記フレーム・バッファの前記キャパシティに基づいて、前記第1のタイル、および前記第2のフレーム・シーケンスからの前記第1の複数のタイルのうち任意の残りのバッファされていないタイルを廃棄し、第3のフレーム・シーケンスを形成し、および
    前記フレーム・バッファにおける前記シンクへの送信のために前記第3のフレーム・シーケンスの入力フレームの少なくとも一部分をバッファリングする、
    ように構成されたプロセッサと
    を具備する装置。
  16. 前記入力フレームを前記シンクへ送信するように構成された送信機をさらに具備する、
    請求項15に記載の装置。
  17. 前記入力フレームは、前記キャパシティが前記入力フレームのために十分であるという決定に応答してバッファされる、請求項15に記載の装置。
  18. 前記プロセッサは、前記入力フレームを第2の複数のタイルに分割するようにさらに構成された、請求項15に記載の装置。
  19. 前記プロセッサは、前記第2の複数のタイルの第2のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価するように構成され、および
    前記プロセッサは、前記バッファ・キャパシティが前記第2のタイルの前記圧縮バージョンを記憶するのに十分であるという決定に応答して、前記第2のタイルの前記圧縮バージョンを前記フレーム・バッファに記憶するようにさらに構成された、請求項18に記載の装置。
  20. 前記プロセッサは、前記第2の複数のタイルの第2のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価し、および
    前記バッファ・キャパシティが前記第2のタイルの前記圧縮バージョンを記憶するのに不十分であるという決定に応答して、前記第2のタイル、および前記第2の複数のタイルうち任意の残りのバッファされていないタイルを廃棄するようにさらに構成された、請求項18に記載の装置。
  21. 前記プロセッサは、
    前記フレーム・シーケンス内の前記入力フレームに続くフレームの複数のタイルを廃棄し、
    前記入力フレームに続く前記フレームの追加のタイルの圧縮バージョンのために前記バッファ・キャパシティを評価するようにさらに構成され、および、前記プロセッサは、
    前記バッファ・キャパシティが前記入力フレームに続く前記フレームの前記追加のタイルの前記圧縮バージョンを記憶するのに十分であるという決定に応答して前記入力フレームに続く前記フレームの前記追加のタイルの前記圧縮バージョンを前記フレーム・バッファ内にバッファリングするようにさらに構成された、
    請求項20に記載の装置
  22. フレーム・バッファと、
    前記フレーム・バッファに接続されたプロセッサであって、
    サブサンプリングレートに基づいて第1の複数のフレームのうち1または複数のフレームを廃棄し、第2の複数のフレームを形成し、
    前記第2の複数のフレームのうちの第1のフレームを第1の複数の部分に分割し、
    前記第2の複数のフレームのうちの第2のフレームを第2の複数の部分に分割し、ここにおいて、前記第2の複数の部分の各々は、前記第1の複数の部分のうちの1つにそれぞれ対応しており、
    前記第2の複数の部分の各々を前記第1の複数の部分の対応する部分と比較し、
    前記第1の複数の部分の前記対応する部分と同じであると決定される前記第2の複数の部分のうちのいずれかを廃棄し、
    前記第2の複数の部分のうちの第1の部分を記憶するためにフレーム・バッファのキャパシティを評価し、および
    前記フレーム・バッファの前記キャパシティに基づいて、前記第1の部分、および前記第2の複数のフレームからの前記第2の複数の部分のうち任意の残りのバッファされていない部分を廃棄し、第3の複数のフレームを形成するように構成されたプロセッサと、
    を具備する装置。
  23. 前記プロセッサは、前記フレーム・バッファ内の前記第1の複数の部分の前記対応する部分と異なると決定される、前記第2の複数の部分のうちのいずれかをバッファリングするようにさらに構成された、請求項22に記載の装置。
  24. 前記第1の複数の部分の前記対応する部分と異なると決定される前記第2の複数の部分の各々をシンクへ送信するように構成された送信機をさらに具備する、請求項23に記載の装置。
  25. 前記送信機は、前記第1の複数の部分の前記対応する部分と異なると決定される前記第2の複数の部分の各々を送信した後フレーム・インジケーターの端を送信するようにさらに構成された、請求項24に記載の装置。
  26. フレームが廃棄されるレートを特定するサブサンプリングレートをセットするための手段と、
    シンクへの送信のために第1のフレーム・シーケンスを受信するための手段と、
    前記サブサンプリングレートに基づいて前記第1のフレーム・シーケンスの一部分を廃棄し、少なくとも第1のフレームを備える第2のフレーム・シーケンスを形成するための手段であって、前記第1のフレームは第1の複数のタイルを備えるものであり、
    前記第1の複数のタイルのうちの第1のタイルを記憶するためにフレーム・バッファのキャパシティを評価するための手段と、
    前記フレーム・バッファの前記キャパシティに基づいて、前記第1のタイル、および前記第2のフレーム・シーケンスからの前記第1の複数のタイルのうち任意の残りのバッファされていないタイルを廃棄し、第3のフレーム・シーケンスを形成するための手段と、
    および
    前記シンクへの送信のために前記第3のフレーム・シーケンスの入力フレームの少なくとも一部分をバッファリングするための手段と
    を具備する装置。
  27. サブサンプリングレートに基づいて第1の複数のフレームのうち1または複数のフレームを廃棄し、第2の複数のフレームを形成するための手段と、
    前記第2の複数のフレームのうちの第1のフレームを第1の複数の部分に分割するための手段と、
    前記第2の複数のフレームのうちの第2のフレームを第2の複数の部分に分割するための手段と、ここにおいて、前記第2の複数の部分の各々は、前記第1の複数の部分のうちの1つにそれぞれ対応しており、
    前記第2の複数の部分の各々を前記第1の複数の部分の対応する部分と比較するための手段と、
    前記第1の複数の部分の前記対応する部分と同じであると決定される前記第2の複数の部分のうちのいずれかを廃棄するための手段と、
    前記第2の複数の部分のうちの第1の部分を記憶するためにフレーム・バッファのキャ
    パシティを評価するための手段と、および
    前記フレーム・バッファの前記キャパシティに基づいて、前記第1の部分、および前記第2の複数のフレームからの前記第2の複数の部分のうち任意の残りのバッファされていない部分を廃棄し、第3の複数のフレームを形成するための手段と、
    を具備する装置。
  28. アンテナと、
    フレーム・バッファと、および
    プロセッサであって、
    フレームが廃棄されるレートを特定するサブサンプリングレートをセットし、
    シンクへの送信のために第1のフレーム・シーケンスを受信し、
    前記サブサンプリングレートに基づいて前記第1のフレーム・シーケンスの一部分を廃棄し、少なくとも第1のフレームを備える第2のフレーム・シーケンスを形成し、ここにおいて、前記第1のフレームは第1の複数のタイルを備えるものであり、
    前記第1の複数のタイルのうちの第1のタイルを記憶するためにフレーム・バッファのキャパシティを評価し、
    前記フレーム・バッファの前記キャパシティに基づいて、前記第1のタイル、および前記第2のフレーム・シーケンスからの前記第1の複数のタイルのうち任意の残りのバッファされていないタイルを廃棄し、第3のフレーム・シーケンスを形成し、および
    前記アンテナを介して前記シンクへ送信するために前記第3のフレーム・シーケンスの入力フレームの少なくとも一部分を前記フレーム・バッファ内にバッファリングするように構成されたプロセッサと
    を具備するワイヤレス・ビデオ・プレイヤー。
  29. アンテナと、
    フレーム・バッファと、
    前記フレーム・バッファに接続されたプロセッサであって、
    サブサンプリングレートに基づいて第1の複数のフレームのうち1または複数のフレームを廃棄し、第2の複数のフレームを形成し、
    前記第2の複数のフレームのうちの第1のフレームを第1の複数の部分に分割し、
    前記第2の複数のフレームのうちの第2のフレームを第2の複数の部分に分割し、ここにおいて、前記第2の複数の部分の各々は、前記第1の複数の部分のうちの1つにそれぞれ対応しており、
    前記第2の複数の部分の各々を前記第1の複数の部分の対応する部分と比較し、
    前記第1の複数の部分の前記対応する部分と同じであると決定される前記第2の複数の部分のうちのいずれかを廃棄し、
    前記第2の複数の部分のうちの第1の部分を記憶するためにフレーム・バッファのキャパシティを評価し、
    前記フレーム・バッファの前記キャパシティに基づいて、前記第1の部分、および前記第2の複数のシーケンスからの前記第2の複数の部分のうち任意の残りのバッファされていない部分を廃棄し、第3の複数のフレームを形成し、
    前記アンテナを介してシンクへ送信するために前記第3のフレーム・シーケンスの入力フレームの少なくとも一部分を前記フレーム・バッファ内にバッファリングするように構成されたプロセッサと、
    を具備するワイヤレス・ビデオ・プレイヤー。
JP2010510452A 2007-05-31 2008-05-27 超広帯域無線システムにおいて要求されるスループットを低減するためのシステム、方法、およびコンピューター可読媒体 Expired - Fee Related JP5335775B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/756,428 2007-05-31
US11/756,428 US8300699B2 (en) 2007-05-31 2007-05-31 System, method, and computer-readable medium for reducing required throughput in an ultra-wideband system
PCT/US2008/064868 WO2008150768A1 (en) 2007-05-31 2008-05-27 System, method, and computer-readable medium for reducing required throughput in an ultra-wideband system

Publications (2)

Publication Number Publication Date
JP2010529743A JP2010529743A (ja) 2010-08-26
JP5335775B2 true JP5335775B2 (ja) 2013-11-06

Family

ID=40088150

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010510452A Expired - Fee Related JP5335775B2 (ja) 2007-05-31 2008-05-27 超広帯域無線システムにおいて要求されるスループットを低減するためのシステム、方法、およびコンピューター可読媒体

Country Status (6)

Country Link
US (1) US8300699B2 (ja)
EP (1) EP2153301B1 (ja)
JP (1) JP5335775B2 (ja)
KR (1) KR101160740B1 (ja)
CN (1) CN101730873B (ja)
WO (1) WO2008150768A1 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2200321A1 (en) * 2008-12-19 2010-06-23 Thomson Licensing Method for browsing video streams
GB2485613B (en) * 2010-11-22 2014-08-13 Displaylink Uk Ltd Display control device
US9497466B2 (en) * 2011-01-17 2016-11-15 Mediatek Inc. Buffering apparatus for buffering multi-partition video/image bitstream and related method thereof
US8990435B2 (en) 2011-01-17 2015-03-24 Mediatek Inc. Method and apparatus for accessing data of multi-tile encoded picture stored in buffering apparatus
US9538177B2 (en) 2011-10-31 2017-01-03 Mediatek Inc. Apparatus and method for buffering context arrays referenced for performing entropy decoding upon multi-tile encoded picture and related entropy decoder
DE102012201978A1 (de) * 2012-02-10 2013-08-14 Robert Bosch Gmbh Verfahren zum Auslesen einer Lichtsensorsteuereinrichtung sowie Vorrichtung zum Auslesen einer Lichtsensorsteuereinrichtung
DE102012014174A1 (de) * 2012-07-16 2014-01-16 Rational Aktiengesellschaft Verfahren zur Anzeige von Parametern eines Garprozesses und Anzeigevorrichtung für ein Gargerät
US20140152891A1 (en) * 2012-12-05 2014-06-05 Silicon Image, Inc. Method and Apparatus for Reducing Digital Video Image Data
US9892707B2 (en) 2013-03-14 2018-02-13 Displaylink (Uk) Limited Decompressing stored display data every frame refresh
US9940686B2 (en) * 2014-05-14 2018-04-10 Intel Corporation Exploiting frame to frame coherency in a sort-middle architecture
US9444548B1 (en) * 2014-10-15 2016-09-13 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Wavelet-based processing for fiber optic sensing systems
JP2017050816A (ja) * 2015-09-04 2017-03-09 パナソニックIpマネジメント株式会社 照明装置、及び、照明システム
US10560755B2 (en) * 2016-09-23 2020-02-11 Verizon Patent And Licensing Inc. Methods and systems for concurrently transmitting object data by way of parallel network interfaces
US11157293B2 (en) 2018-04-18 2021-10-26 Microsoft Technology Licensing, Llc Dynamic incident console interfaces

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1226664A (en) * 1982-07-23 1987-09-08 British Telecommunications Public Limited Company Video data transmission
JPS6382078A (ja) 1986-09-25 1988-04-12 Mitsubishi Electric Corp 動画像伝送装置
US5056044A (en) * 1989-12-21 1991-10-08 Hewlett-Packard Company Graphics frame buffer with programmable tile size
JP2865782B2 (ja) * 1990-03-16 1999-03-08 富士通株式会社 非同期伝送用codec装置
EP0448287B1 (en) * 1990-03-16 1996-09-18 Hewlett-Packard Company Method and apparatus for pixel clipping source and destination windows in a graphics system
US5471248A (en) 1992-11-13 1995-11-28 National Semiconductor Corporation System for tile coding of moving images
JPH06351010A (ja) 1993-06-03 1994-12-22 Hitachi Ltd 無線テレビ電話装置
US5511003A (en) * 1993-11-24 1996-04-23 Intel Corporation Encoding and decoding video signals using spatial filtering
JPH07170291A (ja) 1993-12-15 1995-07-04 Sony Corp 送信装置
US5774186A (en) * 1995-12-29 1998-06-30 International Business Machines Corporation Interruption tolerant video program viewing
US6101276A (en) 1996-06-21 2000-08-08 Compaq Computer Corporation Method and apparatus for performing two pass quality video compression through pipelining and buffer management
US6856320B1 (en) * 1997-11-25 2005-02-15 Nvidia U.S. Investment Company Demand-based memory system for graphics applications
US6959045B2 (en) * 1997-12-30 2005-10-25 Mediatek, Inc. Reduced cost decoder using bitstream editing for image cropping
US6385248B1 (en) * 1998-05-12 2002-05-07 Hitachi America Ltd. Methods and apparatus for processing luminance and chrominance image data
US6212232B1 (en) * 1998-06-18 2001-04-03 Compaq Computer Corporation Rate control and bit allocation for low bit rate video communication applications
US6404425B1 (en) * 1999-01-11 2002-06-11 Evans & Sutherland Computer Corporation Span-based multi-sample z-buffer pixel processor
US7492393B2 (en) 1999-02-12 2009-02-17 Sony Corporation Method of and apparatus for generating a precise frame rate in digital video transmission from a computer system to a digital video device
US6873658B2 (en) 1999-12-20 2005-03-29 Texas Instruments Incorporated Digital still camera system and method
US6919898B2 (en) * 2000-01-21 2005-07-19 Hewlett-Packard Development Company, L.P. Method and apparatus for ascertaining and selectively requesting displayed data in a computer graphics system
WO2002071736A2 (en) 2001-03-05 2002-09-12 Intervideo, Inc. Systems and methods of error resilience in a video decoder
US7053863B2 (en) * 2001-08-06 2006-05-30 Ati International Srl Wireless device method and apparatus with drawing command throttling control
US6825847B1 (en) * 2001-11-30 2004-11-30 Nvidia Corporation System and method for real-time compression of pixel colors
GB0130198D0 (en) * 2001-12-17 2002-02-06 Snell & Wilcox Ltd Video processing
US6999087B2 (en) * 2002-03-12 2006-02-14 Sun Microsystems, Inc. Dynamically adjusting sample density in a graphics system
US7684483B2 (en) * 2002-08-29 2010-03-23 Raritan Americas, Inc. Method and apparatus for digitizing and compressing remote video signals
US8068546B2 (en) * 2002-08-29 2011-11-29 Riip, Inc. Method and apparatus for transmitting video signals
US8933945B2 (en) 2002-11-27 2015-01-13 Ati Technologies Ulc Dividing work among multiple graphics pipelines using a super-tiling technique
US6911983B2 (en) 2003-03-12 2005-06-28 Nvidia Corporation Double-buffering of pixel data using copy-on-write semantics
US7792806B2 (en) * 2003-06-27 2010-09-07 Microsoft Corporation Rate change
US7085894B2 (en) 2003-09-11 2006-08-01 International Business Machines Corporation Selectively accepting cache content
US20060002315A1 (en) * 2004-04-15 2006-01-05 Citrix Systems, Inc. Selectively sharing screen data
US7827139B2 (en) * 2004-04-15 2010-11-02 Citrix Systems, Inc. Methods and apparatus for sharing graphical screen data in a bandwidth-adaptive manner
US20050289631A1 (en) 2004-06-23 2005-12-29 Shoemake Matthew B Wireless display
WO2006058213A2 (en) 2004-11-24 2006-06-01 Qformx System for transmission of synchronous video with compression through channels with varying transmission delay
US8355434B2 (en) 2005-01-10 2013-01-15 Qualcomm Incorporated Digital video line-by-line dynamic rate adaptation
JP5149628B2 (ja) * 2005-01-17 2013-02-20 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 順序付けられたビデオ・フレーム組を送信し、受信するためのシステム、送信器、受信器、方法及びソフトウェア
US7986844B2 (en) * 2005-11-22 2011-07-26 Intel Corporation Optimized video compression using hashing function
US7659893B1 (en) * 2006-10-02 2010-02-09 Nvidia Corporation Method and apparatus to ensure consistency of depth values computed in different sections of a graphics processor
US7692659B1 (en) * 2006-11-06 2010-04-06 Nvidia Corporation Color-compression using automatic reduction of multi-sampled pixels
US8873671B2 (en) * 2008-03-26 2014-10-28 Qualcomm Incorporated Method and system for LLR buffer reduction in a wireless communication modem

Also Published As

Publication number Publication date
WO2008150768A1 (en) 2008-12-11
JP2010529743A (ja) 2010-08-26
CN101730873B (zh) 2012-12-26
CN101730873A (zh) 2010-06-09
EP2153301A4 (en) 2012-01-04
US20080298463A1 (en) 2008-12-04
EP2153301B1 (en) 2017-05-17
KR20100028066A (ko) 2010-03-11
EP2153301A1 (en) 2010-02-17
KR101160740B1 (ko) 2012-06-28
US8300699B2 (en) 2012-10-30

Similar Documents

Publication Publication Date Title
JP5335775B2 (ja) 超広帯域無線システムにおいて要求されるスループットを低減するためのシステム、方法、およびコンピューター可読媒体
US8874812B1 (en) Method and apparatus for remote input/output in a computer system
US8767820B2 (en) Adaptive display compression for wireless transmission of rendered pixel data
US9367499B2 (en) System on chip for enhancing quality of service and method of controlling the same
US20140086309A1 (en) Method and device for encoding and decoding an image
US20150178032A1 (en) Apparatuses and methods for using remote multimedia sink devices
JP6182225B2 (ja) カラーバッファ圧縮
US20140078020A1 (en) Terminal apparatus, integrated circuit, and computer-readable recording medium having stored therein processing program
WO2016036504A2 (en) Streaming video data in the graphics domain
US7802031B2 (en) Method and system for high speed network application
US10249269B2 (en) System on chip devices and operating methods thereof
US20120054806A1 (en) Methods circuits & systems for wireless video transmission
US20150054755A1 (en) Topology and bandwidth management for io and inbound av
CN110583019B (zh) 视频帧编解码器架构
CN115119042A (zh) 传输系统和传输方法
CN101198049B (zh) 一种视频数据处理方法和装置
CN101198050B (zh) 一种视频数据处理方法和装置
TW201611582A (zh) 顯示介面帶寬調制
US20220182329A1 (en) Techniques for optimizing wireless communications via dynamic slew rate control of a wired communications channel
US9888250B2 (en) Techniques for image bitstream processing
GB2519640A (en) Topology and bandwidth management for IO and inbound AV
JP2020187482A (ja) 情報処理方法
US8907975B1 (en) Sampled digital video communication system and method
CN114302089A (zh) 一种基于fpga的多路视频信号缓存控制方法及系统

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120605

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20120823

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20120830

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121105

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130212

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20130513

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20130520

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130612

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130702

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130731

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees