JP5254406B2 - Wiring board and semiconductor device - Google Patents

Wiring board and semiconductor device Download PDF

Info

Publication number
JP5254406B2
JP5254406B2 JP2011149852A JP2011149852A JP5254406B2 JP 5254406 B2 JP5254406 B2 JP 5254406B2 JP 2011149852 A JP2011149852 A JP 2011149852A JP 2011149852 A JP2011149852 A JP 2011149852A JP 5254406 B2 JP5254406 B2 JP 5254406B2
Authority
JP
Japan
Prior art keywords
electrode
wiring
solder resist
opening
insulating layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011149852A
Other languages
Japanese (ja)
Other versions
JP2011228737A (en
Inventor
順一 中村
祐治 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shinko Electric Industries Co Ltd
Original Assignee
Shinko Electric Industries Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shinko Electric Industries Co Ltd filed Critical Shinko Electric Industries Co Ltd
Priority to JP2011149852A priority Critical patent/JP5254406B2/en
Publication of JP2011228737A publication Critical patent/JP2011228737A/en
Application granted granted Critical
Publication of JP5254406B2 publication Critical patent/JP5254406B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA

Landscapes

  • Manufacturing Of Printed Wiring (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

本発明は支持基板上に形成される配線基板、及び配線基板に半導体チップが実装されてなる半導体装置に関する。   The present invention relates to a wiring substrate formed on a support substrate and a semiconductor device in which a semiconductor chip is mounted on the wiring substrate.

近年、半導体装置の高速化、高集積化に伴い、半導体チップの高密度化・薄型化が進められており、半導体チップが接続される配線基板にも同様に高密度化・薄型化が求められている。   In recent years, with the increase in the speed and integration of semiconductor devices, the density and thickness of semiconductor chips have been increased, and the wiring substrate to which the semiconductor chips are connected is similarly required to have a higher density and thickness. ing.

このような配線基板の配線の高密度化や、薄型化に対応するために、近年はいわゆるビルドアップ法により配線基板を形成する方法が主流になってきている。ビルドアップ法により多層配線基板を形成する場合には、以下のようにして形成する。   In order to cope with such high density and thinning of wiring on the wiring board, in recent years, a method of forming a wiring board by a so-called build-up method has become mainstream. When forming a multilayer wiring board by the build-up method, it is formed as follows.

まず、適宜な剛性を有する支持基板(コア基板)上に絶縁樹脂層よりなるビルドアップ層を形成し、当該ビルドアップ層にビアホールを形成した後、当該ビアホールにメッキ法によりビアプラグを形成すると共に当該ビアプラグに接続されるパターン配線を形成する。以下、これらの工程を繰り返すことで、ビルドアップ法による多層配線基板を形成することができる。   First, a buildup layer made of an insulating resin layer is formed on a support substrate (core substrate) having appropriate rigidity, a via hole is formed in the buildup layer, a via plug is then formed in the via hole by a plating method, and A pattern wiring connected to the via plug is formed. Hereinafter, by repeating these steps, a multilayer wiring board by a build-up method can be formed.

上記のビルドアップ層(絶縁樹脂層)は、例えば熱硬化性のエポキシ樹脂などの柔らかい材料よりなるため、ビルドアップ層の平面度を維持するために、当該ビルドアップ層は適宜な剛性を有する支持基板上に形成される方法がとられていた。   Since the build-up layer (insulating resin layer) is made of a soft material such as a thermosetting epoxy resin, for example, the build-up layer has a suitable support in order to maintain the flatness of the build-up layer. The method of forming on a board | substrate was taken.

特開2002−198462号公報JP 2002-198462 A

しかし、上記のビルドアップ法を用いて形成される配線基板をさらに薄型化する要求があったため、上記の支持基板を除去した構造、いわゆるコアレス構造を有する配線基板が提案されていた。   However, since there has been a demand for further reducing the thickness of the wiring board formed by using the build-up method, a wiring board having a structure in which the supporting substrate is removed, that is, a so-called coreless structure has been proposed.

しかし、配線基板をコアレス構造とした場合には配線基板の剛性が小さくなる。そのため、支持基板を除去、または配線基板を支持基板より剥離した後で配線基板に対して必要な層を積層し、また加工を加える工程を設ける場合に、困難となる問題があった。このような工程の例について以下に説明する。   However, when the wiring board has a coreless structure, the rigidity of the wiring board is reduced. Therefore, there has been a problem that it becomes difficult to provide a process of removing a support substrate or laminating a necessary layer on a wiring substrate after the wiring substrate is peeled off from the supporting substrate and applying a process. An example of such a process will be described below.

例えば、ビルドアップ層は、吸水性が高く、表面が露出した状態では長期の絶縁信頼性に懸念が生じる場合があり、表面はソルダーレジスト層などの保護層で覆われていることが好ましい。しかし、従来のビルドアップ法では、支持基板直上に形成されるビルドアップ層の表面を覆うソルダーレジスト層を形成する場合には支持基板を除去するか、または当該ビルドアップ層を支持基板より剥離する必要があった。   For example, the build-up layer has high water absorption, and there may be a concern about long-term insulation reliability when the surface is exposed, and the surface is preferably covered with a protective layer such as a solder resist layer. However, in the conventional build-up method, when forming a solder resist layer covering the surface of the build-up layer formed immediately above the support substrate, the support substrate is removed or the build-up layer is peeled off from the support substrate. There was a need.

この場合、支持基板が除去されて剛性が小さくなった加工途中の配線基板を搬送する必要があり、配線基板を損傷する懸念が大きくなる問題がある。また、支持基板を除去した後にビルドアップ層にソルダーレジスト層を形成する場合には、剛性が不十分なため、配線基板の平面度が問題になる場合があった。   In this case, it is necessary to transport the wiring substrate in the middle of processing, in which the support substrate is removed and the rigidity is reduced, and there is a problem that the concern of damaging the wiring substrate is increased. In addition, when the solder resist layer is formed on the build-up layer after removing the support substrate, the flatness of the wiring substrate may be a problem because of insufficient rigidity.

そのため、ソルダーレジスト層の加工精度を良好に維持することが困難となる場合があった。このようなソルダーレジスト層の加工精度の問題は、特に高密度・高集積化された近年の高性能半導体チップに対応する配線基板を形成する場合に顕著になる。   Therefore, it may be difficult to maintain good processing accuracy of the solder resist layer. Such a problem of processing accuracy of the solder resist layer becomes prominent particularly when a wiring substrate corresponding to a recent high-performance semiconductor chip with high density and high integration is formed.

そこで、本発明では上記の問題を解決した、新規で有用な配線基板の形成方法で形成された配線基板を提供することを統括的課題としている。   In view of this, the present invention has a general object to provide a wiring board formed by a novel and useful wiring board forming method that solves the above-described problems.

本発明の具体的な課題は、薄型化が可能であって、高密度配線に対応可能な配線基板、および当該配線基板に半導体チップが実装されてなる半導体装置を提供することである。   A specific problem of the present invention is to provide a wiring board that can be thinned and can handle high-density wiring, and a semiconductor device in which a semiconductor chip is mounted on the wiring board.

本発明の一観点によれば、絶縁層と、前記絶縁層の一方の面に設けられ、第1の開口部を有する第1のソルダーレジスト層と、前記第1のソルダーレジスト層より突出して設けられ、前記第1の開口部内に少なくとも一部が前記絶縁層と接するように設けられた第1の電極と、前記絶縁層内に設けられたビアプラグと、前記絶縁層の他方の面に設けられたパターン配線とを有し、前記ビアプラグにより前記第1の電極と接続された配線部と、前記配線部を被覆するように、前記絶縁層の他方の面に設けられ、前記配線部の一部を露出する第2の開口部を有する第2のソルダーレジスト層と、前記第2の開口部に露出された部分の前記配線部に形成された第2の電極と、を備え、前記第1のソルダーレジスト層の前記第1の開口部内に、前記第1の電極の少なくとも一部が埋設され、前記第1の電極の側壁面の少なくとも一部は、前記第1の開口部の内壁面又は前記絶縁層に接していることを特徴とする配線基板が提供される。
本発明の他の観点によれば、絶縁層と、前記絶縁層の一方の面に設けられ、第1の開口部を有する第1のソルダーレジスト層と、前記第1のソルダーレジスト層の外側の面より凹んで設けられ、前記第1の開口部内に少なくとも一部が露出するように前記絶縁層に埋設された第1の電極と、前記絶縁層内に設けられたビアプラグと、前記絶縁層の他方の面に設けられたパターン配線とを有し、前記ビアプラグにより前記第1の電極と接続された配線部と、前記配線部を被覆するように、前記絶縁層の他方の面に設けられ、前記配線部の一部を露出する第2の開口部を有する第2のソルダーレジスト層と、前記第2の開口部に露出された部分の前記配線部に形成された第2の電極と、を備え、前記第1の電極の側壁面全体が前記絶縁層に接しており、前記第1の電極の面積が前記第1の開口部の面積より大きいことを特徴とする配線基板が提供される。

According to one aspect of the present invention, an insulating layer, a first solder resist layer provided on one surface of the insulating layer and having a first opening, and provided protruding from the first solder resist layer A first electrode provided at least partially in contact with the insulating layer in the first opening, a via plug provided in the insulating layer, and provided on the other surface of the insulating layer. A wiring portion connected to the first electrode by the via plug, and a part of the wiring portion provided on the other surface of the insulating layer so as to cover the wiring portion. A second solder resist layer having a second opening exposing the second opening, and a second electrode formed in the wiring portion of the portion exposed in the second opening , In the first opening of the solder resist layer, the first A wiring board is provided, wherein at least a part of the first electrode is embedded, and at least a part of the side wall surface of the first electrode is in contact with the inner wall surface of the first opening or the insulating layer. Is done.
According to another aspect of the present invention, an insulating layer, a first solder resist layer provided on one surface of the insulating layer and having a first opening, and an outer side of the first solder resist layer A first electrode embedded in the insulating layer so as to be at least partially exposed in the first opening, a via plug provided in the insulating layer, and the insulating layer. A wiring pattern connected to the first electrode by the via plug, and the wiring layer is provided on the other surface of the insulating layer so as to cover the wiring section, A second solder resist layer having a second opening exposing a part of the wiring part; and a second electrode formed on the wiring part of the part exposed to the second opening. And the entire side wall surface of the first electrode is in contact with the insulating layer. Ri, wiring substrate area of the first electrode is equal to or larger than an area of the first opening is provided.

本発明によれば、薄型化が可能であって、高密度配線に対応可能な配線基板、および当該配線基板に半導体チップが実装されてなる半導体装置を提供することができる。   According to the present invention, it is possible to provide a wiring board that can be thinned and can handle high-density wiring, and a semiconductor device in which a semiconductor chip is mounted on the wiring board.

実施例1による配線基板の製造方法を示す図(その1)である。FIG. 6 is a view (No. 1) illustrating the method for manufacturing the wiring board according to the first embodiment. 実施例1による配線基板の製造方法を示す図(その2)である。FIG. 6 is a diagram (No. 2) illustrating the method for manufacturing the wiring board according to the first embodiment; 実施例1による配線基板の製造方法を示す図(その3)である。FIG. 6 is a diagram (No. 3) illustrating the method for manufacturing the wiring board according to the first embodiment; 実施例1による配線基板の製造方法を示す図(その4)である。FIG. 6 is a diagram (No. 4) illustrating the method for manufacturing the wiring board according to the first embodiment; 実施例1による配線基板の製造方法を示す図(その5)である。FIG. 6 is a diagram (No. 5) for illustrating a method of manufacturing a wiring board according to Example 1. 実施例2による配線基板の製造方法を示す図(その1)である。FIG. 9 is a diagram (No. 1) illustrating a method for manufacturing a wiring board according to Example 2; 実施例2による配線基板の製造方法を示す図(その2)である。FIG. 10 is a diagram (No. 2) illustrating the method for manufacturing the wiring board according to the second embodiment. 実施例2による配線基板の製造方法を示す図(その3)である。FIG. 11 is a diagram (No. 3) illustrating the method for manufacturing the wiring board according to the second embodiment. 実施例2による配線基板の製造方法を示す図(その4)である。FIG. 8 is a diagram (No. 4) illustrating the method for manufacturing the wiring board according to the second embodiment. 実施例2による配線基板の製造方法を示す図(その5)である。FIG. 10 is a diagram (No. 5) for illustrating a method of manufacturing a wiring board according to Example 2; 実施例2による配線基板の製造方法を示す図(その6)である。FIG. 6 is a diagram (No. 6) illustrating a method for manufacturing a wiring board according to Example 2; 実施例3による配線基板の製造方法を示す図(その1)である。FIG. 10 is a diagram (No. 1) illustrating a method for manufacturing a wiring board according to Example 3; 実施例3による配線基板の製造方法を示す図(その2)である。FIG. 10 is a second diagram illustrating the method of manufacturing the wiring board according to the third embodiment. 実施例3による配線基板の製造方法を示す図(その3)である。FIG. 13 is a diagram (No. 3) illustrating the method for manufacturing the wiring board according to the third embodiment. 実施例3による配線基板の製造方法を示す図(その4)である。FIG. 10 is a diagram (No. 4) illustrating the method for manufacturing the wiring board according to the third embodiment. 実施例3による配線基板の製造方法を示す図(その5)である。FIG. 10 is a diagram (No. 5) for illustrating a method of manufacturing a wiring board according to Example 3; 実施例3による配線基板の製造方法を示す図(その6)である。FIG. 6 is a diagram (No. 6) illustrating a method for manufacturing a wiring board according to Example 3; 実施例4による配線基板の製造方法を示す図(その1)である。FIG. 10 is a diagram (No. 1) illustrating a method for manufacturing a wiring board according to Example 4; 実施例4による配線基板の製造方法を示す図(その2)である。FIG. 10 is a diagram (No. 2) for illustrating a method of manufacturing a wiring board according to Example 4; 実施例4による配線基板の製造方法を示す図(その3)である。FIG. 11 is a diagram (No. 3) illustrating the method for manufacturing the wiring board according to the fourth embodiment. 実施例4による配線基板の製造方法を示す図(その4)である。FIG. 10 is a diagram (No. 4) for illustrating a method of manufacturing a wiring board according to Example 4; 実施例4による配線基板の製造方法を示す図(その5)である。FIG. 10 is a diagram (No. 5) for illustrating a method of manufacturing a wiring board according to Example 4; 実施例4による配線基板の製造方法を示す図(その6)である。FIG. 6 is a diagram (No. 6) illustrating a method for manufacturing a wiring board according to Example 4; 実施例5による配線基板の製造方法を示す図である。FIG. 10 is a diagram illustrating a method for manufacturing a wiring board according to Example 5; 実施例6による半導体装置の製造方法を示す図(その1)である。FIG. 10A is a diagram (No. 1) illustrating a method for manufacturing a semiconductor device according to Example 6; 実施例6による半導体装置の製造方法を示す図(その2)である。FIG. 10 is a second diagram illustrating the method for fabricating the semiconductor device according to the sixth embodiment; 実施例6による半導体装置の製造方法を示す図(その3)である。FIG. 11 is a diagram (No. 3) for illustrating a method for manufacturing a semiconductor device according to Example 6; 実施例6による半導体装置の製造方法を示す図(その4)である。FIG. 14 is a diagram (No. 4) for illustrating a method for manufacturing a semiconductor device according to Example 6; 実施例6による半導体装置の製造方法を示す図(その5)である。FIG. 10 is a diagram (No. 5) for illustrating a method for manufacturing a semiconductor device according to Example 6; 実施例6による半導体装置の製造方法を示す図(その6)である。FIG. 6 is a diagram (No. 6) illustrating a method for manufacturing a semiconductor device according to Example 6; 実施例7による半導体装置の製造方法を示す図である。FIG. 10 illustrates a method for manufacturing a semiconductor device according to Example 7; 実施例8による半導体装置の製造方法を示す図(その1)である。FIG. 10A is a diagram (No. 1) illustrating a method for manufacturing a semiconductor device according to Example 8; 実施例8による半導体装置の製造方法を示す図(その2)である。FIG. 10 is a second diagram illustrating the method for fabricating the semiconductor device according to the eighth embodiment. 実施例9による半導体装置の製造方法を示す図(その1)である。FIG. 10A is a diagram (No. 1) illustrating a method for manufacturing a semiconductor device according to Example 9; 実施例9による半導体装置の製造方法を示す図(その2)である。FIG. 22 is a second diagram illustrating the method for fabricating the semiconductor device according to the ninth embodiment; 実施例9による半導体装置の製造方法を示す図(その3)である。FIG. 13 is a diagram (No. 3) for illustrating a method for manufacturing a semiconductor device according to Example 9; 実施例9による半導体装置の製造方法を示す図(その4)である。FIG. 11 is a diagram (No. 4) for illustrating a method for manufacturing a semiconductor device according to Example 9; 実施例9による半導体装置の製造方法を示す図(その5)である。FIG. 11 is a diagram (No. 5) for illustrating a method for manufacturing a semiconductor device according to Example 9; 実施例9による半導体装置の製造方法を示す図(その6)である。FIG. 16 is a diagram (No. 6) illustrating a method for manufacturing a semiconductor device according to Example 9; 実施例10による半導体装置の製造方法を示す図(その1)である。FIG. 18 is a diagram (No. 1) for illustrating a method for manufacturing a semiconductor device according to Example 10; 実施例10による半導体装置の製造方法を示す図(その2)である。FIG. 22 is a second diagram illustrating the method for fabricating the semiconductor device according to the tenth embodiment; 実施例10による半導体装置の製造方法を示す図(その3)である。FIG. 10 is a diagram (No. 3) for illustrating a method for manufacturing a semiconductor device according to Example 10; 実施例10による半導体装置の製造方法を示す図(その4)である。FIG. 11 is a diagram (No. 4) for illustrating a method for manufacturing a semiconductor device according to Example 10; 実施例10による半導体装置の製造方法を示す図(その5)である。FIG. 11 is a diagram (No. 5) for illustrating a method for manufacturing a semiconductor device according to Example 10; 実施例10による半導体装置の製造方法を示す図(その6)である。FIG. 6 is a diagram (No. 6) illustrating a method for manufacturing a semiconductor device according to Example 10;

以下、図面を参照して、本発明の実施例についての説明を行う。   Hereinafter, embodiments of the present invention will be described with reference to the drawings.

(実施例1)
図1A〜図1Eは、本発明の実施例1による配線基板の製造方法を手順を追って示した図である。
Example 1
FIG. 1A to FIG. 1E are diagrams showing a procedure of a method of manufacturing a wiring board according to a first embodiment of the present invention.

まず、図1Aに示す工程では、例えばCuなどの導電材料よりなる支持基板101上に、例えばスクリーン印刷法により、感光性樹脂材料よりなるソルダーレジスト層102を形成する。この場合、前記ソルダーレジスト層102は、例えばフィルム状のレジスト材料のラミネートや塗布法などにより形成することも可能である。   First, in the step shown in FIG. 1A, a solder resist layer 102 made of a photosensitive resin material is formed on a support substrate 101 made of a conductive material such as Cu, for example, by a screen printing method. In this case, the solder resist layer 102 can be formed, for example, by laminating or applying a film-like resist material.

次に、前記ソルダーレジスト層102に対して、マスクパターン(図示せず)を介して紫外線を照射し、露光させることでパターニングを行い、開口部102Aを形成する。当該開口部102Aからは前記支持基板101が露出した状態となる。   Next, the solder resist layer 102 is irradiated with ultraviolet rays through a mask pattern (not shown) and exposed to pattern, thereby forming an opening 102A. The support substrate 101 is exposed from the opening 102A.

次に、図1Bに示す工程において、前記支持基板101を導電経路にした電解メッキにより、前記支持基板101上に、前記開口部102Aに埋設するように、例えばAu/Niよりなる電極103を形成する。なお、Au/Niよりなる電極とは、配線基板が完成した際にAuが表面側(接続面)となるように形成された、Au層とNi層が積層されてなる電極を意味している(以下同じ)。この場合、前記支持基板101が導電材料よりなると電解メッキで前記電極103を形成することが可能であり、前記支持基板101がCuなどの低抵抗の導電材料よりなるとさらに好適である。   Next, in the step shown in FIG. 1B, an electrode 103 made of, for example, Au / Ni is formed on the support substrate 101 by electroplating using the support substrate 101 as a conductive path so as to be embedded in the opening 102A. To do. The electrode made of Au / Ni means an electrode formed by laminating an Au layer and a Ni layer, which is formed so that Au is on the surface side (connection surface) when the wiring board is completed. (same as below). In this case, it is possible to form the electrode 103 by electrolytic plating when the support substrate 101 is made of a conductive material, and it is more preferable that the support substrate 101 is made of a low-resistance conductive material such as Cu.

次に、図1Cに示す工程において、前記ソルダーレジスト層102上、および前記電極103上に、例えば、熱硬化性のエポキシ樹脂などよりなる絶縁層(ビルドアップ層)104を形成する。次に、前記絶縁層104に、例えばレーザによりビアホールを形成する。   Next, in the step shown in FIG. 1C, an insulating layer (build-up layer) 104 made of, for example, a thermosetting epoxy resin is formed on the solder resist layer 102 and the electrode 103. Next, via holes are formed in the insulating layer 104 by, for example, a laser.

次に、当該ビアホールにビアプラグ105を形成するとともに、前記絶縁層104上に、当該ビアプラグ105に接続されるパターン配線106を、例えばセミアディティブ法により形成する。この場合、前記絶縁層104上に無電解メッキでシード層を形成した後、電解メッキにより、前記ビアプラグ105と前記パターン配線106を形成することが好ましい。このようにして、前記ビアプラグ105と前記パターン配線106よりなる配線部が形成される。   Next, a via plug 105 is formed in the via hole, and a pattern wiring 106 connected to the via plug 105 is formed on the insulating layer 104 by, for example, a semi-additive method. In this case, it is preferable to form the via plug 105 and the pattern wiring 106 by electrolytic plating after forming a seed layer on the insulating layer 104 by electroless plating. In this way, a wiring portion including the via plug 105 and the pattern wiring 106 is formed.

次に、図1Dに示す工程において、前記絶縁層104上に、前記パターン配線106を覆うようにソルダーレジスト層107を、例えばスクリーン印刷法により形成する。次に、前記ソルダーレジスト層107に対して、マスクパターン(図示せず)を介して紫外線を照射し、露光させることでパターニングを行い、開口部107Aを形成する。当該開口部107Aからは前記パターン配線106の一部が露出した状態となる。   Next, in a step shown in FIG. 1D, a solder resist layer 107 is formed on the insulating layer 104 so as to cover the pattern wiring 106 by, for example, a screen printing method. Next, the solder resist layer 107 is patterned by being irradiated with ultraviolet rays through a mask pattern (not shown) and exposed to form an opening 107A. A part of the pattern wiring 106 is exposed from the opening 107A.

次に、図1Eに示す工程において、前記支持基板101を、例えばウェットエッチングにより除去し、配線基板100を形成する。   Next, in the step shown in FIG. 1E, the support substrate 101 is removed by wet etching, for example, to form the wiring substrate 100.

上記の配線基板100は、前記電極103が、例えばマザーボードなどの外部接続機器に接続される側(いわゆるランド側)であり、前記開口部107Aより露出する前記パターン配線106には、例えば半導体チップが接続される。この場合、前記電極103には、例えばソルダーボールなどが形成されていてもよい。また、前記前記開口部107Aより露出する前記パターン配線106には、例えばAu/Niなどよりなる電極や、またはソルダーボール、またはリフロー用のハンダ層などが形成されていてもよい。   In the wiring substrate 100, the electrode 103 is on the side connected to an external connection device such as a mother board (so-called land side), and the pattern wiring 106 exposed from the opening 107A is, for example, a semiconductor chip. Connected. In this case, for example, a solder ball may be formed on the electrode 103. The pattern wiring 106 exposed from the opening 107A may be formed with, for example, an electrode made of Au / Ni, a solder ball, a reflow solder layer, or the like.

本実施例では、前記絶縁層104の形成に先立ち、前記支持基板101上に前記ソルダーレジスト層102を形成していることが特徴の一つである。このため、コアレス構造であって配線基板の両側がソルダーレジスト層で覆われたビルドアップ法による配線基板を形成することが可能となっている。   This embodiment is characterized in that the solder resist layer 102 is formed on the support substrate 101 prior to the formation of the insulating layer 104. For this reason, it is possible to form a wiring board by a build-up method having a coreless structure in which both sides of the wiring board are covered with a solder resist layer.

この場合、前記絶縁層104の両側をソルダーレジスト層で保護することが可能となると共に、前記絶縁層104の両側にかかるストレスの差が小さくなり、配線基板の反りが抑制される効果を奏する。   In this case, both sides of the insulating layer 104 can be protected by a solder resist layer, and the difference in stress applied to both sides of the insulating layer 104 is reduced, thereby producing an effect of suppressing warping of the wiring board.

さらに、本実施例の場合、前記ソルダーレジスト層107が前記支持基板101に支持された状態で前記開口部107Aが形成されるため、前記開口部107Aを形成する場合に前記ソルダーレジスト層107の平面度が良好である。そのため、前記開口部107Aの加工精度が良好となり、微細な形状や微細なピッチで前記開口部107Aを形成することが可能となる。   Further, in the case of this embodiment, the opening 107A is formed in a state where the solder resist layer 107 is supported by the support substrate 101. Therefore, when the opening 107A is formed, the plane of the solder resist layer 107 is formed. The degree is good. Therefore, the processing accuracy of the opening 107A is improved, and the opening 107A can be formed with a fine shape and a fine pitch.

近年の半導体チップは高集積化・高密度配線化が進んでおり、半導体チップと配線基板の接続部も狭ピッチ化や高密度配線化が進んでいるため、特に前記開口部107Aの位置決め精度や形状の加工精度が必要とされる。本実施例による配線基板の製造方法によれば、これらの要求に対応し、狭ピッチ化・高密度配線化に対応した配線基板を形成することが可能となる。   In recent years, semiconductor chips have been highly integrated and have high density wiring, and the connecting portion between the semiconductor chip and the wiring substrate has also been narrowed in pitch and high density wiring. The processing accuracy of the shape is required. According to the method of manufacturing a wiring board according to the present embodiment, it is possible to form a wiring board corresponding to these demands and corresponding to narrow pitch and high density wiring.

また、本実施例による配線基板の製造方法では、上記の高密度配線に対応しつつ、前記支持基板を除去していわゆるコアレス構造を実現し、配線基板の薄型化を実現している。   Further, in the method for manufacturing the wiring board according to the present embodiment, the so-called coreless structure is realized by removing the support substrate while corresponding to the high-density wiring described above, and the wiring board is thinned.

また、本実施例による配線基板では、前記電極103が、マザーボードなどの外部機器接続側(いわゆるランド側)となっている。そのため、前記開口部102Aの面積(開口径)が、前記開口部107Aの面積(開口径)よりも大きくなっている。例えば、前記半導体チップが接続される前記開口部107Aの開口径は、80μm〜100μm程度、マザーボードなどに接続される前記開口部102Aの開口径は、0.5mm〜1mm程度とその開口径に大きな差が有る。   Further, in the wiring board according to the present embodiment, the electrode 103 is on an external device connection side (so-called land side) such as a mother board. Therefore, the area (opening diameter) of the opening 102A is larger than the area (opening diameter) of the opening 107A. For example, the opening diameter of the opening 107A to which the semiconductor chip is connected is about 80 μm to 100 μm, and the opening diameter of the opening 102A connected to a motherboard or the like is about 0.5 mm to 1 mm, which is large. There is a difference.

例えば、大きな開口部を形成する場合にレーザを用いた場合、時間を要する問題がある。本実施例では、開口部102Aのパターニングを感光により行っており、レーザの場合に比べて速やかに開口部を形成することが可能となっている。   For example, when a laser is used to form a large opening, there is a problem that takes time. In this embodiment, the patterning of the opening 102A is performed by light exposure, and the opening can be formed more quickly than in the case of a laser.

また、前記ソルダーレジスト層107を形成する前に、図1Cに示す工程を繰り返し実施することで多層配線構造を有する配線基板を形成することができる。   Further, before the solder resist layer 107 is formed, a wiring substrate having a multilayer wiring structure can be formed by repeatedly performing the process shown in FIG. 1C.

例えば、上記のソルダーレジスト層102、107を構成する材料としては、エポキシアクリル系樹脂、エポキシ系樹脂、アクリル系樹脂を用いることができる。また、前記ソルダーレジスト層102、107のパターニング方法としては、上記に示した露光・現像による方法に限定されるものではない。例えば、スクリーン印刷法により、開口部が形成(パターニング)されたソルダーレジスト層を形成するようにしてもよい。この場合、ソルダーレジスト層に感光性のもの以外の材料を用いることが可能である。   For example, as a material constituting the solder resist layers 102 and 107, an epoxy acrylic resin, an epoxy resin, and an acrylic resin can be used. Further, the patterning method of the solder resist layers 102 and 107 is not limited to the exposure / development method described above. For example, a solder resist layer in which openings are formed (patterned) may be formed by screen printing. In this case, it is possible to use materials other than the photosensitive material for the solder resist layer.

また、本実施例では前記電極103と前記ソルダーレジスト層102の厚さが略同じであるが、本発明はこれに限定されるものではなく、必要に応じて以下に示すように様々に前記電極103を変形・変更することが可能である。   In this embodiment, the thickness of the electrode 103 and the solder resist layer 102 is substantially the same. However, the present invention is not limited to this, and the electrode 103 can be variously used as necessary as described below. 103 can be modified or changed.

(実施例2)
図2A〜図2Fは、本発明の実施例2による配線基板の製造方法を手順を追って示した図である。ただし図中、先に説明した部分には同一の参照符号を付し、説明を省略する。また、特に説明しない部分は実施例1の場合と同様の方法で形成が可能である。
(Example 2)
2A to 2F are diagrams illustrating a method of manufacturing a wiring board according to a second embodiment of the present invention, following the procedure. However, in the figure, the same reference numerals are given to the parts described above, and the description will be omitted. Further, portions not particularly described can be formed by the same method as in the first embodiment.

まず、図2Aに示す工程は、図1Aに示した工程と同様であり、前記支持基板101上に前記ソルダーレジスト層102を形成し、当該ソルダーレジスト層102に前記開口部102Aを形成する。   First, the process shown in FIG. 2A is the same as the process shown in FIG. 1A, and the solder resist layer 102 is formed on the support substrate 101, and the opening 102 A is formed in the solder resist layer 102.

次に、図2Bに示す工程において、前記開口部102Aより露出する前記支持基板101をエッチングして凹部101Aを形成する。   Next, in the step shown in FIG. 2B, the support substrate 101 exposed from the opening 102A is etched to form a recess 101A.

次に、図2Cに示す工程において、実施例1の図1Bに示した工程と同様にして、前記支持基板101を導電経路にした電解メッキにより、前記支持基板101の前記凹部101Aと前記開口部102Aの一部に、埋設するように、例えばAu/Niよりなる電極103Aを形成する。この場合、前記支持基板101が導電材料よりなると電解メッキで前記電極103Aを形成することが可能であり、前記支持基板101がCuなどの低抵抗の導電材料よりなるとさらに好適である。   Next, in the step shown in FIG. 2C, similarly to the step shown in FIG. 1B of Example 1, the recess 101A and the opening of the support substrate 101 are formed by electrolytic plating using the support substrate 101 as a conductive path. An electrode 103A made of, for example, Au / Ni is formed so as to be embedded in a part of 102A. In this case, the electrode 103A can be formed by electroplating when the support substrate 101 is made of a conductive material, and more preferably, the support substrate 101 is made of a low-resistance conductive material such as Cu.

次に、図2D〜図2Fに示す工程において、実施例1の図1C〜図1Eに示した工程と同様にして、前記絶縁層104、前記ビアプラグ105、前記パターン配線106、前記ソルダーレジスト層107、および前記開口部107Aを形成し、前記支持基板101を除去して配線基板100Aを形成する。本実施例の場合、前記電極103Aが前記凹部101Aに形成される以外は、実施例1と同様にして配線基板を形成することが可能であり、実施例1の場合と同様の効果を奏する。   2D to 2F, the insulating layer 104, the via plug 105, the pattern wiring 106, and the solder resist layer 107 are the same as the steps shown in FIGS. 1C to 1E of the first embodiment. The opening 107A is formed, and the support substrate 101 is removed to form the wiring substrate 100A. In the case of this example, a wiring board can be formed in the same manner as in Example 1 except that the electrode 103A is formed in the recess 101A, and the same effect as in Example 1 can be obtained.

本実施例による配線基板100Aでは、前記電極103Aが、前記ソルダーレジスト層102より突出した構造となっている。このため、例えば前記電極103Aとマザーボードの接続部などをソルダーボールにより接続する場合、当該ソルダーボールと前記電極103Aの接触面積が大きくなるため、電気的な接続信頼性が良好となる効果を奏する。   In the wiring board 100 </ b> A according to the present embodiment, the electrode 103 </ b> A has a structure protruding from the solder resist layer 102. For this reason, for example, when the connection part of the electrode 103A and the mother board is connected by a solder ball, the contact area between the solder ball and the electrode 103A is increased, so that the electrical connection reliability is improved.

(実施例3)
また、図3A〜図3Fは、本発明の実施例3による配線基板の製造方法を手順を追って示した図である。ただし図中、先に説明した部分には同一の参照符号を付し、説明を省略する。また、特に説明しない部分は実施例1の場合と同様の方法で形成が可能である。
(Example 3)
FIGS. 3A to 3F are diagrams illustrating the method of manufacturing the wiring board according to the third embodiment of the present invention in order. However, in the figure, the same reference numerals are given to the parts described above, and the description will be omitted. Further, portions not particularly described can be formed by the same method as in the first embodiment.

まず、図3Aに示す工程は、図1Aに示した工程と同様であり、前記支持基板101上に前記ソルダーレジスト層102を形成し、当該ソルダーレジスト層102に前記開口部102Aを形成する。   First, the process shown in FIG. 3A is the same as the process shown in FIG. 1A, and the solder resist layer 102 is formed on the support substrate 101, and the opening 102 </ b> A is formed in the solder resist layer 102.

次に、図3Bに示す工程において、前記開口部102Aより露出する前記支持基板101上に、電極高さ調整層103Bを、例えば電解メッキ法により形成する。この場合、前記支持基板101が導電材料よりなると電解メッキで前記電極高さ調整層103Bを形成することが可能であり、前記支持基板101がCuなどの低抵抗の導電材料よりなるとさらに好適である。   Next, in the step shown in FIG. 3B, an electrode height adjusting layer 103B is formed on the support substrate 101 exposed from the opening 102A by, for example, an electrolytic plating method. In this case, it is possible to form the electrode height adjusting layer 103B by electrolytic plating if the support substrate 101 is made of a conductive material, and it is more preferable if the support substrate 101 is made of a low resistance conductive material such as Cu. .

次に、図3Cに示す工程において、実施例1の図1Bに示した工程と同様にして、前記支持基板101および前記電極高さ調整層103Bを導電経路にした電解メッキにより、前記電極高さ調整層103B上に例えばAu/Niよりなる電極103Cを形成する。   Next, in the step shown in FIG. 3C, in the same manner as the step shown in FIG. 1B of Example 1, the electrode height is obtained by electrolytic plating using the support substrate 101 and the electrode height adjusting layer 103B as conductive paths. An electrode 103C made of, for example, Au / Ni is formed on the adjustment layer 103B.

次に、図3D〜図3Fに示す工程において、実施例1の図1C〜図1Eに示した工程と同様にして、前記絶縁層104、前記ビアプラグ105、前記パターン配線106、前記ソルダーレジスト層107、および前記開口部107Aを形成し、前記支持基板101を除去して配線基板100Bを形成する。   Next, in the steps shown in FIGS. 3D to 3F, the insulating layer 104, the via plug 105, the pattern wiring 106, and the solder resist layer 107 are the same as the steps shown in FIGS. 1C to 1E of the first embodiment. Then, the opening 107A is formed, and the support substrate 101 is removed to form the wiring substrate 100B.

本実施例の場合、図3Fに示す工程においては、前記支持基板101がウェットエッチングにより除去される場合に、前記電極高さ調整層103Bが同様に除去される。このため、前記支持基板101と前記電極高さ調整層103Bは、同じ材料、例えばCuまたはCu合金よりなるようにすることが好ましい。   In the case of this example, in the step shown in FIG. 3F, when the support substrate 101 is removed by wet etching, the electrode height adjustment layer 103B is similarly removed. For this reason, it is preferable that the support substrate 101 and the electrode height adjustment layer 103B are made of the same material, for example, Cu or Cu alloy.

本実施例の場合、前記電極103Cの形成方法以外は、実施例1と同様にして配線基板を形成することが可能であり、実施例1の場合と同様の効果を奏する。   In the case of this embodiment, it is possible to form a wiring board in the same manner as in Embodiment 1 except for the method of forming the electrode 103C, and the same effects as in Embodiment 1 can be obtained.

本実施例による配線基板100Bでは、前記電極103Cが、前記ソルダーレジスト層102の外側の面より凹んだ構造となっている。   In the wiring board 100 </ b> B according to the present embodiment, the electrode 103 </ b> C has a structure that is recessed from the outer surface of the solder resist layer 102.

このため、前記電極103Cの機械的な強度が良好となる効果を奏する。また、前記電極103Cと、接続端子などが半田付けにより接続される場合、半田が流出して隣接する電極が短絡されることが抑制される効果を奏する。また、前記電極103Cにソルダーボール接合する場合、ソルダーボールの載置を好適に行える効果を奏する。   For this reason, the mechanical strength of the electrode 103C is improved. Further, when the electrode 103C and the connection terminal are connected by soldering, there is an effect of suppressing the outflow of the solder and the adjacent electrodes from being short-circuited. Further, when the solder ball is joined to the electrode 103C, there is an effect that the solder ball can be suitably placed.

また、本実施例に示した電極がソルダーレジスト層より凹んだ構造は、次に実施例4に示すような構造に変形することも可能である。   Further, the structure in which the electrode shown in this embodiment is recessed from the solder resist layer can be changed to the structure shown in the next embodiment.

(実施例4)
図4A〜図4Fは、本発明の実施例4による配線基板の製造方法を手順を追って示した図である。ただし図中、先に説明した部分には同一の参照符号を付し、説明を省略する。また、特に説明しない部分は実施例3の場合と同様の方法で形成が可能である。
Example 4
FIGS. 4A to 4F are diagrams illustrating a method of manufacturing a wiring board according to a fourth embodiment of the present invention, following the procedure. However, in the figure, the same reference numerals are given to the parts described above, and the description will be omitted. In addition, portions not particularly described can be formed by the same method as in the third embodiment.

まず、図4Aに示す工程は、図3Aに示した工程と同様であり、前記支持基板101上に前記ソルダーレジスト層102を形成し、当該ソルダーレジスト層102に前記開口部102Aを形成する。   First, the process shown in FIG. 4A is the same as the process shown in FIG. 3A. The solder resist layer 102 is formed on the support substrate 101, and the opening 102A is formed in the solder resist layer 102.

次に、図4Bに示す工程において、前記開口部102Aより露出する前記支持基板101上に、電極高さ調整層103Dを、例えば電解メッキ法により形成する。実施例3の場合は、例えば前記電極高さ調整層103Bの厚さが前記ソルダーレジスト層102の厚さより薄くなっているが、本実施例の場合には前記電極高さ調整層103Dの厚さが前記ソルダーレジスト層102の厚さと略同じになっている。   Next, in the step shown in FIG. 4B, an electrode height adjusting layer 103D is formed on the support substrate 101 exposed from the opening 102A by, for example, an electrolytic plating method. In the case of Example 3, for example, the thickness of the electrode height adjustment layer 103B is thinner than the thickness of the solder resist layer 102, but in the case of this example, the thickness of the electrode height adjustment layer 103D. Is substantially the same as the thickness of the solder resist layer 102.

次に、図4Cに示す工程において、実施例3の図3Cに示した工程と同様にして、前記支持基板101と前記電極高さ調整層Dを導電経路にした電解メッキにより、前記電極高さ調整層103D上に例えばAu/Niよりなる電極103Eを形成する。   Next, in the step shown in FIG. 4C, in the same manner as the step shown in FIG. 3C of Example 3, the electrode height is obtained by electrolytic plating using the support substrate 101 and the electrode height adjustment layer D as conductive paths. An electrode 103E made of, for example, Au / Ni is formed on the adjustment layer 103D.

次に、図4D〜図4Fに示す工程において、実施例3の図3D〜図3Fに示した工程と同様にして、前記絶縁層104、前記ビアプラグ105、前記パターン配線106、前記ソルダーレジスト層107、および前記開口部107Aを形成し、配線基板100Cを形成する。   Next, in the steps shown in FIGS. 4D to 4F, the insulating layer 104, the via plug 105, the pattern wiring 106, and the solder resist layer 107 are the same as the steps shown in FIGS. 3D to 3F of the third embodiment. And the opening 107A is formed, and a wiring substrate 100C is formed.

本実施例の場合、実施例3の図3Fに示した工程と同様に、前記支持基板101がウェットエッチングにより除去される場合に、前記電極高さ調整層103Dが同様に除去される。このため、前記支持基板101と前記電極高さ調整層103Dは、同じ材料、例えばCuよりなるようにすることが好ましい。   In the case of this example, similarly to the step shown in FIG. 3F of Example 3, when the support substrate 101 is removed by wet etching, the electrode height adjustment layer 103D is similarly removed. For this reason, it is preferable that the support substrate 101 and the electrode height adjustment layer 103D are made of the same material, for example, Cu.

本実施例の場合、前記電極103Eの形成方法以外は、実施例3と同様にして配線基板を形成することが可能であり、実施例3の場合と同様の効果を奏する。   In the case of this example, a wiring board can be formed in the same manner as in Example 3 except for the method of forming the electrode 103E, and the same effects as in Example 3 can be obtained.

本実施例による配線基板100Cでは、前記電極103Eが、前記ソルダーレジスト層102の外側の面より凹んだ構造となっており、当該電極103Eは、前記絶縁層104に略埋設した構造となっている。すなわち、前記電極103Eの側壁面全体が、前記絶縁層104に接するように形成されている。このため、実施例3の場合の効果を奏することに加えて、前記電極103Cの機械的な強度が実施例3の場合に比べてさらに良好となる効果を奏する。   In the wiring board 100 </ b> C according to the present embodiment, the electrode 103 </ b> E has a structure that is recessed from the outer surface of the solder resist layer 102, and the electrode 103 </ b> E has a structure that is substantially embedded in the insulating layer 104. . That is, the entire side wall surface of the electrode 103E is formed in contact with the insulating layer 104. For this reason, in addition to the effect of the third embodiment, the mechanical strength of the electrode 103C is further improved as compared with the third embodiment.

また、前記電極103Eの面積は、前記開口部102Aの面積より大きくなっている。これは、電解メッキで前記電極103Eを形成する場合、略等方的に成長するため、電極の横方向への成長があるためである。このため、電極103Eの周縁部がソルダーレジスト層102に被覆された構造となり、電極103Eの強度が良好になる効果を奏する。   The area of the electrode 103E is larger than the area of the opening 102A. This is because when the electrode 103E is formed by electrolytic plating, the electrode 103E grows substantially isotropically, so that there is growth in the lateral direction of the electrode. For this reason, the peripheral portion of the electrode 103E is covered with the solder resist layer 102, and the strength of the electrode 103E is improved.

また、本実施例においては、前記電極高さ調整層の厚さが、前記ソルダーレジスト層102の厚さと略同じ場合を例にとって説明したが、前記電極高さ調整層の厚さは前記ソルダーレジスト層102の厚さ以上であれば、上記に示した場合と同様の効果を奏する。   Further, in this embodiment, the case where the thickness of the electrode height adjustment layer is substantially the same as the thickness of the solder resist layer 102 has been described as an example. However, the thickness of the electrode height adjustment layer is the same as that of the solder resist layer. If the thickness is equal to or greater than the thickness of the layer 102, the same effects as those described above can be obtained.

(実施例5)
また、例えば上記の実施例1〜実施例4の場合において、前記支持基板101を2枚貼り合わせた構造を用いて、それぞれの支持基板に配線基板を形成することも可能であり、この場合、配線基板を形成する効率を良好とすることができる。
(Example 5)
Further, for example, in the case of the above-described Examples 1 to 4, it is also possible to form a wiring board on each supporting board using a structure in which two supporting boards 101 are bonded together. The efficiency of forming the wiring board can be improved.

図5は、本発明の実施例5による配線基板の製造方法を示す図である。ただし図中、先に説明した部分には同一の参照符号を付し、説明を省略する。   FIG. 5 is a diagram showing a method of manufacturing a wiring board according to Embodiment 5 of the present invention. However, in the figure, the same reference numerals are given to the parts described above, and the description will be omitted.

図5は、本実施例において、実施例1の図1Dに示した工程に相当する工程を示している。図5を参照するに、本実施例では、前記支持基板101は、支持基板101aと貼り合わせられた構造を有している。当該支持基板101aには、ソルダーレジスト層102a,電極103a,絶縁層104a,ビアプラグ105a,パターン配線106a,ソルダーレジスト層107a、および開口部107bが形成されている。   FIG. 5 shows a process corresponding to the process shown in FIG. Referring to FIG. 5, in this embodiment, the support substrate 101 has a structure bonded to the support substrate 101a. The support substrate 101a is formed with a solder resist layer 102a, an electrode 103a, an insulating layer 104a, a via plug 105a, a pattern wiring 106a, a solder resist layer 107a, and an opening 107b.

前記ソルダーレジスト層101a,電極103a,絶縁層104a,ビアプラグ105a,パターン配線106a,ソルダーレジスト層107a、および開口部107bは、それぞれ、前記ソルダーレジスト層101,電極103,絶縁層104,ビアプラグ105,パターン配線106,ソルダーレジスト層107、および開口部107Aに相当し、実施例1の場合と同様にして形成することが可能である。   The solder resist layer 101a, the electrode 103a, the insulating layer 104a, the via plug 105a, the pattern wiring 106a, the solder resist layer 107a, and the opening 107b are respectively formed in the solder resist layer 101, the electrode 103, the insulating layer 104, the via plug 105, and the pattern. It corresponds to the wiring 106, the solder resist layer 107, and the opening 107A, and can be formed in the same manner as in the first embodiment.

さらに、本図に示す工程の後、支持基板101と支持基板101aを分離し、実施例1の図1Eに示した工程に相当する工程を実施し、前記支持基板101と前記支持基板101aをウェットエッチングにより除去することで、2つの配線基板を形成することが可能となる。   Further, after the step shown in this figure, the support substrate 101 and the support substrate 101a are separated, and a step corresponding to the step shown in FIG. 1E of Example 1 is performed, and the support substrate 101 and the support substrate 101a are wetted. By removing by etching, two wiring boards can be formed.

以上、実施例に説明した構造・材料などは一例であり、適宜変形・変更が可能であることは明らかである。例えば、前記電極103,103A,103C,103E,103aなどを構成する材料は、Au/Niに限定されず、例えば、Au/Ni/Cu,Au/Pd/Ni,Au/Pd/Ni/Cu,Au/Pd/Ni/Pd,Au/Pd/Ni/Pd/Cu,Sn−Pb/Ni,Sn−Pb/Ni/Cu,Sn−Ag/Ni,Sn−Ag/Ni/Cu、などを用いることが可能である。なお、上記の材料は、配線基板が完成した際に、表面(外側)となる金属層から順に記載している。   As described above, the structures, materials, and the like described in the embodiments are merely examples, and it is obvious that modifications and changes can be appropriately made. For example, the material constituting the electrodes 103, 103A, 103C, 103E, 103a and the like is not limited to Au / Ni. For example, Au / Ni / Cu, Au / Pd / Ni, Au / Pd / Ni / Cu, Use Au / Pd / Ni / Pd, Au / Pd / Ni / Pd / Cu, Sn-Pb / Ni, Sn-Pb / Ni / Cu, Sn-Ag / Ni, Sn-Ag / Ni / Cu, etc. Is possible. In addition, said material is described in an order from the metal layer used as the surface (outer side) when a wiring board is completed.

また、必要に応じて、例えば配線基板の周縁部に補強板を設けるなどして配線基板の剛性を高める構造としてもよい。   Further, if necessary, for example, a reinforcing plate may be provided on the periphery of the wiring board to increase the rigidity of the wiring board.

(実施例6)
次に、上記の配線基板に対して、半導体チップを実装して半導体装置を製造する例を、図6A〜6Bを用いて手順を追って説明する。ただし図中、先に説明した部分には同一の参照符号を付し、説明を省略する。なお、以下の例では、実施例1に記載した実装基板に半導体チップを実装する場合を例にとって、説明するが、実施例2〜実施例5に記載した実装基板にも同様の手順で半導体チップを実装して半導体装置を製造することができる。
(Example 6)
Next, an example of manufacturing a semiconductor device by mounting a semiconductor chip on the above wiring board will be described step by step with reference to FIGS. However, in the figure, the same reference numerals are given to the parts described above, and the description will be omitted. In the following example, a case where a semiconductor chip is mounted on the mounting board described in the first embodiment will be described as an example. Can be mounted to manufacture a semiconductor device.

本実施例による半導体装置の製造方法では、まず、実施例1に示した、図1A〜図1Dに示した工程を実施する。   In the method of manufacturing a semiconductor device according to this example, first, the steps shown in FIGS. 1A to 1D shown in Example 1 are performed.

次に、図6Aに示す工程で、前記ソルダーレジスト層107の前記開口部107Aから露出した前記パターン配線106上に、Au/Niよりなる電極108を、例えばスパッタリング法、電解メッキ法、または無電解メッキ法などにより形成する。   Next, in the step shown in FIG. 6A, an electrode 108 made of Au / Ni is formed on the pattern wiring 106 exposed from the opening 107A of the solder resist layer 107, for example, by sputtering, electrolytic plating, or electroless. It is formed by a plating method or the like.

次に、図6Bに示す工程において、半導体チップ接続端子(例えば半田ボール)202が形成された半導体チップ201を、前記半導体チップ接続端子202と前記電極108が電気的に接続されるようにして、フリップチップ実装する。前記半導体チップ201は、前記電極108を介して前記パターン配線106に電気的に接続される。   Next, in the step shown in FIG. 6B, the semiconductor chip 201 on which the semiconductor chip connection terminals (for example, solder balls) 202 are formed is connected so that the semiconductor chip connection terminals 202 and the electrodes 108 are electrically connected. Flip chip mounting. The semiconductor chip 201 is electrically connected to the pattern wiring 106 through the electrode 108.

次に、前記半導体チップ201と前記ソルダーレジスト層107の間に、アンダーフィル203を浸透させて硬化させることで、実装部分の絶縁と信頼性を確保する。   Next, the underfill 203 is infiltrated and cured between the semiconductor chip 201 and the solder resist layer 107, thereby ensuring insulation and reliability of the mounting portion.

次に、図6Cに示す工程において、図1Eに示した工程と同様にして、前記支持基板101を、例えばウェットエッチングにより除去する。   Next, in the step shown in FIG. 6C, the support substrate 101 is removed by wet etching, for example, in the same manner as in the step shown in FIG. 1E.

次に、図6Dに示す工程において、前記支持基板101を除去したことで露出した前記電極103に、外部接続端子(例えば半田ボール)109を形成する。なお、本実施例の場合には、BGA(Ball Grid Array)構造を有する半導体装置を製造する場合を例にとって説明しているため、前記電極103には半田ボールを形成するが、これに限定されるものではない。   Next, in the step shown in FIG. 6D, external connection terminals (for example, solder balls) 109 are formed on the electrodes 103 exposed by removing the support substrate 101. In the case of the present embodiment, since a case where a semiconductor device having a BGA (Ball Grid Array) structure is manufactured is described as an example, solder balls are formed on the electrode 103, but the present invention is not limited thereto. It is not something.

例えば、PGA(Pin Grid Array)構造を有する半導体装置では、前記電極103には外部接続端子としてピンが形成される。また、外部接続端子の形成を省略し、配線基板(半導体装置)の電極自体を外部接続端子として用いるLGA(Land Grid Array)構造としてもよい。   For example, in a semiconductor device having a PGA (Pin Grid Array) structure, a pin is formed on the electrode 103 as an external connection terminal. Alternatively, an external connection terminal may be omitted, and an LGA (Land Grid Array) structure in which an electrode of a wiring board (semiconductor device) itself is used as an external connection terminal may be employed.

次に、図6Eに示す工程において、前記基板104、ソルダーレジスト層102、107を切断し、個片化することで、図6Fに示す半導体装置200を形成することができる。この場合、前記基板104上に、複数の半導体チップ201が実装された構造を形成し、その後基板104(ソルダーレジスト層102、107)を切断して個片化することで、複数の半導体装置を形成することができる。なお、本実施例では半導体装置を1個のみ図示している。   Next, in the step shown in FIG. 6E, the substrate 104 and the solder resist layers 102 and 107 are cut and separated into individual pieces, whereby the semiconductor device 200 shown in FIG. 6F can be formed. In this case, a structure in which a plurality of semiconductor chips 201 are mounted is formed on the substrate 104, and then the substrate 104 (solder resist layers 102 and 107) is cut and separated into individual pieces. Can be formed. In this embodiment, only one semiconductor device is shown.

本実施例による半導体装置の製造方法によれば、実施例1に記載した効果と同様の効果を奏し、薄型化が可能であって、高密度配線に対応可能な半導体装置を製造することができる。   According to the method for manufacturing a semiconductor device according to the present embodiment, it is possible to manufacture a semiconductor device that exhibits the same effects as those described in the first embodiment, can be reduced in thickness, and can handle high-density wiring. .

(実施例7)
また、半導体チップの実装方法は、実施例6に記載した場合に限定されるものではない。図7は、実施例7による半導体装置の製造方法を示す図である。ただし図中、先に説明した部分には同一の参照符号を付し、説明を省略する。
(Example 7)
Further, the semiconductor chip mounting method is not limited to the case described in the sixth embodiment. FIG. 7 is a diagram illustrating the method of manufacturing the semiconductor device according to the seventh embodiment. However, in the figure, the same reference numerals are given to the parts described above, and the description will be omitted.

本実施例による半導体装置の製造方法では、まず、実施例6の図6Aまでの工程を実施する。   In the method of manufacturing a semiconductor device according to the present embodiment, first, the steps up to FIG.

次に、図7に示す工程(実施例6の図6Bの工程に対応)において、半導体チップ201Aを前記ソルダーレジスト層107上に搭載し、さらに前記半導体チップ201Aと前記電極108を、ワイヤ202Aで接続する。この場合、前記半導体チップ201Aと前記ソルダーレジスト層107の間には樹脂製のフィルムを挿入し接着するようにしてもよい。さらに、前記半導体チップ201Aを、樹脂層203Aで封止する。   Next, in the process shown in FIG. 7 (corresponding to the process of FIG. 6B in Example 6), the semiconductor chip 201A is mounted on the solder resist layer 107, and the semiconductor chip 201A and the electrode 108 are connected by the wire 202A. Connecting. In this case, a resin film may be inserted and bonded between the semiconductor chip 201A and the solder resist layer 107. Further, the semiconductor chip 201A is sealed with a resin layer 203A.

図7の工程の後は、実施例6に示した図6C〜図6Fに相当する工程を実施すれば実施例6の場合と同様にして半導体装置を製造することができる。このように、半導体チップの実装は、ワイヤボンディングによって行うことも可能である(以下の例においても同様)。   After the step of FIG. 7, the semiconductor device can be manufactured in the same manner as in Example 6 by performing the steps corresponding to FIGS. 6C to 6F shown in Example 6. In this manner, the semiconductor chip can be mounted by wire bonding (the same applies to the following examples).

(実施例8)
また、上記の実施例6または実施例7において、外部接続端子(半田ボール)109の形成方法を変更してもよい。
(Example 8)
Further, in the above-described Example 6 or Example 7, the method of forming the external connection terminal (solder ball) 109 may be changed.

図8A〜図8Bは、実施例8による半導体装置の製造方法を示す図である。ただし図中、先に説明した部分には同一の参照符号を付し、説明を省略する。   8A to 8B are diagrams illustrating a method for manufacturing a semiconductor device according to the eighth embodiment. However, in the figure, the same reference numerals are given to the parts described above, and the description will be omitted.

本実施例による半導体装置の製造方法では、まず、実施例1の図1Aに示した工程を実施する。   In the method of manufacturing a semiconductor device according to this embodiment, first, the process shown in FIG. 1A of Embodiment 1 is performed.

次に、図8Aに示す工程において、前記開口部102Aより露出する前記支持基板101を、例えば前記ソルダーレジスト層102をマスクにしてエッチングし、凹部101Hを形成する。   Next, in the step shown in FIG. 8A, the support substrate 101 exposed from the opening 102A is etched using, for example, the solder resist layer 102 as a mask to form a recess 101H.

次に、図8Bに示す工程において、前記支持基板101を導電経路にしたはんだ等の電解メッキにより、前記凹部101Hを埋設するように、外部接続端子109を形成する。さらに、当該外部接続端子109上に、電解メッキにより、図1Bに示した工程と同様にして、例えばAu/Niよりなる電極103を形成する。   Next, in the step shown in FIG. 8B, external connection terminals 109 are formed so as to bury the recesses 101H by electrolytic plating such as solder using the support substrate 101 as a conductive path. Further, an electrode 103 made of, for example, Au / Ni is formed on the external connection terminal 109 by electrolytic plating in the same manner as the process shown in FIG. 1B.

以下の工程は、実施例7または実施例8と同様の工程を実施すればよい。すなわち、図1C〜図1Dに示した工程と、図6A〜図6Fに示した工程を実施すればよい。また、図6Bの工程は図7の工程に置き換えてもよい。この場合、図6Dに示した外部接続端子を形成する工程は不要となる。このようにして、外部接続端子を形成する方法・工程を変更してもよい。   The following steps may be performed in the same manner as in Example 7 or Example 8. That is, the steps shown in FIGS. 1C to 1D and the steps shown in FIGS. 6A to 6F may be performed. Further, the process of FIG. 6B may be replaced with the process of FIG. In this case, the step of forming the external connection terminal shown in FIG. 6D is not necessary. In this way, the method / process for forming the external connection terminal may be changed.

(実施例9)
また、上記の実施例6〜実施例8では、半導体チップをソルダーレジスト層107の側に実装したが、本発明による半導体装置の製造方法は、これに限定されるものではない。例えば、以下に説明するように、半導体チップを、支持基板を除去したことで露出する電極に接続されるように実装してもよい。
Example 9
Further, in the above Examples 6 to 8, the semiconductor chip is mounted on the solder resist layer 107 side, but the method for manufacturing a semiconductor device according to the present invention is not limited to this. For example, as described below, the semiconductor chip may be mounted so as to be connected to an electrode exposed by removing the support substrate.

図9A〜図9Fは、実施例9による半導体装置の製造方法を示す図である。ただし図中、先に説明した部分には同一の参照符号を付し、説明を省略する。   9A to 9F are views showing a method for manufacturing a semiconductor device according to the ninth embodiment. However, in the figure, the same reference numerals are given to the parts described above, and the description will be omitted.

本実施例による半導体装置の製造方法では、まず、実施例1に示した、図1A〜図1Dに示した工程に相当する工程を実施する。   In the method of manufacturing a semiconductor device according to the present embodiment, first, steps corresponding to the steps shown in FIGS. 1A to 1D shown in the first embodiment are performed.

次に、図9Aに示す工程で、前記ソルダーレジスト層107の前記開口部107Aから露出した前記パターン配線106上に、Au/Niよりなる電極108Fを、例えばスパッタリング法、電解メッキ法または無電解メッキ法などにより形成する。   Next, in the step shown in FIG. 9A, an electrode 108F made of Au / Ni is formed on the pattern wiring 106 exposed from the opening 107A of the solder resist layer 107 by, for example, sputtering, electrolytic plating, or electroless plating. It is formed by the method.

なお、本実施例の場合、電極103F(実施例6〜8の場合の電極103に相当)に半導体チップが実装されるため、実施例6〜8の電極103に比べて電極103Fの面積が小さくなっている。また、前記電極108F(実施例6〜8の場合の電極108に相当)に後の工程において外部接続端子(例えば半田ボールなど)が形成されるため、実施例6〜8の電極108に比べて電極108Fの面積が大きくなっている。ここまでの工程においては、これらの電極の形状(電極に応じたソルダーレジストの開口部)以外は、実施例6〜8の場合と同様にする。   In this embodiment, since the semiconductor chip is mounted on the electrode 103F (corresponding to the electrode 103 in the embodiments 6 to 8), the area of the electrode 103F is smaller than that of the electrode 103 in the embodiments 6 to 8. It has become. Further, since an external connection terminal (for example, a solder ball) is formed in the electrode 108F (corresponding to the electrode 108 in the case of Examples 6 to 8) in a later process, it is compared with the electrode 108 of Examples 6 to 8. The area of the electrode 108F is increased. The steps so far are the same as those in Examples 6 to 8 except for the shapes of these electrodes (the solder resist openings corresponding to the electrodes).

次に、図9Bに示す工程において、図1Eに示した工程と同様にして、前記支持基板101を、例えばウェットエッチングにより除去する。ここで、前記電極103Fが露出する。   Next, in the step shown in FIG. 9B, the support substrate 101 is removed by, for example, wet etching in the same manner as the step shown in FIG. 1E. Here, the electrode 103F is exposed.

次に、図9Cに示す工程において、半導体チップ接続端子(例えば半田ボール)202Fが形成された半導体チップ201Fを、前記半導体チップ接続端子202Fと前記電極103Fが電気的に接続されるようにして、フリップチップ実装する。前記半導体チップ201Fは、前記電極103Fを介して前記パターン配線106に電気的に接続される。すなわち本実施例の場合には、前記支持基板101を除去したことで露出する前記電極103Fの側に半導体チップを実装している。   Next, in the step shown in FIG. 9C, the semiconductor chip 201F on which the semiconductor chip connection terminal (eg, solder ball) 202F is formed is electrically connected to the semiconductor chip connection terminal 202F and the electrode 103F. Flip chip mounting. The semiconductor chip 201F is electrically connected to the pattern wiring 106 through the electrode 103F. That is, in this embodiment, a semiconductor chip is mounted on the side of the electrode 103F exposed by removing the support substrate 101.

次に、前記半導体チップ201Fと前記ソルダーレジスト層102の間に、アンダーフィル203Fを浸透させて硬化させることで、実装部分の絶縁と信頼性を確保する。   Next, the underfill 203F is infiltrated and cured between the semiconductor chip 201F and the solder resist layer 102 to ensure insulation and reliability of the mounting portion.

次に、図9Dに示す工程において、前記電極108Fに、外部接続端子(半田ボール)109Fを形成する。なお、実施例6の場合と同様に、前記外部接続端子109Fの形成を省略するか、または前記電極108Fに外部接続端子としてピンを形成してもよい。   Next, in the step shown in FIG. 9D, external connection terminals (solder balls) 109F are formed on the electrodes 108F. As in the case of the sixth embodiment, the formation of the external connection terminal 109F may be omitted, or a pin may be formed on the electrode 108F as an external connection terminal.

次に、図9Eに示し工程において、前記基板104、ソルダーレジスト層102、107を切断し、個片化することで、図9Fに示す半導体装置200Aを形成することができる。   Next, in the step shown in FIG. 9E, the substrate 104 and the solder resist layers 102 and 107 are cut and separated into individual pieces, whereby the semiconductor device 200A shown in FIG. 9F can be formed.

本実施例による半導体装置の製造方法によれば、実施例6に記載した効果と同様の効果を奏し、薄型化が可能であって、高密度配線に対応可能な半導体装置を製造することができる。また、半導体チップの実装は、実施例7に示したようにワイヤボンディングと樹脂封止により行ってもよい。   According to the method for manufacturing a semiconductor device according to the present embodiment, it is possible to manufacture a semiconductor device that exhibits the same effects as those described in Embodiment 6, can be reduced in thickness, and can handle high-density wiring. . Further, the semiconductor chip may be mounted by wire bonding and resin sealing as shown in the seventh embodiment.

(実施例10)
また、上記の実施例9において、半導体チップを実装するための半導体チップ接続端子(例えば半田ボール)を、以下に説明するように基板側に設けるようにしてもよい。
(Example 10)
Further, in the ninth embodiment, semiconductor chip connection terminals (for example, solder balls) for mounting a semiconductor chip may be provided on the substrate side as described below.

図10A〜図10Fは、実施例10による半導体装置の製造方法を示す図である。ただし図中、先に説明した部分には同一の参照符号を付し、説明を省略する。   10A to 10F are diagrams illustrating the method for manufacturing the semiconductor device according to the tenth embodiment. However, in the figure, the same reference numerals are given to the parts described above, and the description will be omitted.

本実施例による半導体装置の製造方法では、まず、実施例1の図1Aに示した工程に相当する工程を実施する。但し、実施例9で説明したように、ソルダーレジスト層102の開口部102Aは、半導体チップの実装に対応して、実施例1の場合よりも小さくする。   In the method of manufacturing a semiconductor device according to this embodiment, first, a process corresponding to the process shown in FIG. However, as described in the ninth embodiment, the opening 102A of the solder resist layer 102 is made smaller than that in the first embodiment in accordance with the mounting of the semiconductor chip.

次に、図10Aに示す工程において、前記開口部102Aより露出する前記支持基板101を、例えば前記ソルダーレジスト層102をマスクにしてエッチングし、凹部101hを形成する。   Next, in the step shown in FIG. 10A, the support substrate 101 exposed from the opening 102A is etched using, for example, the solder resist layer 102 as a mask to form a recess 101h.

次に、図10Bに示す工程において、前記支持基板101を導電経路にしたはんだ等の電解メッキにより、前記凹部101hを埋設するように、半導体チップ接続端子(例えば半田ボール)202Gを形成する。さらに、当該半導体チップ接続端子202G上に、電解メッキにより、例えばAu/Niよりなる電極103Fを形成する。   Next, in the step shown in FIG. 10B, a semiconductor chip connection terminal (eg, solder ball) 202G is formed so as to bury the recess 101h by electrolytic plating such as solder using the support substrate 101 as a conductive path. Further, an electrode 103F made of, for example, Au / Ni is formed on the semiconductor chip connection terminal 202G by electrolytic plating.

次に、図10Cに示す工程では、実施例1の図1Cに示した工程と同様にして、絶縁層104、ビアプラグ105、およびパターン配線106を形成する。   Next, in the step shown in FIG. 10C, the insulating layer 104, the via plug 105, and the pattern wiring 106 are formed in the same manner as the step shown in FIG. 1C of the first embodiment.

次に、図10Dに示す工程において、実施例1の図1Dの工程と同様にしてパターン配線106の一部が露出する開口部107Aを有するソルダーレジスト層107を形成する。   Next, in the process shown in FIG. 10D, a solder resist layer 107 having an opening 107A from which a part of the pattern wiring 106 is exposed is formed in the same manner as in the process of FIG.

次に、実施例9の図9Aの工程と同様にして、前記ソルダーレジスト層107の前記開口部107Aから露出した前記パターン配線106上に、Au/Niよりなる電極108Fを形成する。   Next, an electrode 108F made of Au / Ni is formed on the pattern wiring 106 exposed from the opening 107A of the solder resist layer 107 in the same manner as in the process of FIG.

次に、図10Eに示す工程において、前記支持基板101を、例えばウェットエッチングにより除去する。ここで、前記半田ボール202Gが露出することになる。   Next, in the step shown in FIG. 10E, the support substrate 101 is removed by wet etching, for example. Here, the solder ball 202G is exposed.

次に、図10Fに示す工程において、半導体チップ201Gを、露出した前記半導体チップ接続端子202G上に実装する。この場合、半導体チップ接続端子が基板側に形成されているため、半導体チップ接続端子を半導体チップ側に形成しておく必要がなくなる。   Next, in the step shown in FIG. 10F, the semiconductor chip 201G is mounted on the exposed semiconductor chip connection terminal 202G. In this case, since the semiconductor chip connection terminal is formed on the substrate side, it is not necessary to form the semiconductor chip connection terminal on the semiconductor chip side.

さらに、前記半導体チップ201Gと前記ソルダーレジスト層102の間に、アンダーフィル203Gを浸透させて硬化させることで、実装部分の絶縁と信頼性を確保する。   Further, the underfill 203G is infiltrated and cured between the semiconductor chip 201G and the solder resist layer 102, thereby ensuring insulation and reliability of the mounting portion.

図10F以降の工程は、実施例9の図9Eの工程に相当する工程を実施することで、半導体装置を形成することができる。   The processes after FIG. 10F can form a semiconductor device by performing a process corresponding to the process of FIG.

このように、半導体チップと基板を接続するための半導体チップ接続端子(例えば半田ボール)を、基板側に形成しておくことも可能である。   In this way, semiconductor chip connection terminals (for example, solder balls) for connecting the semiconductor chip and the substrate can be formed on the substrate side.

また、実施例6〜実施例10に示した半導体装置の製造方法では、配線部が1層である場合を例にとって説明したが、本発明はこれに限定されるものではない。例えば、ビアプラグ105とパターン配線106よりなる配線部が、多層に積層されて形成された、多層配線構造を有する半導体装置(配線基板)の製造の場合に対しても、本発明を適用可能であることは明らかである。   In the method for manufacturing a semiconductor device shown in the sixth to tenth embodiments, the case where the wiring portion has one layer has been described as an example. However, the present invention is not limited to this. For example, the present invention can also be applied to the case of manufacturing a semiconductor device (wiring board) having a multilayer wiring structure in which wiring portions including via plugs 105 and pattern wirings 106 are stacked in multiple layers. It is clear.

以上、本発明を好ましい実施例について説明したが、本発明は上記の特定の実施例に限定されるものではなく、特許請求の範囲に記載した要旨内において様々な変形・変更が可能である。   Although the present invention has been described with reference to the preferred embodiments, the present invention is not limited to the specific embodiments described above, and various modifications and changes can be made within the scope described in the claims.

本発明によれば、薄型化が可能であって、高密度配線に対応可能な配線基板、および当該配線基板に半導体チップが実装されてなる半導体装置を提供することができる。   According to the present invention, it is possible to provide a wiring board that can be thinned and can handle high-density wiring, and a semiconductor device in which a semiconductor chip is mounted on the wiring board.

100,100A,100B,100C 配線基板
101,101a 支持基板
102,107,107a ソルダーレジスト層
103,103a,103A,103C,103E 電極
104,104a 絶縁層
105,105a ビアプラグ
106,106a パターン配線
102A,107A 開口部
201,201F,201G 半導体チップ
202F,202G 半田ボール
203F,203G アンダーフィル
100, 100A, 100B, 100C Wiring substrate 101, 101a Support substrate 102, 107, 107a Solder resist layer 103, 103a, 103A, 103C, 103E Electrode 104, 104a Insulating layer 105, 105a Via plug 106, 106a Pattern wiring 102A, 107A Opening Part 201, 201F, 201G Semiconductor chip 202F, 202G Solder ball 203F, 203G Underfill

Claims (5)

絶縁層と、
前記絶縁層の一方の面に設けられ、第1の開口部を有する第1のソルダーレジスト層と、
前記第1のソルダーレジスト層より突出して設けられ、前記第1の開口部内に少なくとも一部が前記絶縁層と接するように設けられた第1の電極と、
前記絶縁層内に設けられたビアプラグと、前記絶縁層の他方の面に設けられたパターン配線とを有し、前記ビアプラグにより前記第1の電極と接続された配線部と、
前記配線部を被覆するように、前記絶縁層の他方の面に設けられ、前記配線部の一部を露出する第2の開口部を有する第2のソルダーレジスト層と、
前記第2の開口部に露出された部分の前記配線部に形成された第2の電極と、を備え、
前記第1のソルダーレジスト層の前記第1の開口部内に、前記第1の電極の少なくとも一部が埋設され、前記第1の電極の側壁面の少なくとも一部は、前記第1の開口部の内壁面又は前記絶縁層に接していることを特徴とする配線基板。
An insulating layer;
A first solder resist layer provided on one surface of the insulating layer and having a first opening;
A first electrode provided so as to protrude from the first solder resist layer, and provided so that at least a part thereof is in contact with the insulating layer in the first opening;
A wiring portion having a via plug provided in the insulating layer and a pattern wiring provided on the other surface of the insulating layer, and connected to the first electrode by the via plug;
A second solder resist layer provided on the other surface of the insulating layer so as to cover the wiring portion and having a second opening exposing a part of the wiring portion;
A second electrode formed on the wiring portion of the portion exposed in the second opening ,
At least a part of the first electrode is embedded in the first opening of the first solder resist layer, and at least a part of the side wall surface of the first electrode is formed in the first opening. A wiring board which is in contact with an inner wall surface or the insulating layer.
絶縁層と、
前記絶縁層の一方の面に設けられ、第1の開口部を有する第1のソルダーレジスト層と、
前記第1のソルダーレジスト層の外側の面より凹んで設けられ、前記第1の開口部内に少なくとも一部が露出するように前記絶縁層に埋設された第1の電極と、
前記絶縁層内に設けられたビアプラグと、前記絶縁層の他方の面に設けられたパターン配線とを有し、前記ビアプラグにより前記第1の電極と接続された配線部と、
前記配線部を被覆するように、前記絶縁層の他方の面に設けられ、前記配線部の一部を露出する第2の開口部を有する第2のソルダーレジスト層と、
前記第2の開口部に露出された部分の前記配線部に形成された第2の電極と、を備え、
記第1の電極の側壁面全体が前記絶縁層に接しており、
前記第1の電極の面積が前記第1の開口部の面積より大きいことを特徴とする配線基板。
An insulating layer;
A first solder resist layer provided on one surface of the insulating layer and having a first opening;
A first electrode embedded in the insulating layer so as to be recessed from the outer surface of the first solder resist layer and exposed at least partially in the first opening;
A wiring portion having a via plug provided in the insulating layer and a pattern wiring provided on the other surface of the insulating layer, and connected to the first electrode by the via plug;
A second solder resist layer provided on the other surface of the insulating layer so as to cover the wiring portion and having a second opening exposing a part of the wiring portion;
A second electrode formed on the wiring portion of the portion exposed in the second opening ,
Before SL and the whole sidewall surface of the first electrode is in contact with the insulating layer,
The wiring board, wherein an area of the first electrode is larger than an area of the first opening .
前記絶縁層と、前記配線部とが多層に積層された多層配線構造を有し、
前記多層配線構造の一方の面を形成する絶縁層が前記第1のソルダーレジスト層で被覆されると共に、前記多層配線構造の他方の面を形成する絶縁層が前記第2のソルダーレジスト層で被覆されることを特徴とする請求項1又は2記載の配線基板。
Having a multilayer wiring structure in which the insulating layer and the wiring portion are laminated in multiple layers;
The insulating layer forming one surface of the multilayer wiring structure is covered with the first solder resist layer, and the insulating layer forming the other surface of the multilayer wiring structure is covered with the second solder resist layer. wiring board according to claim 1 or 2, characterized in that it is.
請求項1乃至のうち、いずれか1項記載の配線基板と、前記配線基板に実装される半導体チップと、を備えた半導体装置であって、
前記半導体チップを前記第1の電極と電気的に接続したことを特徴とする半導体装置。
A semiconductor device comprising: the wiring board according to any one of claims 1 to 3 ; and a semiconductor chip mounted on the wiring board,
A semiconductor device, wherein the semiconductor chip is electrically connected to the first electrode.
請求項1乃至のうち、いずれか1項記載の配線基板と、前記配線基板に実装される半導体チップと、を備えた半導体装置であって、
前記半導体チップを前記第2の開口部に露出された部分の前記配線部に形成された第2の電極と電気的に接続したことを特徴とする半導体装置。
A semiconductor device comprising: the wiring board according to any one of claims 1 to 3 ; and a semiconductor chip mounted on the wiring board,
A semiconductor device characterized in that the semiconductor chip is electrically connected to a second electrode formed in the wiring portion of the portion exposed in the second opening.
JP2011149852A 2005-05-31 2011-07-06 Wiring board and semiconductor device Active JP5254406B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011149852A JP5254406B2 (en) 2005-05-31 2011-07-06 Wiring board and semiconductor device

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2005159993 2005-05-31
JP2005159993 2005-05-31
JP2011149852A JP5254406B2 (en) 2005-05-31 2011-07-06 Wiring board and semiconductor device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2008133992A Division JP4980295B2 (en) 2005-05-31 2008-05-22 Wiring substrate manufacturing method and semiconductor device manufacturing method

Publications (2)

Publication Number Publication Date
JP2011228737A JP2011228737A (en) 2011-11-10
JP5254406B2 true JP5254406B2 (en) 2013-08-07

Family

ID=37484322

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2008133992A Active JP4980295B2 (en) 2005-05-31 2008-05-22 Wiring substrate manufacturing method and semiconductor device manufacturing method
JP2011149852A Active JP5254406B2 (en) 2005-05-31 2011-07-06 Wiring board and semiconductor device

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2008133992A Active JP4980295B2 (en) 2005-05-31 2008-05-22 Wiring substrate manufacturing method and semiconductor device manufacturing method

Country Status (2)

Country Link
JP (2) JP4980295B2 (en)
CN (1) CN1873935B (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19707059B4 (en) * 1996-02-23 2014-04-30 Toyota Jidosha Kabushiki Kaisha Behavior control device for a vehicle against drifting with observation of a Heckradgleitbewegung
US9162656B2 (en) 2003-02-26 2015-10-20 Ford Global Technologies, Llc Active driven wheel lift identification for an automotive vehicle

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8569894B2 (en) 2010-01-13 2013-10-29 Advanced Semiconductor Engineering, Inc. Semiconductor package with single sided substrate design and manufacturing methods thereof
JP5566720B2 (en) * 2010-02-16 2014-08-06 日本特殊陶業株式会社 Multilayer wiring board and manufacturing method thereof
JP5436259B2 (en) * 2010-02-16 2014-03-05 日本特殊陶業株式会社 Multilayer wiring board manufacturing method and multilayer wiring board
KR101678052B1 (en) * 2010-02-25 2016-11-22 삼성전자 주식회사 Printed circuit board(PCB) comprising one-layer wire pattern, semiconductor package comprising the PCB, electrical and electronic apparatus comprising the package, method for fabricating the PCB, and method for fabricating the package
TWI463622B (en) * 2010-03-04 2014-12-01 Advanced Semiconductor Eng Semiconductor package with single sided substrate design and manufacturing methods thereof
TWI538137B (en) * 2010-03-04 2016-06-11 日月光半導體製造股份有限公司 Semiconductor package with single sided substrate design and manufacturing methods thereof
TWI411075B (en) 2010-03-22 2013-10-01 Advanced Semiconductor Eng Semiconductor package and manufacturing method thereof
US9406658B2 (en) 2010-12-17 2016-08-02 Advanced Semiconductor Engineering, Inc. Embedded component device and manufacturing methods thereof
TWI527173B (en) * 2013-10-01 2016-03-21 旭德科技股份有限公司 Package carrier
JP6652443B2 (en) * 2016-05-06 2020-02-26 株式会社日本マイクロニクス Multilayer wiring board and probe card using the same
TW201826899A (en) * 2017-01-03 2018-07-16 台虹科技股份有限公司 Manufacturing method of flexible circuit board
CN111564374A (en) * 2020-07-15 2020-08-21 珠海越亚半导体股份有限公司 Method for manufacturing package substrate

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11307883A (en) * 1998-04-20 1999-11-05 Ngk Spark Plug Co Ltd Wiring board
JP3437453B2 (en) * 1998-07-06 2003-08-18 イビデン株式会社 Printed wiring board for mounting IC chip and method of manufacturing the same
KR100333627B1 (en) * 2000-04-11 2002-04-22 구자홍 Multi layer PCB and making method the same
JP3546961B2 (en) * 2000-10-18 2004-07-28 日本電気株式会社 Wiring board for mounting semiconductor device, method of manufacturing the same, and semiconductor package
JP2002261190A (en) * 2001-02-28 2002-09-13 Sony Corp Semiconductor device, method for manufacturing the same and electronic equipment
US7474538B2 (en) * 2002-05-27 2009-01-06 Nec Corporation Semiconductor device mounting board, method of manufacturing the same, method of inspecting the same, and semiconductor package
JP2004031710A (en) * 2002-06-27 2004-01-29 Shinko Electric Ind Co Ltd Method for manufacturing wiring board
JP2005129904A (en) * 2003-09-29 2005-05-19 Sanyo Electric Co Ltd Semiconductor device and method of manufacturing the same
JP4333492B2 (en) * 2004-06-16 2009-09-16 ソニー株式会社 Method for manufacturing circuit module body

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19707059B4 (en) * 1996-02-23 2014-04-30 Toyota Jidosha Kabushiki Kaisha Behavior control device for a vehicle against drifting with observation of a Heckradgleitbewegung
US9162656B2 (en) 2003-02-26 2015-10-20 Ford Global Technologies, Llc Active driven wheel lift identification for an automotive vehicle

Also Published As

Publication number Publication date
JP4980295B2 (en) 2012-07-18
JP2008258646A (en) 2008-10-23
CN1873935A (en) 2006-12-06
CN1873935B (en) 2010-06-16
JP2011228737A (en) 2011-11-10

Similar Documents

Publication Publication Date Title
JP4146864B2 (en) WIRING BOARD AND MANUFACTURING METHOD THEREOF, SEMICONDUCTOR DEVICE AND SEMICONDUCTOR DEVICE MANUFACTURING METHOD
JP5254406B2 (en) Wiring board and semiconductor device
US10383228B2 (en) Electronic component device and method for manufacturing the same
JP5101451B2 (en) Wiring board and manufacturing method thereof
US8067695B2 (en) Wiring board and method of manufacturing the same
TWI557855B (en) Package carrier and manufacturing method thereof
US20100147574A1 (en) Wiring board and method of manufacturing the same
JP2008300507A (en) Wiring substrate and manufacturing process of the same
JP2009194322A (en) Semiconductor device manufacturing method, semiconductor device and wiring substrate
JP2001217337A (en) Semiconductor device and manufacturing method therefor
JP2010165855A (en) Wiring board and method of manufacturing the same
JP2006196860A (en) Semiconductor package and method of fabricating it
JP2008060573A (en) Manufacturing method of electronic element built-in printed circuit board
JP2004193549A (en) Package substrate plated without plated lead-in wire and its manufacturing method
US9711476B2 (en) Wiring board and electronic component device
JP2016063130A (en) Printed wiring board and semiconductor package
US8061024B2 (en) Method of fabricating a circuit board and semiconductor package.
TW201424497A (en) Circuit board and method for manufacturing same
JP2009111358A (en) Wiring board
JP2005243850A (en) Multilayer printed wiring board and its manufacturing method
JP2009147080A (en) Semiconductor device package and method of manufacturing the same
TWI461134B (en) Supporting substrate and fabrication thereof
TWI496243B (en) Method for fabricating embedded component semiconductor package
JP2005093930A (en) Multilayer substrate and method of manufacturing the same
JP2013084812A (en) Method of manufacturing semiconductor package, and semiconductor package

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130116

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130122

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130321

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130416

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130417

R150 Certificate of patent or registration of utility model

Ref document number: 5254406

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160426

Year of fee payment: 3