JP5226115B2 - Display device - Google Patents

Display device Download PDF

Info

Publication number
JP5226115B2
JP5226115B2 JP2011180080A JP2011180080A JP5226115B2 JP 5226115 B2 JP5226115 B2 JP 5226115B2 JP 2011180080 A JP2011180080 A JP 2011180080A JP 2011180080 A JP2011180080 A JP 2011180080A JP 5226115 B2 JP5226115 B2 JP 5226115B2
Authority
JP
Japan
Prior art keywords
signal
scanning
circuit
transistor
shift register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011180080A
Other languages
Japanese (ja)
Other versions
JP2011242804A (en
Inventor
弘子 勢籏
宏明 阿須間
長谷川  篤
則夫 萬場
ゆかり 片山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Liquid Crystal Display Co Ltd
Original Assignee
Panasonic Liquid Crystal Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Liquid Crystal Display Co Ltd filed Critical Panasonic Liquid Crystal Display Co Ltd
Priority to JP2011180080A priority Critical patent/JP5226115B2/en
Publication of JP2011242804A publication Critical patent/JP2011242804A/en
Application granted granted Critical
Publication of JP5226115B2 publication Critical patent/JP5226115B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、液晶表示モジュール等の表示装置に係り、特に、表示装置の走査線駆動回路に適用して有効な技術に関する。   The present invention relates to a display device such as a liquid crystal display module, and more particularly to a technique effective when applied to a scanning line driving circuit of a display device.

小型の液晶表示パネルを有するTFT(Thin Film Transistor)方式の液晶表示モジュールは、携帯電話機などの携帯機器の表示部として広く使用されている。
この携帯電話機では、待機時の表示画面として、例えば、図17に示すように、画面の一部(図17では、Aに示す上側)に時計等を表示し、それ以外の領域(図17ではBに示す領域)は単色黒画面等を表示する場合が想定される。
この場合は待機時であるため、低消費電力で画面を表示することが要望される。また、画面一部が黒画面であり、黒部分への画素の書き込みサイクルを下げること等によって省電力化駆動(所謂、パーシャル表示駆動)が可能である。
以下、図18を用いて、パーシャル表示駆動と液晶の交流化について説明する。
液晶は長時間、直流電界をかけ続けることができないため、ある周期で直流電界の方向を変える、所謂、交流化が必要となる。
交流化には、コモン対称法(例えば、ドット反転など)と、コモン反転法とがある。このうちコモン反転方法は、ライン反転とフレーム反転に大別される。
フレーム反転は、表示の1垂直期間(フレーム)で交流化するが、ライン反転は1水平期間で交流化する。ここでは、フレーム反転について説明する。
2. Description of the Related Art A TFT (Thin Film Transistor) type liquid crystal display module having a small liquid crystal display panel is widely used as a display unit of a mobile device such as a mobile phone.
In this mobile phone, for example, as shown in FIG. 17, a clock or the like is displayed on a part of the screen (upper side indicated by A in FIG. 17) as a standby display screen, and other areas (in FIG. 17). A region indicated by B) is assumed to display a monochrome black screen or the like.
In this case, since it is standby time, it is desired to display the screen with low power consumption. Further, a part of the screen is a black screen, and power saving driving (so-called partial display driving) is possible by reducing a pixel writing cycle to the black part.
Hereinafter, partial display drive and liquid crystal AC switching will be described with reference to FIG.
Since the liquid crystal cannot continue to be applied with a DC electric field for a long time, it is necessary to change the direction of the DC electric field at a certain period, so-called AC.
There are two methods of alternating current: a common symmetry method (for example, dot inversion) and a common inversion method. Of these, the common inversion method is roughly divided into line inversion and frame inversion.
In the frame inversion, alternating current is generated in one vertical period (frame) of display, but in the line inversion, alternating current is generated in one horizontal period. Here, frame inversion will be described.

図18(a)は、パーシャル開始のフレームを示し、画面の「+」と「−」は、液晶に、電界の向きが互いに反対方向の直流電界が印加されていることを表している。つまり、「+」から「−」、あるいは、「−」から「+」へ変化することは、交流化がされていることを表している。
図18(a)では、表示部及び黒部ともに「+」の方向で画素へ信号を書き込む。
図18(b)では、表示部のみ映像信号を書き込み交流化を行うが(「−」書き込み)、黒部分は、画素への書き込みを新たに行わず、図18(a)の1フレームで書き込んだ画素信号を保持している。新たな書き込みを行わないため、黒部分の交流化は行われず「+」のままとなる。そして、新たに書き込みを行わないことにより、液晶パネルとしては低消費電力となる。
図18(c)の3フレーム目でも、図18(b)の2フレームと同様に黒表示部は新たな画素書き込みを行わず、表示部のみを交流化する。
図18(d)の4フレームに表示部と合わせて黒部を新たに「−」で書き込む。
これにより、表示部は、図18(a)〜(d)に示す通り、各フレームで交流化を行い、交流化周期は2フレームとなる。一方、黒部は、3フレームに1回交流化を行い、交流化周期は6フレームとなる。
以下、本明細書では、図18に示す交流化方法を基本的なパーシャル表示駆動として説明する。
FIG. 18A shows a partial start frame, and “+” and “−” on the screen indicate that direct current electric fields having opposite directions to each other are applied to the liquid crystal. In other words, a change from “+” to “−” or from “−” to “+” indicates that an AC connection is made.
In FIG. 18A, signals are written to the pixels in the “+” direction for both the display portion and the black portion.
In FIG. 18B, the video signal is written only in the display portion and AC is performed (“−” writing), but the black portion is not newly written to the pixel, and is written in one frame of FIG. 18A. Holds the pixel signal. Since no new writing is performed, the black portion is not exchanged and remains “+”. And by not newly writing, the liquid crystal panel has low power consumption.
Also in the third frame of FIG. 18C, the black display unit does not perform new pixel writing, as in the second frame of FIG.
A black part is newly written with “−” in the four frames of FIG.
Thereby, as shown in FIGS. 18A to 18D, the display unit performs alternating current in each frame, and the alternating period is 2 frames. On the other hand, Kurobe performs AC once every three frames, and the AC cycle is 6 frames.
Hereinafter, in this specification, the alternating method shown in FIG. 18 will be described as basic partial display driving.

図19は、従来のIPS方式の液晶表示パネルと、走査線駆動回路の概略構成を示すブロック図である。
図19に示す液晶表示パネルは、サブピクセルを複数有する。図20に、図19に示す液晶表示パネルの1サブピクセルの等価回路を示す。
図20において、COMnは対向電極線(または、コモン線ともいう)、Gnは走査線(また、ゲート線ともいう)、Snは映像線(または、ソース線、ドレイン線ともいう)、TFTはアクティブ素子としての薄膜トランジスタ、PIXは画素電極、ITO2は対向電極である。
図19に示す液晶表示パネルでは、画素電極(PIX)と対向電極(ITO2)とは同一基板上に形成され、画素電極(PIX)と対向電極(ITO2)との間に電圧を印加して、表示部に画像を表示する、所謂、IPS方式の液晶表示パネルである。
図19に示す液晶表示パネルでは、1水平走査時間毎に、各走査線(Gn)に選択走査電圧を供給する。これにより、各走査線(Gn)に接続された薄膜トランジスタ(TFT)が1水平走査時間の間導通し、各画素電極(PIX)に、映像線駆動回路(ソースドライバ;SDIV)から映像線(Sn)を介して表示データに対応した電圧が印加される。
また、これに対応して、対向電極(ITO2)に、Highレベル(以下、Hレベルという)のコモン電圧(VCOMH)、あるいは、Lowレベル(以下、Lレベルという)のコモン電圧(VCOML)が印加される。これにより、液晶表示パネルに画像が表示される。
FIG. 19 is a block diagram showing a schematic configuration of a conventional IPS liquid crystal display panel and a scanning line driving circuit.
The liquid crystal display panel illustrated in FIG. 19 includes a plurality of subpixels. FIG. 20 shows an equivalent circuit of one subpixel of the liquid crystal display panel shown in FIG.
In FIG. 20, COMn is a counter electrode line (also referred to as a common line), Gn is a scanning line (also referred to as a gate line), Sn is a video line (also referred to as a source line or a drain line), and the TFT is active. A thin film transistor as an element, PIX is a pixel electrode, and ITO2 is a counter electrode.
In the liquid crystal display panel shown in FIG. 19, the pixel electrode (PIX) and the counter electrode (ITO2) are formed on the same substrate, and a voltage is applied between the pixel electrode (PIX) and the counter electrode (ITO2). This is a so-called IPS liquid crystal display panel that displays an image on a display unit.
In the liquid crystal display panel shown in FIG. 19, a selected scanning voltage is supplied to each scanning line (Gn) every horizontal scanning time. Thereby, the thin film transistor (TFT) connected to each scanning line (Gn) becomes conductive for one horizontal scanning time, and the video line (Sn) is supplied from the video line driving circuit (source driver; SDIV) to each pixel electrode (PIX). ), A voltage corresponding to the display data is applied.
Correspondingly, a common voltage (VCOMH) at a high level (hereinafter referred to as H level) or a common voltage (VCOML) at a low level (hereinafter referred to as L level) is applied to the counter electrode (ITO2). Is done. Thereby, an image is displayed on the liquid crystal display panel.

図19において、T−0〜T−nは(n+1)段のシフトレジスタ回路、M1〜M3はトランジスタ、C−1〜C−n+1は(n+1)段の対向電極走査回路である。
図21は、図19に示す走査線駆動回路のタイミングチャートを示す図である。以下、図21を用いて、図19に示す走査線駆動回路の動作について簡単に説明する。
図21に示すように、シフトレジスタ回路(T−0〜T−n)には、スタートパルス(Vin)と、V1、V2の転送クロックとが入力され、偶数段のシフトレジスタ回路からは、転送クロック(V1)に同期したシフトパルスが、また、奇数段のシフトレジスタ回路からは、転送クロック(V2)に同期したシフトパルスが出力される。
転送クロック(V1)と転送クロック(V2)とは、周期(ここでは、2水平期間)が同じで、位相が180°異なっているので、シフトレジスタ回路(T−0〜T−n)からは、1水平期間毎に、(Tout−0〜Tout−n)のシフトパルスが順次出力される。
(Tout−0〜Tout−n)のシフトパルスは、それぞれ各シフト段のトランジスタ(M1)のゲートに印加され、トランジスタ(M1)は、(Tout−0〜Tout−n)のシフトパルスが印加されているときにオンとなる。
また、偶数段のトランジスタ(M1)のドレインには、転送クロック(V1)が印加され、奇数段のトランジスタ(M1)のドレインには、転送クロック(V2)が印加される。
これにより、走査線(G1〜Gn)に、薄膜トランジスタ(TFT)を1水平期間オンとする選択走査電圧が、1水平走査期間毎に順次出力される。
In FIG. 19, T-0 to TN are (n + 1) stage shift register circuits, M1 to M3 are transistors, and C-1 to Cn + 1 are (n + 1) stage counter electrode scanning circuits.
FIG. 21 is a timing chart of the scanning line driving circuit shown in FIG. Hereinafter, the operation of the scan line driver circuit shown in FIG. 19 will be briefly described with reference to FIG.
As shown in FIG. 21, a start pulse (Vin) and transfer clocks V1 and V2 are input to the shift register circuits (T-0 to Tn), and transfer is performed from the even-numbered shift register circuits. A shift pulse synchronized with the clock (V1) is output, and a shift pulse synchronized with the transfer clock (V2) is output from the odd-numbered shift register circuit.
Since the transfer clock (V1) and the transfer clock (V2) have the same period (here, two horizontal periods) and have a phase difference of 180 °, the shift register circuit (T-0 to Tn) (Tout-0 to Tout-n) shift pulses are sequentially output every horizontal period.
The shift pulses (Tout-0 to Tout-n) are respectively applied to the gates of the transistors (M1) in each shift stage, and the shift pulses (Tout-0 to Tout-n) are applied to the transistors (M1). When turned on.
The transfer clock (V1) is applied to the drain of the even-numbered transistor (M1), and the transfer clock (V2) is applied to the drain of the odd-numbered transistor (M1).
As a result, the selected scanning voltage for turning on the thin film transistor (TFT) for one horizontal period is sequentially output to the scanning lines (G1 to Gn) every horizontal scanning period.

(C−1〜C−n+1)の対向電極走査回路は、対向電極線(COM1〜COMn+1)に対して、Hレベルのコモン電圧(VCOMH)、あるいは、Lレベルのコモン電圧(VCOML)を出力する切り替えスイッチ回路としての機能を有している。
例えば、(C−1)の対向電極走査回路は、前段の走査線(ここでは、走査線G0)の選択走査電圧によりオンとなるトランジスタ(M1,M2)を介して入力される交流化信号(M)と反転交流化信号(MB)に基づき、Hレベルのコモン電圧(VCOMH)、あるいは、Lレベルのコモン電圧(VCOML)のいずれかを出力するのかを確定し、当段の走査線(ここでは、走査線G1)の選択走査電圧をイネーブル信号(E)として入力することにより、対向電極線(COM1〜COMn+1)に対して、Hレベルのコモン電圧(VCOMH)、あるいは、Lレベルのコモン電圧(VCOML)のいずれか出力する。
即ち、図21(a)のように、交流化信号(M)および反転交流信号(MB)を、1水平期間毎に切り替えれば、Hレベルのコモン電圧(VCOMH)、あるいは、Lレベルのコモン電圧(VCOML)の周期も1水平期間で切り替わり、ライン反転駆動となる。
また、図21(b)のように、交流化信号(M)および反転交流信号(MB)を、1フレーム毎に切り替えれば、Hレベルのコモン電圧(VCOMH)、あるいは、Lレベルのコモン電圧(VCOML)の周期も1フレームで切り替わり、フレーム反転となる。
消費電力の観点から言えば、交流化信号(M)および反転交流化信号(MB)の周波数が高いライン反転は消費電力が高く、周波数の遅いフレーム反転は消費電力が低い。
しかしながら、一般には、フレーム反転駆動はクロストーク等の発生等、画質に問題を与えることがあり、通常表示ではライン反転を使うことが多い。
なお、前述の図18で説明したパーシャル駆動を実現するための走査線駆動回路は、例えば、下記特許文献1に記載されている。
The counter electrode scanning circuit of (C-1 to Cn + 1) outputs an H level common voltage (VCOMH) or an L level common voltage (VCOML) to the counter electrode lines (COM1 to COMn + 1). It functions as a changeover switch circuit.
For example, the counter electrode scanning circuit of (C-1) has an alternating current signal (via a transistor (M1, M2) that is turned on by a selected scanning voltage of the preceding scanning line (here, scanning line G0) ( M) and the inverted AC signal (MB) are used to determine whether to output the H level common voltage (VCOMH) or the L level common voltage (VCOML). Then, by inputting the selected scanning voltage of the scanning line G1) as an enable signal (E), an H level common voltage (VCOMH) or an L level common voltage is applied to the counter electrode lines (COM1 to COMn + 1). One of (VCOML) is output.
That is, as shown in FIG. 21A, if the AC signal (M) and the inverted AC signal (MB) are switched every horizontal period, an H level common voltage (VCOMH) or an L level common voltage is obtained. The cycle of (VCOML) is also switched in one horizontal period, and line inversion driving is performed.
Further, as shown in FIG. 21B, if the AC signal (M) and the inverted AC signal (MB) are switched for each frame, the H level common voltage (VCOMH) or the L level common voltage ( The cycle of (VCOML) is also switched in one frame, and the frame is inverted.
From the viewpoint of power consumption, line inversion with high frequency of the AC signal (M) and inverted AC signal (MB) has high power consumption, and frame inversion with low frequency has low power consumption.
However, in general, frame inversion driving may cause problems in image quality, such as occurrence of crosstalk, and line inversion is often used in normal display.
Note that a scanning line driving circuit for realizing the partial driving described with reference to FIG. 18 is described in, for example, Patent Document 1 below.

特開2002−351414号公報JP 2002-351414 A 特開2005−173244号公報JP 2005-173244 A

前述した特許文献1に記載された走査線駆動回路は、レベルシフタ回路の出力ノードの電位に基づいて走査ラインを順次走査駆動する走査ライン駆動回路を有し、当該走査ライン駆動回路は、所与の複数の走査ラインごとに分割されたブロックを単位として設定された非表示エリアのブロックの走査ラインの走査タイミングに応じて入力される出力イネーブル信号XOEVによりマスク制御することで、パーシャル駆動を実現している。
しかしながら、この特許文献1に記載されている走査線駆動回路では、例えば、IPS方式の液晶表示パネル等のように、対向電極線に出力するコモン電圧を1表示ライン毎に独立に制御することができないという問題点があった。
また、前述の図19に示す走査駆動回路では、パーシャル表示駆動時の制御が困難であるという問題点があった。
基本的なパーシャル表示駆動のためには、図18で説明したように、黒部は3フレームの間画素の信号を保持することが必要である。
画素信号を保持するためには、図18(b)、図18(c)のフレームの黒部では、走査線に非選択走査電圧を出力することが必要となる。しかし、図19に示す走査駆動回路では、走査線に非選択走査電圧を出力することができない。
これは、(V1,V2)の転送クロックを、シフトレジスタの転送信号、選択走査信号、対向電極走査回路の動作信号として兼用しているためである。
本発明は、前記従来技術の問題点を解決するためになされたものであり、本発明の目的は、表示装置において、任意領域の表示・非表示を制御するときに、低消費電力化が可能となる技術を提供することにある。
本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述及び添付図面によって明らかにする。
The scanning line driving circuit described in Patent Document 1 described above includes a scanning line driving circuit that sequentially scans scanning lines based on the potential of the output node of the level shifter circuit, and the scanning line driving circuit includes a given scanning line driving circuit. Partial driving is realized by performing mask control with an output enable signal XOEV input according to the scanning timing of the scanning line of the block of the non-display area set in units of blocks divided for each of the plurality of scanning lines. Yes.
However, in the scanning line driving circuit described in Patent Document 1, the common voltage output to the counter electrode line can be independently controlled for each display line, such as an IPS liquid crystal display panel. There was a problem that it was not possible.
Further, the scan driving circuit shown in FIG. 19 has a problem that it is difficult to perform control during partial display driving.
In order to perform basic partial display driving, as described with reference to FIG. 18, the black portion needs to hold a pixel signal for three frames.
In order to hold the pixel signal, it is necessary to output a non-selection scanning voltage to the scanning line in the black portion of the frame in FIGS. 18B and 18C. However, the scan drive circuit shown in FIG. 19 cannot output a non-selection scan voltage to the scan line.
This is because the transfer clock of (V1, V2) is also used as a transfer signal for the shift register, a selection scanning signal, and an operation signal for the counter electrode scanning circuit.
The present invention has been made to solve the problems of the prior art, and an object of the present invention is to reduce power consumption when controlling display / non-display of an arbitrary area in a display device. It is to provide the technology that becomes.
The above and other objects and novel features of the present invention will become apparent from the description of this specification and the accompanying drawings.

本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、下記の通りである。
(1)複数の画素と、前記複数の画素に走査電圧を印加する複数の走査線と、前記複数の走査線の延在方向に沿って形成され、前記複数の画素に所定の電圧を印加する複数の信号線とを有する表示パネルと、前記表示パネルを駆動する駆動回路とを備え、前記駆動回路は、入力される転送クロックに基づき所定期間毎に、1番目ないしn(n≧2)番目のシフトパルスを順次出力するシフトレジスタ回路と、それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第1トランジスタと、n個の信号線走査回路とを有し、前記各第1トランジスタは、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスに基づき、走査線駆動用クロックをサンプリングして、1番目ないしn番目の走査線用の前記走査電圧として出力し、前記各信号線走査回路は、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスと、交流化信号と、反転交流化信号と、前記転送クロックとに基づき、1番目ないしn番目の信号線用の前記所定の電圧を出力する。
(2)(1)において、k(1≦k≦n)番目の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスと、前記交流化信号と、前記反転交流化信号と、前記転送クロックとに基づき、k番目の信号線用の前記所定の電圧を選択し、前記シフトレジスタ回路から出力されるk番目のシフトパルスと前記転送クロックとに基づき、当該選択した電圧を出力する。
Of the inventions disclosed in this application, the outline of typical ones will be briefly described as follows.
(1) A plurality of pixels, a plurality of scanning lines for applying a scanning voltage to the plurality of pixels, and an extending direction of the plurality of scanning lines, and applying a predetermined voltage to the plurality of pixels. A display panel having a plurality of signal lines; and a drive circuit for driving the display panel, wherein the drive circuit is first to n (n ≧ 2) th for each predetermined period based on an input transfer clock. Shift register circuit for sequentially outputting the first shift pulse, n first transistors to which the first to nth shift pulses output from the shift register circuit are applied to the respective gates, and n signal line scans Each of the first transistors samples a scanning line driving clock based on the first to nth shift pulses output from the shift register circuit, and Output as the scanning voltage for the first to nth scanning lines, and each signal line scanning circuit outputs the first to nth shift pulses output from the shift register circuit, an AC signal, and an inverted AC signal. Based on the signal and the transfer clock, the predetermined voltage for the first to nth signal lines is output.
(2) In (1), the k (1 ≦ k ≦ n) th signal line scanning circuit includes the (k−1) th shift pulse output from the shift register circuit, the AC signal, Based on the inverted AC signal and the transfer clock, the predetermined voltage for the k-th signal line is selected, and based on the k-th shift pulse output from the shift register circuit and the transfer clock, Outputs the selected voltage.

(3)(1)または(2)において、それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第2トランジスタと、前記各信号線走査回路毎に設けられるn個の第3トランジスタおよび第4トランジスタを有し、k番目の第2トランジスタは、k番目のシフトレジスタ回路から出力されるシフトパルスに基づき、前記転送クロックをサンプリングして、k番目の信号線走査回路にイネーブル信号として入力し、k番目の第3トランジスタは、(k−1)番目の第2トランジスタでサンプリングされた転送クロックに基づき、前記交流化信号をサンプリングして、k番目の信号線走査回路に入力し、k番目の第4トランジスタは、(k−1)番目の第2トランジスタでサンプリングされた転送クロックに基づき、前記反転交流化信号をサンプリングして、k番目の信号線走査回路に入力する。
(4)(3)において、前記転送クロックは、周期が同じで、位相が異なる第1転送クロックと第2転送クロックであり、互いに隣接する2つの第2トランジスタの一方は、前記第1転送クロックをサンプリングし、前記互いに隣接する2つの第2トランジスタの他方は、前記第2転送クロックをサンプリングする。
(5)(1)ないし(4)の何れかにおいて、前記走査線駆動用クロックは、周期が同じで、位相が異なる第1走査線駆動用クロックと第2走査線駆動用クロックであり、互いに隣接する2つの第1トランジスタの一方は、前記第1走査線駆動用クロックをサンプリングし、前記互いに隣接する2つの第1トランジスタの他方は、前記第2の走査線駆動用クロックをサンプリングする。
(3) In (1) or (2), n second transistors in which the first to n-th shift pulses output from the shift register circuit are applied to the gates, and the signal line scanning circuits. N-th third transistor and fourth transistor provided every time, and the k-th second transistor samples the transfer clock based on the shift pulse output from the k-th shift register circuit, and k The kth third transistor samples the AC signal based on the transfer clock sampled by the (k−1) th second transistor, and inputs the enable signal to the th signal line scanning circuit. The k-th fourth transistor is sampled by the (k−1) -th second transistor. Based on the transfer clocks, by sampling the inverted AC signal, and inputs to the k-th signal line scanning circuit.
(4) In (3), the transfer clock is a first transfer clock and a second transfer clock having the same period and different phases, and one of the two second transistors adjacent to each other is the first transfer clock. And the other of the two second transistors adjacent to each other samples the second transfer clock.
(5) In any one of (1) to (4), the scanning line driving clocks are a first scanning line driving clock and a second scanning line driving clock having the same period and different phases. One of the two adjacent first transistors samples the first scanning line driving clock, and the other of the two adjacent first transistors samples the second scanning line driving clock.

(6)複数の画素と、前記複数の画素に走査電圧を印加する複数の走査線と、前記複数の走査線の延在方向に沿って形成され、前記複数の画素に所定の電圧を印加する複数の信号線とを有する表示パネルと、前記表示パネルを駆動する駆動回路とを備え、前記駆動回路は、入力される転送クロックに基づき所定期間毎に、1番目ないしn(n≧2)番目のシフトパルスを順次出力するシフトレジスタ回路と、それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第1ないし第j(j≧2)トランジスタと、j×n個の信号線走査回路とを有し、前記各第1ないし第jトランジスタは、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスに基づき、それぞれ第1から第j走査線駆動用クロックをサンプリングして、1番目ないしj×n番目の走査線用の前記走査電圧として出力し、前記各信号線走査回路は、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスと、交流化信号と、反転交流化信号と、前記転送クロックとに基づき、1番目ないしj×n番目の信号線用の前記所定の電圧を出力する。
(7)(1)ないし(6)の何れかにおいて、前記走査線駆動用クロックは、1フレーム期間内に、第1の電圧レベルあるいは第2の電圧レベルに固定されるオフ期間を有する。
(6) A plurality of pixels, a plurality of scanning lines for applying a scanning voltage to the plurality of pixels, and an extending direction of the plurality of scanning lines, and applying a predetermined voltage to the plurality of pixels. A display panel having a plurality of signal lines; and a drive circuit for driving the display panel, wherein the drive circuit is first to n (n ≧ 2) th for each predetermined period based on an input transfer clock. Shift register circuit for sequentially outputting the first shift pulse and n first to jth (j ≧ 2) transistors to which the first to nth shift pulses output from the shift register circuit are respectively applied to the gates And j × n signal line scanning circuits, and each of the first to j-th transistors is based on first to n-th shift pulses output from the shift register circuit, respectively. The j-th scanning line driving clock is sampled from 1 and output as the scanning voltage for the 1st to j × n-th scanning lines, and each signal line scanning circuit is output from the shift register circuit 1 The predetermined voltage for the first to j × n signal lines is output based on the th to n th shift pulses, the AC signal, the inverted AC signal, and the transfer clock.
(7) In any one of (1) to (6), the scanning line driving clock has an off period that is fixed to the first voltage level or the second voltage level within one frame period.

(8)複数の画素と、前記複数の画素に走査電圧を印加する複数の走査線と、前記複数の走査線の延在方向に沿って形成され、前記複数の画素に所定の電圧を印加する複数の信号線とを有する表示パネルと、前記表示パネルを駆動する駆動回路とを備え、前記駆動回路は、入力される転送クロックに基づき所定期間毎に、1番目ないしn(n≧2)番目のシフトパルスを順次出力するシフトレジスタ回路と、それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第1トランジスタおよび第2のトランジスタと、2n個の信号線走査回路とを有し、k(1≦k≦n)番目の第1トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、第1走査線駆動用クロックをサンプリングして、(2k−1)番目の走査線用の前記走査電圧として出力し、k番目の第2トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、周期が同じで位相が前記第1走査線駆動用クロックと異なる第2走査線駆動用クロックをサンプリングして、2k番目の走査線用の前記走査電圧として出力し、(2k−1)番目と2k番目の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目およびk番目のシフトパルスと、交流化信号と、反転交流化信号と、前記転送クロックとに基づき、(2k−1)番目と2k番目の信号線用の前記所定の電圧を出力する。
(9)(8)において、前記(2k−1)番目と前記2k番目の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスと、前記交流化信号と、前記反転交流化信号と、前記転送クロックとに基づき前記(2k−1)番目と2k番目の信号線用の前記所定の電圧を選択し、前記シフトレジスタ回路から出力されるk番目のシフトパルスと前記転送クロックとに基づき、当該選択した電圧を出力する。
(8) A plurality of pixels, a plurality of scanning lines for applying a scanning voltage to the plurality of pixels, and an extending direction of the plurality of scanning lines, and applying a predetermined voltage to the plurality of pixels. A display panel having a plurality of signal lines; and a drive circuit for driving the display panel, wherein the drive circuit is first to n (n ≧ 2) th for each predetermined period based on an input transfer clock. Shift register circuit for sequentially outputting the first shift pulse, n first transistors and second transistors to which the first to nth shift pulses output from the shift register circuit are applied to the respective gates, 2n And k (1 ≦ k ≦ n) -th first transistors based on the k-th shift pulse output from the shift register circuit. The sampling clock is sampled and output as the scanning voltage for the (2k-1) th scanning line, and the kth second transistor has a period based on the kth shift pulse output from the shift register circuit. The second scanning line driving clock having the same phase but different from the first scanning line driving clock is sampled and output as the scanning voltage for the 2kth scanning line, and (2k-1) th and 2kth The signal line scanning circuit of (2k−) is based on the (k−1) th and kth shift pulses output from the shift register circuit, the AC signal, the inverted AC signal, and the transfer clock. 1) Output the predetermined voltage for the 2nd and 2kth signal lines.
(9) In (8), the (2k-1) -th and 2k-th signal line scanning circuits are configured such that the (k-1) -th shift pulse output from the shift register circuit, the alternating signal, The predetermined voltage for the (2k-1) th and 2kth signal lines is selected based on the inverted AC signal and the transfer clock, and the kth shift pulse output from the shift register circuit. And the selected voltage based on the transfer clock.

(10)(8)または(9)において、それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第3トランジスタと、前記各信号線走査回路毎に設けられる2n個の第4トランジスタおよび第5トランジスタとを有し、k番目の第3トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、前記転送クロックをサンプリングするとともに、前記(2k−1)番目と2k番目の信号線走査回路にイネーブル信号として入力し、(2k−1)番目の第4トランジスタは、前記(k−1)番目の第3トランジスタでサンプリングされた転送クロックに基づき、前記交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、(2k−1)番目の第5トランジスタは、前記(k−1)番目の第3トランジスタでサンプリングされた転送クロックに基づき、前記反転交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、2k番目の第4トランジスタは、前記(k−1)番目の第3トランジスタでサンプリングされた転送クロックに基づき、前記交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力し、2k番目の第5トランジスタは、前記(k−1)番目の第3トランジスタでサンプリングされた転送クロックに基づき、前記反転交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力する。
(11)(10)において、前記転送クロックは、周期が同じで、位相が異なる第1転送クロックと第2転送クロックであり、互いに隣接する2つの第3トランジスタの一方は、前記第1転送クロックをサンプリングし、前記互いに隣接する2つの第3トランジスタの他方は、前記第2転送クロックをサンプリングする。
(10) In (8) or (9), each of the n number of third transistors in which the first to nth shift pulses output from the shift register circuit are applied to the gates, and the signal line scanning circuits. 2n fourth transistors and fifth transistors provided for each, and the k th third transistor samples the transfer clock based on the k th shift pulse output from the shift register circuit. The (2k-1) th and 2kth signal line scanning circuits are input as enable signals, and the (2k-1) th fourth transistor is sampled by the (k-1) th third transistor. Based on the transfer clock, the AC signal is sampled and input to the (2k-1) th signal line scanning circuit, and (2k The 1) -th fifth transistor samples the inverted AC signal based on the transfer clock sampled by the (k-1) -th third transistor and scans the (2k-1) -th signal line. The 2k-th fourth transistor, which is input to the circuit, samples the alternating signal based on the transfer clock sampled by the (k-1) -th third transistor, and the 2k-th signal line scanning circuit The 2k-th fifth transistor samples the inverted AC signal based on the transfer clock sampled by the (k-1) -th third transistor, and the 2k-th signal line scanning circuit To enter.
(11) In (10), the transfer clock is a first transfer clock and a second transfer clock having the same period and different phases, and one of the two third transistors adjacent to each other is the first transfer clock. And the other of the two adjacent third transistors samples the second transfer clock.

(12)複数の画素と、前記複数の画素に走査電圧を印加する複数の走査線と、前記複数の走査線の延在方向に沿って形成され、前記複数の画素に所定の電圧を印加する複数の信号線とを有する表示パネルと、前記表示パネルを駆動する駆動回路とを備え、前記駆動回路は、入力される転送クロックに基づき所定期間毎に、1番目ないしn(n≧2)番目のシフトパルスを順次出力するシフトレジスタ回路と、それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第1トランジスタおよび第2のトランジスタと、2n個の信号線走査回路とを有し、k(1≦k≦n)番目の第1トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、第1走査線駆動用クロックをサンプリングして、(2k−1)番目の走査線用の前記走査電圧として出力し、k番目の第2トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、周期が同じで位相が前記第1走査線駆動用クロックと異なる第2走査線駆動用クロックをサンプリングして、2k番目の走査線用の前記走査電圧として出力し、(2k−1)番目と2k番目の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目およびk番目のシフトパルスと、交流化信号と、反転交流化信号と、第1信号線駆動用クロックと、周期が同じで位相が前記第1走信号線駆動用クロックと異なる第2信号線駆動用クロックとに基づき、(2k−1)番目と2k番目の信号線用の前記所定の電圧を出力する。
(13)(12)において、前記(2k−1)の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスと、前記交流化信号と、前記反転交流化信号と、前記第2信号線駆動用クロックとに基づき、前記(2k−1)番目の信号線用の前記所定の電圧を選択し、前記シフトレジスタ回路から出力されるk番目のシフトパルスと前記第1信号線駆動用クロックとに基づき、当該選択した電圧を出力し、前記2k番目の信号線走査回路は、前記シフトレジスタ回路から出力されるk番目のシフトパルスと、前記交流化信号と、前記反転交流化信号と、前記第1信号線駆動用クロックとに基づき、前記2k番目の信号線用の前記所定の電圧を選択し、前記シフトレジスタ回路から出力されるk番目のシフトパルスと前記第2信号線駆動用クロックとに基づき、当該選択した電圧を出力する。
(12) A plurality of pixels, a plurality of scanning lines for applying a scanning voltage to the plurality of pixels, and an extending direction of the plurality of scanning lines, and applying a predetermined voltage to the plurality of pixels. A display panel having a plurality of signal lines; and a drive circuit for driving the display panel, wherein the drive circuit is first to n (n ≧ 2) th for each predetermined period based on an input transfer clock. Shift register circuit for sequentially outputting the first shift pulse, n first transistors and second transistors to which the first to nth shift pulses output from the shift register circuit are applied to the respective gates, 2n K (1 ≦ k ≦ n) -th first transistors, based on the k-th shift pulse output from the shift register circuit. The operation clock is sampled and output as the scan voltage for the (2k-1) th scan line, and the kth second transistor has a period based on the kth shift pulse output from the shift register circuit. The second scanning line driving clock having the same phase but different from the first scanning line driving clock is sampled and output as the scanning voltage for the 2kth scanning line, and (2k-1) th and 2kth The signal line scanning circuit includes a (k−1) th and kth shift pulses output from the shift register circuit, an alternating signal, an inverted alternating signal, a first signal line driving clock, and a cycle. The predetermined voltages for the (2k-1) th and 2kth signal lines are output based on the second signal line driving clock having the same phase but different from the first running signal line driving clock.
(13) In (12), the signal line scanning circuit of (2k-1) includes the (k-1) th shift pulse output from the shift register circuit, the AC signal, and the inverted AC signal. Based on the signal and the second signal line drive clock, the predetermined voltage for the (2k−1) th signal line is selected, and the kth shift pulse output from the shift register circuit and the Based on the first signal line driving clock, the selected voltage is output, and the 2k-th signal line scanning circuit outputs the k-th shift pulse output from the shift register circuit, the alternating signal, Based on the inverted AC signal and the first signal line driving clock, the predetermined voltage for the 2k-th signal line is selected, and the k-th shift pulse output from the shift register circuit. Based on the second signal line driver clock, and outputs the selected voltage.

(14)(12)または(13)において、それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第3トランジスタおよび第4トランジスタと、前記2n個の信号線走査回路毎に設けられる2n個の第5トランジスタおよび第6トランジスタとを有し、k番目の第3トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、前記第1信号線駆動用クロックをサンプリングして、(2k−1)番目の信号線走査回路にイネーブル信号として入力し、k番目の第4トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、前記第2信号線駆動用クロックをサンプリングして、2k番目の信号線走査回路にイネーブル信号として入力し、(2k−1)番目の第5トランジスタは、前記(k−1)番目の第4トランジスタでサンプリングされた前記第2信号線駆動用クロックに基づき、前記交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、(2k−1)番目の第6トランジスタは、前記(k−1)番目の第4トランジスタでサンプリングされた前記第2信号線駆動用クロックに基づき、前記反転交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、2k番目の第5トランジスタは、前記k番目の第3トランジスタでサンプリングされた前記第1信号線駆動用クロックに基づき、前記交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力し、2k番目の第6トランジスタは、前記k番目の第3トランジスタでサンプリングされた前記第1信号線駆動用クロックに基づき、前記反転交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力する。
(15)(8)ないし(14)の何れかにおいて、前記第1および第2走査線駆動用クロックは、1フレーム期間内に、第1の電圧レベルあるいは第2の電圧レベルに固定されるオフ期間を有する。
(14) In (12) or (13), n third transistors and fourth transistors to which the first to n-th shift pulses output from the shift register circuit are applied to the gates, respectively, and the 2n 2n fifth and sixth transistors provided for each signal line scanning circuit, and the k th third transistor is based on the k th shift pulse output from the shift register circuit. The first signal line driving clock is sampled and input to the (2k−1) th signal line scanning circuit as an enable signal, and the kth fourth transistor outputs the kth shift output from the shift register circuit. Based on the pulse, the second signal line driving clock is sampled and an enable signal is sent to the 2k-th signal line scanning circuit. The (2k-1) th fifth transistor samples the AC signal based on the second signal line driving clock sampled by the (k-1) th fourth transistor. , Input to the (2k-1) th signal line scanning circuit, and the (2k-1) th sixth transistor drives the second signal line driven by the (k-1) th fourth transistor. The inverted AC signal is sampled on the basis of the clock for input and input to the (2k-1) th signal line scanning circuit, and the 2kth fifth transistor is sampled by the kth third transistor. Based on the first signal line driving clock, the AC signal is sampled and input to the 2k-th signal line scanning circuit, and the 2k-th sixth transistor is Th third based on the first signal line driver clock sampled at transistors, by sampling the inverted AC signal is input to the 2k-th signal line scanning circuit.
(15) In any one of (8) to (14), the first and second scanning line driving clocks are fixed to the first voltage level or the second voltage level within one frame period. Have a period.

(16)複数の画素と、前記複数の画素に走査電圧を印加する複数の走査線と、前記複数の走査線の延在方向に沿って形成され、前記複数の画素に所定の電圧を印加する複数の信号線とを有する表示パネルと、前記表示パネルを駆動する駆動回路とを備え、前記駆動回路は、入力される転送クロックに基づき所定期間毎に、1番目ないしn(n≧2)番目のシフトパルスを順次出力するシフトレジスタ回路と、それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第1トランジスタおよび第2のトランジスタと、それぞれゲートに、選択信号が印加されるn個の第3トランジスタおよび第4トランジスタと、それぞれゲートに、反転選択信号が印加されるn個の第5トランジスタおよび第6トランジスタと、2n個の信号線走査回路とを有し、k(1≦k≦n)番目の第1トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、第1走査線駆動用クロックをサンプリングして、(2k−1)番目の走査線用の前記走査電圧として出力し、k番目の第2トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、周期が同じで位相が前記第1走査線駆動用クロックと異なる第2走査線駆動用クロックをサンプリングして、2k番目の走査線用の前記走査電圧として出力し、k番目の第3トランジスタは、前記選択信号に基づき、k番目の第1トランジスタでサンプリングした前記第1走査線駆動用クロックを(2k−1)番目の信号線走査回路にイネーブル信号として入力し、k番目の第4トランジスタは、前記選択信号に基づき、k番目の第2トランジスタでサンプリングした前記第2走査線駆動用クロックを2k番目の信号線走査回路にイネーブル信号として入力し、k番目の第5トランジスタは、前記反転選択信号に基づき、前記シフトレジスタ回路から出力されるk番目のシフトパルスを(2k−1)番目の信号線走査回路にイネーブル信号として入力し、k番目の第6トランジスタは、前記反転選択信号に基づき、前記シフトレジスタ回路から出力されるk番目のシフトパルスを2k番目の信号線走査回路にイネーブル信号として入力し、(2k−1)番目と2k番目の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目およびk番目のシフトパルスと、第1交流化信号と、反転第1交流化信号と、第2交流化信号と、反転第2交流化信号と、前記第1および第2走査線駆動用クロックとに基づき、(2k−1)番目と2k番目の信号線用の前記所定の電圧を出力する。 (16) A plurality of pixels, a plurality of scanning lines for applying a scanning voltage to the plurality of pixels, and an extending direction of the plurality of scanning lines, and applying a predetermined voltage to the plurality of pixels. A display panel having a plurality of signal lines; and a drive circuit for driving the display panel, wherein the drive circuit is first to n (n ≧ 2) th for each predetermined period based on an input transfer clock. A shift register circuit for sequentially outputting the shift pulses of n, and n first transistors and second transistors to which the first to n-th shift pulses output from the shift register circuit are respectively applied to the gates, N third and fourth transistors to which a selection signal is applied to the gate, and n fifth transistors to which an inversion selection signal is applied to the gate, respectively. And the sixth transistor and 2n signal line scanning circuits, and the kth (1 ≦ k ≦ n) th first transistor is based on the kth shift pulse output from the shift register circuit. One scanning line driving clock is sampled and output as the scanning voltage for the (2k-1) th scanning line, and the kth second transistor outputs the kth shift pulse output from the shift register circuit. , The second scanning line driving clock having the same cycle and the phase different from the first scanning line driving clock is sampled and output as the scanning voltage for the 2kth scanning line, and the kth third The transistor enables the first scanning line driving clock sampled by the kth first transistor to the (2k−1) th signal line scanning circuit based on the selection signal. The k-th fourth transistor inputs the second scanning line driving clock sampled by the k-th second transistor as an enable signal to the 2k-th signal line scanning circuit based on the selection signal. The k-th fifth transistor inputs the k-th shift pulse output from the shift register circuit to the (2k−1) -th signal line scanning circuit as an enable signal based on the inverted selection signal. The sixth transistor inputs the k-th shift pulse output from the shift register circuit as an enable signal to the 2k-th signal line scanning circuit based on the inversion selection signal, and (2k-1) th and 2k-th The signal line scanning circuit of the first and second (k−1) th and kth shift pulses output from the shift register circuit, Based on the stream signal, the inverted first AC signal, the second AC signal, the inverted second AC signal, and the first and second scan line driving clocks, The predetermined voltage for the 2k-th signal line is output.

(17)(16)において、前記(2k−1)番目の信号線走査回路は、(k−1)番目のシフトレジスタ回路から出力されるシフトパルスと、前記第1交流化信号と、前記反転第1交流化信号とに基づき、前記(2k−1)番目の信号線用の前記所定の電圧を選択し、前記第1走査線駆動用クロックあるいは前記シフトレジスタ回路から出力されるk番目のシフトパルスとに基づき、当該選択した電圧を出力し、前記2k番目の信号線走査回路は、(k−1)番目のシフトレジスタ回路から出力されるシフトパルスと、前記第2交流化信号と、前記反転第2交流化信号とに基づき、前記2k番目の信号線用の前記所定の電圧を選択し、前記第2走査線駆動用クロックあるいは前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、当該選択した電圧を出力する。
ことを特徴とする請求項16に記載の表示装置。
(18)(16)または(17)において、前記2n個の信号線走査回路毎に設けられる2n個の第7トランジスタおよび第8トランジスタとを有し、(2k−1)番目の第7トランジスタは、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスに基づき、前記第1交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、(2k−1)番目の第8トランジスタは、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスに基づき、前記反転第1交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、2k番目の第7トランジスタは、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスに基づき、前記第2交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力し、2k番目の第8トランジスタは、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスに基づき、前記反転第2交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力する。
(17) In (16), the (2k-1) th signal line scanning circuit includes a shift pulse output from the (k-1) th shift register circuit, the first AC signal, and the inversion. Based on the first AC signal, the predetermined voltage for the (2k-1) th signal line is selected, and the kth shift output from the first scanning line driving clock or the shift register circuit. And the 2kth signal line scanning circuit outputs a shift pulse output from the (k−1) th shift register circuit, the second AC signal, Based on the inverted second alternating signal, the predetermined voltage for the 2k-th signal line is selected, and the second scan line driving clock or the k-th shift pulse output from the shift register circuit is selected. Hazuki, and outputs the selected voltage.
The display device according to claim 16.
(18) In (16) or (17), there are 2n seventh transistors and eighth transistors provided for each of the 2n signal line scanning circuits, and the (2k−1) th seventh transistor is Based on the (k−1) th shift pulse output from the shift register circuit, the first alternating signal is sampled and input to the (2k−1) th signal line scanning circuit, (2k -1) The eighth transistor samples the inverted first AC signal based on the (k-1) th shift pulse output from the shift register circuit, and the (2k-1) th transistor The 2k-th seventh transistor, which is input to the signal line scanning circuit, samples the second AC signal based on the (k−1) -th shift pulse output from the shift register circuit. The 2k-th eighth transistor is input to the 2k-th signal line scanning circuit, and the inverted second AC signal is output based on the (k−1) -th shift pulse output from the shift register circuit. Are input to the 2kth signal line scanning circuit.

(19)(18)において、前記転送クロックは、周期が同じで、位相が異なる第1転送クロックと第2転送クロックである。
(20)(16)ないし(19)の何れかにおいて、前記第1および第2走査線駆動用クロックは、1フレーム期間内に、第1の電圧レベルあるいは第2の電圧レベルに固定されるオフ期間を有する。
(21)(20)において、前記第1および第2走査線駆動用クロックが前記オフ期間のときに、前記選択信号が第3の電圧レベル、前記反転選択信号が第4の電圧レベルであり、前記第1および第2走査線駆動用クロックが前記オフ期間以外の期間に、前記選択信号が前記第4の電圧レベル、前記反転選択信号が前記第3の電圧レベルである。
(22)(20)または(21)において、前記第1および第2走査線駆動用クロックが前記オフ期間のときに、前記第1交流化信号と前記第2交流化信号とは、同位相の信号である。
(23)(16)ないし(22)の何れかにおいて、通常の表示期間のときに、前記第1交流化信号と前記第2交流化信号とは、逆位相の信号であり、パーシャル表示期間のときに、前記第1交流化信号と前記第2交流化信号とは、同位相の信号である。
(24)(7)、(15)、(20)ないし(23)の何れかにおいて、前記オフ期間における前記転送クロックの振幅レベルが、前記オフ期間以外の期間における前記転送クロックの振幅レベルよりも小さい。
(25)(1)ないし(24)の何れかにおいて、前記信号線は、対向電極であり、前記所定の電圧は、第1の電圧レベルの対向電圧と、第2の電圧レベルの対向電圧である。
(26)(1)ないし(24)の何れかにおいて、前記信号線は、各画素に補償電圧を印加する補償信号線である。
(19) In (18), the transfer clock is a first transfer clock and a second transfer clock having the same period and different phases.
(20) In any one of (16) to (19), the first and second scanning line driving clocks are fixed to the first voltage level or the second voltage level within one frame period. Have a period.
(21) In (20), when the first and second scanning line driving clocks are in the off period, the selection signal is at a third voltage level, and the inverted selection signal is at a fourth voltage level, When the first and second scanning line driving clocks are in a period other than the off period, the selection signal is at the fourth voltage level and the inverted selection signal is at the third voltage level.
(22) In (20) or (21), when the first and second scanning line driving clocks are in the off period, the first alternating signal and the second alternating signal have the same phase. Signal.
(23) In any one of (16) to (22), during the normal display period, the first alternating signal and the second alternating signal are signals having opposite phases, and the partial display period Sometimes, the first alternating signal and the second alternating signal are in-phase signals.
(24) In any one of (7), (15), (20) to (23), the amplitude level of the transfer clock in the off period is higher than the amplitude level of the transfer clock in a period other than the off period. small.
(25) In any one of (1) to (24), the signal line is a counter electrode, and the predetermined voltage is a counter voltage of a first voltage level and a counter voltage of a second voltage level. is there.
(26) In any one of (1) to (24), the signal line is a compensation signal line for applying a compensation voltage to each pixel.

本願において開示される発明のうち代表的なものによって得られる効果を簡単に説明すれば、下記の通りである。
本発明の表示装置によれば、任意領域の表示・非表示を制御するときに、低消費電力化を図ることが可能となる。
The effects obtained by the representative ones of the inventions disclosed in the present application will be briefly described as follows.
According to the display device of the present invention, it is possible to achieve low power consumption when controlling display / non-display of an arbitrary area.

本発明の実施例1の走査線駆動回路の概略構成を示すブロック図である。1 is a block diagram illustrating a schematic configuration of a scanning line driving circuit according to a first embodiment of the present invention. 図1に示す走査線駆動回路における、パーシャル表示駆動時の1フレーム内のタイミングチャートを示す図である。FIG. 2 is a diagram showing a timing chart in one frame at the time of partial display driving in the scanning line driving circuit shown in FIG. 1. 図1に示す走査線駆動回路における、通常表示駆動含めパーシャル表示駆動5フレーム分のタイミングチャートを示す図である。FIG. 3 is a timing chart for 5 frames of partial display drive including normal display drive in the scanning line drive circuit shown in FIG. 1. 図1に示す走査線駆動回路の変形例における、パーシャル表示駆動時の1フレーム内のタイミングチャートを示す図である。FIG. 8 is a diagram showing a timing chart in one frame at the time of partial display driving in a modification of the scanning line driving circuit shown in FIG. 1. 本発明の実施例2の走査線駆動回路の概略構成を示すブロック図である。It is a block diagram which shows schematic structure of the scanning-line drive circuit of Example 2 of this invention. 図5に示す走査線駆動回路における、パーシャル表示駆動時の1フレーム内のタイミングチャートを示す図である。FIG. 6 is a timing chart in one frame at the time of partial display driving in the scanning line driving circuit shown in FIG. 5. 図5に示す走査線駆動回路における、通常表示駆動含めパーシャル表示駆動5フレーム分のタイミングチャートを示す図である。6 is a timing chart for 5 frames of partial display drive including normal display drive in the scanning line drive circuit shown in FIG. 本発明の実施例3の走査線駆動回路の概略構成を示すブロック図である。It is a block diagram which shows schematic structure of the scanning-line drive circuit of Example 3 of this invention. 図8に示す走査線駆動回路における、パーシャル表示駆動時の1フレーム内のタイミングチャートを示す図である。FIG. 9 is a diagram showing a timing chart in one frame at the time of partial display driving in the scanning line driving circuit shown in FIG. 8. 図8に示す走査線駆動回路における、通常表示駆動含めパーシャル表示駆動5フレーム分のタイミングチャートを示す図である。FIG. 9 is a timing chart for 5 frames of partial display drive including normal display drive in the scanning line drive circuit shown in FIG. 8. 本発明の実施例4の走査線駆動回路の概略構成を示すブロック図である。It is a block diagram which shows schematic structure of the scanning line drive circuit of Example 4 of this invention. 図11に示す走査線駆動回路における、パーシャル表示駆動時の1フレーム内のタイミングチャートを示す図である。FIG. 12 is a diagram showing a timing chart in one frame at the time of partial display driving in the scanning line driving circuit shown in FIG. 11. 図11に示す走査線駆動回路における、通常表示駆動含めパーシャル表示駆動5フレーム分のタイミングチャートを示す図である。FIG. 12 is a timing chart for 5 frames of partial display drive including normal display drive in the scanning line drive circuit shown in FIG. 11. 独立容量結合(Charge-Coupling)駆動液晶表示パネルの1サブピクセルの等価回路を示す回路図である。It is a circuit diagram which shows the equivalent circuit of 1 sub pixel of an independent capacitive coupling (Charge-Coupling) drive liquid crystal display panel. 従来の独立容量結合(Charge-Coupling)駆動液晶表示パネルを駆動する走査線駆動回路の概略構成を示すブロック図である。It is a block diagram which shows schematic structure of the scanning line drive circuit which drives the conventional independent capacity | capacitance coupling (Charge-Coupling) drive liquid crystal display panel. 図15に示す走査線駆動回路のタイミングチャートを示す図である。FIG. 16 is a timing chart of the scanning line driving circuit shown in FIG. 携帯電話機では待ち受け画面を示す図である。It is a figure which shows a standby screen in a mobile telephone. 液晶表示装置における、パーシャル表示駆動と液晶の交流化について説明する図である。It is a figure explaining partial display drive and exchange of liquid crystal in a liquid crystal display. 従来のIPS方式の液晶表示パネルと、走査線駆動回路の概略構成を示すブロック図である。It is a block diagram which shows schematic structure of the conventional IPS system liquid crystal display panel and a scanning line drive circuit. 図19に示す液晶表示パネルの1サブピクセルの等価回路を示す図である。FIG. 20 is a diagram showing an equivalent circuit of one subpixel of the liquid crystal display panel shown in FIG. 19. 図19に示す走査線駆動回路のタイミングチャートを示す図である。FIG. 20 is a timing chart of the scanning line driving circuit shown in FIG.

以下、図面を参照して本発明の実施例を詳細に説明する。
なお、実施例を説明するための全図において、同一機能を有するものは同一符号を付け、その繰り返しの説明は省略する。また、以下の実施例は、本発明の特許請求の範囲の解釈を限定するためのものではない。
[実施例1]
図1は、本発明の実施例1の走査線駆動回路の概略構成を示すブロック図である。なお、本実施例は、図19と同様、IPS方式の液晶表示パネルの走査線(Gn)と、対向電極線(COM1〜COMn+1)とを駆動する回路である。
本実施例では、図19に示す走査線駆動回路に対して、新たに、(V1−G,V2−G)の走査線駆動用クロックと、トランジスタ(M1’)を付加した回路となっている。
図19に示す走査線駆動回路では、トランジスタ(M1)のゲートに、(Tout−0〜Tout−n)のシフトパルスを印加し、トランジスタ(M1)のドレインに、(V1,V2)の転送クロックを印加することにより、各段の走査線(G0〜Gn)を駆動している。
これに対して、本実施例では、新規のトランジスタ(M1’)を設け、トランジスタ(M1)のゲートに、(Tout−0〜Tout−n)のシフトパルスを印加し、また、トランジスタ(M1)のドレインに、(V1−G,V2−G)の走査線駆動用クロックを印加することにより、各段の走査線(G0〜Gn)を駆動している。
また、(C−1〜C−n+1)の対向電極走査回路(本発明の信号線走査回路)は、図19に示す走査線駆動回路と同様に、(V1,V2)の転送クロックを、対向電極走査回路の動作信号として使用する。
例えば、(C−1)の対向電極走査回路は、転送クロック(V1)と、交流化信号(M)と、反転交流化信号(MB)に基づき、Hレベルのコモン電圧(VCOMH)、あるいは、Lレベルのコモン電圧(VCOML)のいずれかを出力するのかを確定し、転送クロック(V2)をイネーブル信号(E)として入力することにより、対向電極線(COM1〜COMn+1)に対して、Hレベルのコモン電圧(VCOMH)、あるいは、Lレベルのコモン電圧(VCOML)のいずれか出力する。
Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings.
In all the drawings for explaining the embodiments, parts having the same functions are given the same reference numerals, and repeated explanation thereof is omitted. Also, the following examples are not intended to limit the interpretation of the scope of the claims of the present invention.
[Example 1]
1 is a block diagram illustrating a schematic configuration of a scanning line driving circuit according to a first embodiment of the present invention. Note that this embodiment is a circuit for driving the scanning lines (Gn) and the counter electrode lines (COM1 to COMn + 1) of the IPS liquid crystal display panel, as in FIG.
In the present embodiment, a scanning line driving clock (V1-G, V2-G) and a transistor (M1 ′) are newly added to the scanning line driving circuit shown in FIG. .
In the scan line driver circuit shown in FIG. 19, (Tout-0 to Tout-n) shift pulses are applied to the gate of the transistor (M1), and (V1, V2) transfer clocks are applied to the drain of the transistor (M1). Is applied to drive the scanning lines (G0 to Gn) at each stage.
In contrast, in this embodiment, a new transistor (M1 ′) is provided, a shift pulse of (Tout−0 to Tout−n) is applied to the gate of the transistor (M1), and the transistor (M1) The scanning lines (G0 to Gn) of each stage are driven by applying the scanning line driving clocks (V1-G, V2-G) to the drains of the scanning lines.
Further, the counter electrode scanning circuit (signal line scanning circuit of the present invention) of (C-1 to C-n + 1) counters the transfer clock of (V1, V2) as in the scanning line driving circuit shown in FIG. Used as an operation signal for the electrode scanning circuit.
For example, the counter electrode scanning circuit of (C-1) has an H level common voltage (VCOMH) based on the transfer clock (V1), the AC signal (M), and the inverted AC signal (MB), or By determining which of the L level common voltage (VCOML) is output and inputting the transfer clock (V2) as the enable signal (E), the counter electrode lines (COM1 to COMn + 1) are set to the H level. Output common voltage (VCOMH) or L level common voltage (VCOML).

このように、本実施例では、走査線(G0〜Gn)用の選択走査電圧として、(V1−G,V2−G)の走査線駆動用クロックを、ゲートにシフトパルス(Tout−0〜Tout−n)が印加されるトランジスタ(M1)を介して出力し、また、対向電極線(COM1〜COMn+1)には、(V1,V2)の転送クロックを、ゲートにシフトパルス(Tout−0〜Tout−n)が印加されるトランジスタ(M1’)を介して出力する。
即ち、本実施例では、クロックを分離し、(V1,V2)の転送クロックは、シフトレジスタ回路(T−0〜T−n)と、対向電極走査回路(C−1〜C−n+1)の制御用に使用され、また、(V1−G、V2−G)の走査線駆動用クロックは、走査線(G0〜Gn)用に走査電圧を出力するために使用される。
よって、図19に示す走査線駆動回路では不可能であった、図18(b)、図18(c)のフレームの黒部において、ゲート走査を行わない(即ち、走査線に非選択走査電圧を出力する)ことが可能となる。
なお、図1において、(T−0)のシフトレジスタ回路は、(C−1)の対向電極走査回路に、交流化信号(M)と反転交流化信号(MB)とを入力するために設けられる。
したがって、スタートパルス(Vin)が入力された後に、シフトパルス(Tout−0)が出力されるタイミングで、(C−1)の対向電極走査回路に、交流化信号(M)と反転交流化信号(MB)とを入力できるのであれば、(T−0)のシフトレジスタ回路と、シフトパルス(Tout−0)がゲートに印加されるトランジスタ(M1’)は必要ない。
As described above, in this embodiment, the scanning line driving clock of (V1-G, V2-G) is used as the selection scanning voltage for the scanning lines (G0 to Gn), and the shift pulse (Tout-0 to Tout) is applied to the gate. -N) is output via the applied transistor (M1), and the counter electrode lines (COM1 to COMn + 1) are supplied with a transfer clock of (V1, V2) and a shift pulse (Tout-0 to Tout) at the gate. -N) is output through the transistor (M1 ') to which it is applied.
That is, in this embodiment, the clocks are separated, and the transfer clocks of (V1, V2) are the shift register circuits (T-0 to Tn) and the counter electrode scanning circuits (C-1 to Cn + 1). The scanning line drive clocks (V1-G, V2-G) are used for control, and are used to output scanning voltages for the scanning lines (G0 to Gn).
Therefore, gate scanning is not performed in the black portions of the frames of FIGS. 18B and 18C, which is impossible with the scanning line driving circuit shown in FIG. Output).
In FIG. 1, the shift register circuit (T-0) is provided to input an alternating signal (M) and an inverted alternating signal (MB) to the counter electrode scanning circuit (C-1). It is done.
Accordingly, at the timing when the shift pulse (Tout-0) is output after the start pulse (Vin) is input, the AC signal (M) and the inverted AC signal are sent to the counter electrode scanning circuit of (C-1). If (MB) can be input, the shift register circuit of (T-0) and the transistor (M1 ′) to which the shift pulse (Tout-0) is applied to the gate are not necessary.

図2は、図1に示す走査線駆動回路における、パーシャル表示駆動時の1フレーム内のタイミングチャートを示す図である。
図2に示すように、ゲート走査が行われない期間(図2のGoff)は、(V1−G、V2−G)の走査線駆動用クロックがLレベル固定となり、この期間の走査線(図2では、G3,G4)には、非選択走査電圧が出力される。また、交流化信号(M)および反転交流化信号(MB)は、フレーム反転駆動波形となっている。
図3は、図1に示す走査線駆動回路における、通常表示駆動含めパーシャル表示駆動5フレーム分のタイミングチャートを示す図である。
図3において、Aは通常表示期間であり、この通常表示期間(A)は、図3のGの波形に示すようにライン反転期間である。
B〜Fは、パーシャル表示期間であり、(C、D)のパーシャル2、3フレームでは、(V1−G,V2−G)の走査線駆動用クロックをLレベル固定とし、ゲート走査を行わない期間(図3のGoff期間)がある。
さらに、パーシャル表示期間(B〜F)では、交流化信号(M)、反転交流化(MB)を制御し、フレーム反転駆動とされる。このGoff期間及びフレーム反転効果により省電力化が達成出来る。
FIG. 2 is a diagram showing a timing chart in one frame at the time of partial display driving in the scanning line driving circuit shown in FIG.
As shown in FIG. 2, during a period in which gate scanning is not performed (Goff in FIG. 2), the scanning line driving clock of (V1-G, V2-G) is fixed at the L level, and the scanning line (FIG. 2, unselected scanning voltages are output to G3 and G4). The AC signal (M) and the inverted AC signal (MB) have a frame inversion drive waveform.
FIG. 3 is a timing chart for 5 frames of partial display drive including normal display drive in the scanning line drive circuit shown in FIG.
In FIG. 3, A is a normal display period, and this normal display period (A) is a line inversion period as shown by a waveform G in FIG.
BF is a partial display period. In the second and third frames (C, D), the scanning line driving clocks (V1-G, V2-G) are fixed at the L level and gate scanning is not performed. There is a period (Goff period in FIG. 3).
Further, in the partial display period (B to F), the AC signal (M) and the inverted AC signal (MB) are controlled to perform frame inversion driving. Power saving can be achieved by the Goff period and the frame inversion effect.

図4は、図1に示す走査線駆動回路の変形例における、パーシャル表示駆動時の1フレーム内のタイミングチャートを示す図である。
図4に示す例は、Goff期間の(V1、V2)の転送クロックの電圧を、ΔVだけ下げたものである。
(V1、V2)の転送クロックの電圧を下げることにより、図1のトランジスタ(M1,M1’)のゲート電圧が低くなり、結果としてトランジスタのオン抵抗が上がる。しかしながら、Goff期間では、トランジスタ(M1)のドレイン側(V1のクロックが供給される側)はLレベルの電位であるため、ゲート電圧が低いことは問題とならない。
さらに、トランジスタ(M1’)のゲート電圧が下がっても、対向電極走査回路(C−1〜C−n+1)の入力負荷は、走査線と比較して著しく低いため(通常100:1以上)ゲート電圧低下によるトランジスタのオン抵抗の増加は問題とならない。
Goff期間に、転送クロックの電圧を下げることは、後述する実施例の全てに適用で可能であり、この低電圧効果により、さらにいっそうの省電力化を図ることが可能となる。
FIG. 4 is a diagram showing a timing chart in one frame at the time of partial display driving in the modified example of the scanning line driving circuit shown in FIG.
In the example shown in FIG. 4, the voltage of the transfer clock (V1, V2) in the Goff period is lowered by ΔV.
By reducing the voltage of the transfer clock (V1, V2), the gate voltage of the transistors (M1, M1 ′) in FIG. 1 is lowered, and as a result, the on-resistance of the transistors is increased. However, in the Goff period, since the drain side of the transistor (M1) (the side to which the clock of V1 is supplied) is at the L level potential, it is not a problem that the gate voltage is low.
Further, even if the gate voltage of the transistor (M1 ′) is lowered, the input load of the counter electrode scanning circuit (C-1 to Cn + 1) is significantly lower than that of the scanning line (usually 100: 1 or more). An increase in on-resistance of the transistor due to a voltage drop is not a problem.
The voltage of the transfer clock can be lowered during the Goff period by applying to all the embodiments described later, and further power saving can be achieved by this low voltage effect.

[実施例2]
図5は、本発明の実施例2の走査線駆動回路の概略構成を示すブロック図である。
本実施例は、前述の実施例に対して、シフトレジスタ回路(T−1〜T−n)のブロック数を減らし、トランジスタ(M4)を追加した回路となっている。
図5に示すように、シフトレジスタ回路(T−1〜T−n)の出力であるシフトパルス(Tout−1〜Tout−n)は、走査線駆動用のトランジスタ(M1)のゲート、及び新たに追加したトランジスタ(M4)のゲートに印加される。
(V1−G)の走査線駆動用クロックがドレインに印加されるトランジスタ(M1)は、走査線(例えば、G1の走査線)を駆動(即ち、走査線(G1)に対して選択走査電圧を出力)、(V2−G)の走査線駆動用クロックがドレインに印加されるトランジスタ(M4)は、走査線(例えば、G2の走査線)を駆動する。
即ち、本実施例では、シフトレジスタ回路(T−1〜T−n)は、各ブロック1段につき走査線を2本駆動する。このため、シフトレジスタ回路(T−1〜T−n)の転送周期は、ゲート駆動周期の半分となる。
これは、(V1,V2)の転送クロックの周波数が、(V1−G,V2−G)のゲート駆動用の走査線駆動用クロックの周波数の1/2となることを意味し、これにより、(V1,V2)の転送クロックを低周波数化でき、低消費電力化を実現することができる。
[Example 2]
FIG. 5 is a block diagram showing a schematic configuration of the scanning line driving circuit according to the second embodiment of the present invention.
This embodiment is a circuit in which the number of blocks of the shift register circuits (T-1 to Tn) is reduced and a transistor (M4) is added to the previous embodiment.
As shown in FIG. 5, the shift pulses (Tout-1 to Tout-n), which are the outputs of the shift register circuits (T-1 to Tn), are supplied to the gates of the scanning line driving transistors (M1) and the new ones. Applied to the gate of the transistor (M4) added to.
The transistor (M1) to which the scanning line driving clock of (V1-G) is applied to the drain drives the scanning line (for example, the scanning line of G1) (that is, the selected scanning voltage is applied to the scanning line (G1)). The transistor (M4) to which the scanning line driving clock of (output) and (V2-G) is applied to the drain drives the scanning line (for example, the scanning line of G2).
That is, in this embodiment, the shift register circuits (T-1 to Tn) drive two scanning lines for each stage of each block. For this reason, the transfer cycle of the shift register circuits (T-1 to Tn) is half of the gate drive cycle.
This means that the frequency of the transfer clock of (V1, V2) is ½ of the frequency of the scanning line driving clock for driving the gate of (V1-G, V2-G). The transfer clock of (V1, V2) can be reduced in frequency, and low power consumption can be realized.

また、シフトパルス(Tout−1〜Tout−n)がゲートに印加されるトランジスタ(M1’)は、ドレインに印加される(V1,V2)の転送クロックを、対向電極走査回路(C−1〜C−2n)に入力する。
この信号は、Hレベルのコモン電圧(VCOMH)、あるいは、Lレベルのコモン電圧(VCOML)の確定、及びイネーブル信号として使用される。
隣接する各2段の対向電極走査回路には、それぞれ同一のトランジスタ(M1’)を介して、(V1,V2)の転送クロックが入力されるため、隣接する各2段の対向電極走査回路は、同一極性のコモン電圧を選択し、同時に出力を行う。
したがって、対向電極(ITO2)に印加する電圧の極性を1ラインずつ反転することができず、通常表示期間は、交流化信号(M)と、反転交流化信号(MB)を2水平期間毎に切り替えて、2ライン反転駆動を行い、パーシャル表示期間は、1垂直期間毎に切り替えてフレーム反転駆動を行う。
Further, the transistor (M1 ′) to which the shift pulse (Tout-1 to Tout-n) is applied to the gate receives the transfer clock (V1, V2) applied to the drain to the counter electrode scanning circuit (C-1 to C-1). C-2n).
This signal is used to determine and enable an H level common voltage (VCOMH) or an L level common voltage (VCOML).
Since the transfer clock of (V1, V2) is input to each adjacent two-stage counter electrode scanning circuit via the same transistor (M1 ′), each adjacent two-stage counter electrode scanning circuit is Select a common voltage with the same polarity and output simultaneously.
Accordingly, the polarity of the voltage applied to the counter electrode (ITO2) cannot be reversed line by line, and the normal display period is the alternating signal (M) and the inverted alternating signal (MB) every two horizontal periods. Switching is performed to perform 2-line inversion driving, and the partial display period is switched every vertical period to perform frame inversion driving.

図6は、図5に示す走査線駆動回路における、パーシャル表示駆動時の1フレーム内のタイミングチャートを示す図である。
前述の実施例と同様に、ゲート走査が行われない期間(Goff期間)は、(V1−G,V2−G)の走査線駆動用クロックがLレベル固定となる。また、交流化信号(M)および反転交流化信号(MB)は、フレーム反転駆動となる波形となっている。
図7は、図5に示す走査線駆動回路における、通常表示駆動含めパーシャル表示駆動5フレーム分のタイミングチャートを示す図である。この図7は、(V1,V2)の転送クロック、交流化信号(M)および反転交流化信号(MB)が、(V1−G,V2−G)の走査線駆動用クロックの半分の周波数で動作する以外は、前述の図3と同じである。
即ち、図7において、Aは通常表示期間であり、この期間は、図7のGの波形に示すようにライン反転期間(2ライン反転)である。B〜Fは、パーシャル表示期間であり、(C、D)のパーシャル2、3フレームでは、(V1−G,V2−G)の走査線駆動用クロックがLレベル固定とされ、ゲート走査が行われない期間(即ち、走査線に非選択走査電圧が出力される期間;図7のGoff期間)がある。
なお、本実施例では、1段のシフトレジスタ回路(T−1〜T−n)に対して、走査線を2本駆動する例を示したが、(V1,V2)の転送用クロックの周波数を更に低周期化することによって、走査線駆動本数を任意の複数本に増加することが可能である。これによって更なる低消費電力化を図ることが可能となる。
FIG. 6 is a diagram showing a timing chart in one frame at the time of partial display driving in the scanning line driving circuit shown in FIG.
Similar to the above-described embodiment, during the period when the gate scanning is not performed (Goff period), the scanning line driving clock of (V1-G, V2-G) is fixed at the L level. Further, the AC signal (M) and the inverted AC signal (MB) have waveforms for frame inversion driving.
FIG. 7 is a timing chart for 5 frames of partial display drive including normal display drive in the scanning line drive circuit shown in FIG. FIG. 7 shows that the transfer clock of (V1, V2), the alternating signal (M) and the inverted alternating signal (MB) are half the frequency of the scanning line driving clocks (V1-G, V2-G). Except for the operation, it is the same as FIG.
That is, in FIG. 7, A is a normal display period, and this period is a line inversion period (two line inversion) as shown by the waveform G in FIG. BF is a partial display period. In the (C, D) partial 2 and 3 frames, the scanning line driving clocks (V1-G, V2-G) are fixed at the L level and gate scanning is performed. There is a period (that is, a period during which a non-selection scanning voltage is output to the scanning line; a Goff period in FIG. 7).
In this embodiment, an example in which two scanning lines are driven with respect to a one-stage shift register circuit (T-1 to Tn) is shown. However, the frequency of the transfer clock of (V1, V2) is shown. By further reducing the period, it is possible to increase the number of scanning line drives to an arbitrary plurality. As a result, it is possible to further reduce power consumption.

[実施例3]
図8は、本発明の実施例3の走査線駆動回路の概略構成を示すブロック図である。
本実施例は、前述の実施例に対して、新たに、(V1−C,V2−C)のコモン電極駆動用クロック(本発明の信号線駆動用クロック)と、トランジスタ(M4’)を追加した回路構成となっている。ゲート駆動方法は、前述の実施例と同じである。
一方、シフトパルス(Tout−1〜Tout−n)がゲートに印加されるトランジスタ(M1’)は、ドレインに印加される(V1−C)のコモン制御クロックを、一つおきの対向電極走査回路(C−2,C−4,C−6,…)のコモン電圧の極性確保、および、一つおきの対向電極走査回路(C−1,C−3,C−5,…)のイネーブル信号として使用する。
また、シフトパルス(Tout−1〜Tout−n)がゲートに印加されるトランジスタ(M4’)は、ドレインに印加される(V2−C)のコモン制御クロックを、一つおきの対向電極走査回路(C−1,C−3,C−5,…)のコモン電圧の極性確保、および、一つおきの対向電極走査回路(C−2,C−4,C−6,…)のイネーブル信号として使用する。
これにより、対向電極走査回路(C−1〜C−2n)に入力される信号は、対向電極走査回路の各ブロックで独立となり、Hレベルのコモン電圧(VCOMH)、あるいは、Lレベルのコモン電圧(VCOML)の確定、および出力は1段ずつ独立に行われる。
したがって、交流化方式は、前述の実施例の2ライン反転駆動とは異なり、通常表示期間は、1ライン反転駆動、パーシャル表示期間はフレーム反転駆動とすることができ、前述の実施例1と同じになる。これにより、2ライン反転駆動で懸念される画質劣化を回避することができる。
[Example 3]
FIG. 8 is a block diagram showing a schematic configuration of the scanning line driving circuit according to the third embodiment of the present invention.
In the present embodiment, (V1-C, V2-C) common electrode drive clock (signal line drive clock of the present invention) and a transistor (M4 ′) are newly added to the above-described embodiment. Circuit configuration. The gate driving method is the same as in the previous embodiment.
On the other hand, the transistor (M1 ′) to which the shift pulse (Tout-1 to Tout-n) is applied to the gate is supplied with the common control clock (V1-C) applied to the drain every other counter electrode scanning circuit. (C-2, C-4, C-6,...) Polarity securing of common voltage and enable signals for every other counter electrode scanning circuit (C-1, C-3, C-5,...) Use as
In addition, the transistor (M4 ′) to which the shift pulses (Tout-1 to Tout-n) are applied to the gates, the (V2-C) common control clock applied to the drains, every other counter electrode scanning circuit. (C-1, C-3, C-5,...) Polarity securing of common voltage and enable signals for every other counter electrode scanning circuit (C-2, C-4, C-6,...) Use as
As a result, signals input to the counter electrode scanning circuit (C-1 to C-2n) become independent in each block of the counter electrode scanning circuit, and the H level common voltage (VCOMH) or the L level common voltage. Determination of (VCOML) and output are performed independently for each stage.
Therefore, the AC method, unlike the two-line inversion driving of the above-described embodiment, can be a one-line inversion driving in the normal display period and a frame inversion driving in the partial display period, which is the same as in the first embodiment. become. As a result, it is possible to avoid image quality degradation that is a concern in 2-line inversion driving.

図9は、図8に示す走査線駆動回路における、パーシャル表示駆動時の1フレーム内のタイミングチャートを示す図である。
図6に示すタイミングチャートとの違いは、対向電極線(COMn)への印加されるコモン電圧が、1段ずつ順次出力されることである。
(V1−C,V2−C)のコモン制御クロックは、(V1−G,V2−G)の走査線駆動用クロックと、同じ周波数で駆動する信号であり、ゲート走査を行わない期間(Goff期間)も出力を持続する。
図10は、図8に示す走査線駆動回路における、通常表示駆動含めパーシャル表示駆動5フレーム分のタイミングチャートを示す図である。
図10において、Aは通常表示期間であり、この期間はライン反転期間(1ライン反転)である。B〜Fは、パーシャル表示期間であり、(C、D)のパーシャル2、3フレームでは、(V1−G,V2−G)の走査線駆動用クロックがLレベル固定とされ、ゲート走査が行われない期間(即ち、図10のGoff期間)がある。
図10では、通常表示期間(A)に、交流化信号(M)および反転交流化信号(MB)を、1水平期間毎に切り替えてライン反転を行い、パーシャル表示期間(B〜F)は、交流化信号(M)および反転交流化信号(MB)を、1垂直期間(フレーム)毎に切り替えてフレーム反転駆動を行う。これにより、時分割駆動による低電力化を実現しつつ、画質劣化を回避することが可能となる。
FIG. 9 is a diagram showing a timing chart in one frame at the time of partial display driving in the scanning line driving circuit shown in FIG.
The difference from the timing chart shown in FIG. 6 is that the common voltage applied to the counter electrode line (COMn) is sequentially output step by step.
The common control clock of (V1-C, V2-C) is a signal driven at the same frequency as the scanning line driving clock of (V1-G, V2-G), and a period during which gate scanning is not performed (Goff period) ) Also maintains output.
FIG. 10 is a timing chart for 5 frames of partial display driving including normal display driving in the scanning line driving circuit shown in FIG.
In FIG. 10, A is a normal display period, and this period is a line inversion period (one line inversion). BF is a partial display period. In the (C, D) partial 2 and 3 frames, the scanning line driving clocks (V1-G, V2-G) are fixed at the L level and gate scanning is performed. There is a period (that is, the Goff period in FIG. 10) that is not broken.
In FIG. 10, in the normal display period (A), the AC signal (M) and the inverted AC signal (MB) are switched every horizontal period to perform line inversion, and the partial display period (B to F) The frame inversion drive is performed by switching the alternating signal (M) and the inverted alternating signal (MB) every vertical period (frame). Thereby, it is possible to avoid image quality deterioration while realizing low power consumption by time-division driving.

[実施例4]
図11は、本発明の実施例4の走査線駆動回路の概略構成を示すブロック図である。
前述の実施例2に対して、新たに、(SEL,SELB)の選択信号と、(MS,MSB)の第2交流化信号と、トランジスタ(M5,M5’、M6、M6’)を追加した回路となっている。
ゲート駆動方法は、前述の実施例2と同じであるが、表示時と非表示時において、対向電極走査回路(C−1〜C−2n)に、異なるイネーブル信号を入力する点が、前述の実施例2と異なっている。
表示時と非表示時の入力切替は、新たに追加した選択信号(SEL,SELB)によって行う。
ゲート走査が行われる期間、例えば、通常表示時、及びパーシャル表示時の表示部では、SELの選択信号をHレベル固定、SELBの選択信号をLレベル固定とする。これによって、トランジスタ(M5,M5’)がオン、トランジスタ(M6,M6’)がオフとなる。
トランジスタ(M5)がオンのときには、トランジスタ(M1)を介して、(V1−G)の走査線駆動用クロックが、一つおきの対向電極走査回路(C−1,C−3,C−5,…)に入力され、(E−1,E−3,E−5,…)のイネーブル信号となる。
同様に、トランジスタ(M5’)がオンのときには、トランジスタ(M4)を介して、(V2−G)の走査線駆動用クロックが、一つおきの対向電極走査回路(C−2,C−4,C−6,…)に入力され、(E−2,E−4,E−6,…)のイネーブル信号となる。そして、ゲート走査は、1段ずつ順次行われるので、対向電極走査回路(C−1〜C−2n)から対向電極(ITO2)に出力されるコモン電圧の出力動作も1段ずつ順次行われる。
[Example 4]
FIG. 11 is a block diagram showing a schematic configuration of the scanning line driving circuit according to the fourth embodiment of the present invention.
Newly added (SEL, SELB) selection signal, (MS, MSB) second AC signal, and transistors (M5, M5 ′, M6, M6 ′) to the second embodiment. It is a circuit.
The gate driving method is the same as that of the second embodiment described above, but the point that different enable signals are input to the counter electrode scanning circuits (C-1 to C-2n) during display and non-display is the same as described above. This is different from the second embodiment.
Input switching between display and non-display is performed by newly added selection signals (SEL, SELB).
In a period during which gate scanning is performed, for example, in a display portion during normal display and partial display, the SEL selection signal is fixed at the H level and the SELB selection signal is fixed at the L level. As a result, the transistors (M5, M5 ′) are turned on and the transistors (M6, M6 ′) are turned off.
When the transistor (M5) is turned on, the scanning line driving clock of (V1-G) is sent via the transistor (M1) every other counter electrode scanning circuit (C-1, C-3, C-5). ,..., And becomes an enable signal of (E-1, E-3, E-5,...).
Similarly, when the transistor (M5 ′) is on, the scanning line driving clock of (V2-G) is sent through the transistor (M4) every other counter electrode scanning circuit (C-2, C-4). , C-6,..., And becomes an enable signal (E-2, E-4, E-6,...). Since the gate scanning is sequentially performed step by step, the output operation of the common voltage output from the counter electrode scanning circuit (C-1 to C-2n) to the counter electrode (ITO2) is also performed step by step.

一方、パーシャル表示期間で、ゲート走査が行われない期間(後述する図11のGoff期間)は、SELの選択信号をLレベル固定、SELBの選択信号をHレベル固定とし、トランジスタ(M5,M5’)をオフ、トランジスタ(M6,M6’)をオンとする。
トランジスタ(M6,M6’)のドレインには、シフトレジスタ回路(T−1〜T−n)により出力されるシフトパルス(Tout−1〜Tout−n)が印加される。したがって、シフトパルス(Tout−1〜Tout−n)が、対向電極走査回路(C−1〜C−2n)の、(E−1〜E−2n)のイネーブル信号となる。
この場合に、隣接する各2段の対向電極走査回路には、同一のシフトパルスが、イネーブル信号として入力されるため、隣接する各2段の対向電極走査回路からの出力動作は同時に行われる。したがって、2ライン同時の出力となるが、パーシャル表示期間は、サブピクセルへの書き込みを行わない期間であり、2ライン同時出力による画質低下は表示上問題とならない。
このように、本実施例では、対向電極走査回路(C−1〜C−2n)に入力するイネーブル信号として、ゲート走査が行われる期間は、走査線駆動用クロック(V1−G,V2−G)を用い、ゲート走査が行われない期間は、シフトパルス(Tout−1〜Tout−n)を用いることで、コモン制御クロック(V1−C,V2−C)を用いることなく、表示部の画質を劣化させることなく、対向電極走査回路を駆動することが可能である。
On the other hand, in a partial display period in which gate scanning is not performed (a Goff period in FIG. 11 described later), the SEL selection signal is fixed at the L level and the SELB selection signal is fixed at the H level, and the transistors (M5, M5 ′ ) Is turned off, and the transistors (M6, M6 ′) are turned on.
Shift pulses (Tout-1 to Tout-n) output from the shift register circuits (T-1 to Tn) are applied to the drains of the transistors (M6, M6 ′). Therefore, the shift pulses (Tout-1 to Tout-n) serve as enable signals for (E-1 to E-2n) of the counter electrode scanning circuits (C-1 to C-2n).
In this case, since the same shift pulse is input as an enable signal to each adjacent two-stage counter electrode scanning circuit, the output operation from each adjacent two-stage counter electrode scanning circuit is performed simultaneously. Therefore, although two lines are output at the same time, the partial display period is a period in which writing to the sub-pixel is not performed, and the deterioration in image quality due to the simultaneous output of two lines does not cause a display problem.
Thus, in this embodiment, as the enable signal input to the counter electrode scanning circuits (C-1 to C-2n), the scanning line driving clocks (V1-G, V2-G) are used during the period when the gate scanning is performed. ) And the period during which gate scanning is not performed, the shift pulse (Tout-1 to Tout-n) is used, so that the image quality of the display unit can be reduced without using the common control clocks (V1-C, V2-C). It is possible to drive the counter electrode scanning circuit without degrading.

なお、Hレベルのコモン電圧(VCOMH)、あるいは、Lレベルのコモン電圧(VCOML)の確定には、シフトパルス(Tout−1〜Tout−n)を使用し、2ライン同時に確定を行う。
このため、交流化信号(M)および反転交流化信号(MB)のみでは、1ライン毎のコモン極性反転を実現できず、新たに、交流化信号(MS)および反転交流化信号(MSB)を追加する必要がある。
第1交流化信号(M)および第1反転交流化信号(MB)は、対向電極走査回路(C−1,C−3,...)の極性確定、第2交流化信号(MS)および第2反転交流化信号(MSB)は、対向電極走査回路(C−2,C−4,...)の極性確定とする。
第1交流化信号(M)と第1反転交流化信号(MB)、並びに、第2交流化信号(MS)と第2反転交流化信号(MSB)は、それぞれ逆位相の信号である。
さらに、第1交流化信号(M)と第2交流化信号(MS)を同位相にすれば、隣接する各2段の対向電極走査回路(例えば、C−1、C−2)は同極性となる。
第1交流化信号(M)と第2交流化信号(MS)を逆位相にすれば、隣接する各2段の対向電極走査回路(例えば、C−1、C−2)は反対の極性となる。
したがって、第1交流化信号(M)、第1反転交流化信号(MB)、第2交流化信号(MS)、および第2反転交流化信号(MSB)を制御することによって、フレーム反転、ライン反転を任意に制御することができる。
Note that the shift pulse (Tout-1 to Tout-n) is used to determine the H level common voltage (VCOMH) or the L level common voltage (VCOML), and two lines are determined simultaneously.
For this reason, the common polarity inversion for each line cannot be realized only by the AC signal (M) and the inverted AC signal (MB), and the AC signal (MS) and the inverted AC signal (MSB) are newly generated. Need to add.
The first alternating signal (M) and the first inverted alternating signal (MB) determine the polarity of the counter electrode scanning circuit (C-1, C-3, ...), the second alternating signal (MS), and The second inverted AC signal (MSB) is used to determine the polarity of the counter electrode scanning circuit (C-2, C-4,...).
The first AC signal (M) and the first inverted AC signal (MB), and the second AC signal (MS) and the second inverted AC signal (MSB) are signals having opposite phases.
Further, if the first AC signal (M) and the second AC signal (MS) are in phase, the adjacent two-stage counter electrode scanning circuits (for example, C-1 and C-2) have the same polarity. It becomes.
If the first alternating signal (M) and the second alternating signal (MS) are in opposite phases, the adjacent two-stage counter electrode scanning circuits (for example, C-1 and C-2) have opposite polarities. Become.
Therefore, by controlling the first AC signal (M), the first inverted AC signal (MB), the second AC signal (MS), and the second inverted AC signal (MSB), frame inversion and line Inversion can be controlled arbitrarily.

図12は、図11に示す走査線駆動回路における、パーシャル表示駆動時の1フレーム内のタイミングチャートを示す図である。
図12に示すように、ゲート走査が行われる期間は、(V1−G,V2−G)の走査線駆動用クロックが出力され、選択信号(SEL)がHレベル固定、選択信号(SELB)がLレベル固定とされる。
ゲート走査が行われない期間(図11のGoff期間)は、(V1−G,V2−G)の走査線駆動用クロックがLレベル固定となる。この期間は、選択信号(SEL)がLレベル固定、選択信号(SELB)がHレベル固定となる。
第1交流化信号(M)と第2交流化信号(MS)、並びに、第1反転交流化信号(MB)と第2反転交流化信号(MSB)は、互いに同極性で1垂直期間(フレーム)固定され、フレーム反転駆動の波形となっている。
図13は、図11に示す走査線駆動回路における、通常表示駆動含めパーシャル表示駆動5フレーム分のタイミングチャートを示す図である。
図13において、Aは通常表示期間であり、この期間はライン反転期間(1ライン反転)である。B〜Fは、パーシャル表示期間であり、(C、D)のパーシャル2、3フレームでは、ゲート走査が行われない期間(図13のGoff期間)がある。
第1交流化信号(M)と第2交流化信号(MS)、並びに、第1反転交流化信号(MB)と第2反転交流化信号(MSB)は、通常表示期間(A)は、ライン反転を実現するため互いに逆位相であり、パーシャル表示期間(B〜F)は、フレーム反転を実現するため、互いに同位相となっている。
このように、本実施例でも、表示部の画質に影響を与えることなく、コモン制御クロック(V1−C,V2−C)を用いることなく、パーシャル表示が可能であり、コモン制御クロック(V1−C,V2−C)による消費電力増加分を削減して低消費電力化できる。
FIG. 12 is a timing chart in one frame at the time of partial display driving in the scanning line driving circuit shown in FIG.
As shown in FIG. 12, during the period when gate scanning is performed, the scanning line driving clocks (V1-G, V2-G) are output, the selection signal (SEL) is fixed at the H level, and the selection signal (SELB) is The L level is fixed.
During a period in which gate scanning is not performed (Goff period in FIG. 11), the scanning line driving clock of (V1-G, V2-G) is fixed at the L level. During this period, the selection signal (SEL) is fixed at the L level and the selection signal (SELB) is fixed at the H level.
The first AC signal (M) and the second AC signal (MS), and the first inverted AC signal (MB) and the second inverted AC signal (MSB) have the same polarity and one vertical period (frame). ) It is fixed and has a waveform of frame inversion drive.
FIG. 13 is a timing chart for 5 frames of partial display driving including normal display driving in the scanning line driving circuit shown in FIG.
In FIG. 13, A is a normal display period, and this period is a line inversion period (one line inversion). B to F are partial display periods, and there are periods during which gate scanning is not performed (Goff period in FIG. 13) in the partial 2 and 3 frames of (C, D).
The first AC signal (M) and the second AC signal (MS), and the first inverted AC signal (MB) and the second inverted AC signal (MSB) are displayed during the normal display period (A). The phases are opposite to each other in order to realize inversion, and the partial display periods (B to F) are in phase with each other in order to realize frame inversion.
As described above, also in this embodiment, partial display is possible without affecting the image quality of the display unit and without using the common control clock (V1-C, V2-C), and the common control clock (V1- C, V2-C) can reduce power consumption and reduce power consumption.

[実施例5]
液晶表示装置の駆動方法として、独立容量結合(Charge-Coupling)駆動方法が知られている。(例えば、特許文献2参照。)
図14は、この独立容量結合(Charge-Coupling)駆動液晶表示パネルの1サブピクセルの等価回路を示す回路図である。
図14において、Gnは走査線、Snは映像線、GEnは補償ライン、CLCは液晶容量、Cstは蓄積容量、TFTは薄膜トランジスタ、ITO1は画素電極、ITO2は対向電極である。なお、図14において、画素電極(ITO1)と、対向電極とは、液晶を挟んで対向して設けられ、従って、液晶には、基板と直交する方向に電界が印加される。
独立容量結合(Charge-Coupling)駆動方法では、走査線(Gn)に走査電圧を印加して、薄膜トランジスタをオンとし、1表示期間、画素電極(ITO1)に映像線(Sn)から映像電圧を印加する。その後、薄膜トランジスタ(TFT)をオフとして、補償ライン(GEn)に補償電圧を印加する。
このように、独立容量結合(Charge-Coupling)駆動方法では、各サブピクセルに書き込む電圧は、映像線(Sn)から印加される映像電圧と、補償ライン(GEn)から印加される補償電圧とで決定される。
[Example 5]
As a driving method of a liquid crystal display device, an independent capacitive coupling driving method is known. (For example, see Patent Document 2.)
FIG. 14 is a circuit diagram showing an equivalent circuit of one sub-pixel of this independent-capacitance coupling (Charge-Coupling) driving liquid crystal display panel.
In FIG. 14, Gn is a scanning line, Sn is a video line, GEn is a compensation line, CLC is a liquid crystal capacitor, Cst is a storage capacitor, TFT is a thin film transistor, ITO1 is a pixel electrode, and ITO2 is a counter electrode. In FIG. 14, the pixel electrode (ITO1) and the counter electrode are provided to face each other with the liquid crystal interposed therebetween. Therefore, an electric field is applied to the liquid crystal in a direction perpendicular to the substrate.
In the independent-capacitance coupling (Charge-Coupling) driving method, a scanning voltage is applied to the scanning line (Gn), the thin film transistor is turned on, and a video voltage is applied from the video line (Sn) to the pixel electrode (ITO1) for one display period. To do. Thereafter, the thin film transistor (TFT) is turned off, and a compensation voltage is applied to the compensation line (GEn).
As described above, in the independent-capacitance coupling (Charge-Coupling) driving method, the voltage written to each sub-pixel is the video voltage applied from the video line (Sn) and the compensation voltage applied from the compensation line (GEn). It is determined.

図15は、従来の独立容量結合(Charge-Coupling)駆動液晶表示パネルを駆動する走査線駆動回路の概略構成を示すブロック図である。図16は、図15に示す走査線駆動回路のタイミングチャートを示す図である。
図15において、例えば、(C−2)の対向電極走査回路は、転送クロック(V2)によりオンとなるトランジスタ(M2,M3)を介して入力される交流化信号(M)と反転交流化信号(MB)に基づき、Hレベルの補償電圧(VCH)、あるいは、Lレベルの補償電圧(VCL)のいずれかを出力するのかを確定し、転送クロック(V1)をイネーブル信号(E)として入力することにより、前段の補償ライン(GE1)に対して、Hレベル、あるいは、Lレベルの補償電圧を出力する。
本発明は、この独立容量結合(Charge-Coupling)駆動液晶表示パネルに適用することも可能である。その場合は、前述した各実施例において、(C−1〜C−n+1)の各対向電極走査回路から前段の補償ラインに、Hレベル、あるいは、Lレベルの補償電圧を出力するようにすればよい。
なお、図15において、(T−0)のシフトレジスト回路と、(C−1)の対向電極走査回路とは表示パネルの動作には無関係であるので、(T−0)のシフトレジスト回路と、(C−1)の対向電極走査回路と、それらの出力を入力とするトランジスタ(M1,M2,M3)は省略することも可能である。
以上、本発明者によってなされた発明を、前記実施例に基づき具体的に説明したが、本発明は、前記実施例に限定されるものではなく、その要旨を逸脱しない範囲において種々変更可能であることは勿論である。
FIG. 15 is a block diagram showing a schematic configuration of a scanning line driving circuit for driving a conventional independent-capacitance coupling (Charge-Coupling) driving liquid crystal display panel. 16 is a timing chart of the scanning line driving circuit shown in FIG.
In FIG. 15, for example, the counter electrode scanning circuit of (C-2) includes an alternating signal (M) and an inverted alternating signal input via transistors (M2, M3) that are turned on by the transfer clock (V2). Based on (MB), it is determined whether to output either the H level compensation voltage (VCH) or the L level compensation voltage (VCL), and the transfer clock (V1) is input as the enable signal (E). As a result, an H-level or L-level compensation voltage is output to the preceding-stage compensation line (GE1).
The present invention can also be applied to such a charge-coupling driving liquid crystal display panel. In such a case, in each of the above-described embodiments, an H-level or L-level compensation voltage is output from each counter electrode scanning circuit (C-1 to Cn + 1) to the preceding compensation line. Good.
In FIG. 15, the shift resist circuit of (T-0) and the counter electrode scanning circuit of (C-1) are irrelevant to the operation of the display panel. The counter electrode scanning circuit (C-1) and the transistors (M1, M2, M3) whose outputs are input can be omitted.
As mentioned above, the invention made by the present inventor has been specifically described based on the above embodiments. However, the present invention is not limited to the above embodiments, and various modifications can be made without departing from the scope of the invention. Of course.

COM 対向電極線(コモン線)
G 走査線(ゲート線)
GE 補償ライン
S 映像線(ソース線、ドレイン線)
TFT 薄膜トランジスタ
PIX 画素電極
ITO2 対向電極
CLC 液晶容量
Cst 蓄積容量
SDIV 映像線駆動回路(ソースドライバ)
T−0〜T−n シフトレジスタ回路
M1〜M6,M1’,M4’〜M6’ トランジスタ
C−1〜C−n+1,C−2n 対向電極走査回路
COM Counter electrode wire (common wire)
G Scan line (Gate line)
GE compensation line S Video line (source line, drain line)
TFT Thin film transistor PIX Pixel electrode ITO2 Counter electrode CLC Liquid crystal capacitor Cst Storage capacitor SDIV Video line drive circuit (source driver)
T-0 to Tn Shift register circuits M1 to M6, M1 ', M4' to M6 'Transistors C-1 to Cn + 1, C-2n Counter electrode scanning circuit

Claims (18)

複数の画素と、
前記複数の画素に走査電圧を印加する複数の走査線と、
前記複数の走査線の延在方向に沿って形成され、前記複数の画素に所定の電圧を印加する複数の信号線とを有する表示パネルと、
前記表示パネルを駆動する駆動回路とを備え、
前記駆動回路は、入力される転送クロックに基づき所定期間毎に、1番目ないしn(n≧2)番目のシフトパルスを順次出力するシフトレジスタ回路と、
それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第1ないし第j(j≧2)トランジスタと、
j×n個の信号線走査回路とを有し、
前記各第1ないし第jトランジスタは、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスに基づき、それぞれ第1から第j走査線駆動用クロックをサンプリングして、1番目ないしj×n番目の走査線用の前記走査電圧として出力し、
前記各信号線走査回路は、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスと、交流化信号と、反転交流化信号と、前記転送クロックとに基づき、1番目ないしj×n番目の信号線用の前記所定の電圧を出力することを特徴とする表示装置。
A plurality of pixels;
A plurality of scanning lines for applying a scanning voltage to the plurality of pixels;
A display panel formed along the extending direction of the plurality of scanning lines and having a plurality of signal lines for applying a predetermined voltage to the plurality of pixels;
A drive circuit for driving the display panel,
The drive circuit includes a shift register circuit that sequentially outputs first to n (n ≧ 2) shift pulses at predetermined intervals based on an input transfer clock;
N first to jth (j ≧ 2) transistors to which the first to nth shift pulses output from the shift register circuit are respectively applied to the gates;
j × n signal line scanning circuits,
Each of the first to j-th transistors samples the first to j-th scan line driving clocks based on the first to n-th shift pulses output from the shift register circuit, respectively. output as the scan voltage for the nth scan line,
Each of the signal line scanning circuits is based on the first to j × n shift pulses output from the shift register circuit, the AC signal, the inverted AC signal, and the transfer clock. A display device that outputs the predetermined voltage for the second signal line.
前記走査線駆動用クロックは、1フレーム期間内に、第1の電圧レベルあるいは第2の電圧レベルに固定されるオフ期間を有することを特徴とする請求項1に記載の表示装置。 2. The display device according to claim 1, wherein the scanning line driving clock has an off period fixed to the first voltage level or the second voltage level within one frame period. 複数の画素と、
前記複数の画素に走査電圧を印加する複数の走査線と、
前記複数の走査線の延在方向に沿って形成され、前記複数の画素に所定の電圧を印加する複数の信号線とを有する表示パネルと、
前記表示パネルを駆動する駆動回路とを備え、
前記駆動回路は、入力される転送クロックに基づき所定期間毎に、1番目ないしn(n≧2)番目のシフトパルスを順次出力するシフトレジスタ回路と、
それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第1トランジスタおよび第2のトランジスタと、
2n個の信号線走査回路とを有し、
k(1≦k≦n)番目の第1トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、第1走査線駆動用クロックをサンプリングして、(2k−1)番目の走査線用の前記走査電圧として出力し、
k番目の第2トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、周期が同じで位相が前記第1走査線駆動用クロックと異なる第2走査線駆動用クロックをサンプリングして、2k番目の走査線用の前記走査電圧として出力し、
(2k−1)番目と2k番目の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目およびk番目のシフトパルスと、交流化信号と、反転交流化信号と、前記転送クロックとに基づき、(2k−1)番目と2k番目の信号線用の前記所定の電圧を出力することを特徴とする表示装置。
A plurality of pixels;
A plurality of scanning lines for applying a scanning voltage to the plurality of pixels;
A display panel formed along the extending direction of the plurality of scanning lines and having a plurality of signal lines for applying a predetermined voltage to the plurality of pixels;
A drive circuit for driving the display panel,
The drive circuit includes a shift register circuit that sequentially outputs first to n (n ≧ 2) shift pulses at predetermined intervals based on an input transfer clock;
N first transistors and second transistors to which the first to nth shift pulses output from the shift register circuit are respectively applied to the gates;
2n signal line scanning circuits,
The kth (1 ≦ k ≦ n) th first transistor samples the first scanning line driving clock based on the kth shift pulse output from the shift register circuit, and the (2k−1) th transistor. Output as the scanning voltage for the scanning line,
The kth second transistor samples a second scanning line driving clock having the same period and a different phase from the first scanning line driving clock based on the kth shift pulse output from the shift register circuit. And output as the scanning voltage for the 2kth scanning line,
The (2k-1) th and 2kth signal line scanning circuits include the (k-1) th and kth shift pulses output from the shift register circuit, an AC signal, an inverted AC signal, A display device that outputs the predetermined voltage for the (2k-1) th and 2kth signal lines based on a transfer clock.
前記(2k−1)番目と前記2k番目の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスと、前記交流化信号と、前記反転交流化信号と、前記転送クロックとに基づき前記(2k−1)番目と2k番目の信号線用の前記所定の電圧を選択し、前記シフトレジスタ回路から出力されるk番目のシフトパルスと前記転送クロックとに基づき、当該選択した電圧を出力することを特徴とする請求項に記載の表示装置。 The (2k-1) th and 2kth signal line scanning circuits are the (k-1) th shift pulse output from the shift register circuit, the AC signal, the inverted AC signal, The predetermined voltage for the (2k-1) th and 2kth signal lines is selected based on the transfer clock, and based on the kth shift pulse output from the shift register circuit and the transfer clock, The display device according to claim 3 , wherein the selected voltage is output. それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第3トランジスタと、
前記各信号線走査回路毎に設けられる2n個の第4トランジスタおよび第5トランジスタとを有し、
k番目の第3トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、前記転送クロックをサンプリングするとともに、前記(2k−1)番目と2k番目の信号線走査回路にイネーブル信号として入力し、
(2k−1)番目の第4トランジスタは、前記(k−1)番目の第3トランジスタでサンプリングされた転送クロックに基づき、前記交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、
(2k−1)番目の第5トランジスタは、前記(k−1)番目の第3トランジスタでサンプリングされた転送クロックに基づき、前記反転交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、
2k番目の第4トランジスタは、前記(k−1)番目の第3トランジスタでサンプリングされた転送クロックに基づき、前記交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力し、
2k番目の第5トランジスタは、前記(k−1)番目の第3トランジスタでサンプリングされた転送クロックに基づき、前記反転交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力することを特徴とする請求項または請求項に記載の表示装置。
N third transistors each having a gate to which the first to n-th shift pulses output from the shift register circuit are applied;
2n fourth transistors and fifth transistors provided for each signal line scanning circuit,
The k-th third transistor samples the transfer clock based on the k-th shift pulse output from the shift register circuit and also enables an enable signal to the (2k-1) -th and 2k-th signal line scanning circuits. Enter as
The (2k-1) th fourth transistor samples the AC signal based on the transfer clock sampled by the (k-1) th third transistor, and outputs the (2k-1) th signal. Input to the line scanning circuit,
The (2k-1) -th fifth transistor samples the inverted AC signal based on the transfer clock sampled by the (k-1) -th third transistor, and the (2k-1) -th transistor Input to the signal line scanning circuit,
The 2k-th fourth transistor samples the alternating signal based on the transfer clock sampled by the (k-1) -th third transistor, and inputs it to the 2k-th signal line scanning circuit,
The 2k-th fifth transistor samples the inverted AC signal based on the transfer clock sampled by the (k-1) -th third transistor and inputs the sampled signal to the 2k-th signal line scanning circuit. the display device according to claim 3 or claim 4, characterized in.
前記転送クロックは、周期が同じで、位相が異なる第1転送クロックと第2転送クロックであり、
互いに隣接する2つの第3トランジスタの一方は、前記第1転送クロックをサンプリングし、前記互いに隣接する2つの第3トランジスタの他方は、前記第2転送クロックをサンプリングすることを特徴とする請求項に記載の表示装置。
The transfer clock is a first transfer clock and a second transfer clock having the same period and different phases,
One of the two adjacent third transistors from each other, said first sampling the transfer clock, the other two of the third transistor, wherein adjacent to each other, according to claim 5, characterized in that sampling the second transfer clock The display device described in 1.
複数の画素と、
前記複数の画素に走査電圧を印加する複数の走査線と、
前記複数の走査線の延在方向に沿って形成され、前記複数の画素に所定の電圧を印加する複数の信号線とを有する表示パネルと、
前記表示パネルを駆動する駆動回路とを備え、
前記駆動回路は、入力される転送クロックに基づき所定期間毎に、1番目ないしn(n≧2)番目のシフトパルスを順次出力するシフトレジスタ回路と、
それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第1トランジスタおよび第2のトランジスタと、
2n個の信号線走査回路とを有し、
k(1≦k≦n)番目の第1トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、第1走査線駆動用クロックをサンプリングして、(2k−1)番目の走査線用の前記走査電圧として出力し、
k番目の第2トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、周期が同じで位相が前記第1走査線駆動用クロックと異なる第2走査線駆動用クロックをサンプリングして、2k番目の走査線用の前記走査電圧として出力し、
(2k−1)番目と2k番目の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目およびk番目のシフトパルスと、交流化信号と、反転交流化信号と、第1信号線駆動用クロックと、周期が同じで位相が前記第1走信号線駆動用クロックと異なる第2信号線駆動用クロックとに基づき、(2k−1)番目と2k番目の信号線用の前記所定の電圧を出力することを特徴とする表示装置。
A plurality of pixels;
A plurality of scanning lines for applying a scanning voltage to the plurality of pixels;
A display panel formed along the extending direction of the plurality of scanning lines and having a plurality of signal lines for applying a predetermined voltage to the plurality of pixels;
A drive circuit for driving the display panel,
The drive circuit includes a shift register circuit that sequentially outputs first to n (n ≧ 2) shift pulses at predetermined intervals based on an input transfer clock;
N first transistors and second transistors to which the first to nth shift pulses output from the shift register circuit are respectively applied to the gates;
2n signal line scanning circuits,
The kth (1 ≦ k ≦ n) th first transistor samples the first scanning line driving clock based on the kth shift pulse output from the shift register circuit, and the (2k−1) th transistor. Output as the scanning voltage for the scanning line,
The kth second transistor samples a second scanning line driving clock having the same period and a different phase from the first scanning line driving clock based on the kth shift pulse output from the shift register circuit. And output as the scanning voltage for the 2kth scanning line,
The (2k-1) th and 2kth signal line scanning circuits include the (k-1) th and kth shift pulses output from the shift register circuit, an alternating signal, an inverted alternating signal, Based on one signal line driving clock and a second signal line driving clock having the same cycle and a different phase from the first running signal line driving clock, the (2k-1) th and 2kth signal lines A display device that outputs the predetermined voltage.
前記(2k−1)の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスと、前記交流化信号と、前記反転交流化信号と、前記第2信号線駆動用クロックとに基づき、前記(2k−1)番目の信号線用の前記所定の電圧を選択し、前記シフトレジスタ回路から出力されるk番目のシフトパルスと前記第1信号線駆動用クロックとに基づき、当該選択した電圧を出力し、
前記2k番目の信号線走査回路は、前記シフトレジスタ回路から出力されるk番目のシフトパルスと、前記交流化信号と、前記反転交流化信号と、前記第1信号線駆動用クロックとに基づき、前記2k番目の信号線用の前記所定の電圧を選択し、前記シフトレジスタ回路から出力されるk番目のシフトパルスと前記第2信号線駆動用クロックとに基づき、当該選択した電圧を出力することを特徴とする請求項に記載の表示装置。
The (2k-1) signal line scanning circuit includes the (k-1) th shift pulse output from the shift register circuit, the AC signal, the inverted AC signal, and the second signal line. The predetermined voltage for the (2k−1) th signal line is selected based on the driving clock, and the kth shift pulse output from the shift register circuit and the first signal line driving clock are selected. Output the selected voltage based on
The 2k-th signal line scanning circuit is based on the k-th shift pulse output from the shift register circuit, the alternating signal, the inverted alternating signal, and the first signal line driving clock. The predetermined voltage for the 2k-th signal line is selected, and the selected voltage is output based on the k-th shift pulse output from the shift register circuit and the second signal line driving clock. The display device according to claim 7 .
それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第3トランジスタおよび第4トランジスタと、
前記2n個の信号線走査回路毎に設けられる2n個の第5トランジスタおよび第6トランジスタとを有し、
k番目の第3トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、前記第1信号線駆動用クロックをサンプリングして、(2k−1)番目の信号線走査回路にイネーブル信号として入力し、
k番目の第4トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、前記第2信号線駆動用クロックをサンプリングして、2k番目の信号線走査回路にイネーブル信号として入力し、
(2k−1)番目の第5トランジスタは、前記(k−1)番目の第4トランジスタでサンプリングされた前記第2信号線駆動用クロックに基づき、前記交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、
(2k−1)番目の第6トランジスタは、前記(k−1)番目の第4トランジスタでサンプリングされた前記第2信号線駆動用クロックに基づき、前記反転交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、
2k番目の第5トランジスタは、前記k番目の第3トランジスタでサンプリングされた前記第1信号線駆動用クロックに基づき、前記交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力し、
2k番目の第6トランジスタは、前記k番目の第3トランジスタでサンプリングされた前記第1信号線駆動用クロックに基づき、前記反転交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力することを特徴とする請求項または請求項に記載の表示装置。
N third transistors and fourth transistors to which the first to nth shift pulses output from the shift register circuit are respectively applied to the gates;
2n fifth and sixth transistors provided for each of the 2n signal line scanning circuits,
The kth third transistor samples the first signal line driving clock based on the kth shift pulse output from the shift register circuit and enables the (2k-1) th signal line scanning circuit. Input as a signal,
The kth fourth transistor samples the second signal line driving clock based on the kth shift pulse output from the shift register circuit, and inputs it to the 2kth signal line scanning circuit as an enable signal. ,
The (2k−1) th fifth transistor samples the AC signal based on the second signal line driving clock sampled by the (k−1) th fourth transistor, and outputs the (2k−1) th transistor. -1) Input to the first signal line scanning circuit,
The (2k-1) th sixth transistor samples the inverted AC signal based on the second signal line driving clock sampled by the (k-1) th fourth transistor, and 2k-1) input to the signal line scanning circuit,
The 2k-th fifth transistor samples the alternating signal based on the first signal line drive clock sampled by the k-th third transistor and inputs the sampled AC signal to the 2k-th signal line scanning circuit. ,
The 2k-th sixth transistor samples the inverted AC signal based on the first signal-line driving clock sampled by the k-th third transistor, and inputs it to the 2k-th signal line scanning circuit. the display device according to claim 7 or claim 8, characterized in that.
前記第1および第2走査線駆動用クロックは、1フレーム期間内に、第1の電圧レベルあるいは第2の電圧レベルに固定されるオフ期間を有することを特徴とする請求項ないし請求項のいずれか1項に記載の表示装置。 It said first and second scanning line driving clock in one frame period, according to claim 3 or claim characterized in that it has an off period which is fixed to the first voltage level or second voltage level 9 The display device according to any one of the above. 複数の画素と、
前記複数の画素に走査電圧を印加する複数の走査線と、
前記複数の走査線の延在方向に沿って形成され、前記複数の画素に所定の電圧を印加する複数の信号線とを有する表示パネルと、
前記表示パネルを駆動する駆動回路とを備え、
前記駆動回路は、入力される転送クロックに基づき所定期間毎に、1番目ないしn(n≧2)番目のシフトパルスを順次出力するシフトレジスタ回路と、
それぞれゲートに、前記シフトレジスタ回路から出力される1番目ないしn番目のシフトパルスが印加されるn個の第1トランジスタおよび第2のトランジスタと、
それぞれゲートに、選択信号が印加されるn個の第3トランジスタおよび第4トランジスタと、
それぞれゲートに、反転選択信号が印加されるn個の第5トランジスタおよび第6トランジスタと、
2n個の信号線走査回路とを有し、
k(1≦k≦n)番目の第1トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、第1走査線駆動用クロックをサンプリングして、(2k−1)番目の走査線用の前記走査電圧として出力し、
k番目の第2トランジスタは、前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、周期が同じで位相が前記第1走査線駆動用クロックと異なる第2走査線駆動用クロックをサンプリングして、2k番目の走査線用の前記走査電圧として出力し、
k番目の第3トランジスタは、前記選択信号に基づき、k番目の第1トランジスタでサンプリングした前記第1走査線駆動用クロックを(2k−1)番目の信号線走査回路にイネーブル信号として入力し、
k番目の第4トランジスタは、前記選択信号に基づき、k番目の第2トランジスタでサンプリングした前記第2走査線駆動用クロックを2k番目の信号線走査回路にイネーブル信号として入力し、
k番目の第5トランジスタは、前記反転選択信号に基づき、前記シフトレジスタ回路から出力されるk番目のシフトパルスを(2k−1)番目の信号線走査回路にイネーブル信号として入力し、
k番目の第6トランジスタは、前記反転選択信号に基づき、前記シフトレジスタ回路から出力されるk番目のシフトパルスを2k番目の信号線走査回路にイネーブル信号として入力し、
(2k−1)番目と2k番目の信号線走査回路は、前記シフトレジスタ回路から出力される(k−1)番目およびk番目のシフトパルスと、第1交流化信号と、反転第1交流化信号と、第2交流化信号と、反転第2交流化信号と、前記第1および第2走査線駆動用クロックとに基づき、(2k−1)番目と2k番目の信号線用の前記所定の電圧を出力することを特徴とする表示装置。
A plurality of pixels;
A plurality of scanning lines for applying a scanning voltage to the plurality of pixels;
A display panel formed along the extending direction of the plurality of scanning lines and having a plurality of signal lines for applying a predetermined voltage to the plurality of pixels;
A drive circuit for driving the display panel,
The drive circuit includes a shift register circuit that sequentially outputs first to n (n ≧ 2) shift pulses at predetermined intervals based on an input transfer clock;
N first transistors and second transistors to which the first to nth shift pulses output from the shift register circuit are respectively applied to the gates;
N third and fourth transistors each having a selection signal applied to their gates;
N fifth and sixth transistors each having an inverted selection signal applied to their gates;
2n signal line scanning circuits,
The kth (1 ≦ k ≦ n) th first transistor samples the first scanning line driving clock based on the kth shift pulse output from the shift register circuit, and the (2k−1) th transistor. Output as the scanning voltage for the scanning line,
The kth second transistor samples a second scanning line driving clock having the same period and a different phase from the first scanning line driving clock based on the kth shift pulse output from the shift register circuit. And output as the scanning voltage for the 2kth scanning line,
The kth third transistor inputs the first scanning line driving clock sampled by the kth first transistor to the (2k−1) th signal line scanning circuit as an enable signal based on the selection signal,
The kth fourth transistor inputs the second scanning line driving clock sampled by the kth second transistor to the 2kth signal line scanning circuit as an enable signal based on the selection signal,
The kth fifth transistor inputs the kth shift pulse output from the shift register circuit to the (2k−1) th signal line scanning circuit as an enable signal based on the inversion selection signal,
The kth sixth transistor inputs the kth shift pulse output from the shift register circuit to the 2kth signal line scanning circuit as an enable signal based on the inversion selection signal,
The (2k-1) th and 2kth signal line scanning circuits are the (k-1) th and kth shift pulses output from the shift register circuit, the first AC signal, and the inverted first AC signal. Based on the signal, the second AC signal, the inverted second AC signal, and the first and second scanning line driving clocks, the predetermined for the (2k-1) th and 2kth signal lines. A display device that outputs a voltage.
前記(2k−1)番目の信号線走査回路は、(k−1)番目のシフトレジスタ回路から出力されるシフトパルスと、前記第1交流化信号と、前記反転第1交流化信号とに基づき、前記(2k−1)番目の信号線用の前記所定の電圧を選択し、前記第1走査線駆動用クロックあるいは前記シフトレジスタ回路から出力されるk番目のシフトパルスとに基づき、 当該選択した電圧を出力し、
前記2k番目の信号線走査回路は、(k−1)番目のシフトレジスタ回路から出力されるシフトパルスと、前記第2交流化信号と、前記反転第2交流化信号とに基づき、前記2k番目の信号線用の前記所定の電圧を選択し、前記第2走査線駆動用クロックあるいは前記シフトレジスタ回路から出力されるk番目のシフトパルスに基づき、当該選択した電圧を出力することを特徴とする請求項11に記載の表示装置。
The (2k-1) th signal line scanning circuit is based on the shift pulse output from the (k-1) th shift register circuit, the first AC signal, and the inverted first AC signal. The predetermined voltage for the (2k−1) th signal line is selected, and the selected voltage is selected based on the first scanning line driving clock or the kth shift pulse output from the shift register circuit. Output voltage,
The 2k-th signal line scanning circuit is configured to generate the 2k-th signal line based on the shift pulse output from the (k-1) th shift register circuit, the second AC signal, and the inverted second AC signal. The predetermined voltage for the signal line is selected, and the selected voltage is output based on the second scanning line driving clock or the kth shift pulse output from the shift register circuit. The display device according to claim 11 .
前記2n個の信号線走査回路毎に設けられる2n個の第7トランジスタおよび第8トランジスタとを有し、
(2k−1)番目の第7トランジスタは、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスに基づき、前記第1交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、
(2k−1)番目の第8トランジスタは、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスに基づき、前記反転第1交流化信号をサンプリングして、前記(2k−1)番目の信号線走査回路に入力し、
2k番目の第7トランジスタは、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスに基づき、前記第2交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力し、
2k番目の第8トランジスタは、前記シフトレジスタ回路から出力される(k−1)番目のシフトパルスに基づき、前記反転第2交流化信号をサンプリングして、前記2k番目の信号線走査回路に入力することを特徴とする請求項11または請求項12に記載の表示装置。
2n seventh transistors and eighth transistors provided for each of the 2n signal line scanning circuits,
The (2k-1) th seventh transistor samples the first alternating signal based on the (k-1) th shift pulse output from the shift register circuit, and the (2k-1) th transistor Input to the signal line scanning circuit
The (2k-1) -th eighth transistor samples the inverted first alternating signal based on the (k-1) -th shift pulse output from the shift register circuit, and outputs the (2k-1) Input to the second signal line scanning circuit,
The 2k-th seventh transistor samples the second alternating signal based on the (k−1) -th shift pulse output from the shift register circuit, and inputs it to the 2k-th signal line scanning circuit. ,
The 2k-th eighth transistor samples the inverted second AC signal based on the (k−1) -th shift pulse output from the shift register circuit, and inputs it to the 2k-th signal line scanning circuit. the display device according to claim 11 or claim 12, characterized in that.
前記転送クロックは、周期が同じで、位相が異なる第1転送クロックと第2転送クロックであることを特徴とする請求項13に記載の表示装置。 The display device according to claim 13 , wherein the transfer clock is a first transfer clock and a second transfer clock having the same period and different phases. 前記第1および第2走査線駆動用クロックは、1フレーム期間内に、第1の電圧レベルあるいは第2の電圧レベルに固定されるオフ期間を有することを特徴とする請求項11ないし請求項14のいずれか1項に記載の表示装置。 It said first and second scanning line driving clock in one frame period, claims 11 to characterized in that it has an off period which is fixed to the first voltage level or second voltage level 14 The display device according to any one of the above. 前記第1および第2走査線駆動用クロックが前記オフ期間のときに、前記選択信号が第3の電圧レベル、前記反転選択信号が第4の電圧レベルであり、
前記第1および第2走査線駆動用クロックが前記オフ期間以外の期間に、前記選択信号が前記第4の電圧レベル、前記反転選択信号が前記第3の電圧レベルであることを特徴とする請求項15に記載の表示装置。
When the first and second scanning line driving clocks are in the off period, the selection signal is at a third voltage level, and the inverted selection signal is at a fourth voltage level;
The selection signal is at the fourth voltage level and the inverted selection signal is at the third voltage level when the first and second scanning line driving clocks are other than the off period. Item 16. The display device according to Item 15 .
前記第1および第2走査線駆動用クロックが前記オフ期間のときに、前記第1交流化信号と前記第2交流化信号とは、同位相の信号であることを特徴とする請求項15または請求項16に記載の表示装置。 16. The first alternating signal and the second alternating signal are signals having the same phase when the first and second scanning line driving clocks are in the off period. The display device according to claim 16 . 通常の表示期間のときに、前記第1交流化信号と前記第2交流化信号とは、逆位相の信号であり、
パーシャル表示期間のときに、前記第1交流化信号と前記第2交流化信号とは、同位相の信号であることを特徴とする請求項11ないし請求項17のいずれか1項に記載の表示装置。
During a normal display period, the first alternating signal and the second alternating signal are signals having opposite phases,
When the partial display period, wherein the first alternating signal and the second alternating signal, the display according to any one of claims 11 to 17, characterized in that a signal of the same phase apparatus.
JP2011180080A 2011-08-22 2011-08-22 Display device Active JP5226115B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011180080A JP5226115B2 (en) 2011-08-22 2011-08-22 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011180080A JP5226115B2 (en) 2011-08-22 2011-08-22 Display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2005359799A Division JP4902185B2 (en) 2005-12-14 2005-12-14 Display device

Publications (2)

Publication Number Publication Date
JP2011242804A JP2011242804A (en) 2011-12-01
JP5226115B2 true JP5226115B2 (en) 2013-07-03

Family

ID=45409428

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011180080A Active JP5226115B2 (en) 2011-08-22 2011-08-22 Display device

Country Status (1)

Country Link
JP (1) JP5226115B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013118651A1 (en) * 2012-02-10 2013-08-15 シャープ株式会社 Display device and drive method therefor

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4590879B2 (en) * 2004-02-12 2010-12-01 セイコーエプソン株式会社 Liquid crystal device, driving circuit of liquid crystal device, driving method thereof, and electronic apparatus
JP2005285168A (en) * 2004-03-29 2005-10-13 Alps Electric Co Ltd Shift register and liquid crystal driving circuit using the same
JP2005300948A (en) * 2004-04-13 2005-10-27 Hitachi Displays Ltd Display device and driving method therefor

Also Published As

Publication number Publication date
JP2011242804A (en) 2011-12-01

Similar Documents

Publication Publication Date Title
KR101323090B1 (en) Liquid crystal display and driving method thereof
US8581823B2 (en) Liquid crystal display device and driving method thereof
JP4902185B2 (en) Display device
JP5306762B2 (en) Electro-optical device and electronic apparatus
US20150187308A1 (en) Display Device Capable Of Driving At Low Speed
JP4566975B2 (en) Liquid crystal display device and driving method thereof
KR100365500B1 (en) Method of Driving Liquid Crystal Panel in Dot Inversion and Apparatus thereof
KR101902562B1 (en) Liquid Crystal Display And Driving Method Thereof
KR101585687B1 (en) Liquid crystal display
KR20080036912A (en) Display device and driving method thereof
KR20120073793A (en) Liquid crystal display and driving method thereof
US7522147B2 (en) Source driver and data switching circuit thereof
JP2001166741A (en) Semiconductor integrated circuit device and liquid crystal display device
JP2007140192A (en) Active matrix type liquid crystal display device
JP2000221476A (en) Electrooptical device drive circuit, electrooptical device and electronic equipment
JP5226115B2 (en) Display device
JP2006072211A (en) Liquid crystal display and driving method of liquid crystal display
US20050104826A1 (en) Method of driving liquid crystal display
JP2007140191A (en) Active matrix type liquid crystal display device
KR100909048B1 (en) LCD and its driving method
KR100864975B1 (en) Apparatus and method of driving liquid crystal display device
JP2009205044A (en) Electrooptical device, drive circuit, and electronic equipment
JP2000075263A (en) Driving circuit for active matrix type liquid crystal display device
JP2007121934A (en) Liquid crystal display device and method of driving
KR100994229B1 (en) Liquid crystal display apparatus and method for driving the same

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130306

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130312

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130313

R150 Certificate of patent or registration of utility model

Ref document number: 5226115

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160322

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250