JP5104592B2 - データ処理装置、データ処理方法およびプログラム - Google Patents
データ処理装置、データ処理方法およびプログラム Download PDFInfo
- Publication number
- JP5104592B2 JP5104592B2 JP2008169099A JP2008169099A JP5104592B2 JP 5104592 B2 JP5104592 B2 JP 5104592B2 JP 2008169099 A JP2008169099 A JP 2008169099A JP 2008169099 A JP2008169099 A JP 2008169099A JP 5104592 B2 JP5104592 B2 JP 5104592B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- data processing
- region
- instruction information
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
Description
21 プロセッサ
22A 領域分割部
22B 領域設定部
22C 規則構造生成部
22D 配線構築部
22E バッファ挿入部
23 調整部
23A 境界位置調整部
23B 構造位置調整部
23C ハードマクロ位置調整部
25 出力インターフェース(出力I/F)
26 表示部
27 操作入力部
28 データ記憶部
30 レイアウト領域
30C 構造中心
41 サブ領域
42 ダミー領域
43 局所領域
44 配線領域
50 仮想配線パターン
60〜66 ハードマクロ
70 境界線
Claims (18)
- クロック信号を分配する配線パターンをレイアウト領域に形成するデータ処理装置であって、
前記レイアウト領域に設定された複数のサブ領域を、配線が設けられるべき局所領域と配線が設けられないダミー領域とに分類する領域設定部と、
前記複数のサブ領域内にクロック・スキューを最適化する仮想配線の規則構造を形成する規則構造生成部と、
当該形成された規則構造のうち前記ダミー領域内に形成された仮想配線を、前記ダミー領域と前記局所領域との間の境界線を対称軸として折り返すことにより前記配線パターンを構成する配線構築部と、
を備えるデータ処理装置。 - 請求項1記載のデータ処理装置であって、
ユーザにより指示情報が手動入力される操作入力部と、
回路構成が固定されたハードマクロを、前記指示情報により指定された位置へ移動させるハードマクロ位置調整部と、
を更に備えるデータ処理装置。 - 請求項1または2記載のデータ処理装置であって、
ユーザにより指示情報が手動入力される操作入力部と、
前記指示情報に基づいて、前記レイアウト領域内で前記境界線の位置を移動させる境界位置調整部と、
を更に備えるデータ処理装置。 - 請求項1から3のうちのいずれか1項に記載のデータ処理装置であって、
ユーザにより指示情報が手動入力される操作入力部と、
前記レイアウト領域内に形成された仮想配線構造を、前記指示情報により指定された位置へ移動させる構造位置調整部と、
を更に備えるデータ処理装置。 - 請求項4記載のデータ処理装置であって、前記構造位置調整部は、前記指示情報により指定された位置へ前記仮想配線構造の中心を移動させる、データ処理装置。
- 請求項1から5のうちのいずれか1項に記載のデータ処理装置であって、前記規則構造生成部は、前記仮想配線の二分木構造を前記規則構造として生成する、データ処理装置。
- 請求項1から6のうちのいずれか1項に記載のデータ処理装置であって、前記サブ領域を区分する境界線が格子パターンを形成している、データ処理装置。
- 請求項1から7のうちのいずれか1項に記載のデータ処理装置であって、前記レイアウト領域を複数のサブ領域に分割する領域分割部を更に備えるデータ処理装置。
- クロック信号を分配する配線パターンをレイアウト領域に形成するデータ処理方法であって、
コンピュータが、
前記レイアウト領域に設定された複数のサブ領域を、配線が設けられるべき局所領域と配線が設けられないダミー領域とに分類するステップと、
前記複数のサブ領域内にクロック・スキューを最適化する仮想配線の規則構造を形成するステップと、
当該形成された規則構造のうち前記ダミー領域内に形成された仮想配線を、前記ダミー領域と前記局所領域との間の境界線を対称軸として折り返すことにより前記配線パターンを構成するステップと、
を実行するデータ処理方法。 - 請求項9記載のデータ処理方法であって、前記コンピュータが、回路構成が固定されたハードマクロを、外部からの指示情報により指定された位置へ移動させるステップを更に実行するデータ処理方法。
- 請求項9または10記載のデータ処理方法であって、前記コンピュータが、外部からの指示情報に基づいて、前記レイアウト領域内で前記境界線の位置を移動させるステップを更に実行するデータ処理方法。
- 請求項9から11のうちのいずれか1項に記載のデータ処理方法であって、前記コンピュータが、前記レイアウト領域に形成された仮想配線構造を、外部からの指示情報により指定された位置へ移動させるステップを更に実行するデータ処理方法。
- 請求項12記載のデータ処理方法であって、前記仮想配線構造を移動させるステップでは、前記指示情報により指定された位置へ前記仮想配線構造の中心を移動させる、データ処理方法。
- クロック信号を分配する配線パターンをレイアウト領域に形成するデータ処理をコンピュータに実行させるプログラムであって、
前記データ処理は、
前記レイアウト領域に設定された複数のサブ領域を、配線が設けられるべき局所領域と配線が設けられないダミー領域とに分類する領域設定処理と、
前記複数のサブ領域内にクロック・スキューを最適化する仮想配線の規則構造を形成する規則構造生成処理と、
当該形成された規則構造のうち前記ダミー領域内に形成された仮想配線を、前記ダミー領域と前記局所領域との間の境界線を対称軸として折り返すことにより前記配線パターンを構成する配線構築処理と、
を含む、プログラム。 - 請求項14記載のプログラムであって、前記データ処理は、回路構成が固定されたハードマクロを、外部からの指示情報により指定された位置へ移動させるハードマクロ位置調整処理を更に含む、プログラム。
- 請求項14または15記載のプログラムであって、前記データ処理は、外部からの指示情報に基づいて、前記レイアウト領域内で前記境界線の位置を移動させる境界位置調整処理を更に含む、プログラム。
- 請求項14から16のうちのいずれか1項に記載のプログラムであって、前記データ処理は、前記レイアウト領域内に形成された仮想配線構造を、外部からの指示情報により指定された位置へ移動させる構造位置調整処理を更に含む、プログラム。
- 請求項17記載のプログラムであって、前記構造位置調整処理は、前記指示情報により指定された位置へ前記仮想配線構造の中心を移動させる処理を含む、プログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008169099A JP5104592B2 (ja) | 2008-06-27 | 2008-06-27 | データ処理装置、データ処理方法およびプログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008169099A JP5104592B2 (ja) | 2008-06-27 | 2008-06-27 | データ処理装置、データ処理方法およびプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010009398A JP2010009398A (ja) | 2010-01-14 |
JP5104592B2 true JP5104592B2 (ja) | 2012-12-19 |
Family
ID=41589795
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008169099A Expired - Fee Related JP5104592B2 (ja) | 2008-06-27 | 2008-06-27 | データ処理装置、データ処理方法およびプログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5104592B2 (ja) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03114257A (ja) * | 1989-09-28 | 1991-05-15 | Toshiba Corp | ゲートアレイ方式の半導体集積回路 |
JP3262426B2 (ja) * | 1993-09-14 | 2002-03-04 | 株式会社東芝 | 半導体集積回路装置のレイアウト方法 |
JP3587184B2 (ja) * | 2001-09-06 | 2004-11-10 | 日本電気株式会社 | クロックツリー構造によるクロック分配回路 |
JP4743469B2 (ja) * | 2003-03-25 | 2011-08-10 | 株式会社日立製作所 | 半導体集積回路装置とクロック分配方法 |
JP2007250754A (ja) * | 2006-03-15 | 2007-09-27 | Toshiba Corp | 三次元集積回路設計装置および三次元集積回路設計方法 |
-
2008
- 2008-06-27 JP JP2008169099A patent/JP5104592B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2010009398A (ja) | 2010-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20210019463A1 (en) | Computer Implemented System and Method for Generating a Layout of a Cell Defining a Circuit Component | |
JP4761859B2 (ja) | 半導体集積回路のレイアウト設計方法 | |
US8797096B2 (en) | Crosstalk compensation for high speed, reduced swing circuits | |
US9785740B2 (en) | Computer implemented system and method for modifying a layout of standard cells defining a circuit component | |
US6397169B1 (en) | Adaptive cell separation and circuit changes driven by maximum capacitance rules | |
JPH08221451A (ja) | データパス回路のレイアウト設計方法 | |
US6425115B1 (en) | Area efficient delay circuits | |
US10002222B2 (en) | System and method for perforating redundant metal in self-aligned multiple patterning | |
Lin et al. | Performance-driven constructive placement | |
JP5104592B2 (ja) | データ処理装置、データ処理方法およびプログラム | |
US10909300B2 (en) | Creating and reusing customizable structured interconnects | |
Ziesemer Jr et al. | Physical design automation of transistor networks | |
WO2001075687A9 (en) | Method and apparatus to optimize an integrated circuit design using transistor folding | |
JP4315532B2 (ja) | 配線データ生成方法および当該方法により設計される大規模集積回路装置 | |
CN114764554A (zh) | 波导总线及用于自动生成波导总线的布局的方法、系统 | |
US11704467B2 (en) | Automated balanced global clock tree synthesis in multi level physical hierarchy | |
US20080209368A1 (en) | Layout design method, layout design apparatus, and computer product | |
US10460063B1 (en) | Integrated circuit routing based on enhanced topology | |
JP2005165405A (ja) | 半導体集積回路の設計装置および半導体集積回路の設計方法 | |
JP2006134215A (ja) | クロックツリー生成装置、クロックツリー生成方法、クロックツリー生成プログラムおよび記録媒体 | |
US12061857B1 (en) | Post-CTS insertion delay and skew target reformulation of clock tree | |
JP4783712B2 (ja) | レイアウト設計方法、レイアウト設計プログラムおよびレイアウト設計装置 | |
JP2012137986A (ja) | 半導体集積回路のレイアウト設計装置、半導体集積回路のレイアウト設計方法及びプログラム | |
JP2009188093A (ja) | 半導体集積回路の設計装置、方法、及び、プログラム | |
JP4845400B2 (ja) | 半導体装置の設計方法および半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110512 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120705 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120717 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120817 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120904 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120917 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151012 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |