JP5078759B2 - Wiring board built-in electronic components and wiring board - Google Patents

Wiring board built-in electronic components and wiring board Download PDF

Info

Publication number
JP5078759B2
JP5078759B2 JP2008146065A JP2008146065A JP5078759B2 JP 5078759 B2 JP5078759 B2 JP 5078759B2 JP 2008146065 A JP2008146065 A JP 2008146065A JP 2008146065 A JP2008146065 A JP 2008146065A JP 5078759 B2 JP5078759 B2 JP 5078759B2
Authority
JP
Japan
Prior art keywords
layer
wiring board
capacitor
resin
copper plating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2008146065A
Other languages
Japanese (ja)
Other versions
JP2009295687A (en
Inventor
元彦 佐藤
寿毅 関
洋 山本
訓 平野
淳 大塚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NGK Spark Plug Co Ltd
Original Assignee
NGK Spark Plug Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NGK Spark Plug Co Ltd filed Critical NGK Spark Plug Co Ltd
Priority to JP2008146065A priority Critical patent/JP5078759B2/en
Publication of JP2009295687A publication Critical patent/JP2009295687A/en
Application granted granted Critical
Publication of JP5078759B2 publication Critical patent/JP5078759B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16237Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area disposed in a recess of the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P10/00Technologies related to metal processing
    • Y02P10/20Recycling

Description

本発明は、配線基板に内蔵される配線基板内蔵用電子部品及びその電子部品を内蔵した配線基板に関するものである。   The present invention relates to a wiring board built-in electronic component built in a wiring board and a wiring board containing the electronic component.

コンピュータのマイクロプロセッサ等として使用される半導体集積回路素子(ICチップ)は、近年ますます高速化、高機能化しており、これに付随して端子数が増え、端子間ピッチも狭くなる傾向にある。一般的にICチップの底面には多数の端子が密集してアレイ状に配置されており、このような端子群はマザーボード側の端子群に対してフリップチップの形態で接続される。ただし、ICチップ側の端子群とマザーボード側の端子群とでは端子間ピッチに大きな差があることから、ICチップをマザーボード上に直接的に接続することは困難である。そのため、通常はICチップをICチップ搭載用配線基板上に搭載してなるパッケージを作製し、そのパッケージをマザーボード上に搭載するという手法が採用される。この種のパッケージを構成するICチップ搭載用配線基板においては、ICチップのスイッチングノイズの低減や電源電圧の安定化を図るために、コンデンサ(「キャパシタ」とも言う)を設けることが提案されている。例えば、樹脂コア基板内にコンデンサを埋め込んだ配線基板(例えば特許文献1参照)や、樹脂コア基板の表面や裏面に形成されたビルドアップ層内にコンデンサを埋め込んだ配線基板が従来提案されている。   In recent years, semiconductor integrated circuit elements (IC chips) used as computer microprocessors and the like have become increasingly faster and more functional, with an accompanying increase in the number of terminals and a tendency to narrow the pitch between terminals. . In general, a large number of terminals are densely arranged on the bottom surface of an IC chip, and such a terminal group is connected to a terminal group on the motherboard side in the form of a flip chip. However, it is difficult to connect the IC chip directly on the mother board because there is a large difference in the pitch between the terminals on the IC chip side terminal group and the mother board side terminal group. For this reason, a method is generally employed in which a package is prepared by mounting an IC chip on an IC chip mounting wiring board, and the package is mounted on a motherboard. In a wiring board for mounting an IC chip constituting this type of package, it has been proposed to provide a capacitor (also referred to as a “capacitor”) in order to reduce switching noise of the IC chip and stabilize the power supply voltage. . For example, a wiring substrate in which a capacitor is embedded in a resin core substrate (see, for example, Patent Document 1) and a wiring substrate in which a capacitor is embedded in a buildup layer formed on the front surface or the back surface of the resin core substrate have been proposed. .

上記の配線基板に内蔵されるコンデンサとしては、ビアアレイタイプのセラミックコンデンサが実用化されている。このセラミックコンデンサは、複数のセラミック誘電体層と複数の内部電極層とが交互に積層配置されたセラミック焼結体を備える。そして、このセラミック焼結体において、各セラミック誘電体層を貫通して各内部電極層と電気的に接続される複数のコンデンサ内ビア導体がアレイ状に配置されている。さらに、セラミック焼結体の表面及び裏面には、コンデンサ内ビア導体の端部に接続される外部電極が設けられている。   As a capacitor built in the wiring board, a via array type ceramic capacitor has been put into practical use. The ceramic capacitor includes a ceramic sintered body in which a plurality of ceramic dielectric layers and a plurality of internal electrode layers are alternately stacked. In the ceramic sintered body, a plurality of via conductors in the capacitor that are electrically connected to the internal electrode layers through the ceramic dielectric layers are arranged in an array. Furthermore, external electrodes connected to the end portions of the via conductors in the capacitors are provided on the front and back surfaces of the ceramic sintered body.

このセラミックコンデンサにおける各外部電極は、例えば、ニッケルを主体として形成されたメタライズ金属層とその表面に形成された銅めっき層とからなる。外部電極において、メタライズ金属層の表面に銅めっき層を形成することにより、その外部電極の低抵抗化が図られている。さらに、外部電極における銅めっき層の表面を粗化することにより、配線基板へのコンデンサ内蔵時において、配線基板を構成する樹脂絶縁層との接触面積が大きくなるため、セラミックコンデンサと樹脂絶縁層との密着性が向上する。
特開2002−100875号公報
Each external electrode in the ceramic capacitor includes, for example, a metallized metal layer formed mainly of nickel and a copper plating layer formed on the surface thereof. In the external electrode, the resistance of the external electrode is reduced by forming a copper plating layer on the surface of the metallized metal layer. Further, by roughening the surface of the copper plating layer in the external electrode, the contact area with the resin insulating layer constituting the wiring board is increased when the capacitor is embedded in the wiring board. Improved adhesion.
JP 2002-1000087 A

ところで、従来のセラミックコンデンサでは、外部電極における銅めっき層を形成した後、熱処理(例えば、400℃、1時間程度のアニール)を施すことによりその銅めっき層を硬化させて耐摩耗性などの性能を高めるようにしている。この熱処理では、銅めっき層を構成する銅粒子が成長して、その最大粒径が7〜8μm以上となる。ところが、銅めっき層において、銅粒子の最大粒径が7〜8μm以上となると、表面粗化処理において、粗化される粒界領域が小さくなってしまう。このため、樹脂絶縁層との接触面積を十分に確保することができず、樹脂絶縁層との密着性が低下してしまう。   By the way, in the conventional ceramic capacitor, after forming the copper plating layer in the external electrode, the copper plating layer is cured by performing a heat treatment (for example, annealing at 400 ° C. for about 1 hour), and performance such as wear resistance is obtained. To increase. In this heat treatment, the copper particles constituting the copper plating layer grow, and the maximum particle size becomes 7 to 8 μm or more. However, in the copper plating layer, when the maximum particle size of the copper particles is 7 to 8 μm or more, the grain boundary region to be roughened becomes small in the surface roughening treatment. For this reason, a sufficient contact area with the resin insulating layer cannot be ensured, and adhesion with the resin insulating layer is lowered.

また、銅めっき層における銅粒子の粒径が大きくなると、メタライズ金属層との密着性が低下する。このため、外部端子のピール試験(剥離試験)を行う場合、メタライズ金属層との界面で銅めっき層が剥がれてしまうことがあり、十分な信頼性を得ることができなかった。   Moreover, when the particle size of the copper particle in a copper plating layer becomes large, adhesiveness with a metallized metal layer will fall. For this reason, when the peel test (peeling test) of the external terminal is performed, the copper plating layer may be peeled off at the interface with the metallized metal layer, and sufficient reliability cannot be obtained.

本発明は上記の課題に鑑みてなされたものであり、その目的は、外部電極の表面に形成される銅めっき層の表面粗化を適切に行うことができ、配線基板の樹脂絶縁層との密着性を十分に確保することができる配線基板内蔵用電子部品を提供することにある。また本発明の別の目的は、上記電子部品を内蔵した好適な配線基板を提供することにある。   The present invention has been made in view of the above problems, and the object thereof is to appropriately perform surface roughening of the copper plating layer formed on the surface of the external electrode, and to provide a resin insulating layer for the wiring board. An object of the present invention is to provide an electronic component with a built-in wiring board that can sufficiently ensure adhesion. Another object of the present invention is to provide a suitable wiring board incorporating the electronic component.

そして上記課題を解決するための手段(手段1)としては、配線基板に内蔵される電子部品であって、主面及び裏面を有するセラミック焼結体と、前記セラミック焼結体の主面及び裏面の少なくとも一方の上に配置され、メタライズ金属層の表面に銅めっき層を形成してなる外部電極とを備え、前記銅めっき層を構成する銅粒子の最大粒径が、1μm以下でありかつ前記メタライズ金属層を構成する導電金属粒子の最大粒径よりも小さいことを特徴とする配線基板内蔵用電子部品がある。 And as means (means 1) for solving the above-mentioned problems, there are electronic components incorporated in the wiring board, which are a ceramic sintered body having a main surface and a back surface, and a main surface and a back surface of the ceramic sintered body. And an external electrode formed by forming a copper plating layer on the surface of the metallized metal layer, the maximum particle size of the copper particles constituting the copper plating layer is 1 μm or less, and There is an electronic component for incorporating a wiring board, which is smaller than the maximum particle size of conductive metal particles constituting a metallized metal layer .

従って、手段1の配線基板内蔵用電子部品によると、銅めっき層を構成する銅粒子の最大粒径が、1μm以下でありかつ前記メタライズ金属層を構成する導電金属粒子の最大粒径よりも小さいため、外部電極を構成するメタライズ金属層と銅めっき層との界面において、メタライズ金属層の導電金属粒子に銅粒子が確実に密着することができ、メタライズ金属層から銅めっき層が剥がれ難くなる。また、銅粒子の粒径は上記のように小さいため、銅めっき層の表面粗化処理において、粗化される粒界領域が大きくなり、表面粗化を確実に行うことができる。よって、その銅めっき層の表面粗化を行うことにより、配線基板における樹脂絶縁層と外部電極との密着性を十分に確保することが可能となる。 Therefore, according to the electronic component for wiring board built-in means 1, the maximum particle size of the copper particles constituting the copper plating layer is 1 μm or less and smaller than the maximum particle size of the conductive metal particles constituting the metallized metal layer. Therefore, the copper particles can surely adhere to the conductive metal particles of the metallized metal layer at the interface between the metallized metal layer and the copper plated layer constituting the external electrode, and the copper plated layer is hardly peeled off from the metallized metal layer. Moreover, since the particle size of a copper particle is small as mentioned above, in the surface roughening process of a copper plating layer, the grain boundary area | region roughened becomes large, and surface roughening can be performed reliably. Therefore, by roughening the surface of the copper plating layer, it is possible to sufficiently secure the adhesion between the resin insulating layer and the external electrode in the wiring board.

前記メタライズ金属層と前記銅めっき層との界面において、前記メタライズ金属層を構成する導電金属粒子の1つの粒子に対し、前記銅粒子が2つ以上接していることが好ましい。このように、メタライズ金属層の導電金属粒子に対して複数の銅粒子が確実に密着することにより、耐剥離性に優れた銅めっき層を形成することができる。   It is preferable that two or more of the copper particles are in contact with one particle of the conductive metal particles constituting the metallized metal layer at the interface between the metallized metal layer and the copper plating layer. Thus, a copper plating layer excellent in exfoliation resistance can be formed by a plurality of copper particles being securely adhered to the conductive metal particles of the metallized metal layer.

前記メタライズ金属層と前記銅めっき層との界面において、前記銅粒子は、前記メタライズ金属層を構成する導電金属粒子同士の隙間に入り込んだ状態で前記導電金属粒子に接していることが好ましい。このようにすれば、メタライズ金属層と銅めっき層との密着性をより高めることができる。   At the interface between the metallized metal layer and the copper plating layer, it is preferable that the copper particles are in contact with the conductive metal particles in a state of entering the gap between the conductive metal particles constituting the metallized metal layer. If it does in this way, the adhesiveness of a metallization metal layer and a copper plating layer can be improved more.

前記セラミック焼結体としては、ペロブスカイト型酸化物を主体として構成される焼結体を挙げることができる。また、このセラミック焼結体におけるメタライズ金属層は、導電金属粒子としてのニッケル粒子を主体として構成され、ペロブスカイト型酸化物が共材粒子として添加されていることが好ましい。このように、メタライズ金属層の形成材料としてニッケルを使用することにより、比較的に高価なパラジウムを用いる場合と比較して、セラミック焼結体の製造コストを抑えることができる。また、メタライズ金属層に共材粒子としてペロブスカイト型酸化物を添加することにより、セラミック焼結体におけるメタライズ金属層の熱収縮差を抑えることができ、クラックやデラミネーションなどの問題を回避することができる。   Examples of the ceramic sintered body include a sintered body mainly composed of a perovskite oxide. Moreover, it is preferable that the metallized metal layer in this ceramic sintered body is mainly composed of nickel particles as conductive metal particles, and a perovskite oxide is added as co-material particles. Thus, by using nickel as a material for forming the metallized metal layer, the manufacturing cost of the ceramic sintered body can be suppressed as compared with the case of using relatively expensive palladium. Also, by adding perovskite type oxide as co-material particles to the metallized metal layer, the difference in thermal shrinkage of the metallized metal layer in the ceramic sintered body can be suppressed, and problems such as cracks and delamination can be avoided. it can.

前記ペロブスカイト型酸化物からなる前記共材粒子の最大粒径は、前記銅粒子の最大粒径よりも大きいことが好ましい。この場合、銅粒子は、ニッケル粒子や共材粒子よりも小さいため、それら粒子の隙間に入り込んでニッケル粒子に確実に密着することができる。これにより、メタライズ金属層と銅めっき層との密着性を高めることができる。なお、前記共材粒子の最大粒径は、前記ニッケル粒子の最大粒径よりも小さくても大きくてもよいが、強いて言えば小さいほうが好ましい。   The maximum particle size of the co-material particles made of the perovskite oxide is preferably larger than the maximum particle size of the copper particles. In this case, since the copper particles are smaller than the nickel particles or the common material particles, the copper particles can enter the gaps between the particles and reliably adhere to the nickel particles. Thereby, the adhesiveness of a metallized metal layer and a copper plating layer can be improved. The maximum particle size of the co-material particles may be smaller or larger than the maximum particle size of the nickel particles.

前記配線基板内蔵用電子部品としては、チップコンデンサやセラミックコンデンサを挙げることができる。また、好適なセラミックコンデンサとしては、主面及び裏面を有するセラミック焼結体を備え、前記セラミック焼結体には、セラミック誘電体層を介して複数の内部電極が積層配置され、前記複数の内部電極に接続された複数のコンデンサ内ビア導体が設けられ、前記外部電極が、前記複数のコンデンサ内ビア導体における前記主面側及び前記裏面側の少なくとも一方の端部に接続されたセラミックコンデンサなどを挙げることができる。なお、セラミックコンデンサは、前記複数のコンデンサ内ビア導体が全体としてアレイ状に配置されたビアアレイタイプのセラミックコンデンサであることが好ましい。このような構造であれば、コンデンサのインダクタンスの低減化が図られ、ノイズ吸収や電圧安定化が可能となる。また、コンデンサ全体の小型化が図りやすくなり、ひいては配線基板全体の小型化も図りやすくなる。しかも、小さい割りに高静電容量が達成しやすく、より安定した電源供給が可能となる。   Examples of the wiring board built-in electronic component include a chip capacitor and a ceramic capacitor. Further, as a suitable ceramic capacitor, a ceramic sintered body having a main surface and a back surface is provided, and a plurality of internal electrodes are laminated on the ceramic sintered body via a ceramic dielectric layer, and the plurality of internal capacitors are arranged. A plurality of via conductors in the capacitor connected to the electrode, and the external electrode is connected to at least one end of the main surface side and the back surface side of the plurality of via conductors in the capacitor. Can be mentioned. The ceramic capacitor is preferably a via array type ceramic capacitor in which the plurality of capacitor via conductors are arranged in an array as a whole. With such a structure, the inductance of the capacitor can be reduced, and noise absorption and voltage stabilization can be achieved. In addition, it is easy to reduce the size of the entire capacitor, and it is also easy to reduce the size of the entire wiring board. Moreover, a high electrostatic capacity is easily achieved for a small amount, and a more stable power supply can be achieved.

なお、前記ペロブスカイト型酸化物としては、チタン酸バリウム、チタン酸鉛、チタン酸ストロンチウムなどを挙げることができる。この種の酸化物は高い誘電率を有しているのでコンデンサにおける誘電体として極めて好適であり、それを使用することにより高容量のコンデンサを実現しやすくなる。   Examples of the perovskite oxide include barium titanate, lead titanate, and strontium titanate. Since this kind of oxide has a high dielectric constant, it is extremely suitable as a dielectric in a capacitor, and by using it, a high-capacity capacitor can be easily realized.

なお、前記銅めっき層は、メタライズ金属層を被覆するめっき層に限定されるものではなく、高さ150μm以上の銅ポストであってもよい。この場合、銅ポストの表面粗化を確実に行うことができ、配線基板の樹脂絶縁層との密着性を高めることができる。   The copper plating layer is not limited to the plating layer covering the metallized metal layer, and may be a copper post having a height of 150 μm or more. In this case, the surface of the copper post can be reliably roughened, and the adhesion with the resin insulating layer of the wiring board can be improved.

また、上記課題を解決するための別の手段(手段2)としては、前記外部電極の表面の粗化処理が施された前記配線基板内蔵用電子部品が、コア主面及びコア裏面を有する樹脂コア基板内、または、樹脂層間絶縁層及び導体層を積層した構造を有する配線積層部内に収容されていることを特徴とする配線基板がある。   Further, as another means (means 2) for solving the above-mentioned problem, the electronic component for wiring board in which the surface of the external electrode is roughened is a resin having a core main surface and a core back surface. There is a wiring board characterized in that it is housed in a core board or in a wiring laminated part having a structure in which a resin interlayer insulating layer and a conductor layer are laminated.

従って、手段2の配線基板によると、配線基板内蔵用電子部品において、外部電極を構成する銅めっき層の表面粗化を確実に行うことができるため、その外部電極と配線基板の樹脂層間絶縁層との接触面積が大きくなり、樹脂層間絶縁層との密着性を十分に高めることができる。   Therefore, according to the wiring board of means 2, since the surface roughening of the copper plating layer constituting the external electrode can be reliably performed in the electronic component built in the wiring board, the external electrode and the resin interlayer insulation layer of the wiring board can be obtained. And the contact area with the resin interlayer insulating layer can be sufficiently enhanced.

前記樹脂コア基板の具体例としては、EP樹脂(エポキシ樹脂)基板、PI樹脂(ポリイミド樹脂)基板、BT樹脂(ビスマレイミド・トリアジン樹脂)基板、PPE樹脂(ポリフェニレンエーテル樹脂)基板などがある。そのほか、これらの樹脂とガラス繊維(ガラス織布やガラス不織布)やポリアミド繊維等の有機繊維との複合材料からなる基板を使用してもよい。あるいは、連続多孔質PTFE等の三次元網目状フッ素系樹脂基材にエポキシ樹脂などの熱硬化性樹脂を含浸させた樹脂−樹脂複合材料からなる基板等を使用してもよい。   Specific examples of the resin core substrate include an EP resin (epoxy resin) substrate, a PI resin (polyimide resin) substrate, a BT resin (bismaleimide / triazine resin) substrate, and a PPE resin (polyphenylene ether resin) substrate. In addition, a substrate made of a composite material of these resins and organic fibers such as glass fibers (glass woven fabric or glass nonwoven fabric) or polyamide fibers may be used. Alternatively, a substrate made of a resin-resin composite material obtained by impregnating a thermosetting resin such as an epoxy resin with a three-dimensional network fluorine-based resin base material such as continuous porous PTFE may be used.

上記配線基板を構成する配線積層部は、高分子材料を主体とする樹脂層間絶縁層及び導体層を積層した構造を有している。なお、配線積層部は、前記コア主面上及び前記コア裏面上のいずれか一方にのみ形成されていてもよいし、前記コア主面上及び前記コア裏面上の両方に形成されていてもよいが、前記コア主面上及び前記コア裏面上の両方に形成されることが好ましい。このように構成すれば、コア主面上に形成された配線積層部とコア裏面上に形成された配線積層部との両方に電気回路を形成できるため、配線基板のよりいっそうの高機能化を図ることができる。   The wiring laminated portion constituting the wiring board has a structure in which a resin interlayer insulating layer mainly composed of a polymer material and a conductor layer are laminated. In addition, the wiring lamination | stacking part may be formed only in any one on the said core main surface and the said core back surface, and may be formed in both on the said core main surface and the said core back surface. Is preferably formed on both the core main surface and the core back surface. With this configuration, an electric circuit can be formed in both the wiring laminated portion formed on the core main surface and the wiring laminated portion formed on the back surface of the core, thereby further enhancing the functionality of the wiring board. Can be planned.

前記樹脂層間絶縁層は、絶縁性、耐熱性、耐湿性等を考慮して適宜選択することができる。樹脂層間絶縁層の形成材料の好適例としては、エポキシ樹脂、フェノール樹脂、ウレタン樹脂、シリコーン樹脂、ポリイミド樹脂などの熱硬化性樹脂、ポリカーボネート樹脂、アクリル樹脂、ポリアセタール樹脂、ポリプロピレン樹脂などの熱可塑性樹脂等が挙げられる。そのほか、これらの樹脂とガラス繊維(ガラス織布やガラス不織布)やポリアミド繊維等の有機繊維との複合材料、あるいは、連続多孔質PTFE等の三次元網目状フッ素系樹脂基材にエポキシ樹脂などの熱硬化性樹脂を含浸させた樹脂−樹脂複合材料等を使用してもよい。   The resin interlayer insulation layer can be appropriately selected in consideration of insulation, heat resistance, moisture resistance and the like. Preferred examples of the material for forming the resin interlayer insulating layer include thermosetting resins such as epoxy resins, phenol resins, urethane resins, silicone resins, and polyimide resins, and thermoplastic resins such as polycarbonate resins, acrylic resins, polyacetal resins, and polypropylene resins. Etc. In addition, composite materials of these resins and organic fibers such as glass fibers (glass woven fabrics and glass nonwoven fabrics) and polyamide fibers, or three-dimensional network fluorine-based resin base materials such as continuous porous PTFE, epoxy resins, etc. A resin-resin composite material impregnated with a thermosetting resin may be used.

前記導体層は、サブトラクティブ法、セミアディティブ法、フルアディティブ法などといった公知の手法によって、樹脂層間絶縁層上にパターン形成される。前記導体層の形成に用いられる金属材料の例としては、銅、銅合金、ニッケル、ニッケル合金、スズ、スズ合金などが挙げられる。   The conductor layer is patterned on the resin interlayer insulating layer by a known method such as a subtractive method, a semi-additive method, or a full additive method. Examples of the metal material used for forming the conductor layer include copper, copper alloy, nickel, nickel alloy, tin, tin alloy and the like.

以下、本発明を配線基板に具体化した一実施の形態を図面に基づき詳細に説明する。   Hereinafter, an embodiment in which the present invention is embodied in a wiring board will be described in detail with reference to the drawings.

図1に示されるように、本実施の形態の配線基板10は、ICチップ搭載用の配線基板である。配線基板10は、略矩形板状の樹脂コア基板11と、樹脂コア基板11のコア主面12(図1では上面)上に形成される第1ビルドアップ層31(配線積層部)と、樹脂コア基板11のコア裏面13(図1では下面)上に形成される第2ビルドアップ層32(配線積層部)とからなる。   As shown in FIG. 1, the wiring board 10 of the present embodiment is a wiring board for mounting an IC chip. The wiring substrate 10 includes a substantially rectangular plate-shaped resin core substrate 11, a first buildup layer 31 (wiring laminated portion) formed on the core main surface 12 (upper surface in FIG. 1) of the resin core substrate 11, a resin It consists of a second buildup layer 32 (wiring laminate) formed on the core back surface 13 (the lower surface in FIG. 1) of the core substrate 11.

樹脂コア基板11のコア主面12上に形成された第1ビルドアップ層31は、熱硬化性樹脂(エポキシ樹脂)からなる2層の樹脂層間絶縁層33,35と、銅からなる導体層42とを交互に積層した構造を有している。第2層の樹脂層間絶縁層35の表面上における複数箇所には、端子パッド44がアレイ状に形成されている。さらに、樹脂層間絶縁層35の表面は、ソルダーレジスト37によってほぼ全体的に覆われている。ソルダーレジスト37の所定箇所には、端子パッド44を露出させる開口部46が形成されている。端子パッド44の表面上には、複数のはんだバンプ45が配設されている。各はんだバンプ45は、矩形平板状をなすICチップ21の面接続端子22に電気的に接続されている。なお、各端子パッド44及び各はんだバンプ45からなる領域は、ICチップ21を搭載可能なICチップ搭載領域23である。ICチップ搭載領域23は、第1ビルドアップ層31の表面39に設定されている。また、第2層の樹脂層間絶縁層35内における複数箇所にはビア導体43が形成されている。各ビア導体43の下端となる箇所は、樹脂層間絶縁層33の表面上に形成された導体層42に接続されており、各ビア導体43の上端となる箇所は、樹脂層間絶縁層35の表面上に形成された端子パッド44に接続されている。このビア導体43は、導体層42及び端子パッド44を相互に電気的に接続している。   The first buildup layer 31 formed on the core main surface 12 of the resin core substrate 11 includes two resin interlayer insulating layers 33 and 35 made of thermosetting resin (epoxy resin), and a conductor layer 42 made of copper. Are alternately stacked. Terminal pads 44 are formed in an array at a plurality of locations on the surface of the second resin interlayer insulation layer 35. Further, the surface of the resin interlayer insulating layer 35 is almost entirely covered with a solder resist 37. An opening 46 for exposing the terminal pad 44 is formed at a predetermined position of the solder resist 37. A plurality of solder bumps 45 are provided on the surface of the terminal pad 44. Each solder bump 45 is electrically connected to the surface connection terminal 22 of the IC chip 21 having a rectangular flat plate shape. Note that an area including the terminal pads 44 and the solder bumps 45 is an IC chip mounting area 23 on which the IC chip 21 can be mounted. The IC chip mounting area 23 is set on the surface 39 of the first buildup layer 31. Also, via conductors 43 are formed at a plurality of locations in the second resin interlayer insulating layer 35. The lower end of each via conductor 43 is connected to the conductor layer 42 formed on the surface of the resin interlayer insulating layer 33, and the upper end of each via conductor 43 is the surface of the resin interlayer insulating layer 35. It is connected to the terminal pad 44 formed above. The via conductor 43 electrically connects the conductor layer 42 and the terminal pad 44 to each other.

樹脂コア基板11のコア裏面13上に形成された第2ビルドアップ層32は、上述した第1ビルドアップ層31とほぼ同じ構造を有している。即ち、第2ビルドアップ層32は、熱硬化性樹脂(エポキシ樹脂)からなる2層の樹脂層間絶縁層34,36と、導体層42とを交互に積層した構造を有している。第1層の樹脂層間絶縁層34内における複数箇所にはビア導体47が形成されている。各ビア導体47の下端となる箇所は、樹脂層間絶縁層34の表面上に形成された導体層42に接続されている。第2層の樹脂層間絶縁層36内における複数箇所にはビア導体43が形成されており、樹脂層間絶縁層36の下面上において各ビア導体43の下端となる箇所には、ビア導体43を介して導体層42に電気的に接続されるBGA用パッド48が格子状に形成されている。また、樹脂層間絶縁層36の下面は、ソルダーレジスト38によってほぼ全体的に覆われている。ソルダーレジスト38の所定箇所には、BGA用パッド48を露出させる開口部40が形成されている。BGA用パッド48の表面上には、図示しないマザーボードに対して電気的に接続可能な複数のはんだバンプ49が配設されている。そして、各はんだバンプ49により、図1に示される配線基板10は図示しないマザーボード上に実装される。   The second buildup layer 32 formed on the core back surface 13 of the resin core substrate 11 has substantially the same structure as the first buildup layer 31 described above. That is, the second buildup layer 32 has a structure in which two resin interlayer insulating layers 34 and 36 made of thermosetting resin (epoxy resin) and conductor layers 42 are alternately laminated. Via conductors 47 are formed at a plurality of locations in the first resin interlayer insulation layer 34. The lower end of each via conductor 47 is connected to a conductor layer 42 formed on the surface of the resin interlayer insulating layer 34. Via conductors 43 are formed at a plurality of locations in the second resin interlayer insulation layer 36, and via conductors 43 are disposed at the lower end of each via conductor 43 on the lower surface of the resin interlayer insulation layer 36. The BGA pads 48 electrically connected to the conductor layer 42 are formed in a lattice shape. The lower surface of the resin interlayer insulating layer 36 is almost entirely covered with a solder resist 38. An opening 40 for exposing the BGA pad 48 is formed at a predetermined portion of the solder resist 38. A plurality of solder bumps 49 that can be electrically connected to a mother board (not shown) are disposed on the surface of the BGA pad 48. The wiring board 10 shown in FIG. 1 is mounted on a mother board (not shown) by each solder bump 49.

本実施の形態の樹脂コア基板11は、縦25mm×横25mm×厚さ0.90mmの平面視略矩形板状である。樹脂コア基板11は、ガラスエポキシからなる基材161と、基材161の上面及び下面に形成され、シリカフィラーなどの無機フィラーを添加したエポキシ樹脂からなるサブ基材164と、同じく基材161の上面及び下面に形成され、銅からなる導体層163とによって構成されている。また、樹脂コア基板11には、複数のスルーホール導体16がコア主面12、コア裏面13及び導体層163を貫通するように形成されている。かかるスルーホール導体16は、樹脂コア基板11のコア主面12側とコア裏面13側とを接続導通するとともに、導体層163に電気的に接続している。なお、スルーホール導体16の内部は、例えばエポキシ樹脂などの閉塞体17で埋められている。スルーホール導体16の上端は、樹脂層間絶縁層33の表面上にある導体層42の一部に電気的に接続されており、スルーホール導体16の下端は、樹脂層間絶縁層34の下面上にある導体層42の一部に電気的に接続されている。また、樹脂コア基板11のコア主面12及びコア裏面13には、銅からなる導体層41がパターン形成されており、各導体層41は、スルーホール導体16に電気的に接続されている。さらに、樹脂コア基板11は、コア主面12の中央部及びコア裏面13の中央部にて開口する平面視で矩形状の収容穴部90を1つ有している。即ち、収容穴部90は貫通穴である。なお、収容穴部90は、四隅に面取り寸法0.1mm以上2.0mm以下の面取り部を有している。   The resin core substrate 11 of the present embodiment has a substantially rectangular plate shape in plan view of 25 mm long × 25 mm wide × 0.90 mm thick. The resin core substrate 11 includes a base material 161 made of glass epoxy, a sub-base material 164 formed on an upper surface and a lower surface of the base material 161 and made of an epoxy resin to which an inorganic filler such as silica filler is added, and the base material 161. A conductor layer 163 made of copper is formed on the upper and lower surfaces. Further, a plurality of through-hole conductors 16 are formed in the resin core substrate 11 so as to penetrate the core main surface 12, the core back surface 13, and the conductor layer 163. The through-hole conductor 16 connects and conducts the core main surface 12 side and the core back surface 13 side of the resin core substrate 11 and is electrically connected to the conductor layer 163. The inside of the through-hole conductor 16 is filled with a closing body 17 such as an epoxy resin. The upper end of the through-hole conductor 16 is electrically connected to a part of the conductor layer 42 on the surface of the resin interlayer insulating layer 33, and the lower end of the through-hole conductor 16 is on the lower surface of the resin interlayer insulating layer 34. It is electrically connected to a part of a certain conductor layer 42. Further, a conductor layer 41 made of copper is patterned on the core main surface 12 and the core back surface 13 of the resin core substrate 11, and each conductor layer 41 is electrically connected to the through-hole conductor 16. Further, the resin core substrate 11 has one accommodation hole 90 that is rectangular in plan view and opens at the center of the core main surface 12 and the center of the core back surface 13. That is, the accommodation hole 90 is a through hole. The accommodating hole 90 has chamfered portions with chamfer dimensions of 0.1 mm or more and 2.0 mm or less at the four corners.

そして、収容穴部90内には、図2,図3等に示すセラミックコンデンサ101(配線基板内蔵用電子部品)が、埋め込まれた状態で収容されている。なお、セラミックコンデンサ101は、コンデンサ主面102をコア主面12と同じ側に向け、かつ、コンデンサ裏面103をコア裏面13と同じ側に向けた状態で収容されている。本実施の形態のセラミックコンデンサ101は、縦12.0mm×横12.0mm×厚さ0.74mmの平面視略矩形板状である。セラミックコンデンサ101は、樹脂コア基板11において前記ICチップ搭載領域23の真下の領域に配置されている。なお、ICチップ搭載領域23の面積(ICチップ21において面接続端子22が形成される面の面積)は、セラミックコンデンサ101のコンデンサ主面102の面積よりも小さくなるように設定されている。セラミックコンデンサ101の厚さ方向から見た場合、ICチップ搭載領域23は、セラミックコンデンサ101のコンデンサ主面102内に位置している。   In the accommodation hole 90, the ceramic capacitor 101 (wiring board built-in electronic component) shown in FIGS. 2, 3 and the like is accommodated in an embedded state. The ceramic capacitor 101 is accommodated with the capacitor main surface 102 facing the same side as the core main surface 12 and the capacitor back surface 103 facing the same side as the core back surface 13. The ceramic capacitor 101 according to the present embodiment has a substantially rectangular plate shape in plan view of 12.0 mm long × 12.0 mm wide × 0.74 mm thick. The ceramic capacitor 101 is disposed in a region immediately below the IC chip mounting region 23 in the resin core substrate 11. The area of the IC chip mounting region 23 (the area of the surface on which the surface connection terminals 22 are formed in the IC chip 21) is set to be smaller than the area of the capacitor main surface 102 of the ceramic capacitor 101. When viewed from the thickness direction of the ceramic capacitor 101, the IC chip mounting region 23 is located in the capacitor main surface 102 of the ceramic capacitor 101.

図1等に示されるように、収容穴部90の内面と、セラミックコンデンサ101のコンデンサ側面106との隙間は、高分子材料(本実施の形態ではエポキシ等の熱硬化性樹脂)からなる樹脂充填部92によって埋められている。この樹脂充填部92は、セラミックコンデンサ101を樹脂コア基板11に固定する機能を有している。なお、セラミックコンデンサ101は、平面視略正方形状をなしており、四隅に面取り寸法0.55mm以上(本実施の形態では面取り寸法0.6mm)の面取り部を有している。これにより、セラミックコンデンサ101を配線基板10に内蔵するときや、温度変化に伴う樹脂充填部92の変形時において、セラミックコンデンサ101の角部への応力集中を緩和できるため、樹脂充填部92のクラックの発生を防止できる。   As shown in FIG. 1 and the like, the gap between the inner surface of the accommodation hole 90 and the capacitor side surface 106 of the ceramic capacitor 101 is filled with a resin made of a polymer material (in this embodiment, a thermosetting resin such as epoxy). It is filled with part 92. The resin filling portion 92 has a function of fixing the ceramic capacitor 101 to the resin core substrate 11. Ceramic capacitor 101 has a substantially square shape in plan view, and has chamfered portions with chamfering dimensions of 0.55 mm or more (in this embodiment, chamfering dimensions of 0.6 mm) at four corners. As a result, when the ceramic capacitor 101 is built in the wiring board 10 or when the resin filling portion 92 is deformed due to a temperature change, stress concentration on the corner portion of the ceramic capacitor 101 can be alleviated. Can be prevented.

図1〜図3等に示されるように、本実施の形態のセラミックコンデンサ101は、いわゆるビアアレイタイプのセラミックコンデンサである。セラミックコンデンサ101を構成するセラミック焼結体104は、1つのコンデンサ主面102(図1では上面)、1つのコンデンサ裏面103(図1では下面)、及び、4つのコンデンサ側面106(図1では左面、右面)を有する板状物である。   As shown in FIGS. 1 to 3 and the like, the ceramic capacitor 101 of the present embodiment is a so-called via array type ceramic capacitor. The ceramic sintered body 104 constituting the ceramic capacitor 101 includes one capacitor main surface 102 (upper surface in FIG. 1), one capacitor back surface 103 (lower surface in FIG. 1), and four capacitor side surfaces 106 (left surface in FIG. 1). , Right side).

図2に示されるように、セラミック焼結体104は、セラミック誘電体層105を介して電源用内部電極層141(内部電極)とグランド用内部電極層142(内部電極)とを交互に積層配置した構造を有している。また、セラミック誘電体層105は、高誘電率セラミックの一種であるチタン酸バリウムの焼結体からなり、電源用内部電極層141及びグランド用内部電極層142間の誘電体(絶縁体)として機能する。電源用内部電極層141及びグランド用内部電極層142は、いずれもニッケルを主成分として形成された層であって、セラミック焼結体104の内部において一層おきに配置されている。   As shown in FIG. 2, the ceramic sintered body 104 is formed by alternately laminating power supply internal electrode layers 141 (internal electrodes) and ground internal electrode layers 142 (internal electrodes) via ceramic dielectric layers 105. It has the structure. The ceramic dielectric layer 105 is made of a sintered body of barium titanate, which is a kind of high dielectric constant ceramic, and functions as a dielectric (insulator) between the power internal electrode layer 141 and the ground internal electrode layer 142. To do. Each of the power supply internal electrode layer 141 and the ground internal electrode layer 142 is a layer formed mainly of nickel, and is disposed in every other layer in the ceramic sintered body 104.

図1,図2等に示されるように、セラミック焼結体104には、多数のビアホール130が形成されている。これらのビアホール130は、セラミック焼結体104をその厚さ方向に貫通するとともに、セラミック焼結体104の全面にわたって格子状(アレイ状)に配置されている。各ビアホール130内には、セラミック焼結体104のコンデンサ主面102及びコンデンサ裏面103間を連通する複数のコンデンサ内ビア導体131,132が、ニッケルを主材料として形成されている。なお本実施の形態において、ビアホール130の直径は約100μmに設定されているため、コンデンサ内ビア導体131,132の直径も約100μmに設定されている。各電源用コンデンサ内ビア導体131は、各電源用内部電極層141を貫通しており、それら同士を互いに電気的に接続している。各グランド用コンデンサ内ビア導体132は、各グランド用内部電極層142を貫通しており、それら同士を互いに電気的に接続している。各電源用コンデンサ内ビア導体131及び各グランド用コンデンサ内ビア導体132は、全体としてアレイ状に配置されている。   As shown in FIGS. 1, 2, etc., a large number of via holes 130 are formed in the ceramic sintered body 104. These via holes 130 penetrate the ceramic sintered body 104 in the thickness direction and are arranged in a lattice shape (array shape) over the entire surface of the ceramic sintered body 104. In each via hole 130, a plurality of in-capacitor via conductors 131 and 132 that communicate between the capacitor main surface 102 and the capacitor back surface 103 of the ceramic sintered body 104 are formed using nickel as a main material. In this embodiment, since the diameter of the via hole 130 is set to about 100 μm, the diameter of the via conductors 131 and 132 in the capacitor is also set to about 100 μm. Each power supply capacitor internal via conductor 131 passes through each power supply internal electrode layer 141 and electrically connects them to each other. Each ground capacitor via conductor 132 passes through each ground internal electrode layer 142 and electrically connects them to each other. Each power source capacitor via conductor 131 and each ground capacitor inner via conductor 132 are arranged in an array as a whole.

そして図2,図3等に示されるように、セラミック焼結体104のコンデンサ主面102上には、複数の主面側電源用プレーン状電極111(外部電極)と複数の主面側グランド用プレーン状電極112(外部電極)とが設けられている。各プレーン状電極111,112は、コンデンサ主面102において互いに平行に配置されており、幅300μm×厚さ25μmの平面視略矩形状をなす帯状パターンである(図3参照)。主面側電源用プレーン状電極111は、複数の電源用コンデンサ内ビア導体131におけるコンデンサ主面102側の端面に対して直接接続されており、主面側グランド用プレーン状電極112は、複数のグランド用コンデンサ内ビア導体132におけるコンデンサ主面102側の端面に対して直接接続されている。   As shown in FIG. 2, FIG. 3, etc., on the capacitor main surface 102 of the ceramic sintered body 104, a plurality of main surface side power source plane electrodes 111 (external electrodes) and a plurality of main surface side grounding electrodes are provided. A plain electrode 112 (external electrode) is provided. The respective planar electrodes 111 and 112 are arranged in parallel to each other on the capacitor main surface 102, and are strip-shaped patterns having a width of 300 μm × thickness of 25 μm and a substantially rectangular shape in plan view (see FIG. 3). The main-surface-side power-use plane-like electrode 111 is directly connected to the end face on the capacitor main-surface 102 side of the plurality of power-source capacitor via conductors 131. It is directly connected to the end surface on the capacitor main surface 102 side in the via conductor 132 for grounding capacitor.

また、図2等に示されるように、セラミック焼結体104のコンデンサ裏面103上には、複数の裏面側電源用プレーン状電極121(外部電極)と複数の裏面側グランド用プレーン状電極122(外部電極)とが設けられている。各プレーン状電極121,122は、コンデンサ裏面103において互いに平行に配置されており、幅300μm×厚さ25μmの平面視略矩形状をなす帯状パターンである。裏面側電源用プレーン状電極121は、複数の電源用コンデンサ内ビア導体131におけるコンデンサ裏面103側の端面に対して直接接続されており、裏面側グランド用プレーン状電極122は、複数のグランド用コンデンサ内ビア導体132におけるコンデンサ裏面103側の端面に対して直接接続されている。よって、電源用プレーン状電極111,121は電源用コンデンサ内ビア導体131及び電源用内部電極層141に導通しており、グランド用プレーン状電極112,122はグランド用コンデンサ内ビア導体132及びグランド用内部電極層142に導通している。   Further, as shown in FIG. 2 and the like, on the capacitor back surface 103 of the ceramic sintered body 104, a plurality of back side power plane electrodes 121 (external electrodes) and a plurality of back side ground plane electrodes 122 ( External electrode). The respective planar electrodes 121 and 122 are arranged in parallel with each other on the capacitor back surface 103, and are a belt-like pattern having a width of 300 μm and a thickness of 25 μm and a substantially rectangular shape in plan view. The back-side power plain electrode 121 is directly connected to the end face on the capacitor back surface 103 side of the plurality of power-source capacitor via conductors 131, and the back-side ground plain electrode 122 includes a plurality of ground capacitors. The inner via conductor 132 is directly connected to the end surface on the capacitor back surface 103 side. Therefore, the power supply plane electrodes 111 and 121 are electrically connected to the power supply capacitor inner via conductor 131 and the power supply inner electrode layer 141, and the ground plane electrodes 112 and 122 are connected to the ground capacitor inner via conductor 132 and the ground. The internal electrode layer 142 is electrically connected.

図4に示されるように、プレーン状電極111,112,121,122は、メタライズ金属層151と、銅めっき層152とからなっている。メタライズ金属層151は、前記コンデンサ主面102及びコンデンサ裏面103の上に配置されており、ニッケル粒子を主体として構成されている。本実施の形態のメタライズ金属層151には、主材料のニッケル粒子に対して、例えば30vol%のチタン酸バリウム(ペロブスカイト型酸化物)が共材粒子として添加されている。   As shown in FIG. 4, the plain electrodes 111, 112, 121, 122 are composed of a metallized metal layer 151 and a copper plating layer 152. The metallized metal layer 151 is disposed on the capacitor main surface 102 and the capacitor back surface 103 and is mainly composed of nickel particles. For example, 30 vol% barium titanate (perovskite oxide) is added to the metallized metal layer 151 of the present embodiment as co-material particles with respect to the nickel particles as the main material.

銅めっき層152は、ニッケルよりも導電性が高く、メタライズ金属層151の表面を全体的に被覆している。本実施の形態において、銅めっき層152を構成する銅粒子の最大粒径は、1μm以下となっている。さらに、銅めっき層152の表面は粗化されており、銅めっき層152の表面の算術平均粗さRaは0.4μmに設定されている。なお、「算術平均粗さRa」とは、JIS B0601で定義されている算術平均粗さRaである。算術平均粗さRaの測定方法はJIS B0651に準じるものとする。   The copper plating layer 152 has higher conductivity than nickel and covers the entire surface of the metallized metal layer 151. In the present embodiment, the maximum particle size of the copper particles constituting the copper plating layer 152 is 1 μm or less. Furthermore, the surface of the copper plating layer 152 is roughened, and the arithmetic average roughness Ra of the surface of the copper plating layer 152 is set to 0.4 μm. The “arithmetic average roughness Ra” is an arithmetic average roughness Ra defined in JIS B0601. The measurement method of arithmetic average roughness Ra shall be in accordance with JIS B0651.

図1〜図4に示されるように、各プレーン状電極111,112,121,122上には、それぞれ突起状導体50が突設されている。これら突起状導体50の数は、前記コンデンサ内ビア導体131,132の数と等しくなっており、本実施の形態では50個以上となっている。また、各突起状導体50は、銅めっきによって形成された円柱状導体(銅ポスト)である。即ち、突起状導体50は、銅めっき層152と同じ金属材料である銅を主体として円柱状に形成されている。この突起状導体50を構成する銅粒子の最大粒径も、銅めっき層152と同様に1μm以下となっている。各突起状導体50の直径は、プレーン状電極111,112,121,122の幅(約300μm)よりも小さく、かつ、コンデンサ内ビア導体131,132の直径(約100μm)よりも大きく設定されており、本実施の形態では約250μmに設定されている。また、突起状導体50の高さは、150μm以上200μm以下に設定されている。   As shown in FIGS. 1 to 4, protruding conductors 50 project from the respective planar electrodes 111, 112, 121, 122. The number of the protruding conductors 50 is equal to the number of the via conductors 131 and 132 in the capacitor, and is 50 or more in the present embodiment. Each protruding conductor 50 is a cylindrical conductor (copper post) formed by copper plating. That is, the protruding conductor 50 is formed in a cylindrical shape mainly composed of copper, which is the same metal material as the copper plating layer 152. The maximum particle diameter of the copper particles constituting the protruding conductor 50 is also 1 μm or less like the copper plating layer 152. The diameter of each protruding conductor 50 is set to be smaller than the width (about 300 μm) of the plane electrodes 111, 112, 121, 122 and larger than the diameter (about 100 μm) of the via conductors 131, 132 in the capacitor. In this embodiment, it is set to about 250 μm. Further, the height of the protruding conductor 50 is set to 150 μm or more and 200 μm or less.

各突起状導体50の高さ(厚さ)は、前記樹脂層間絶縁層33の厚さとほぼ等しくなっており、プレーン状電極111,112上に突設された突起状導体50の頂部52の表面は、樹脂層間絶縁層33の表面と同じ位置にある。さらに、各突起状導体50の表面は粗化されている。突起状導体50の表面の算術平均粗さRaは、前記銅めっき層152の表面の算術平均粗さRaと等しく、具体的には0.4μmに設定されている。そして、プレーン状電極111,112上に突設された突起状導体50は、樹脂層間絶縁層33の表面上に形成された導体層42に接続される。一方、プレーン状電極121,122上に突設された突起状導体50は、前記樹脂層間絶縁層34内における複数箇所に形成されたビア導体47に接続される。   The height (thickness) of each protruding conductor 50 is substantially equal to the thickness of the resin interlayer insulating layer 33, and the surface of the top portion 52 of the protruding conductor 50 protruding on the plane electrodes 111 and 112. Is at the same position as the surface of the resin interlayer insulation layer 33. Further, the surface of each protruding conductor 50 is roughened. The arithmetic average roughness Ra of the surface of the protruding conductor 50 is equal to the arithmetic average roughness Ra of the surface of the copper plating layer 152, and specifically, is set to 0.4 μm. The protruding conductor 50 protruding on the plain electrodes 111 and 112 is connected to the conductor layer 42 formed on the surface of the resin interlayer insulating layer 33. On the other hand, the protruding conductors 50 protruding on the plane electrodes 121 and 122 are connected to via conductors 47 formed at a plurality of locations in the resin interlayer insulating layer 34.

図1に示されるように、コンデンサ主面102側にあるプレーン状電極111,112は、突起状導体50、導体層42、ビア導体43、端子パッド44、はんだバンプ45及びICチップ21の面接続端子22を介して、ICチップ21に電気的に接続される。一方、コンデンサ裏面103側にあるプレーン状電極121,122は、突起状導体50、ビア導体47、導体層42、ビア導体43、BGA用パッド48及びはんだバンプ49を介して、図示しないマザーボードが有する電極に対して電気的に接続される。   As shown in FIG. 1, the planar electrodes 111 and 112 on the capacitor main surface 102 side are connected to the surface of the protruding conductor 50, the conductor layer 42, the via conductor 43, the terminal pad 44, the solder bump 45, and the IC chip 21. It is electrically connected to the IC chip 21 through the terminal 22. On the other hand, the plain electrodes 121 and 122 on the capacitor back surface 103 side are provided on a mother board (not shown) through the protruding conductor 50, the via conductor 47, the conductor layer 42, the via conductor 43, the BGA pad 48, and the solder bump 49. Electrically connected to the electrode.

例えば、マザーボード側からプレーン状電極121,122を介して通電を行い、電源用内部電極層141−グランド用内部電極層142間に電圧を加えると、電源用内部電極層141に例えばプラスの電荷が蓄積し、グランド用内部電極層142に例えばマイナスの電荷が蓄積する。その結果、セラミックコンデンサ101がコンデンサとして機能する。また、セラミックコンデンサ101では、電源用コンデンサ内ビア導体131及びグランド用コンデンサ内ビア導体132がそれぞれ交互に隣接して配置され、かつ、電源用コンデンサ内ビア導体131及びグランド用コンデンサ内ビア導体132を流れる電流の方向が互いに逆向きになるように設定されている。これにより、インダクタンス成分の低減化が図られている。   For example, when energization is performed from the mother board side through the plain electrodes 121 and 122 and a voltage is applied between the power internal electrode layer 141 and the ground internal electrode layer 142, for example, a positive charge is applied to the power internal electrode layer 141. For example, negative charges accumulate in the ground internal electrode layer 142. As a result, the ceramic capacitor 101 functions as a capacitor. In the ceramic capacitor 101, the via-conductor 131 for power supply capacitor and the via-conductor 132 for ground capacitor are alternately arranged adjacent to each other, and the via-conductor 131 for power-supply capacitor and the via-conductor 132 for ground capacitor are connected to each other. The directions of the flowing currents are set to be opposite to each other. Thereby, the inductance component is reduced.

次に、本実施の形態のセラミックコンデンサ101の製造方法について述べる。   Next, a method for manufacturing the ceramic capacitor 101 of the present embodiment will be described.

先ず、チタン酸バリウムを主成分とする誘電体材料のグリーンシートを形成し、このグリーンシートに内部電極層用ニッケルペーストをスクリーン印刷して乾燥させる。これにより、後に電源用内部電極層141となる電源用内部電極部と、グランド用内部電極層142となるグランド用内部電極部とが形成される。次に、電源用内部電極部が形成されたグリーンシートとグランド用内部電極部が形成されたグリーンシートとを交互に積層し、シート積層方向に押圧力を付与することにより、各グリーンシートを一体化してグリーンシート積層体を形成する。   First, a green sheet of a dielectric material mainly composed of barium titanate is formed, and a nickel paste for internal electrode layers is screen-printed on the green sheet and dried. As a result, a power internal electrode portion that will later become the power internal electrode layer 141 and a ground internal electrode portion that will be the ground internal electrode layer 142 are formed. Next, the green sheets with the power supply internal electrode portions and the green sheets with the ground internal electrode portions are alternately stacked, and each green sheet is integrated by applying a pressing force in the sheet stacking direction. To form a green sheet laminate.

さらに、レーザ加工機を用いてグリーンシート積層体にビアホール130を多数個貫通形成し、図示しないペースト圧入充填装置を用いて、ビア導体用ニッケルペーストを各ビアホール130内に充填する。次に、グリーンシート積層体の上面上に電極用ニッケルペーストを印刷し、グリーンシート積層体の上面側にて各導体部の上端面を覆うようにプレーン状電極111,112のメタライズ金属層151を形成する。また、グリーンシート積層体の下面上に電極用ニッケルペーストを印刷し、グリーンシート積層体の下面側にて各導体部の下端面を覆うようにプレーン状電極121,122のメタライズ金属層151を形成する。   Further, a number of via holes 130 are formed through the green sheet laminate using a laser processing machine, and a via conductor nickel paste is filled into each via hole 130 using a paste press-fitting and filling device (not shown). Next, a nickel paste for an electrode is printed on the upper surface of the green sheet laminate, and the metallized metal layer 151 of the plain electrodes 111 and 112 is formed so as to cover the upper end surface of each conductor portion on the upper surface side of the green sheet laminate. Form. Also, a nickel paste for an electrode is printed on the lower surface of the green sheet laminate, and the metallized metal layer 151 of the planar electrodes 121 and 122 is formed so as to cover the lower end surface of each conductor portion on the lower surface side of the green sheet laminate. To do.

この後、グリーンシート積層体の乾燥を行い、各メタライズ金属層151をある程度固化させる。次に、グリーンシート積層体を脱脂し、さらに所定温度で所定時間焼成を行う。その結果、チタン酸バリウム及びペースト中のニッケルが同時焼結し、セラミック焼結体104となる。   Thereafter, the green sheet laminate is dried to solidify each metallized metal layer 151 to some extent. Next, the green sheet laminate is degreased and fired at a predetermined temperature for a predetermined time. As a result, barium titanate and nickel in the paste are simultaneously sintered to form a ceramic sintered body 104.

次に、得られたセラミック焼結体104が有する各メタライズ金属層151に対して電解銅めっき(厚さ15μm)を行う。その結果、各メタライズ金属層151の上に銅めっき層152が形成されることで、各プレーン状電極111,112,121,122が形成される。   Next, electrolytic copper plating (thickness: 15 μm) is performed on each metallized metal layer 151 included in the obtained ceramic sintered body 104. As a result, the copper-plated layer 152 is formed on each metallized metal layer 151, whereby the respective planar electrodes 111, 112, 121, 122 are formed.

本実施の形態では、銅めっき層152を構成する銅粒子の最大粒径が1μm以下となるようめっき条件が設定されている。具体的には、ピロリン酸銅めっき浴を用い、50℃〜60℃程度の温度、1.0A/m〜3.0A/m程度の電流密度、20分〜25分程度の析出時間等の条件で電解銅めっきが行われる。なお、銅めっき浴には、銅粒子の粒成長を抑制するための添加剤(例えば、光沢剤等)が含有されている。 In the present embodiment, the plating conditions are set so that the maximum particle size of the copper particles constituting the copper plating layer 152 is 1 μm or less. Specifically, using a copper pyrophosphate plating bath, a temperature of about 50 ° C. to 60 ° C., a current density of about 1.0 A / m 2 to 3.0 A / m 2 , a deposition time of about 20 minutes to 25 minutes, etc. Electrolytic copper plating is performed under the conditions. The copper plating bath contains an additive (for example, a brightener) for suppressing the grain growth of copper particles.

本発明者は、銅めっき層152の形成後のプレーン状電極111を厚さ方向に切断し、その切断面を電子顕微鏡(SEM)で観察した。図5は、そのプレーン状電極111の切断面でのSEM写真を示している。ここでは、銅めっき層152の観察を容易にするために、プレーン状電極111の切断面に対して、CP加工(化学研磨加工)を施した後にエッチングを行った。なお、このエッチングでは、超純水(19ml)、60%のアンモニア(10ml)、及び過酸化水素水(1ml)からなるエッチング液を用い、7秒間処理した。   The inventor cut the plane electrode 111 after forming the copper plating layer 152 in the thickness direction, and observed the cut surface with an electron microscope (SEM). FIG. 5 shows an SEM photograph at the cut surface of the plain electrode 111. Here, in order to facilitate observation of the copper plating layer 152, the cut surface of the plane electrode 111 was etched after CP processing (chemical polishing processing). In this etching, an etching solution consisting of ultrapure water (19 ml), 60% ammonia (10 ml), and hydrogen peroxide (1 ml) was used for 7 seconds.

図5に示されるように、銅めっき層152を構成する銅粒子154の最大粒径は1μm以下(平均粒径は0.3μm程度)であり、銅めっき層152において厚さ方向で粒径のサイズ変化はなくほぼ均一な大きさの銅粒子154が分布している。また、メタライズ金属層151を構成するニッケル粒子155の最大粒径は10μm程度であり、共材として添加されているチタン酸バリウム156の最大粒子は、5μm程度である。従って、メタライズ金属層151と銅めっき層152との界面において、メタライズ金属層151を構成するニッケル粒子155の1つに対して複数の銅粒子154が接している。   As shown in FIG. 5, the maximum particle size of the copper particles 154 constituting the copper plating layer 152 is 1 μm or less (the average particle size is about 0.3 μm). There is no change in size, and copper particles 154 having a substantially uniform size are distributed. The maximum particle diameter of the nickel particles 155 constituting the metallized metal layer 151 is about 10 μm, and the maximum particle of the barium titanate 156 added as a co-material is about 5 μm. Accordingly, a plurality of copper particles 154 are in contact with one of the nickel particles 155 constituting the metallized metal layer 151 at the interface between the metallized metal layer 151 and the copper plating layer 152.

そして、各プレーン状電極111,112,121,122の銅めっき層152を形成した後、セラミック焼結体104のコンデンサ主面102上及びコンデンサ裏面103上に、所定箇所に開口部182(内径250μm)を有するフォトレジスト材181(厚さ200μm)をラミネートする(図6参照)。これらの開口部182は、露光及び現像によって形成されており、プレーン状電極111,112,121,122の表面の一部を露出させている。なお、セラミック焼結体104のコンデンサ主面102上及びコンデンサ裏面103上にメタルマスク(厚さ200μm)を積層配置し、ドリルを用いた孔あけ加工などをメタルマスクに対して行うことにより、開口部182を有するメタルマスクを形成してもよい。   And after forming the copper plating layer 152 of each planar electrode 111,112,121,122, on the capacitor | condenser main surface 102 and the capacitor | condenser back surface 103 of the ceramic sintered compact 104, it is an opening part 182 (inside diameter 250 micrometers) on a predetermined place. A photoresist material 181 having a thickness of 200 μm is laminated (see FIG. 6). These openings 182 are formed by exposure and development, and a part of the surface of the planar electrodes 111, 112, 121, 122 is exposed. A metal mask (thickness: 200 μm) is laminated on the capacitor main surface 102 and the capacitor back surface 103 of the ceramic sintered body 104, and drilling using a drill is performed on the metal mask, thereby opening the opening. A metal mask having the portion 182 may be formed.

そして、図7に示されるように、フォトレジスト材181を介してプレーン状電極111,112,121,122上に対する電解銅めっきを行う。さらに、フォトレジスト材181を除去する。その結果、図8に示されるように、プレーン状電極111,112,121,122上に、高さ150μm以上200μm以下の突起状導体50が形成され、セラミックコンデンサ101が完成する。なお、突起状導体50の形成時には、プレーン状電極111,112,121,122の銅めっき層152の形成時と同様のめっき条件で電解銅めっきが行われる。この結果、突起状導体50を構成する銅粒子もその最大粒径が1μm以下となる。なお、硫酸銅めっき浴を用いた電解めっきによって突起状導体50を形成してもよい。   Then, as shown in FIG. 7, electrolytic copper plating is performed on the planar electrodes 111, 112, 121, 122 via a photoresist material 181. Further, the photoresist material 181 is removed. As a result, as shown in FIG. 8, the protruding conductor 50 having a height of 150 μm or more and 200 μm or less is formed on the plane electrodes 111, 112, 121, 122, and the ceramic capacitor 101 is completed. When forming the protruding conductor 50, electrolytic copper plating is performed under the same plating conditions as when forming the copper plating layer 152 of the planar electrodes 111, 112, 121, and 122. As a result, the maximum particle size of the copper particles constituting the protruding conductor 50 is 1 μm or less. Note that the protruding conductor 50 may be formed by electrolytic plating using a copper sulfate plating bath.

次に、本実施の形態の配線基板10の製造方法について述べる。   Next, a method for manufacturing the wiring board 10 of the present embodiment will be described.

先ず、コア基板準備工程では、樹脂コア基板11の中間製品を従来周知の手法により作製し、あらかじめ準備しておく。   First, in the core substrate preparation step, an intermediate product of the resin core substrate 11 is prepared by a conventionally known technique and prepared in advance.

樹脂コア基板11の中間製品は以下のように作製される。まず、縦400mm×横400mm×厚さ0.65mmの基材161の両面に銅箔が貼付された銅張積層板(図示略)を準備する。次に、銅張積層板の両面の銅箔のエッチングを行って導体層163を例えばサブトラクティブ法によってパターニングする。具体的には、無電解銅めっきの後、この無電解銅めっき層を共通電極として電解銅めっきを施す。さらにドライフィルムをラミネートし、同ドライフィルムに対して露光及び現像を行うことにより、ドライフィルムを所定パターンに形成する。この状態で、不要な電解銅めっき層、無電解銅めっき層及び銅箔をエッチングで除去する。その後、ドライフィルムを剥離する。次に、基材161の上面及び下面と導体層163とを粗化した後、基材161の上面及び下面に、無機フィラーが添加されたエポキシ樹脂フィルム(厚さ80μm)を熱圧着により貼付し、サブ基材164を形成する。   The intermediate product of the resin core substrate 11 is manufactured as follows. First, a copper clad laminate (not shown) in which copper foil is pasted on both surfaces of a base material 161 having a length of 400 mm × width of 400 mm × thickness of 0.65 mm is prepared. Next, the copper foil on both sides of the copper clad laminate is etched to pattern the conductor layer 163 by, for example, a subtractive method. Specifically, after the electroless copper plating, electrolytic copper plating is performed using the electroless copper plating layer as a common electrode. Further, the dry film is laminated, and the dry film is exposed and developed to form a dry film in a predetermined pattern. In this state, unnecessary electrolytic copper plating layer, electroless copper plating layer and copper foil are removed by etching. Thereafter, the dry film is peeled off. Next, after roughening the upper and lower surfaces of the base material 161 and the conductor layer 163, an epoxy resin film (thickness of 80 μm) to which an inorganic filler has been added is attached to the upper and lower surfaces of the base material 161 by thermocompression bonding. The sub-base material 164 is formed.

次に、上側のサブ基材164の上面及び下側のサブ基材164の下面に導体層41(厚さ50μm)をパターン形成する。具体的には、上側のサブ基材164の上面及び下側のサブ基材164の下面に対する無電解銅めっきを行った後にエッチングレジストを形成し、次いで電解銅めっきを行う。さらに、エッチングレジストを除去してソフトエッチングを行う。次に、基材161及びサブ基材164からなる積層体に対してルータを用いて孔あけ加工を行い、収容穴部90となる貫通孔を所定位置に形成し、樹脂コア基板11の中間製品を得る(図9参照)。なお、樹脂コア基板11の中間製品とは、樹脂コア基板11となるべき領域を平面方向に沿って縦横に複数配列した構造の多数個取り用コア基板である。   Next, a conductor layer 41 (thickness: 50 μm) is patterned on the upper surface of the upper sub-base material 164 and the lower surface of the lower sub-base material 164. Specifically, after performing electroless copper plating on the upper surface of the upper sub-base material 164 and the lower surface of the lower sub-base material 164, an etching resist is formed, and then electrolytic copper plating is performed. Further, the etching resist is removed and soft etching is performed. Next, the laminated body composed of the base material 161 and the sub base material 164 is drilled using a router to form through holes to be the accommodation hole portions 90 at predetermined positions, and the intermediate product of the resin core substrate 11 (See FIG. 9). The intermediate product of the resin core substrate 11 is a multi-piece core substrate having a structure in which a plurality of regions to be the resin core substrate 11 are arranged vertically and horizontally along the plane direction.

続く収容工程では、マウント装置(ヤマハ発動機株式会社製)を用いて、コア主面12とコンデンサ主面102と同じ側に向け、かつ、コア裏面13とコンデンサ裏面103とを同じ側に向けた状態で収容穴部90内にセラミックコンデンサ101を収容する(図10参照)。なお、収容穴部90のコア裏面13側開口は、剥離可能な粘着テープ171でシールされている。この粘着テープ171は、支持台(図示略)によって支持されている。かかる粘着テープ171の粘着面には、セラミックコンデンサ101が貼り付けられて仮固定されている。   In the subsequent housing process, using the mounting device (manufactured by Yamaha Motor Co., Ltd.), the core main surface 12 and the capacitor main surface 102 are directed to the same side, and the core back surface 13 and the capacitor back surface 103 are directed to the same side. In this state, the ceramic capacitor 101 is accommodated in the accommodation hole 90 (see FIG. 10). The opening on the core back surface 13 side of the accommodation hole 90 is sealed with a peelable adhesive tape 171. The adhesive tape 171 is supported by a support base (not shown). The ceramic capacitor 101 is affixed and temporarily fixed to the adhesive surface of the adhesive tape 171.

そして、この状態において、収容穴部90の内面とセラミックコンデンサ101のコンデンサ側面106との隙間に、ディスペンサ装置(Asymtek社製)を用いて、熱硬化性樹脂製の樹脂充填部92(株式会社ナミックス製)を充填する。その後、加熱処理を行うと、樹脂充填部92が硬化して、セラミックコンデンサ101が収容穴部90内に固定される(図11参照)。そして、この時点で、粘着テープ171を剥離する。   In this state, a resin filling portion 92 (NAMICS Co., Ltd.) made of a thermosetting resin is used in the gap between the inner surface of the accommodation hole portion 90 and the capacitor side surface 106 of the ceramic capacitor 101 using a dispenser device (manufactured by Asymtek). Product). Then, when heat processing are performed, the resin filling part 92 will harden | cure and the ceramic capacitor 101 will be fixed in the accommodation hole part 90 (refer FIG. 11). At this point, the adhesive tape 171 is peeled off.

その後、プレーン状電極111,112を構成する銅めっき層152の表面と突起状導体50の表面とを粗化する(図4参照)。なお、銅めっき層152の表面と突起状導体50の表面とが同時に粗化されるため、銅めっき層152の表面の一部(突起状導体50との接続部分)が粗化されることはない。   Thereafter, the surface of the copper plating layer 152 constituting the plain electrodes 111 and 112 and the surface of the protruding conductor 50 are roughened (see FIG. 4). In addition, since the surface of the copper plating layer 152 and the surface of the protruding conductor 50 are roughened at the same time, a part of the surface of the copper plating layer 152 (connection portion with the protruding conductor 50) is roughened. Absent.

次に、従来周知の手法に基づいてコア主面12の上に第1ビルドアップ層31を形成するとともに、コア裏面13の上に第2ビルドアップ層32を形成する。具体的に言うと、まず、コア主面12及びコンデンサ主面102上に感光性エポキシ樹脂を被着して露光及び現像を行うことにより、樹脂層間絶縁層33を形成する(図12参照)。このとき、セラミックコンデンサ101の各突起状導体50が樹脂層間絶縁層33に噛み込むことにより、セラミックコンデンサ101の位置決めが図られる。また、コア裏面13及びコンデンサ裏面103に感光性エポキシ樹脂を被着し、露光及び現像を行うことにより、樹脂層間絶縁層34を形成する。なお、感光性エポキシ樹脂を被着する代わりに、絶縁樹脂や液晶ポリマー(LCP:Liquid Crystalline Polymer)を被着してもよい。   Next, the first buildup layer 31 is formed on the core main surface 12 and the second buildup layer 32 is formed on the core back surface 13 based on a conventionally known method. Specifically, first, a resin epoxy insulating layer 33 is formed by depositing a photosensitive epoxy resin on the core main surface 12 and the capacitor main surface 102 and performing exposure and development (see FIG. 12). At this time, each protruding conductor 50 of the ceramic capacitor 101 is engaged with the resin interlayer insulating layer 33, whereby the ceramic capacitor 101 is positioned. Further, a photosensitive epoxy resin is applied to the core back surface 13 and the capacitor back surface 103, and the resin interlayer insulating layer 34 is formed by performing exposure and development. In place of depositing the photosensitive epoxy resin, an insulating resin or a liquid crystal polymer (LCP) may be deposited.

さらに、YAGレーザまたは炭酸ガスレーザーを用いてレーザ孔あけ加工を行い、ビア導体47が形成されるべき位置にビア孔を形成する。具体的には、樹脂層間絶縁層34を貫通するビア孔を形成し、プレーン状電極121,122上に突設された突起状導体50の頂部52の表面を露出させる。   Further, laser drilling is performed using a YAG laser or a carbon dioxide laser to form a via hole at a position where the via conductor 47 is to be formed. Specifically, a via hole penetrating the resin interlayer insulating layer 34 is formed to expose the surface of the top portion 52 of the protruding conductor 50 protruding on the plane electrodes 121 and 122.

さらに、ドリル機を用いて孔あけ加工を行い、樹脂コア基板11及び樹脂層間絶縁層33,34を貫通する貫通孔(図示略)を所定位置にあらかじめ形成しておく。そして、樹脂層間絶縁層33,34の表面上、ビア孔の内面、及び、貫通孔の内面に対する無電解銅めっきを行った後にエッチングレジストを形成し、次いで電解銅めっきを行う。さらに、エッチングレジストを除去してソフトエッチングを行う。これにより、樹脂層間絶縁層33上に導体層42が形成されるとともに、樹脂層間絶縁層34上に導体層42がパターン形成される。これと同時に、貫通孔内にスルーホール導体16が形成されるとともに、各ビア孔の内部にビア導体47が形成される。その後、スルーホール導体16の空洞部を絶縁樹脂材料(エポキシ樹脂)で穴埋めし、閉塞体17を形成する。   Further, drilling is performed using a drill machine, and through holes (not shown) penetrating the resin core substrate 11 and the resin interlayer insulating layers 33 and 34 are formed in advance at predetermined positions. Then, after performing electroless copper plating on the surfaces of the resin interlayer insulating layers 33 and 34, the inner surfaces of the via holes, and the inner surfaces of the through holes, an etching resist is formed, and then electrolytic copper plating is performed. Further, the etching resist is removed and soft etching is performed. Thereby, the conductor layer 42 is formed on the resin interlayer insulating layer 33 and the conductor layer 42 is patterned on the resin interlayer insulating layer 34. At the same time, the through-hole conductor 16 is formed in the through hole, and the via conductor 47 is formed in each via hole. Thereafter, the cavity of the through-hole conductor 16 is filled with an insulating resin material (epoxy resin) to form the closing body 17.

次に、樹脂層間絶縁層33,34上に感光性エポキシ樹脂を被着し、露光及び現像を行うことにより、ビア導体43が形成されるべき位置にビア孔(図示略)を有する樹脂層間絶縁層35,36を形成する。なお、感光性エポキシ樹脂を被着する代わりに、絶縁樹脂や液晶ポリマーを被着してもよい。この場合、レーザ加工機などにより、ビア導体43が形成されるべき位置にビア孔が形成される。次に、従来公知の手法に従って電解銅めっきを行い、前記ビア孔の内部にビア導体43を形成するとともに、樹脂層間絶縁層35上に端子パッド44を形成し、樹脂層間絶縁層36上にBGA用パッド48を形成する。   Next, a photosensitive epoxy resin is deposited on the resin interlayer insulation layers 33 and 34, and exposure and development are performed, whereby a resin interlayer insulation having via holes (not shown) at positions where the via conductors 43 are to be formed. Layers 35 and 36 are formed. Instead of depositing the photosensitive epoxy resin, an insulating resin or a liquid crystal polymer may be deposited. In this case, a via hole is formed at a position where the via conductor 43 is to be formed by a laser processing machine or the like. Next, electrolytic copper plating is performed in accordance with a conventionally known method to form a via conductor 43 inside the via hole, a terminal pad 44 is formed on the resin interlayer insulating layer 35, and a BGA is formed on the resin interlayer insulating layer 36. A pad 48 is formed.

次に、樹脂層間絶縁層35,36上に感光性エポキシ樹脂を塗布して硬化させることにより、ソルダーレジスト37,38を形成する。その後、所定のマスクを配置した状態で露光及び現像を行い、ソルダーレジスト37,38に開口部40,46をパターニングする。さらに、端子パッド44上にはんだバンプ45を形成し、かつ、BGA用パッド48上にはんだバンプ49を形成する。なお、この状態のものは、配線基板10となるべき製品領域を平面方向に沿って縦横に複数配列した多数個取り用配線基板であると把握することができる。さらに、多数個取り用配線基板を分割すると、個々の製品である配線基板10が多数個同時に得られる。   Next, solder resists 37 and 38 are formed by applying and curing a photosensitive epoxy resin on the resin interlayer insulation layers 35 and 36. Thereafter, exposure and development are performed with a predetermined mask placed, and the openings 40 and 46 are patterned in the solder resists 37 and 38. Further, solder bumps 45 are formed on the terminal pads 44 and solder bumps 49 are formed on the BGA pads 48. It can be understood that the product in this state is a multi-cavity wiring board in which a plurality of product regions to be the wiring board 10 are arranged vertically and horizontally along the plane direction. Furthermore, when the multi-cavity wiring board is divided, a large number of wiring boards 10 which are individual products can be obtained simultaneously.

従って、本実施の形態によれば以下の効果を得ることができる。   Therefore, according to the present embodiment, the following effects can be obtained.

(1)本実施の形態のセラミックコンデンサ101では、プレーン状電極111,112,121,122において、銅めっき層152を構成する銅粒子154の最大粒径が、1μm以下でありかつメタライズ金属層151を構成するニッケル粒子155の最大粒径よりも小さい。具体的には、ニッケル粒子155の最大粒径は10μm程度であり、1つのニッケル粒子155に対し、10個以上の複数の銅粒子154が接している。このように、メタライズ金属層151のニッケル粒子155に対して複数の銅粒子154が密着することにより、耐剥離性に優れた銅めっき層152を形成することができる。また、銅めっき層152を構成する銅粒子154の最大粒径が1μm以下と小さいため、粗化される粒界領域が大きくなり、銅めっき層152の表面粗化をより確実に行うことができる。これにより、配線基板10における樹脂層間絶縁層33との密着性を十分に確保することができる。   (1) In the ceramic capacitor 101 of the present embodiment, in the planar electrodes 111, 112, 121, 122, the maximum particle size of the copper particles 154 constituting the copper plating layer 152 is 1 μm or less and the metallized metal layer 151 Smaller than the maximum particle size of the nickel particles 155 constituting the. Specifically, the nickel particles 155 have a maximum particle size of about 10 μm, and one or more copper particles 154 are in contact with one nickel particle 155. As described above, when the plurality of copper particles 154 are in close contact with the nickel particles 155 of the metallized metal layer 151, the copper plating layer 152 having excellent peel resistance can be formed. Moreover, since the maximum particle diameter of the copper particle 154 which comprises the copper plating layer 152 is as small as 1 micrometer or less, the grain boundary area | region roughened becomes large, and the surface roughening of the copper plating layer 152 can be performed more reliably. . Thereby, sufficient adhesiveness with the resin interlayer insulation layer 33 in the wiring board 10 can be ensured.

(2)本実施の形態のセラミックコンデンサ101では、各プレーン状電極111,112,121,122上には、それぞれ突起状導体50が突設されている。各突起状導体50は、電解銅めっきによって形成された銅めっき層であり、突起状導体50を構成する銅粒子の最大粒径が1μm以下となっている。このようにすれば、各突起状導体50の表面粗化をより確実に行うことができ、配線基板10における樹脂層間絶縁層33との密着性を十分に確保することができる。   (2) In the ceramic capacitor 101 of the present embodiment, the protruding conductors 50 project from the respective planar electrodes 111, 112, 121, 122. Each protruding conductor 50 is a copper plating layer formed by electrolytic copper plating, and the maximum particle diameter of the copper particles constituting the protruding conductor 50 is 1 μm or less. In this way, the surface roughness of each protruding conductor 50 can be more reliably performed, and sufficient adhesion with the resin interlayer insulating layer 33 in the wiring board 10 can be ensured.

(3)本実施の形態のセラミックコンデンサ101では、各プレーン状電極111,112,121,122において、メタライズ金属層151は、ニッケル粒子155を主体として構成され、チタン酸バリウム156が共材粒子として添加されている。このように、メタライズ金属層151の形成材料としてニッケルを使用することにより、比較的に高価なパラジウムを用いる場合と比較して、セラミック焼結体104の製造コストを抑えることができる。また、メタライズ金属層151に共材粒子としてチタン酸バリウム156を添加することにより、セラミック焼結体104におけるメタライズ金属層151の熱収縮差を抑えることができ、クラックやデラミネーションなどの問題を回避することができる。   (3) In the ceramic capacitor 101 of the present embodiment, in each of the planar electrodes 111, 112, 121, 122, the metallized metal layer 151 is mainly composed of nickel particles 155, and barium titanate 156 is used as the co-material particles. It has been added. Thus, by using nickel as the material for forming the metallized metal layer 151, the manufacturing cost of the ceramic sintered body 104 can be reduced as compared with the case of using relatively expensive palladium. Moreover, by adding barium titanate 156 as co-material particles to the metallized metal layer 151, the difference in thermal shrinkage of the metallized metal layer 151 in the ceramic sintered body 104 can be suppressed, and problems such as cracks and delamination are avoided. can do.

(4)本実施の形態の場合、チタン酸バリウム156の最大粒径は、5μm程度であり、ニッケル粒子155の最大粒径よりも小さく、銅めっき層152の銅粒子154よりも大きくなっている。この場合、メタライズ金属層151と銅めっき層152の界面において、比較的に粒径が大きなニッケル粒子155とチタン酸バリウム156との間に隙間が形成されていたとしても、その隙間に銅粒子154が入り込んでニッケル粒子155に確実に密着することができる。これにより、メタライズ金属層151と銅めっき層152との密着性を高めることができる。   (4) In the case of this embodiment, the maximum particle size of barium titanate 156 is about 5 μm, which is smaller than the maximum particle size of nickel particles 155 and larger than the copper particles 154 of the copper plating layer 152. . In this case, even if a gap is formed between the nickel particle 155 having a relatively large particle size and the barium titanate 156 at the interface between the metallized metal layer 151 and the copper plating layer 152, the copper particle 154 is formed in the gap. Can enter the nickel particles 155 without fail. Thereby, the adhesiveness of the metallized metal layer 151 and the copper plating layer 152 can be improved.

(5)本実施の形態の配線基板10では、配線基板内蔵用電子部品としてビアアレイタイプのセラミックコンデンサ101が収容穴部90に収納されている。このセラミックコンデンサ101では、複数のビア導体131,132が全体としてアレイ状に配置されているので、セラミックコンデンサ101のインダクタンスの低減化が図られ、ノイズ吸収や電源変動平滑化のための高速電源供給が可能となる。また、セラミックコンデンサ101全体の小型化が図りやすくなり、ひいては配線基板全体の小型化も図りやすくなる。しかも、小さい割りに高静電容量が達成しやすく、ICチップ21に対してより安定した電源供給が可能となる。   (5) In the wiring board 10 of the present embodiment, the via array type ceramic capacitor 101 is housed in the housing hole 90 as the electronic component for wiring board built-in. In this ceramic capacitor 101, since the plurality of via conductors 131 and 132 are arranged in an array as a whole, the inductance of the ceramic capacitor 101 can be reduced, and high-speed power supply for noise absorption and power fluctuation smoothing can be achieved. Is possible. In addition, the entire ceramic capacitor 101 can be easily reduced in size, and as a result, the entire wiring board can be easily reduced in size. In addition, a high capacitance is easily achieved for a small amount, and more stable power supply to the IC chip 21 is possible.

(6)本実施の形態の配線基板10では、セラミックコンデンサ101がICチップ搭載領域23に搭載されたICチップ21の直下に配置されるため、セラミックコンデンサ101とICチップ21とをつなぐ配線が短くなり、配線のインダクタンス成分の増加が防止される。従って、セラミックコンデンサ101によるICチップ21のスイッチングノイズを確実に低減できるとともに、電源電圧の確実な安定化を図ることができる。また、ICチップ21とセラミックコンデンサ101との間で侵入するノイズを極めて小さく抑えることができるため、誤動作等の不具合を生じることもなく高い信頼性を得ることができる。   (6) In the wiring substrate 10 of the present embodiment, the ceramic capacitor 101 is disposed immediately below the IC chip 21 mounted in the IC chip mounting region 23, so that the wiring connecting the ceramic capacitor 101 and the IC chip 21 is short. Thus, an increase in the inductance component of the wiring is prevented. Therefore, the switching noise of the IC chip 21 due to the ceramic capacitor 101 can be reliably reduced, and the power supply voltage can be reliably stabilized. In addition, since noise entering between the IC chip 21 and the ceramic capacitor 101 can be suppressed to a very low level, high reliability can be obtained without causing malfunction such as malfunction.

(7)本実施の形態の配線基板10では、ICチップ搭載領域23がセラミックコンデンサ101の真上の領域内に位置しているため、ICチップ搭載領域23に搭載されるICチップ21は高剛性で熱膨張率が小さいセラミックコンデンサ101によって支持される。よって、上記ICチップ搭載領域23においては、第1ビルドアップ層31が変形しにくくなるため、ICチップ搭載領域23に搭載されるICチップ21をより安定的に支持できる。従って、大きな熱応力に起因するICチップ21のクラックや接続不良を防止することができる。ゆえに、ICチップ21として、熱膨張差による応力(歪)が大きくなり熱応力の影響が大きく、かつ発熱量が大きく使用時の熱衝撃が厳しい10mm角以上の大型のICチップや、脆いとされるLow−k(低誘電率)のICチップを用いることができる。   (7) In the wiring substrate 10 of the present embodiment, since the IC chip mounting area 23 is located in the area immediately above the ceramic capacitor 101, the IC chip 21 mounted in the IC chip mounting area 23 is highly rigid. And supported by a ceramic capacitor 101 having a low coefficient of thermal expansion. Therefore, in the IC chip mounting area 23, the first buildup layer 31 is not easily deformed, so that the IC chip 21 mounted in the IC chip mounting area 23 can be supported more stably. Therefore, it is possible to prevent the IC chip 21 from cracking and poor connection due to large thermal stress. Therefore, the IC chip 21 is considered to be a large IC chip of 10 mm square or more, which has a large stress (strain) due to a difference in thermal expansion and is greatly affected by thermal stress, and has a large calorific value and severe thermal shock during use. A low-k (low dielectric constant) IC chip can be used.

なお、本発明の実施の形態は以下のように変更してもよい。   In addition, you may change embodiment of this invention as follows.

・上記実施の形態の配線基板10において、セラミックコンデンサ101は樹脂コア基板11内に収容されていた。しかし、上記実施の形態のセラミックコンデンサ101などよりも薄いセラミックコンデンサ303(厚さ0.08mm)を形成し、そのセラミックコンデンサ303を配線基板10Aの第1ビルドアップ層310内(例えば図13参照)に収容してもよい。セラミックコンデンサ303においても、上記のセラミックコンデンサ101と同様に、そのメタライズ金属層151と銅めっき層152とからなる外部電極(コンデンサ主面102上のプレーン状電極111,112及びコンデンサ裏面103上のプレーン状電極121,122)が形成され、それらプレーン状電極111,112,121,122上に突起状導体50が形成されている。なお、各電極111,112,121,122の銅めっき層152を構成する銅粒子の最大粒径は1μm以下であり、突起状導体50を構成する銅粒子の最大粒径も1μm以下である。そして、各電極111,112,121,122の銅めっき層152の表面と突起状導体50との表面が粗化された後、セラミックコンデンサ303が樹脂コア基板11内に内蔵されている。   In the wiring substrate 10 of the above embodiment, the ceramic capacitor 101 is accommodated in the resin core substrate 11. However, a ceramic capacitor 303 (thickness 0.08 mm) thinner than the ceramic capacitor 101 of the above embodiment is formed, and the ceramic capacitor 303 is placed in the first buildup layer 310 of the wiring board 10A (see, for example, FIG. 13). May be accommodated. Also in the ceramic capacitor 303, similarly to the ceramic capacitor 101 described above, external electrodes (plane-like electrodes 111 and 112 on the capacitor main surface 102 and a plane on the capacitor back surface 103) composed of the metallized metal layer 151 and the copper plating layer 152. And the protruding conductor 50 is formed on the plain electrodes 111, 112, 121, 122. In addition, the maximum particle diameter of the copper particle which comprises the copper plating layer 152 of each electrode 111,112,121,122 is 1 micrometer or less, and the maximum particle diameter of the copper particle which comprises the protruding conductor 50 is also 1 micrometer or less. Then, after the surface of the copper plating layer 152 of each electrode 111, 112, 121, 122 and the surface of the protruding conductor 50 are roughened, the ceramic capacitor 303 is built in the resin core substrate 11.

具体的には、樹脂コア基板11のコア主面12上に樹脂シート(未硬化状態の樹脂層間絶縁層30)をラミネートし、樹脂シートが硬化する前に、マウント装置(ヤマハ発動機株式会社製)を用いて、セラミックコンデンサ303を樹脂シート上に配置する。このとき、加圧しながらセラミックコンデンサ303の一部(コンデンサ裏面103側のプレーン状電極121,122及び突起状導体50)を樹脂シート内に潜り込ませるようにする。これにより、突起状導体50が樹脂シートに噛み込むため、セラミックコンデンサ303が位置決めされる。その後、樹脂シートを硬化させて樹脂層間絶縁層30とする。さらに、樹脂層間絶縁層30及び導体層42を交互に形成すれば、第1ビルドアップ層310が完成する。   Specifically, a resin sheet (uncured resin interlayer insulating layer 30) is laminated on the core main surface 12 of the resin core substrate 11, and before the resin sheet is cured, a mounting device (manufactured by Yamaha Motor Co., Ltd.). ) To place the ceramic capacitor 303 on the resin sheet. At this time, a part of the ceramic capacitor 303 (the planar electrodes 121 and 122 and the protruding conductor 50 on the capacitor back surface 103 side) is made to enter the resin sheet while being pressurized. Thereby, since the protruding conductor 50 bites into the resin sheet, the ceramic capacitor 303 is positioned. Thereafter, the resin sheet is cured to form the resin interlayer insulating layer 30. Furthermore, if the resin interlayer insulation layer 30 and the conductor layer 42 are formed alternately, the first buildup layer 310 is completed.

このセラミックコンデンサ303においても、各電極111,112,121,122の銅めっき層152や突起状導体50を構成する銅粒子の最大粒径が1μm以下と小さいため、粗化される粒界領域が大きくなり、銅めっき層152及び突起状導体50の表面粗化をより確実に行うことができる。この結果、配線基板10Aにおいて、セラミックコンデンサ303の各電極111,112,121,122や突起状導体50と樹脂層間絶縁層30との密着性を十分に確保することができる。また、セラミックコンデンサ101が樹脂コア基板11内に収容される場合に比べて、ICチップ21とセラミックコンデンサ303とを電気的に接続する導通経路(コンデンサ接続配線)が短くなる。これにより、配線のインダクタンス成分の増加が防止されるため、セラミックコンデンサ303によりICチップ21のスイッチングノイズを確実に低減できるとともに、電源電圧の確実な安定化を図ることができる。さらに、ICチップ21とセラミックコンデンサ303との間で侵入するノイズを極めて小さく抑えることができるため、誤動作等の不具合を生じることもなく高い信頼性を得ることができる。なお、薄くしたセラミックコンデンサ303を用いたとしてもセラミックコンデンサ303自体は厚いため、図13では、ビルドアップ層を、上記実施の形態よりも肉厚の樹脂層間絶縁層30からなる第1ビルドアップ層310に具体化している。また、上記実施の形態のセラミックコンデンサ101を、上記実施の形態と同じ第1ビルドアップ層31内に収容してもよい。   Also in this ceramic capacitor 303, since the maximum particle diameter of the copper particles constituting the copper plating layer 152 and the protruding conductor 50 of each electrode 111, 112, 121, 122 is as small as 1 μm or less, the grain boundary region to be roughened is small. As a result, the surface of the copper plating layer 152 and the protruding conductor 50 can be more reliably roughened. As a result, in the wiring board 10 </ b> A, the adhesion between the electrodes 111, 112, 121, 122 of the ceramic capacitor 303 and the protruding conductor 50 and the resin interlayer insulating layer 30 can be sufficiently ensured. Further, as compared with the case where the ceramic capacitor 101 is accommodated in the resin core substrate 11, a conduction path (capacitor connection wiring) for electrically connecting the IC chip 21 and the ceramic capacitor 303 is shortened. This prevents an increase in the inductance component of the wiring, so that the switching noise of the IC chip 21 can be reliably reduced by the ceramic capacitor 303 and the power supply voltage can be reliably stabilized. Furthermore, since noise entering between the IC chip 21 and the ceramic capacitor 303 can be suppressed to a very low level, high reliability can be obtained without causing malfunction such as malfunction. Even if the thin ceramic capacitor 303 is used, since the ceramic capacitor 303 itself is thick, in FIG. 13, the build-up layer is a first build-up layer made of the resin interlayer insulating layer 30 having a thickness greater than that of the above embodiment. It is embodied in 310. Further, the ceramic capacitor 101 of the above embodiment may be accommodated in the same first buildup layer 31 as that of the above embodiment.

・上記実施の形態では、プレーン状電極111,112,121,122上に突起状導体50を突設した後で、プレーン状電極111,112,121,122を構成する銅めっき層152の表面と、突起状導体50の表面とを同時に粗化していた。しかし、プレーン状電極111,112,121,122を形成した時点で一度粗化した後、突起状導体50を形成した時点で再度粗化するようにしてもよい。このようにすれば、銅めっき層152と突起状導体50との接続部分も粗化されるため、両者の密着性が向上する(図14参照)。   In the above embodiment, after the protruding conductors 50 are projected on the plain electrodes 111, 112, 121, 122, the surface of the copper plating layer 152 constituting the plane electrodes 111, 112, 121, 122 The surface of the protruding conductor 50 was roughened at the same time. However, after the planar electrodes 111, 112, 121, and 122 are formed, they may be roughened once and then roughened again when the protruding conductors 50 are formed. In this way, the connection portion between the copper plating layer 152 and the protruding conductor 50 is also roughened, so that the adhesion between the two is improved (see FIG. 14).

・上記実施の形態では、各プレーン状電極111,112,121,122上に突起状導体50を有するセラミックコンデンサ101,303に具体化するものであったが、これに限定されるものではない。具体的には、例えば、図15に示されるように、各プレーン状電極111,112,121,122上に突起状導体50を形成していないセラミックコンデンサ101Aを配線基板10Bに内蔵してもよい。なお、セラミックコンデンサ101Aは、上記実施の形態において、突起状導体50の形成工程を実施しないで完成されたコンデンサであって、それ以外の構成は、セラミックコンデンサ101と同一である。また、配線基板10Bにおいては、セラミックコンデンサ101Aにおけるコンデンサ主面102上のプレーン状電極111,112は、樹脂層間絶縁層33に形成されたビア導体47を介して導体層42に接続されている。さらに、セラミックコンデンサ101Aにおけるコンデンサ裏面103上のプレーン状電極121,122は、樹脂層間絶縁層34に形成されたビア導体47を介して導体層42に接続されている。このセラミックコンデンサ101Aにおいても、プレーン状電極111,112,121,122の銅めっき層152を構成する銅粒子154の最大粒径は1μm以下である。このため、銅めっき層152の表面粗化を確実に行うことができ、配線基板10Bにおける樹脂層間絶縁層33,34との密着性を十分に確保することができる。   In the above embodiment, the ceramic capacitors 101 and 303 having the protruding conductors 50 on the plain electrodes 111, 112, 121, and 122 are embodied, but the present invention is not limited to this. Specifically, for example, as shown in FIG. 15, a ceramic capacitor 101A in which no protruding conductor 50 is formed on each of the planar electrodes 111, 112, 121, 122 may be built in the wiring board 10B. . The ceramic capacitor 101A is a capacitor that has been completed without performing the process of forming the protruding conductors 50 in the above embodiment, and the rest of the configuration is the same as the ceramic capacitor 101. In the wiring substrate 10B, the plane electrodes 111 and 112 on the capacitor main surface 102 of the ceramic capacitor 101A are connected to the conductor layer 42 via via conductors 47 formed in the resin interlayer insulating layer 33. Furthermore, the planar electrodes 121 and 122 on the capacitor back surface 103 in the ceramic capacitor 101A are connected to the conductor layer 42 via via conductors 47 formed in the resin interlayer insulating layer 34. Also in this ceramic capacitor 101A, the maximum particle diameter of the copper particles 154 constituting the copper plating layer 152 of the plain electrodes 111, 112, 121, 122 is 1 μm or less. For this reason, it is possible to reliably roughen the surface of the copper plating layer 152, and to sufficiently secure the adhesion between the wiring substrate 10B and the resin interlayer insulating layers 33 and 34.

・上記実施の形態のセラミックコンデンサ101では、平面視略矩形状をなすプレーン状電極111,112,121,122を外部電極として備えるものであったが、その外部電極の形状は、円形状などの形状に適宜変更してもよい。また、セラミックコンデンサ101において、プレーン状電極111,112,121,122は、コンデンサ主面102及びコンデンサ裏面103の両方に設けられるものであったが、いずれか一方のみに設けられていてもよい。   In the ceramic capacitor 101 of the above embodiment, the planar electrodes 111, 112, 121, and 122 having a substantially rectangular shape in plan view are provided as external electrodes, but the external electrodes have a circular shape or the like You may change into a shape suitably. In the ceramic capacitor 101, the plain electrodes 111, 112, 121, 122 are provided on both the capacitor main surface 102 and the capacitor back surface 103, but may be provided on only one of them.

・上記実施の形態では、配線基板10のパッケージ形態はBGA(ボールグリッドアレイ)であるが、BGAのみに限定されず、例えばPGA(ピングリッドアレイ)やLGA(ランドグリッドアレイ)等であってもよい。   In the above embodiment, the package form of the wiring board 10 is BGA (ball grid array). However, the package form is not limited to BGA. For example, PGA (pin grid array) or LGA (land grid array) may be used. Good.

次に、前述した実施の形態によって把握される技術的思想を以下に列挙する。   Next, the technical ideas grasped by the embodiment described above are listed below.

(1)主面及び裏面を有するセラミック焼結体と、前記セラミック焼結体の主面及び裏面の少なくとも一方の上に配置され、メタライズ金属層の表面に銅めっき層を形成してなる外部電極とを備え、前記銅めっき層を構成する銅粒子の最大粒径が5μm以下であり、配線基板への内蔵時に、前記銅めっき層の表面が粗化されることを特徴とする配線基板内蔵用電子部品。   (1) A ceramic sintered body having a main surface and a back surface, and an external electrode which is disposed on at least one of the main surface and the back surface of the ceramic sintered body and has a copper plating layer formed on the surface of the metallized metal layer And the copper particle constituting the copper plating layer has a maximum particle size of 5 μm or less, and the surface of the copper plating layer is roughened when embedded in the wiring substrate. Electronic components.

(2)上記1において、前記銅めっき層が、高さ150μm以上の銅ポストであることを特徴とする配線基板内蔵用電子部品。   (2) The wiring board built-in electronic component according to (1), wherein the copper plating layer is a copper post having a height of 150 μm or more.

本発明を具体化した一実施の形態の配線基板を示す概略断面図。1 is a schematic cross-sectional view showing a wiring board of an embodiment embodying the present invention. セラミックコンデンサを示す概略断面図。The schematic sectional drawing which shows a ceramic capacitor. セラミックコンデンサを示す上面図。The top view which shows a ceramic capacitor. セラミックコンデンサの要部を示す概略断面図。The schematic sectional drawing which shows the principal part of a ceramic capacitor. プレーン状電極においてメタライズ金属層と銅めっき層との界面の様子を概念的に示した概略拡大断面図。The schematic expanded sectional view which showed notionally the mode of the interface of a metallization metal layer and a copper plating layer in a planar electrode. セラミックコンデンサの製造方法の説明図。Explanatory drawing of the manufacturing method of a ceramic capacitor. セラミックコンデンサの製造方法の説明図。Explanatory drawing of the manufacturing method of a ceramic capacitor. セラミックコンデンサの製造方法の説明図。Explanatory drawing of the manufacturing method of a ceramic capacitor. 配線基板の製造方法の説明図。Explanatory drawing of the manufacturing method of a wiring board. 配線基板の製造方法の説明図。Explanatory drawing of the manufacturing method of a wiring board. 配線基板の製造方法の説明図。Explanatory drawing of the manufacturing method of a wiring board. 配線基板の製造方法の説明図。Explanatory drawing of the manufacturing method of a wiring board. 別の実施の形態における配線基板を示す概略断面図。The schematic sectional drawing which shows the wiring board in another embodiment. 別の実施の形態におけるセラミックコンデンサの要部を示す概略断面図。The schematic sectional drawing which shows the principal part of the ceramic capacitor in another embodiment. 別の実施の形態における配線基板を示す概略断面図。The schematic sectional drawing which shows the wiring board in another embodiment.

符号の説明Explanation of symbols

10,10A,10B…配線基板
11…樹脂コア基板
12…コア主面
13…コア裏面
31,310…配線積層部としての第1ビルドアップ層
32…配線積層部としての第2ビルドアップ層
30,33,34,35,36…樹脂層間絶縁層
42…導体層
101,101A,303…電子部品としてのセラミックコンデンサ
102…主面としてのコンデンサ主面
103…裏面としてのコンデンサ裏面
104…セラミック焼結体
105…セラミック誘電体層
111…外部電極としての主面側電源用プレーン状電極
112…外部電極としての主面側グランド用プレーン状電極
121…外部電極としての裏面側電源用プレーン状電極
122…外部電極としての裏面側グランド用プレーン状電極
131…コンデンサ内ビア導体としての電源用コンデンサ内ビア導体
132…コンデンサ内ビア導体としてのグランド用コンデンサ内ビア導体
141…内部電極としての電源用内部電極層
142…内部電極としてのグランド用内部電極層
151…メタライズ金属層
152…銅めっき層
154…銅粒子
155…ニッケル粒子
156…ペロブスカイト型酸化物としてのチタン酸バリウム
DESCRIPTION OF SYMBOLS 10, 10A, 10B ... Wiring board 11 ... Resin core board 12 ... Core main surface 13 ... Core back surface 31,310 ... 1st buildup layer as a wiring lamination part 32 ... 2nd buildup layer 30 as a wiring lamination part, 33, 34, 35, 36 ... resin interlayer insulation layer 42 ... conductor layer 101, 101A, 303 ... ceramic capacitor as electronic component 102 ... capacitor main surface as main surface 103 ... capacitor back surface as back surface 104 ... ceramic sintered body DESCRIPTION OF SYMBOLS 105 ... Ceramic dielectric layer 111 ... Main surface side power plane plain electrode as external electrode 112 ... Main surface side ground plane electrode as external electrode 121 ... Back side power plane electrode as external electrode 122 ... External Planar electrode for back side ground as electrode 131... For power supply as via conductor in capacitor In-capacitor via conductor 132... Capacitor via conductor for ground as a via conductor in capacitor 141... Internal electrode layer for power supply as an internal electrode 142... Internal electrode layer for ground as an internal electrode 151. 154 ... Copper particles 155 ... Nickel particles 156 ... Barium titanate as a perovskite oxide

Claims (7)

配線基板に内蔵される電子部品であって、
主面及び裏面を有するセラミック焼結体と、前記セラミック焼結体の主面及び裏面の少なくとも一方の上に配置され、メタライズ金属層の表面に銅めっき層を形成してなる外部電極とを備え、
前記銅めっき層を構成する銅粒子の最大粒径が、1μm以下でありかつ前記メタライズ金属層を構成する導電金属粒子の最大粒径よりも小さいことを特徴とする配線基板内蔵用電子部品。
An electronic component built in a wiring board,
A ceramic sintered body having a main surface and a back surface, and an external electrode disposed on at least one of the main surface and the back surface of the ceramic sintered body and having a copper plating layer formed on the surface of the metallized metal layer ,
A wiring board built-in electronic component, wherein the maximum particle size of copper particles constituting the copper plating layer is 1 μm or less and smaller than the maximum particle size of conductive metal particles constituting the metallized metal layer .
前記メタライズ金属層と前記銅めっき層との界面において、前記メタライズ金属層を構成する導電金属粒子の1つの粒子に対し、前記銅粒子が2つ以上接していることを特徴とする請求項に記載の配線基板内蔵用電子部品。 At the interface between the copper plating layer and the metallized metal layer, to one particle of the conductive metal particles constituting the metallized metal layer, to claim 1, wherein the copper particles are in contact two or more Electronic component for built-in wiring board as described. 前記メタライズ金属層と前記銅めっき層との界面において、前記銅粒子は、前記メタライズ金属層を構成する導電金属粒子同士の隙間に入り込んだ状態で前記導電金属粒子に接していることを特徴とする請求項に記載の配線基板内蔵用電子部品。 In the interface between the metallized metal layer and the copper plating layer, the copper particles are in contact with the conductive metal particles in a state of entering the gap between the conductive metal particles constituting the metallized metal layer. The electronic component for a wiring board according to claim 2 . 前記セラミック焼結体は、ペロブスカイト型酸化物を主体として構成され、前記メタライズ金属層は、導電金属粒子としてのニッケル粒子を主体として構成され、前記ペロブスカイト型酸化物が共材粒子として添加されていることを特徴とする請求項1乃至のいずれか1項に記載の配線基板内蔵用電子部品。 The ceramic sintered body is mainly composed of a perovskite oxide, the metallized metal layer is mainly composed of nickel particles as conductive metal particles, and the perovskite oxide is added as co-material particles. The wiring board built-in electronic component according to any one of claims 1 to 3 . 前記ペロブスカイト型酸化物からなる前記共材粒子の最大粒径は、前記銅粒子の最大粒径よりも大きいことを特徴とする請求項に記載の配線基板内蔵用電子部品。 5. The electronic component with a built-in wiring board according to claim 4 , wherein the maximum particle size of the co-material particles made of the perovskite oxide is larger than the maximum particle size of the copper particles. 前記セラミック焼結体には、セラミック誘電体層を介して複数の内部電極が積層配置され、前記複数の内部電極に接続された複数のコンデンサ内ビア導体が設けられ、
前記外部電極が、前記複数のコンデンサ内ビア導体における前記主面側及び前記裏面側の少なくとも一方の端部に接続され、
前記複数のコンデンサ内ビア導体が全体としてアレイ状に配置されていることを特徴とする請求項1乃至のいずれか1項に記載の配線基板内蔵用電子部品。
In the ceramic sintered body, a plurality of internal electrodes are laminated and disposed via a ceramic dielectric layer, and a plurality of via conductors in a capacitor connected to the plurality of internal electrodes are provided,
The external electrode is connected to at least one end of the main surface side and the back surface side of the plurality of via conductors in the capacitor,
The wiring board built-in electronic component according to any one of claims 1 to 5 , wherein the plurality of via conductors in the capacitor are arranged in an array as a whole.
前記外部電極の表面の粗化処理が施された請求項1乃至のいずれか1項に記載の配線基板内蔵用電子部品が、コア主面及びコア裏面を有する樹脂コア基板内、または、樹脂層間絶縁層及び導体層を積層した構造を有する配線積層部内に収容されていることを特徴とする配線基板。 The wiring board built-in electronic component according to any one of claims 1 to 6 , wherein the surface of the external electrode has been roughened, is in a resin core substrate having a core main surface and a core back surface, or a resin. A wiring board which is housed in a wiring laminated portion having a structure in which an interlayer insulating layer and a conductor layer are laminated.
JP2008146065A 2008-06-03 2008-06-03 Wiring board built-in electronic components and wiring board Active JP5078759B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008146065A JP5078759B2 (en) 2008-06-03 2008-06-03 Wiring board built-in electronic components and wiring board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008146065A JP5078759B2 (en) 2008-06-03 2008-06-03 Wiring board built-in electronic components and wiring board

Publications (2)

Publication Number Publication Date
JP2009295687A JP2009295687A (en) 2009-12-17
JP5078759B2 true JP5078759B2 (en) 2012-11-21

Family

ID=41543636

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008146065A Active JP5078759B2 (en) 2008-06-03 2008-06-03 Wiring board built-in electronic components and wiring board

Country Status (1)

Country Link
JP (1) JP5078759B2 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5457207B2 (en) * 2010-01-12 2014-04-02 日本特殊陶業株式会社 Board built-in component, method for manufacturing the same, and wiring board
JP5589891B2 (en) 2010-05-27 2014-09-17 株式会社村田製作所 Ceramic electronic component and method for manufacturing the same
JP5512558B2 (en) * 2011-01-14 2014-06-04 日本特殊陶業株式会社 Manufacturing method of wiring board with built-in components
JP2015173141A (en) * 2014-03-11 2015-10-01 イビデン株式会社 Capacitor built-in substrate and method of manufacturing capacitor built-in substrate
JP6816486B2 (en) * 2016-12-07 2021-01-20 凸版印刷株式会社 Manufacturing method of core substrate, multilayer wiring board, semiconductor package, semiconductor module, copper-clad substrate, and core substrate
CN116848603A (en) * 2021-04-16 2023-10-03 株式会社村田制作所 Laminated ceramic capacitor

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10158082A (en) * 1996-11-26 1998-06-16 Denso Corp Production of ceramic substrate
JP2003110241A (en) * 2001-09-28 2003-04-11 Kyocera Corp Wiring board and electronic equipment using the same
JP2005166917A (en) * 2003-12-02 2005-06-23 Fujikura Ltd Printed wiring board and its manufacturing method
JP4750541B2 (en) * 2005-11-24 2011-08-17 日本特殊陶業株式会社 Via array capacitor for wiring board built-in, wiring board for via array capacitor built-in, and manufacturing method thereof

Also Published As

Publication number Publication date
JP2009295687A (en) 2009-12-17

Similar Documents

Publication Publication Date Title
JP4838068B2 (en) Wiring board
JP4509972B2 (en) Wiring board, embedded ceramic chip
JP5129645B2 (en) Manufacturing method of wiring board with built-in components
JP2013074178A (en) Method for manufacturing wiring board with built-in component
JP2010171413A (en) Method of manufacturing wiring board with built-in component
JP2007258542A (en) Wiring board
JP4405477B2 (en) WIRING BOARD AND METHOD FOR MANUFACTURING THE SAME
JP4954824B2 (en) Wiring board with built-in components, capacitor for wiring board
JP5078759B2 (en) Wiring board built-in electronic components and wiring board
JP5179856B2 (en) Wiring board built-in component and manufacturing method thereof, wiring board
JP2009147178A (en) Ceramic component, manufacturing method thereof, and wiring board
JP5112005B2 (en) Wiring board with built-in plate-shaped component and manufacturing method thereof
JP5020671B2 (en) Wiring board with built-in capacitor
JP2013110329A (en) Capacitor module built-in wiring board
JP5436177B2 (en) Wiring board built-in component, manufacturing method thereof, and wiring board
JP4405478B2 (en) WIRING BOARD AND METHOD FOR MANUFACTURING THE SAME
JP2012151154A (en) Method for manufacturing component built-in wiring substrate
JP2009302089A (en) Ceramic parts and manufacturing method thereof, and wiring board
JP2008270778A (en) Method of manufacturing wiring board with built-in component
JP2009004459A (en) Capacitor built-in wiring board
JP2015109346A (en) Component incorporated wiring board and manufacturing method thereof
JP2009147177A (en) Capacitor incorporated in wiring board, and wiring board
JP4814129B2 (en) Wiring board with built-in components, Wiring board built-in components
JP2008244029A (en) Wiring board with built-in component, and component used therefor
JP4668822B2 (en) Wiring board manufacturing method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110310

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120405

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120417

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120604

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120807

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120828

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150907

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 5078759

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250