JP5017348B2 - 送信装置、受信装置、送受信システムおよび画像表示システム - Google Patents
送信装置、受信装置、送受信システムおよび画像表示システム Download PDFInfo
- Publication number
- JP5017348B2 JP5017348B2 JP2009245471A JP2009245471A JP5017348B2 JP 5017348 B2 JP5017348 B2 JP 5017348B2 JP 2009245471 A JP2009245471 A JP 2009245471A JP 2009245471 A JP2009245471 A JP 2009245471A JP 5017348 B2 JP5017348 B2 JP 5017348B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- unit
- transmission
- clock
- receiving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/10—Arrangements for initial synchronisation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G3/2096—Details of the interface to the display terminal specific for a flat panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0008—Synchronisation information channels, e.g. clock distribution lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0091—Transmitter details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/20—Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
- H04N21/23—Processing of content or additional data; Elementary server operations; Server middleware
- H04N21/242—Synchronization processes, e.g. processing of PCR [Program Clock References]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/14—Use of low voltage differential signaling [LVDS] for display data communication
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Multimedia (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
Claims (17)
- データおよびクロックを受信装置へ送信する送信装置であって、
データを前記受信装置へ送信するデータ送信部と、
クロックを前記受信装置へ送信するクロック送信部と、
前記受信装置からデータを受信する受信部と、
前記データ送信部によるデータ送信および前記クロック送信部によるクロック送信を制御する制御部と、
を備え、
前記制御部が、
通常データ、前記受信装置におけるデータ受信状態またはクロック受信状態を検出するための校正データ、この校正データの送信の開始を前記受信装置へ指示する校正開始指示データ、および、前記受信装置が前記校正データをサンプリングして得た校正サンプルデータを送出することを前記受信装置へ指示する送信指示データ、それぞれを所定のタイミングで前記データ送信部から前記受信装置へ送信させ、
前記受信装置から送出された前記校正サンプルデータを前記受信部が受信すると、この受信した前記校正サンプルデータに基づいて、前記データ送信部により送信されるデータと前記クロック送信部により送信されるクロックとの間の位相の調整、前記データ送信部により送信されるデータの振幅の調整、前記データ送信部により送信されるデータのデューティの調整、および、前記クロック送信部により送信されるクロックのデューティの調整、のうち何れか1以上の制御を行う、
ことを特徴とする送信装置。 - 前記制御部が、前記通常データ,前記校正開始指示データおよび前記送信指示データそれぞれを前記データ送信部から送信させるときと比較して、前記校正データを前記データ送信部から送信させるときに、前記クロック送信部によるクロック送信に対して相対的に1ビット未満相当のシフト位置にビット間遷移が存在するような前記校正データを送信させる、ことを特徴とする請求項1に記載の送信装置。
- 前記制御部が、前記通常データ,前記校正開始指示データおよび前記送信指示データそれぞれを前記データ送信部から送信させるときと比較して、前記校正データを前記データ送信部から送信させるときに、前記クロック送信部によるクロック送信に対して相対的に0.5ビット相当のシフト位置にビット間遷移が存在するような前記校正データを送信させる、ことを特徴とする請求項1に記載の送信装置。
- 前記制御部が、前記クロック送信部から送信させるクロックの周波数を、前記データ送信部から送信させるデータのビットレートの2分の1とする、ことを特徴とする請求項1に記載の送信装置。
- 前記制御部が、所定ビット数以上の同符号が連続するデータを前記校正開始指示データとして前記データ送信部から前記受信装置へ送信させる、ことを特徴とする請求項1に記載の送信装置。
- 複数組の前記データ送信部および前記クロック送信部を備えることを特徴とする請求項1に記載の送信装置。
- 複数の前記データ送信部と1つの前記クロック送信部とを備えることを特徴とする請求項1に記載の送信装置。
- データおよびクロックを送信装置から受信する受信装置であって、
データを前記送信装置から受信するデータ受信部と、
クロックを前記送信装置から受信するクロック受信部と、
前記クロック受信部により受信されたクロックにより、前記データ受信部により受信されたデータをサンプリングして、このサンプリングにより得られたデータを出力するサンプラ部と、
前記サンプラ部から出力されたデータをデコードするデコーダ部と、
前記サンプラ部から出力されたデータのうち一部のデータを記憶する記憶部と、
前記記憶部により記憶されたデータを送信する送信部と、
を備え、
前記データ受信部が、通常データ、前記データ受信部におけるデータ受信状態または前記クロック受信部におけるクロック受信状態を検出するための校正データ、この校正データの受信の開始を指示する校正開始指示データ、および、前記サンプラ部が前記校正データをサンプリングして得た校正サンプルデータを前記送信部が送出することを前記送信部へ指示する送信指示データ、それぞれを所定のタイミングで前記送信装置から受信し、
前記デコーダ部が、前記サンプラ部から出力されたデータが前記校正開示指示データであるときに、その後に前記サンプラ部が前記校正データをサンプリングして得た校正サンプルデータを前記記憶部に記憶させ、更にその後に前記サンプラ部から出力されたデータが前記送信指示データであるときに、前記記憶部により記憶された前記校正サンプルデータを前記送信部から送出させる、
ことを特徴とする受信装置。 - 前記データ受信部が、前記通常データ,前記校正開始指示データおよび前記送信指示データそれぞれを前記送信装置から受信するときと比較して、前記校正データを前記送信装置から受信するときに、前記クロック受信部により受信されるクロックに対して相対的に1ビット未満相当のシフト位置にビット間遷移が存在するような前記校正データを受信する、ことを特徴とする請求項8に記載の受信装置。
- 前記データ受信部が、前記通常データ,前記校正開始指示データおよび前記送信指示データそれぞれを前記送信装置から受信するときと比較して、前記校正データを前記送信装置から受信するときに、前記クロック受信部により受信されるクロックに対して相対的に0.5ビット相当のシフト位置にビット間遷移が存在するような前記校正データを受信する、ことを特徴とする請求項8に記載の受信装置。
- 前記サンプラ部が、前記クロック受信部により受信されたクロックの立上り及び立下りの双方のタイミングで、前記データ受信部により受信されたデータをサンプリングする、ことを特徴とする請求項8に記載の受信装置。
- 前記デコーダ部が、前記サンプラ部から出力されたデータのうち所定ビット数以上の同符号が連続するデータを前記校正開始指示データとして認識する、ことを特徴とする請求項8に記載の受信装置。
- 請求項1に記載の送信装置と請求項8に記載の受信装置とを備え、
前記受信装置のデータ受信部が、前記送信装置のデータ送信部により送信されるデータを受信し、
前記受信装置のクロック受信部が、前記送信装置のクロック送信部により送信されるクロックを受信し、
前記送信装置の受信部が、前記受信装置の送信部により送信される校正サンプルデータを受信する、
ことを特徴とする送受信システム。 - 請求項6に記載の送信装置と請求項8に記載の複数の受信装置とを備え、
前記送信装置に含まれる複数組の前記データ送信部および前記クロック送信部と前記複数の受信装置とが1対1に対応していて、
前記複数の受信装置それぞれのデータ受信部が、前記送信装置に含まれる対応するデータ送信部により送信されるデータを受信し、
前記複数の受信装置それぞれのクロック受信部が、前記送信装置に含まれる対応するクロック送信部により送信されるクロックを受信し、
前記送信装置の受信部が、前記複数の受信装置それぞれの送信部により送信される校正サンプルデータを受信する、
ことを特徴とする送受信システム。 - 請求項7に記載の送信装置と請求項8に記載の複数の受信装置とを備え、
前記送信装置に含まれる複数のデータ送信部と前記複数の受信装置とが1対1に対応していて、
前記複数の受信装置それぞれのデータ受信部が、前記送信装置に含まれる対応するデータ送信部により送信されるデータを受信し、
前記複数の受信装置それぞれのクロック受信部が、前記送信装置のクロック送信部により送信されるクロックを受信し、
前記送信装置の受信部が、前記複数の受信装置それぞれの送信部により送信される校正サンプルデータを受信する、
ことを特徴とする送受信システム。 - 前記送信装置の受信部が、前記複数の受信装置それぞれの送信部により送信される校正サンプルデータを、共通の信号線を介して受信する、ことを特徴とする請求項14または15に記載の送受信システム。
- 請求項13〜15の何れか1項に記載の送受信システムと、
前記送受信システムに含まれる複数の受信装置それぞれにより受信されたデータに基づいて画像を表示する画像表示部と、
を備えることを特徴とする画像表示システム。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009245471A JP5017348B2 (ja) | 2009-10-26 | 2009-10-26 | 送信装置、受信装置、送受信システムおよび画像表示システム |
PCT/JP2010/068510 WO2011052456A1 (ja) | 2009-10-26 | 2010-10-20 | 送信装置、受信装置、送受信システムおよび画像表示システム |
KR1020117014563A KR101222341B1 (ko) | 2009-10-26 | 2010-10-20 | 송신 장치, 수신 장치, 송수신 시스템 및 화상 표시 시스템 |
EP10826588.5A EP2393234A4 (en) | 2009-10-26 | 2010-10-20 | Transmitting apparatus, receiving apparatus, transmitting/receiving system, and image display system |
CN201080035902.9A CN102549964B (zh) | 2009-10-26 | 2010-10-20 | 发送装置、接收装置、收发系统及图像显示系统 |
US13/148,856 US8582628B2 (en) | 2009-10-26 | 2010-10-20 | Transmitting apparatus, receiving apparatus, transmitting/receiving system, and image display system |
TW099136129A TWI440349B (zh) | 2009-10-26 | 2010-10-22 | Sending devices, receiving devices, receiving and receiving systems and video display systems |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009245471A JP5017348B2 (ja) | 2009-10-26 | 2009-10-26 | 送信装置、受信装置、送受信システムおよび画像表示システム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011091745A JP2011091745A (ja) | 2011-05-06 |
JP5017348B2 true JP5017348B2 (ja) | 2012-09-05 |
Family
ID=43921880
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009245471A Expired - Fee Related JP5017348B2 (ja) | 2009-10-26 | 2009-10-26 | 送信装置、受信装置、送受信システムおよび画像表示システム |
Country Status (7)
Country | Link |
---|---|
US (1) | US8582628B2 (ja) |
EP (1) | EP2393234A4 (ja) |
JP (1) | JP5017348B2 (ja) |
KR (1) | KR101222341B1 (ja) |
CN (1) | CN102549964B (ja) |
TW (1) | TWI440349B (ja) |
WO (1) | WO2011052456A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011128535A (ja) * | 2009-12-21 | 2011-06-30 | Thine Electronics Inc | 送信装置、受信装置、送受信システムおよび画像表示システム |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103261983B (zh) * | 2010-12-16 | 2016-05-18 | 三菱电机株式会社 | 定序器系统及其控制方法 |
US8542779B2 (en) * | 2012-01-31 | 2013-09-24 | Innophase Inc. | Receiver architecture and methods for demodulating binary phase shift keying signals |
JP6208975B2 (ja) * | 2013-05-07 | 2017-10-04 | シナプティクス・ジャパン合同会社 | 表示ドライバic |
JP6875823B2 (ja) * | 2016-10-21 | 2021-05-26 | シャープ株式会社 | データ送受信装置 |
JP6871509B2 (ja) | 2017-02-24 | 2021-05-12 | 株式会社ソシオネクスト | 送信回路及び集積回路 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11177540A (ja) * | 1997-12-09 | 1999-07-02 | Fuji Xerox Co Ltd | データ転送装置及び方法 |
AU6310098A (en) * | 1998-03-12 | 1999-09-27 | Hitachi Limited | Data transmitter |
WO2004051651A1 (ja) * | 2002-11-29 | 2004-06-17 | Fujitsu Limited | 位相差補正装置及びデータ先頭検出装置を有するデータ再生装置 |
JP2004236019A (ja) * | 2003-01-30 | 2004-08-19 | Agilent Technol Inc | スキュー調整方法およびスキュー調整装置、ならびに、スキュー調整機能を備えたデータ伝送システム |
JP2005338727A (ja) | 2004-05-31 | 2005-12-08 | Mitsubishi Electric Corp | 画像表示装置及びドライバic用タイミングコントローラ |
US7516029B2 (en) * | 2004-06-09 | 2009-04-07 | Rambus, Inc. | Communication channel calibration using feedback |
JP4533715B2 (ja) * | 2004-10-07 | 2010-09-01 | 川崎マイクロエレクトロニクス株式会社 | 位相比較器 |
US7613237B1 (en) * | 2005-01-13 | 2009-11-03 | Advanced Micro Devices, Inc. | Built-in test feature to facilitate system level stress testing of a high-speed serial link that uses a forwarding clock |
US7783954B2 (en) * | 2006-09-11 | 2010-08-24 | Globalfoundries Inc. | System for controlling high-speed bidirectional communication |
KR101379419B1 (ko) * | 2006-12-12 | 2014-04-03 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
WO2008130703A2 (en) * | 2007-04-19 | 2008-10-30 | Rambus, Inc. | Clock synchronization in a memory system |
KR100855995B1 (ko) * | 2007-05-23 | 2008-09-02 | 삼성전자주식회사 | 디스플레이 패널 구동 장치 및 방법 |
KR101442173B1 (ko) * | 2008-02-15 | 2014-09-18 | 삼성전자주식회사 | 데이터 송수신 시스템 및 에러 교정 방법 |
KR101375466B1 (ko) * | 2009-01-12 | 2014-03-18 | 램버스 인코포레이티드 | 다중 전력 모드를 갖는 메조크로노스 시그널링 시스템 |
-
2009
- 2009-10-26 JP JP2009245471A patent/JP5017348B2/ja not_active Expired - Fee Related
-
2010
- 2010-10-20 CN CN201080035902.9A patent/CN102549964B/zh not_active Expired - Fee Related
- 2010-10-20 US US13/148,856 patent/US8582628B2/en not_active Expired - Fee Related
- 2010-10-20 EP EP10826588.5A patent/EP2393234A4/en not_active Withdrawn
- 2010-10-20 KR KR1020117014563A patent/KR101222341B1/ko active IP Right Grant
- 2010-10-20 WO PCT/JP2010/068510 patent/WO2011052456A1/ja active Application Filing
- 2010-10-22 TW TW099136129A patent/TWI440349B/zh not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011128535A (ja) * | 2009-12-21 | 2011-06-30 | Thine Electronics Inc | 送信装置、受信装置、送受信システムおよび画像表示システム |
US9418583B2 (en) | 2009-12-21 | 2016-08-16 | Thine Electronics, Inc. | Transmission device, reception device, transmission-reception system, and image display system |
Also Published As
Publication number | Publication date |
---|---|
CN102549964A (zh) | 2012-07-04 |
KR101222341B1 (ko) | 2013-01-14 |
US20110317747A1 (en) | 2011-12-29 |
CN102549964B (zh) | 2015-05-13 |
JP2011091745A (ja) | 2011-05-06 |
KR20110102891A (ko) | 2011-09-19 |
EP2393234A4 (en) | 2017-12-27 |
EP2393234A1 (en) | 2011-12-07 |
TW201143337A (en) | 2011-12-01 |
US8582628B2 (en) | 2013-11-12 |
TWI440349B (zh) | 2014-06-01 |
WO2011052456A1 (ja) | 2011-05-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5670622B2 (ja) | 送信装置、受信装置、送受信システムおよび画像表示システム | |
JP5017348B2 (ja) | 送信装置、受信装置、送受信システムおよび画像表示システム | |
US8362997B2 (en) | Display with CLK phase or data phase auto-adjusting mechanism and method of driving same | |
US8362996B2 (en) | Display with CLK phase auto-adjusting mechanism and method of driving same | |
EP2824657B1 (en) | Point to multi-point clock-forwarded signaling for large displays | |
JP2008145902A (ja) | マルチスクリーン表示装置 | |
WO2017033318A1 (ja) | データ送受信装置及び表示装置 | |
JPWO2008111395A1 (ja) | クロックレス伝送システムおよびクロックレス伝送方法 | |
US7102629B2 (en) | System and method for digital video signal transmission | |
US8811559B1 (en) | Timing recovery circuit and receiver circuit including the same | |
EP0999501A1 (en) | Apparatus for transmitting image signals | |
CN109076259B (zh) | 视频信号发送装置、视频信号接收装置以及视频信号传输系统 | |
US7570256B2 (en) | Apparatus and method for transmitting data of image display device | |
JP2007096739A (ja) | データ送信装置、データ受信装置、データ伝送システム、並びに半導体装置 | |
US7885362B2 (en) | Data transmission system and method thereof | |
KR102394777B1 (ko) | 데이터 통신 시스템 및 그의 데이터 전송 장치 및 데이터 수신 장치 | |
JP2005244464A (ja) | Lvdsシステム、その送信側回路、および、その受信側回路 | |
KR101718413B1 (ko) | 보정 장치 및 보정 기능을 갖는 화상표시장치 | |
Nam et al. | A cost‐effective 60hz FHD LCD using 800Mbps AiPi technology | |
JP2010166120A (ja) | Avシステム | |
Kim et al. | 64.3: Design of Partially Cascaded Clock‐Embedded Serial Link Intra‐Panel Interface for a Flat Panel Display System |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110930 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111129 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120522 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120611 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150615 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5017348 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |