JP4738652B2 - シリアルデータ処理装置 - Google Patents

シリアルデータ処理装置 Download PDF

Info

Publication number
JP4738652B2
JP4738652B2 JP2001198920A JP2001198920A JP4738652B2 JP 4738652 B2 JP4738652 B2 JP 4738652B2 JP 2001198920 A JP2001198920 A JP 2001198920A JP 2001198920 A JP2001198920 A JP 2001198920A JP 4738652 B2 JP4738652 B2 JP 4738652B2
Authority
JP
Japan
Prior art keywords
transmission
terminal
connector
data
port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001198920A
Other languages
English (en)
Other versions
JP2003018238A (ja
Inventor
英二 柴田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Maspro Denkoh Corp
Original Assignee
Maspro Denkoh Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Maspro Denkoh Corp filed Critical Maspro Denkoh Corp
Priority to JP2001198920A priority Critical patent/JP4738652B2/ja
Publication of JP2003018238A publication Critical patent/JP2003018238A/ja
Application granted granted Critical
Publication of JP4738652B2 publication Critical patent/JP4738652B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Communication Control (AREA)
  • Information Transfer Systems (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、所定の伝送フォーマットにてデータがシリアルに伝送される伝送線路に挿入されるシリアルデータ処理装置に関する。
【0002】
【従来の技術】
従来より、双方向CATVシステムでは、増幅器,分配器,電源装置等、伝送線路に接続される各種機器(以下「伝送線路機器」という)にステータスモニタユニット(STM)を設けると共に、ヘッドエンド等からなるセンター装置にステータスモニタ監視制御装置(以下単に「監視制御装置」という)を設け、これらSTMと監視制御装置との間で双方向のデータ通信を行うことにより、伝送線路や伝送線路機器の状態を監視したり、その監視結果に従って伝送線路機器を遠隔制御する等して、システムの維持管理を図ることが行われている。
【0003】
なお、監視制御装置と各STMとの間の通信は、通常、ポーリング方式で行われ、監視制御装置が各STMに対して順番に問合信号を送信し、各STMはこの問合信号に応答することで監視制御装置と全てのSTMとの双方向通信が実現されている。
【0004】
また、STM及び監視制御装置は、少なくとも制御コンピュータ及びモデムを備えており、これら制御コンピュータとモデムとは、一般に、RS−232Cインタフェースを介して接続されている。なお、このRS−232Cインタフェースを介して接続された両装置間の通信には、伝送制御手順(プロトコル)として調歩同期方式(非同期方式ともいう)が使用されている。
【0005】
ところで、双方向CATVシステムを構成する伝送線路は、幹線から各加入者宅へ支線が伸びるいわゆるツリー状の構造を有しているため、各加入者宅や支線上にて上り信号に重畳された雑音は全て幹線に集中し、いわゆる流合雑音が発生する。そして流合雑音は、伝送線路に接続される端末が増えるほど増大し、監視制御装置のモデム(以下「センターモデム」という)での受信信号のC/N、ひいては通信品質を劣化させてしまうという問題があった。
【0006】
このような流合雑音を低減する方法の一つとして、複数系統の幹線を設けることにより、各幹線に接続される端末の台数を制限する方法が知られている。
この場合、監視制御装置では、センターモデムを各幹線毎に設ける必要があり、そのため、制御コンピュータと各センターモデムとの間には、制御コンピュータから各センターモデムへの信号を分配し、各センターモデムから制御コンピュータへの信号を混合するためのデータ分配器を設ける必要がある。
【0007】
この種のデータ分配器として、本願出願人は、ワンチップマイクロコンピュータ(以下単に「マイコン」という)の持つシリアル通信機能を利用して、信号を混合するものを提案している。
具体的には、制御コンピュータからセンターモデムへの信号は単純に分配して供給し、センターモデムからの信号は、データ分配器に設けられたマイコンが、伝送フォーマットに一致するビット列(フレーム)を検出した場合に、これを受信してバッファに蓄積し、次のフレームが予め設定された時間間隔以内に受信された場合を連続受信として、フレームの連続受信が確認された場合に、この連続受信したフレームを制御コンピュータ側に通過させるように構成されている。
【0008】
このように構成されたデータ分配器では、マイコンによって伝送線路が制御コンピュータ側とセンターモデム側とに分断されており、センターモデム側からのノイズが無条件に制御コンピュータ側に流れることがなく、伝送フォーマットに一致したビット列のみが制御コンピュータ側に供給される。仮に、ノイズが伝送フォーマットと偶然に一致したとしても、そのような一致は連続して発生する確立が低いため、フレームが単独で受信された場合に、これをノイズとして廃棄することにより、コンピュータ側に通過するノイズを大幅に削減できるのである。
【0009】
【発明が解決しようとする課題】
ところで、上述したようなマイコンを搭載したデータ分配器では、シリアルデータの伝送フォーマットや通信速度等を、システムの仕様や通信路の状態に応じて適宜設定しなければならない。
【0010】
そして、システムの仕様が変更されたり、ノイズ除去機能を向上させる必要がある等して、マイコンのプログラムを変更する必要がある場合、プログラムが格納されたメモリやマイコンを直接交換することが行われていた。また、プログラムを格納するメモリが書換可能なもの(フラッシュメモリ等)で構成されている場合には、装置内部にプログラム更新専用のコネクタを設け、このコネクタにプログラム更新装置を接続して、新たなプログラムをメモリにロードする等の方法も行われていた。
【0011】
ここで、図12(a)は、センター装置の外観を表す説明図であり、図示の如く、通常、データ分配器K1は、他の機器(センタモデム、制御コンピュータ等)K2,K3等と同様に薄い箱状に形成され、他の機器K2,K3と共にラックAに重ねてマウントされている。そして、データ分配器K1の前面側には、発光ダイオード等の監視用の表示装置等が設けられ、背面側には、図12(b)に示すように、他の機器K2,K3との接続に使用するコネクタCN0〜CN3,CNxや、電源スイッチSW、電源ヒューズの取り付け孔F、電源コードCD等が設けられている。
【0012】
つまり、データ分配器K1に内蔵されたマイコンのプログラムを更新するには、データ分配器K1をラックAから取り外し、更にデータ分配器K1のケースカバーを取り外して装置の内部を露出させる作業を行わなければならない。また、プログラムの更新後には、逆の手順で、データ分配器K1のケースカバーを閉じて、データ分配器K1をラックAの元の位置に固定する作業を行わなければならず、非常に手間を要するという問題があった。
【0013】
本発明は、上記問題点を解決するために、シリアルデータを伝送する伝送経路に挿入して使用されるシリアルデータ処理装置において、ケースカバーの取外作業等を行うことなく、内蔵マイクロコンピュータのプログラムを簡単に更新できるようにすることを目的とする。
【0014】
【課題を解決するための手段】
上記目的を達成するための発明である請求項1記載のシリアルデータ処理装置において、通信手段は、第1のコネクタのデータ出力端子に接続される送信ポート、及び第2のコネクタのデータ入力端子に接続される受信ポートを介して、所定の伝送フォーマットを有したシリアルデータを送受信する。
【0015】
そして、演算手段は、プログラム記憶手段に記憶されたプログラムに従って動作し、所定の通過条件を満たす場合に、受信ポートにて受信されたデータを、通信手段に送信ポートから送信させる処理を実行する。
これにより、第2のコネクタ側から入力された前記伝送フォーマットを有するシリアルデータは、通過条件を満たす場合にのみ、第1のコネクタ側に通過することになる。
【0016】
また、第1及び第2のコネクタのいずれかを特定コネクタとし、この特定コネクタの空き端子を介して所定の更新指令が入力されると、経路切替手段が、特定コネクタのデータ入力端子からの入力が受信ポートに供給され、送信ポートからの出力が特定コネクタのデータ出力端子に供給されるようにデータ伝送経路を切り替える。
【0017】
そして、プログラム記憶手段は、記憶内容の更新が可能なように構成されており、更新指令の入力時には、記憶内容更新手段が、受信手段が受信するデータによりプログラム記憶手段の記憶内容を更新する。
このように、本発明のシリアルデータ処理装置によれば、通過条件を変更する等、プログラムの更新が必要な時には、特定コネクタを介してプログラム更新用のコンピュータを接続して更新指令を入力すれば、この特定コネクタを介して伝送されてくるデータによって、プログラム記憶手段の記憶内容が更新されることになる。
【0018】
つまり、本発明によれば、装置のケースカバーを取り外して装置内部を露出させる等の作業を行うことなく、演算手段が実行するプログラムの更新を簡単に行うことができる。
なお、請求項2記載のように、第2のコネクタを複数備えていてもよく、この場合、通信手段は、第2のコネクタのそれぞれに対応した複数の受信ポートを有していればよい。
【0019】
このように構成された本発明のシリアルデータ処理装置は、各第2のコネクタから入力されるデータを、混合して第1のコネクタから出力するデータ混合器として用いることができる。
また、逆に、第1のコネクタを複数備えると共に、通信手段は、第1のコネクタのそれぞれに対応した複数の送信ポートを有するように構成してもよい。
【0020】
また、ここでは、第2のコネクタから入力され第1のコネクタから出力されるシリアルデータに対してのみ通信手段を備えているが、第1のコネクタから入力され第2のコネクタから出力されるシリアルデータに対しても同様の通信手段を備え、演算手段に同様の制御を行わせるようにしてもよい。
【0021】
そして、請求項3記載のように、通信手段、演算手段、プログラム記憶手段、記憶内容更新手段を、ワンチップのマイクロコンピュータにて構成すれば、装置を簡単かつ小型に構成することができる。
また、第1及び第2のコネクタとして、具体的には、例えば請求項4記載のように、RS−232Cインタフェースを提供するものを用いることができる。
【0022】
この場合、当該シリアルデータ処理装置を、コンピュータとモデムとを接続する伝送線路中に挿入する場合には、請求項5記載のように、第1及び第2のコネクタのうち、コンピュータとの接続側を特定コネクタとし、更新指令の入力時に、この特定コネクタに対して、信号設定手段が、アクティブレベルの送信許可CSを供給するように構成すればよい。
【0023】
この場合、特定コネクタ側に接続されたコンピュータでは、非特定コネクタの接続状態に関わらず、送信許可CSがアクティブレベルとなるため、送信データSD,受信データRD,送信要求RS,送信許可CSの信号を周知の方法で用いることにより、当該シリアルデータ処理装置を構成する通信手段とのデータの送受信が可能となる。
【0024】
特に、更新指令の入力に使用される空き端子が、更新指令を表す信号レベルに設定されるように配線された特殊ケーブルを用いれば、この特殊ケーブルを介してプログラム更新用コンピュータと第2のコネクタとの間を接続するだけで、直ちにプログラムのロードが可能な状態となり、プログラムの更新作業に要する手間を更に削減することができる。
【0025】
【発明の実施の形態】
以下に本発明の実施形態を図面と共に説明する。
図1は、本発明が適用されたCATVシステムのセンタ装置の概略構成図である。
【0026】
なお、本実施形態において、CATVシステムは、4系統の伝送線路L0〜L3を備えており、また、各伝送線路L0〜L3上に接続された各種伝送線路機器(双方向増幅器、分岐装置、電源装置等)には、コンピュータ,モデムからなり、伝送線路L0〜L3を介してセンタ装置との通信が可能なステータスモニタ(STM)が設けられているものとする。
【0027】
図1に示すように、センタ装置1は、人工衛星や地上局から送信されたテレビ放送信号を受信する受信アンテナや、ビデオテープやビデオディスクに録画されたテレビ信号を再生するビデオ機器や、自主放送用のテレビカメラ等から供給される信号に基づき、システム内での放送用に生成された多数のテレビ信号を、予め設定されたチャンネルに対応する伝送周波数の下り信号に変換して、各伝送線路L0〜L3へ送出するための放送設備等からなるヘッドエンド(HE)3と、各伝送線路機器に設けられたSTMとの双方向通信を行い、STMを介して伝送線路や伝送線路機器に関する監視情報の収集や、伝送線路機器の遠隔制御を行うステータスモニタ監視制御装置(以下単に「監視制御装置」という)5とを備えている。
【0028】
なお、ヘッドエンド3は、監視制御装置5から供給される制御信号を、下り信号に混合して伝送線路L0〜L3に送出し、また、伝送線路L0〜L3上の上り信号から、STMが送出した制御信号を抽出して監視制御装置5に供給するように構成されている。
【0029】
また、監視制御装置5は、各個別伝送線路L0〜L3のそれぞれに対応して設けられた4個のセンタモデムCM0〜CM3を備えており、更に、センタモデムCM0〜CM3を介して送受信されるデータの処理を行う制御コンピュータ7との間に、制御コンピュータ7からのデータを各センタモデムCM0〜CM3に分配すると共に、各センタモデムCM0〜CM3からのデータを混合して制御コンピュータ7に供給するデータ分配器10を備えている。
【0030】
そして、制御コンピュータ7は、データ分配器10,センタモデムCM0〜CM3,ヘッドエンド3を介して、各伝送線路L0〜L3に接続された伝送線路機器のSTMとの通信をポーリング形式にて行い、複数のSTMが同時に制御コンピュータ7に向けた信号を送出することがないように構成されている。
【0031】
ここで、図2は、データ分配器10の内部構成を表す回路図である。なお、データ分配器10及びセンター装置1の外観は、図12に示した従来装置と同様である。
図示の如く、データ分配器10は、一対のワンチップマイクロコンピュータ(以下単に「マイコン」という)MC0,MC1を中心に構成され、更に、制御コンピュータ7との接続に使用するケーブルCAx(図1参照)が接続される混合側コネクタCNx、各センタモデムCM0〜CM3との接続に使用するケーブルCA0〜CA3(図1参照)が接続される分配側コネクタCN0〜CN3を備えている。
【0032】
混合側コネクタCNx及び分配側コネクタCN0〜CN3は、いずれもRS−232Cインタフェースを提供するものであり、分配側コネクタCN0〜CN3では、送信データSD,送信要求RS,受信データRD,送信許可CSの信号線を接続する端子(以下では「SD端子」「RS端子」「RD端子」「CS端子」という)が使用され、混合側コネクタCNxでは、これらに加えてデータ端末レディER,データセットレディDRの信号線を接続する端子(以下では「ER端子」「DR端子」という)が使用されている。
【0033】
また、データ分配器10は、モード信号Smに従って接続先が切り替わる切替スイッチ11,12,13,14、選択信号Seに従って接続先が切り替わる切替スイッチ15、論理和回路16,17、モード信号Sm,選択信号Se,個別選択信号S0,S1等を生成する信号生成回路18、マイコンMC0により制御される発光ダイオードLE00,LE01、マイコンMC1により制御される発光ダイオードLE10,LE11、両マイコンMC0,MC1から同時にリセット要求が生じた場合に、両マイコンMC0,MC1をリセットするリセット回路19を備えている。
【0034】
ここで、マイコンMCi(i=0,1)は、図3に示すように、受信ポートRX0及び送信ポートTX0を備えたシリアルインタフェース(SIF)部20、受信ポートRX1及び送信ポートTX1を備えたSIF部21と、各種信号を入出力するためのパラレルインタフェース(PIF)部22と、SIF部20,21やPIF部22を制御して各種処理を実行するCPU23と、CPU23が実行する処理のプログラムが格納され、格納内容を書き換え可能なフラッシュメモリ24と、CPU23での処理の実行中に一時的に生成されるデータを記憶したり、SIF部20,21の受信ポートRX0,RX1を介して受信したデータを格納するためのバッファとして使用されるRAM25とを備えている。
【0035】
そして、PIF部22は、出力ポートとして、発光ダイオードLEi1,LEi2の点灯状態を制御するためのLED制御ポートPOa,POb、受信ポートRX0,RX1を介したシリアルデータの受信がない状態が、予め設定された無入力監視時間Tr(本実施形態では10秒)以上継続している無入力状態である場合に、リセット回路19に対してリセットを要求するためのリセット出力ポートPOr、他方のマイコンMCj(j=0,1:但しj≠i)に対してSIF部20,21を介したデータ送信の禁止要求をするための禁止出力ポートPOxを備え、また、入力ポートとして、他方のマイコンMCjの禁止出力ポートPOxに接続される禁止入力ポートPIx、モード信号Smが入力されるモード設定ポートPIm、個別選択信号Siが入力される選択設定ポートPIsを備えている。
【0036】
なお、モード信号Smは、当該データ分配器10の動作モードを表すものであり、混合側コネクタCNxから入力された送信データSDの各分配側コネクタCN0〜CN3への分配、及び各分配側コネクタCN0〜CN3から入力された受信データRDの混合側コネクタCNxへの混合を行う通常モードと、マイコンMCO,MC1のフラッシュメモリ24に格納されたプログラムの更新を行う更新モードとからなる。また、選択信号Seは、更新モード時にマイコンMC0,MC1のいずれが更新の対象となるかを表すものである。
【0037】
そして、信号生成回路18は、図2に示すように、ER端子及びDR端子からの入力に基づいて、ER端子の信号レベルに応じて信号レベルが変化するモード信号Smを生成すると共に、ER端子(即ちモード信号Sm)が更新モードを表す信号レベルの時に、DR端子の信号レベルに応じて信号レベルが変化する選択信号Se、及び選択信号SeがマイコンMC0側を選択する信号レベルの時にアクティブレベルとなる個別選択信号S0、選択信号SeがマイコンMC1側を選択する信号レベルの時にアクティブレベルとなる個別選択信号S1を生成する。
【0038】
また、信号生成回路18は、ER端子(即ちモード信号Sm)が通常モードを表す信号レベルの時には、混合側コネクタCNxのCS端子に論理和回路17の出力をそのまま供給し、ER端子(即ちモード信号Sm)が更新モードを表す信号レベルの時には、論理和回路17の出力に関わらず、混合側コネクタCNxのCS端子にアクティブレベルの信号を供給する。
【0039】
つまり、本実施形態では、混合側コネクタCNxのER端子及びDR端子を、本来の用途で用いるのではなく、ER端子はデータ分配器10の動作モード指定用、DR端子は更新モード時における更新対象マイコンの選択用に用いている。特にDR端子は、本来出力用の端子であるものを入力用の端子として使用している。
【0040】
なお、各コネクタCNx,CN0〜CN3の出力用の各端子にはドライバ、入力用の各端子にはレシーバがそれぞれ接続されているが、以下では、説明を簡潔なものとして理解を容易にするため、これらドライバ,レシーバを省略して説明する。また、図2では、モード信号Smに従って動作する切替スイッチ11〜14は、通常モード時の設定を表しており、また、選択信号Seに従って動作する切替スイッチ15は、マイコンMC0を選択した時の設定を表している。
【0041】
このように構成されたデータ分配器10において、モード信号Smにて表される動作モードが通常モードの時に、混合側コネクタCNxのSD端子からの入力は、切替スイッチ11を介して、そのまま各分配側コネクタCN0〜CN3のSD端子から出力される。また、分配側コネクタCN0,CN1のRD端子からの入力は、直接或いは切替スイッチ13を介してマイコンMC0の受信ポートRX0,RX1に供給され、同様に、分配側コネクタCN2,CN3のRD端子からの入力は、直接或いは切替スイッチ14を介してマイコンMC1の受信ポートRX0,RX1に供給される。そして、各マイコンMC0,MC1の送信ポートTX0のいずれかからの出力が、論理和回路16及び切替スイッチ12を介して混合側コネクタCNxのRD端子から出力される。
【0042】
また、混合側コネクタCNxのRS端子からの入力は、そのまま各分配側コネクタCN0〜CN3のRS端子から出力され、各分配側コネクタCN0〜CN3のCS端子からの入力は、これら入力のいずれかがアクティブレベルの時に出力がアクティブレベルとなる論理和回路17に供給され、この論理和回路17の出力が信号生成回路18を介してそのまま混合側コネクタCNxのCS端子から出力される。
【0043】
一方、動作モードが更新モードの時に、混合側コネクタCNxのSD端子からの入力は、切替スイッチ11及び切替スイッチ13或いは14を介して両マイコンMC0,MC1の各受信ポートRX1に供給される。そして、選択信号SeがマイコンMC0側を選択する信号レベル、即ち個別選択信号S0がアクティブの時には、マイコンMC0の送信ポートTX1からの出力を、また、選択信号SeがマイコンMC1側を選択する信号レベル、即ち個別選択信号S1がアクティブレベルの時には、マイコンMC1の送信ポートTX1からの出力を、切替スイッチ15及び切替スイッチ12を介して混合側コネクタCNxのRD端子から出力する。また、信号生成回路18は、論理和回路17の出力に関わらず、混合側コネクタCNxのCS端子にアクティブレベルの信号を供給する。
【0044】
次に、マイコンMC0,MC1のCPU23が実行する処理について説明する。
まず、CPU23への電源供給の開始後、或いはリセット回路19によるリセット後に、マイコンMCi(i=0,1)にて最初に起動するメイン処理の内容を、図4に示すフローチャートに沿って説明する。
【0045】
本処理が起動すると、まずマイコンMCiを構成する各部の初期設定をする初期化処理を実行する(S110)。この初期化処理では、具体的には、SIF部20,21が行うシリアル通信の通信速度や伝送フォーマット等を設定したり、PIF部22の各ポートの入出力設定及び出力ポートの初期設定、後述の処理で使用されるCPU23に内蔵されたタイマーの初期設定等が行われる。
【0046】
そして、本実施形態では、SIF部20,21は、調歩同期方式でシリアル通信を行い、その伝送フォーマットは、1ビットのスタートビット、8ビットのデータ、1ビットのパリティ、1ビットのストップビットからなり、通信速度は9600ボーに設定されるものとする。また、PIF部22の禁止出力ポートPOx,リセット出力ポートPOrは、非アクティブレベルを表すハイ(H)レベルに、LED制御ポートPOa,PObは、発光ダイオードLEi0,LEi1が消灯状態となる信号レベルに初期化されるものとする。
【0047】
次に、モード設定ポートPImを介して入力されるモード信号Smの信号レベルが通常モードを示すものであるか否かを判断し(S120)、通常モードを示すものであれば、受信ポートRX0,RX1にて伝送フォーマットに一致するビット列を受信した場合にこれを送信ポートTX0から出力する通常処理(S130)を実行する。
【0048】
一方、モード信号Smの信号レベルが通常モードを示すものではない場合、即ち更新モードを示すものである場合には、選択設定ポートPIsを介して入力される個別選択信号Siの信号レベルがアクティブレベルであるか否かを判断する(S140)。
【0049】
そして、個別選択信号Siがアクティブレベルでなければ、そのまま待機し、個別選択信号Siがアクティブレベルになると、マイコンMCiのフラッシュメモリ24に格納されたプログラムの内容を更新する更新処理(S150)を実行する。
【0050】
ここで、S130にて実行される通常処理の詳細を、図5に示すフローチャートに沿って説明する。
本処理が起動すると、まず、LED制御ポートPOaを介して発光ダイオードLEi0を0.5秒間だけ点灯(S210)させた後、受信ポートRX0を介してS110の初期化処理時に設定した伝送フォーマットに一致するビット列(以下では「フレーム」ともよぶ)を受信するRX0受信処理、及び受信ポートRX1を介して伝送フォーマットに一致するビット列を受信するRX1受信処理をそれぞれ起動する(S220)。
【0051】
そして、RX0受信処理により設定されるリセット(RS)フラグFR0、及びRX1受信処理により設定されるRSフラグFR1がいずれもアクティブレベルを表すLレベルに設定されているか否かを判断し(S230)、いずれか一方でも非アクティブレベルを表すHレベルのものがあれば、同ステップ(S230)を繰り返し実行することで待機する。
【0052】
一方、RSフラグFR0,FR1がいずれもLレベルである場合には、リセット出力ポートPOrをLレベルに設定することにより、リセット回路19に対してリセット要求を出力し(S240)、再度、RSフラグFR0,FR1がいずれもLレベルであるか否かを判断する(S250)。
【0053】
そして、RSフラグFR0,FR1がいずれもLレベルのままであれば、同ステップ(S250)を繰り返し実行することで待機し、いずれか一方でもHレベルに変化した場合には、リセット出力ポートPOrをHレベルに設定することにより、リセット回路19に対するリセット要求を解除した後(S260)、S230に戻る。
【0054】
次に、S220にて起動されるRXk(k=0,1)受信処理の内容を、図6に示すフローチャートに沿って説明する。なお、本処理は、各マイコンMC0,MC1の各受信ポートRX0,RX1毎に起動されるが、ここではマイコンMCi上で起動されたものとして説明する。
【0055】
本処理が起動すると、まず、受信ポートRXkを介して受信したデータの送信を禁止する時にLレベルに設定される禁止フラグFXk、及び受信ポートRXkを介したデータの受信がない状態が無入力監視時間tr以上継続している時にLレベルとなるRSフラグFRkを、いずれもHレベルに初期設定し(S310)、無入力監視時間trが経過するとタイムアウトする無入力監視タイマーTMRkをスタートさせ(S320)、受信ポートRXkを介して連続受信されているフレーム数をカウントするための受信カウンタnkをゼロクリアすると共に、最終的に連続受信されたフレーム数を表す受信フレーム数NEkを、受信バッファBFkが最大格納数より大きな初期値(本実施形態ではFFH)にセットする(S330)。
【0056】
そして、受信ポートRXkにてフレームの先頭を表すスタートビットが検出されたか否かを判断し(S340)、スタートビットが検出されたのであれば、無入力監視タイマーTMRkをリスタートさせ、更に、発光ダイオードLEikが点灯していれば、これを消灯し、また、RSフラグFRkがLレベルに設定されていれば、これをHレベルに戻す(S350)。
【0057】
次に、受信ポートRXkにて受信されたフレームが、伝送フォーマットに一致した正常なものであるか否かを判断し(S360)、伝送フォーマットに何らかの異常があれば、発光ダイオードLEi1を0.2秒だけ点灯するようにLED制御ポートPOa又はPObを制御して(S370)、S340に戻る。
【0058】
一方、伝送フォーマットが正常であれば、連続受信であるか否かを判定するための連続受信監視時間Tc(本実施形態では1.6ms)が経過するとタイムアウトする連続受信監視タイマーTMCkをスタート(但し、既に動作している場合にはリスタート)させ(S380)、受信データをRAM25上のバッファBFkに転送するバッファ転送処理(S390)を実行して、S340に戻る。
【0059】
なお、SIF部20又は21は、スタートビットの検出や伝送フォーマットの異常判定をハードウェアにて実行し、その実行結果をステータスレジスタに設定するように構成されており、S340やS360の処理は、このステータスレジスタを監視することにより判定できるようにされている。また、伝送フォーマットの異常判定は、具体的には、ストップビットの有無、パリティビットの正否等により判定する。
【0060】
次に、先のS340にてスタートビットは検出されていないと判定された場合には、無入力監視タイマーTMRkがタイムアウトしたか否かを判断し(S400)、タイムアウトしていれば、リセットフラグFRkをLレベルに設定すると共に、発光ダイオードLEikが点灯するようにLED制御ポートPObを設定することにより、受信ポートRXkが無入力状態であることを示して(S410)、S340に戻る。
【0061】
一方、先のS400にて、無入力監視タイマーTMRkがタイムアウトしていないと判定された場合には、受信カウンタnkがゼロクリアされているか否かを判断し(S420)、ゼロクリアされている場合には、そのままS340に戻る。
【0062】
また、受信カウンタnkがゼロクリアされていない場合には、連続受信監視タイマーTMCkがタイムアウトしたか否かを判断し(S430)、タイムアウトしていなければ、そのままS340に戻る。一方、連続受信監視タイマーTMCkがタイムアウトしていれば、受信カウンタnkの値を受信フレーム数NEkとして記憶した後(S440)、受信カウンタnkの値をゼロクリアして(S450)、S340に戻る。
【0063】
次に、S390にて起動されるバッファ転送処理の内容を、図7に示すフローチャートに沿って説明する。
本処理が起動すると、まず、受信ポートRXkにて受信されたシリアルデータを、RAM25上に形成されたバッファBFkに格納し(S510)、受信カウンタnkの値をインクリメントする(S520)。なお、受信バッファBFkは、書込の順に読出が行われるいわゆるFIFO形式のバッファとして構成されている。
【0064】
そして、受信カウンタnkの値が、予め設定された連続受信の規定値Nst(本実施形態では2)以上であるか否かを判断し(S530)、規定値Nstに達していなければ、今度は受信フレーム数NEkが規定値Nstより小さいか否かを判断し(S560)、規定値Nst以上、即ち受信フレーム数NEkが初期値FFHに設定されている状態であれば、そのまま本処理を終了する。
【0065】
一方、先のS530にて、受信カウンタnkの値が、規定値Nst以上であると判定された場合には、送信ポートTX0を介した送信が可能であるか否かを判断し(S540)、送信可能であると判定された場合には、後述する送信処理を起動して(S550)、本処理を終了する。
【0066】
なお、送信可能であるか否かの判断は、禁止入力ポートPIx及び禁止フラグFXkに基づき、いずれもが非アクティブレベルであるHレベルである場合に送信可能であるとする。
そして、先のS540にて送信不可であると判定された場合、或いは先のS560にて、受信フレーム数NEkが規定値Nstより小さいと判定された場合には、バッファBFkの内容をクリアすると共に、受信カウンタnkをゼロクリアし(S570)、更に、連続受信監視タイマーTMCkを停止させて(S580)、本処理を終了する。
【0067】
次に、S550にて起動される送信処理の内容を、図8に示すフローチャートに沿って説明する。
本処理が起動すると、禁止出力ポートPOxをLレベルに設定すると共に、禁止出力フラグFXl(l=0,1、但しl≠k)をLレベルに設定する(S610)ことにより、他方のマイコンMCjによる送信、及び同一マイコンMCi内の他方の受信ポートRXlにて受信されたデータの送信を禁止する。
【0068】
そして、送信したフレーム数をカウントするための送信カウンタmをゼロクリア(S620)し、送信カウンタmと受信カウンタnkとが同じ値であるか否かを判断する(S630)。
両カウンタm,nkが同じ値であれば、バッファBFk中に送信すべきデータはないものとして、同ステップ(S630)を繰り返し実行することで待機し、一方、受信カウンタnkの方が大きいか、或いは連続受信が途絶えて先のS460にて受信カウンタnkがゼロクリアされることにより、両カウンタm,nkが異なる値である場合には、送信カウンタmが先のS450にて設定された受信フレーム数NEkと一致しているか否かを判断する(S640)。
【0069】
そして、送信カウンタmと受信フレーム数NEkとが一致していなければ、バッファBFkから1フレーム分のデータを読み出し、所定の伝送フォーマットに加工して、送信ポートTX0からデータを送信し(S670)、送信カウンタmをインクリメントして(S680)、S630に戻る。
【0070】
一方、S640にて、送信カウンタmと受信フレーム数NEkとが一致している場合には、送信すべきデータはないものとして、禁止出力ポートPOx、及び禁止出力フラグFXlをいずれもHレベルにすることにより送信禁止状態を解除し(S650)、受信フレーム数NEkを初期値FFHにリセットして(S660)、本処理を終了する。
【0071】
つまり、動作モードが通常モードの時にマイコンMCiは、受信ポートRXkにて検出されたフレームが正常である場合(S360−YES)には、その受信データを一旦バッファBFkに格納する(S510)。そして、図9に示すように、同一受信ポートRXkにて規定個Nst(=2)のフレームを連続受信(先のフレームの受信後、連続受信監視時間tc以内に次のフレームを受信)し(S530−YES)、しかも、他方のマイコンMCjによるデータ送信或いは同一マイコンMCi内の他方の受信ポートRXlでの受信に基づくデータ送信が実行されていない(S540−YES)場合にのみ、バッファBFkに格納されたデータを送信ポートTX0を介して送信する(S550)。
【0072】
そして、前フレームとも次フレームとも連続受信監視時間tc以上離れて単独受信されるか、連続受信したフレーム数が規定個Nstに満たなかった場合(S530−NO)、或いは、既に他の受信ポートでの受信データに基づく送信処理が行われている場合(S540−NO)には、バッファBFkに格納されたデータを、送信ポートTX0から送信することなく削除する(S570)。
【0073】
なお、送信処理は、まず、他方のマイコンMCjによるデータ送信及び同一マイコンMCi内の他方の受信ポートRXlでの受信に基づくデータ送信を禁止(S610)してから行い、データの送信を終了する時には、他の受信ポートにて受信されたデータに基づくデータ送信が可能となるように、データ送信の禁止を解除する(S650)。
【0074】
また、電源投入後或いはリセット後のマイコンMCiの起動(通常処理の開始)時には、発光ダイオードLEi0が0.5秒間だけ点灯し(S210)、受信ポートRXkにて検出されたフレームに異常がある場合には(S360−NO)、発光ダイオードLEi1が0.2秒間だけ点灯する(S370)。
【0075】
更に、受信ポートRXkでのフレーム受信のない状態が、無入力監視時間tr以上継続した場合(S400−NO)には、RSフラグFRkがLレベルに設定されると共に、発光ダイオードLEikが点灯し(S410)、その後フレームを受信した場合には、RSフラグFRkがHレベルに戻されると共に、発光ダイオードLEikが消灯する(S350)。
【0076】
そして、両受信ポートRX0,RX1がいずれも無入力状態となった時には(S230−YES)、マイコンMCiはリセット回路19に対するリセット要求を設定する(S240)。つまり、両マイコンMC0,MC1の全受信ポートRX0,RX1がいずれも無入力状態となり、両マイコンMC0,MC1からリセット要求を受けると、リセット回路19は、両マイコンMC0,MC1をリセットする。なお、各マイコンMCiは、両受信ポートRX0,RX1のいずれか一方でも無入力状態が解除された時には(S250−NO)、リセット要求を解除する(S260)。
【0077】
次に、動作モードが更新モードの時にCPU23が実行する処理、即ち先のS150にて起動される更新処理について説明する。
本処理が起動すると、まず、フラッシュメモリ24を書込可能な状態とし、以後、受信ポートRX1を介して入力されるデータを、順次フラッシュメモリ24に書き込む。そして、書込内容のチェックを行い、そのチェックの結果を、送信ポートTX1を介して出力する。
【0078】
このように構成されたデータ分配器10の通常の使用時には、制御コンピュータ7と混合側コネクタCNxとの間を接続するケーブルCAx、センタモデムCM0〜CM3と分配側コネクタCN0〜CN3との間を接続するケーブルCA0〜CA3として、図10(a)に示すように、全ての端子をストレートに接続するストレートケーブルが用いられる。
【0079】
そして、制御コンピュータ7は、ER端子を通常モードを表す信号レベルに設定すれば、SD端子、RS端子、RD端子、CS端子を周知の方法で使用することにより、調歩同期方式にて各センタモデムCM0〜CM3との通信、ひいては各伝送線路L0〜L3に接続された各伝送線路機器のSTMとの通信が可能となる。
【0080】
一方、データ分配器10のマイコンMC0,MC1のプログラムを更新する場合には、プログラム更新装置(コンピュータ)と混合側コネクタCNxとの間を接続するケーブルとして、図10(b)に示す特殊ケーブルが用いられる。
この特殊ケーブルでは、DR端子以外はストレートに接続されており、混合側コネクタCNx側のDR端子は送信要求RSの信号線に接続され、プログラム更新装置側のDR端子はデータ端末レディERの信号線に接続されている。つまり、プログラム更新装置は、送信要求RSによって、混合側コネクタCNxのDR端子の信号レベルを設定でき、また自装置側のDR端子を介して、混合側コネクタCNxのER端子の信号レベル、即ち動作モードの設定をモニタできるようにされている。
【0081】
そして、プログラム更新装置は、混合側コネクタCNxのER端子を更新モードを表す信号レベルに設定すると共に、混合側コネクタCNxのDR端子を、RS端子を介して更新すべきマイコンを指定する信号レベルに適宜設定すれば、SD端子,RD端子,CS端子を周知の方法で使用することにより、データ分配器10を構成するいずれかのマイコンMC0又はMC1との調歩同期方式を用いた通信が可能となり、マイコンMC0,MC1のプログラムを任意に更新することが可能となる。
【0082】
なお、本実施形態において、SIF部20,21が本発明における通信手段、CPU23が演算手段、フラッシュメモリ24がプログラム記憶手段、切替スイッチ11〜14が経路切替手段、信号生成回路18が信号設定手段、S120,S140,S150が記憶内容更新手段に相当する。
【0083】
以上説明したように、本実施形態のデータ分配器10においては、各分配側コネクタCN0〜CN3に接続される個別伝送線路(RD端子に接続される信号線)から、伝送フォーマットに一致するビット列(フレーム)をそれぞれ抽出して一旦バッファに記憶し、同一伝送線路上にて規定個Nst以上のフレームがいずれも連続受信監視時間tc以内の間隔で連続受信された場合にのみ、その連続受信によりバッファに記憶された受信データを、混合側コネクタCNxに接続される共通伝送線路(RD端子に接続される信号線)に送出するようにされている。
【0084】
従って、本実施形態のデータ分配器10によれば、ノイズの発生状況が伝送フォーマットのビット列と偶然に一致したとしても、そのような一致が連続して発生する可能性は低いため、このようなフレームとして誤認される可能性の高いノイズを、データ分配器10にて確実に除去することができる。
【0085】
しかも、共通伝送線路に個別伝送線路からの受信データを送出する場合、他の個別伝送線路からの受信データが同時に共通伝送線路に送出されることのないように、ある個別伝送線路を介して受信したデータを共通伝送線路へ送信している時には、他の個別伝送線路を介して受信したデータの送信を禁止するようにされている。
【0086】
従って、本実施形態のデータ分配器10によれば、共通伝送線路には、いずれか一つの個別伝送線路上から抽出された伝送フォーマットに一致するビット列のみが送出されることになり、データ送信元が接続された個別伝送線路以外の個別伝送線路上で発生したノイズの影響を完全に除去することができる。
【0087】
また、このように、共通伝送線路上のノイズが充分に低減されることにより、制御コンピュータ7の受信バッファに、ノイズの誤認によるデータが蓄積される可能性が大幅に低減するため、制御コンピュータ7に、必要な処理を効率良く実行させることができる。
【0088】
更に、本実施形態のデータ分配器10では、マイコンMCiの起動時やリセット時に、発光ダイオードLEi0が点灯し、また、受信ポートRX0,RX1がいずれも無入力状態である間、発光ダイオードLEi1が点灯し、更に、受信ポートRXkにて伝送フォーマットのエラーが検出された時には、発光ダイオードLEikが点灯するようにされているので、データ分配器10の動作状態を外部から簡単に確認することができる。
【0089】
また更に、本実施形態のデータ分配器10によれば、混合側コネクタCNxを介してデータ分配器10を構成するマイコンMC0,MC1のプログラムを更新できるようにされているので、例えば、伝送フォーマット検出方法として、ヘッダデータ(例えばSTX,ETX等の制御データ)を検出するように変更したり、無入力監視時間tr,連続受信監視時間tc,連続受信の規定回数Nst,発光ダイオードLEi0,LEi1の使用方法の他、SIF部20,21が実行するシリアル通信のボーレート,伝送フォーマット等を、システムの仕様や伝送路の状態等に応じて適宜変更することができる。
【0090】
しかも、マイコンMC0,MC1のプログラムの更新は、混合側コネクタCNxとプログラム更新装置との間を特殊ケーブルにて接続し、後は、プログラム更新装置から操作するだけでよく、データ分配器10の内部を露出させたり、データ分配器10をラックから取り外す等の作業を行う必要がないため、作業の手間を大幅に軽減することができる。
【0091】
[第2実施形態]
次に第2実施形態について説明する。
図11は、本実施形態のノイズ除去装置の全体構成を表す回路図である。
なお、本実施形態のノイズ除去装置30は、RS−232Cインタフェースを接続する伝送線路に挿入して使用されるものである。
【0092】
図示の如く、ノイズ除去装置30は、ワンチップマイクロコンピュータ(以下単に「マイコン」という)MCを中心に構成され、RS−232Cインタフェースを提供する第1及び第2コネクタCNa,CNbを備えている。
なお、第2コネクタCNbは、第1実施形態における分配側コネクタCN0〜CN3と同様に、SD端子,RS端子,RD端子,CS端子が使用され、第1コネクタCNaでは、これらに加えてER端子が使用されている。
【0093】
また、ノイズ除去装置30は、モード信号Smに従って接続先が切り替わる切替スイッチ31,32、モード信号Sm等を生成する信号生成回路38、マイコンMCにより制御される発光ダイオードLE0,LE1、マイコンMCからのリセット要求に応じてマイコンMCをリセットするリセット回路39を備えている。
【0094】
なお、マイコンMCは、第1実施形態におけるマイコンMCiと同様に、1対のSIF部,PIF部,CPU,フラッシュメモリ,RAMからなり、PIF部の入出力ポートから、禁止出力ポートPOx,禁止入力ポートPIx,選択設定ポートPIsが省略されている以外は、全く同様に構成されている。
【0095】
なお、モード信号Smは、当該ノイズ除去装置30の動作モードを表すものであり、第1及び第2コネクタCNa,CNb間でデータを通過させる通常モードと、マイコンMCのフラッシュメモリに格納されたプログラムの更新を行う更新モードとからなる。
【0096】
そして、信号生成回路38は、ER端子の信号レベルに応じて信号レベルが変化するモード信号Smを生成すると共に、ER端子(即ちモード信号Sm)が通常モードを表す信号レベルの時には、第1コネクタCNaのCS端子に第2コネクタCNbのCS端子からの入力をそのまま供給し、ER端子(即ちモード信号Sm)が更新モードを表す信号レベルの時には、第2コネクタCNbのCS端子からの入力に関わらず、第1コネクタCNaのCS端子にアクティブレベルの信号を供給する。
【0097】
なお、各コネクタCNa,CNbの出力用の各端子にはドライバ、入力用の各端子にはレシーバがそれぞれ接続されているが、以下では、説明を簡潔なものとして理解を容易にするため、これらドライバ,レシーバを省略して説明する。また、図11では、モード信号Smに従って動作する切替スイッチ31,32は、通常モード時の設定を表している。
【0098】
このように構成されたノイズ除去装置30において、モード信号Smにて表される動作モードが通常モードの時に、第1コネクタCNaのSD端子からの入力は、切替スイッチ31を介して、そのまま第2コネクタCNbのSD端子から出力される。また、第2コネクタCNbのRD端子からの入力は、マイコンMCの受信ポートRX0に供給される。そして、マイコンMCの送信ポートTX0の出力が、切替スイッチ32を介して第1コネクタCNaのRD端子から出力される。
【0099】
また、第1コネクタCNaのRS端子からの入力は、そのまま第2コネクタCNbのRS端子から出力され、第2コネクタCNbのCS端子からの入力は、信号生成回路38を介してそのまま第1コネクタCNaのCS端子から出力される。
【0100】
一方、動作モードが更新モードの時に、第1コネクタCNaのSD端子からの入力は、切替スイッチ31を介してマイコンMCの受信ポートRX1に供給される。そして、マイコンMCの送信ポートTX1の出力が、切替スイッチ32を介して第1コネクタCNaのRD端子から出力される。また、信号生成回路38は、第2コネクタCNbのCS端子からの入力に関わらず、第1コネクタCNaのCS端子にアクティブレベルの信号を供給する。
【0101】
そして通常モードの時にマイコンMCは、受信ポートRX0を介して伝送フォーマットに一致するビット列(フレーム)を検出し、検出されたフレームが正常である場合には、その受信データを一旦バッファBFに格納する。そして、受信ポートRX0にて規定個Nst(=2)のフレームを連続受信(先のフレームの受信後、連続受信監視時間tc以内に次のフレームを受信)した場合にのみ、バッファBFkに格納されたデータを送信ポートTX0を介して送信する。
【0102】
つまり、前フレームとも次フレームとも連続受信監視時間tc以上離れて単独受信されるか、連続受信したフレーム数が規定個Nstに満たなかった場合には、バッファBFに格納されたデータを、送信ポートTX0から送信することなく削除する。
【0103】
なお、電源投入後或いはリセット後のマイコンMCの起動(通常処理の開始)時には、発光ダイオードLE0を0.5秒間だけ点灯させ、また、受信ポートRX0にて検出されたフレームに異常がある場合には、発光ダイオードLE1を0.2秒間だけ点灯させる。
【0104】
また、受信ポートRX0でのフレーム受信のない状態が、無入力監視時間tr以上継続した場合には、リセット出力ポートPOrを介してリセット回路39にリセット要求を出力し、これに従って、リセット回路39は、マイコンMCをリセットする。
【0105】
次に、更新モードの時にマイコンMCは、まず、フラッシュメモリを書込可能な状態とし、以後、受信ポートRX1を介して入力されるデータを、順次フラッシュメモリに書き込む。そして、書込内容のチェックを行い、そのチェックの結果を、送信ポートTX1を介して出力する。
【0106】
このように構成されたノイズ除去装置30では、通常の使用時には、例えばコンピュータとモデムとを接続する伝送線路に、第1コネクタCNaをコンピュータ側、第2コネクタCNbをモデム側にして接続される。なお、いずれの間もストレートケーブルを用いる。
【0107】
そして、コンピュータは、ER端子を通常モードを表す信号レベルに設定すれば、SD端子、RS端子、RD端子、CS端子を周知の方法で使用することにより、調歩同期方式にてモデムとの通信を行うことが可能となる。
一方、マイコンMCのプログラムを更新する場合には、プログラム更新装置(コンピュータ)を第1コネクタCNa側に接続し、プログラム更新装置は、ER端子を更新モードを表す信号レベルに設定すれば、SD端子,RS端子,RD端子,CS端子を周知の方法で使用することにより、ノイズ除去装置30を構成するマイコンMCとの調歩同期方式を用いた通信が可能となり、マイコンMCのプログラムを任意に更新することが可能となる。
【0108】
以上説明したように、本実施形態のノイズ除去装置30においては、第2コネクタCNbに接続される伝送線路(RD端子に接続される信号線)から、伝送フォーマットに一致するビット列(フレーム)を抽出して一旦バッファに記憶し、規定個Nst以上のフレームがいずれも連続受信監視時間tc以内の間隔で連続受信された場合にのみ、その連続受信によりバッファに記憶された受信データを、第1コネクタCNaに接続される伝送線路(RD端子に接続される信号線)に送出するようにされている。
【0109】
従って、本実施形態のノイズ除去装置30によれば、ノイズの発生状況が伝送フォーマットのビット列と偶然に一致したとしても、そのような一致が連続して発生する可能性は低いため、このようなフレームとして誤認される可能性の高いノイズを、確実に除去することができる。
【0110】
また、マイコンMCのプログラムの更新は、第1実施形態の場合と同様に、第1コネクタCNaとプログラム更新装置との間を特殊ケーブルにて接続し、後は、プログラム更新装置から操作するだけで行うことができ、ノイズ除去装置30のの内部を露出させたり、ノイズ除去装置30をラックから取り外す等の作業を行う必要がないため、作業の手間を大幅に軽減することができる。
【0111】
なお、本実施形態では、第2コネクタCNb側から第1コネクタCNa側に通過するシリアルデータについてのみ、ノイズを除去するように構成されているが、第1コネクタCNa側から第2コネクタCNb側に通過するシリアルデータについても、同様の構成を適用して、ノイズを除去するように構成してもよい。
【0112】
また、上記第1及び第2実施形態では、通信モード指定用(即ち更新指令入力用)の端子としてER端子を用いているが、他の空き端子を用いてもよい。
【図面の簡単な説明】
【図1】 センタ装置の概略構成を表すブロック図である。
【図2】 第1実施形態のデータ分配器の全体構成を表す回路図である。
【図3】 データ分配器を構成するマイクロコンピュータの内部構成を表すブロック図である。
【図4】 マイクロコンピュータが実行するメイン処理の内容を表すフローチャートである。
【図5】 通常処理の内容を表すフローチャートである。
【図6】 RXk受信処理の内容を表すフローチャートである。
【図7】 バッファ転送処理の内容を表すフローチャートである。
【図8】 送信処理の内容を表すフロチャートである。
【図9】 通常処理時の動作を表す説明図である。
【図10】 データ分配器の接続に使用するケーブルの構成を表す説明図である。
【図11】 第2実施形態のノイズ除去装置の全体構成を表す回路図である。
【図12】 センター装置及びデータ分配器の外観を表す説明図である。
【符号の説明】
1…センタ装置 3…ヘッドエンド 5…監視制御装置
7…制御コンピュータ 10…データ分配器
11〜15,31,32…切替スイッチ 16,17…論理和回路
18,38…信号生成回路 19,39…リセット回路
20,21…シリアルインタフェース(SIF)部
22…パラレルインタフェース(PIF)部 24…フラッシュメモリ
30…ノイズ除去装置 CA0〜3,CAx…ケーブル
CM0〜3…センタモデム CN0〜3…分配側コネクタ
CNx…混合側コネクタ CNa,CNb…コネクタ
L0〜3…伝送線路 LE00,01,10,11…発光ダイオード
MC,MC0〜1…マイコン PIm…モード設定ポート
PIs…選択設定ポート PIx…禁止入力ポート
POa,POb…LED制御ポート POr…リセット出力ポート
POx…禁止出力ポート RX0,RX1…受信ポート
TX0,TX1…送信ポート

Claims (5)

  1. シリアルデータが入力されるデータ入力端子、及びシリアルデータが出力されるデータ出力端子を少なくとも有する第1及び第2のコネクタと、
    前記第1のコネクタのデータ出力端子に接続される送信ポート、及び前記第2のコネクタのデータ入力端子に接続される受信ポートを介して、所定の伝送フォーマットを有したシリアルデータを送受信する通信手段と、
    予め設定されたプログラムに従って動作し、所定の通過条件を満たす場合に、前記受信ポートにて受信されたデータを、前記通信手段に前記送信ポートから送信させる処理を実行する演算手段と、
    を備え、前記第2コネクタ側から伝送されてきた前記伝送フォーマットに一致するビット列を、前記第1コネクタ側に通過させるシリアルデータ処理装置において、
    前記演算手段が実行するプログラムを記憶し、記憶内容の更新が可能なプログラム記憶手段と、
    前記第1及び第2のコネクタのいずれかを特定コネクタとし、該特定コネクタの空き端子を介して更新指令が入力されると、前記特定コネクタのデータ入力端子からの入力が前記受信ポートに供給され、且つ前記送信ポートからの出力が前記特定コネクタのデータ出力端子に供給されるようにデータ伝送経路を切り替える経路切替手段と、
    前記更新指令の入力時に、前記受信ポートにて受信されるデータにより前記プログラム記憶手段の記憶内容を更新する記憶内容更新手段と、
    を設けたことを特徴とするシリアルデータ処理装置。
  2. 前記第2のコネクタを複数備え、
    前記通信手段は、前記第2のコネクタのそれぞれに対応した複数の受信ポートを有することを特徴とする請求項1記載のシリアルデータ処理装置。
  3. 前記通信手段、演算手段、プログラム記憶手段、記憶内容更新手段は、ワンチップのマイクロコンピュータからなることを特徴とする請求項1又は請求項2記載のシリアルデータ処理装置。
  4. 前記第1及び第2のコネクタは、RS−232Cインタフェースを提供するものであることを特徴とする請求項ないし請求項3いずれか記載のシリアルデータ処理装置。
  5. 請求項4記載のシリアルデータ処理装置において、
    前記第1及び第2のコネクタは、コンピュータ及びモデムとの接続に使用され、コンピュータとの接続側を特定コネクタとし、
    前記更新指令の入力時に、前記特定コネクタに対して、アクティブレベルの送信許可CSを供給する信号設定手段を設けたことを特徴とするシリアルデータ処理装置。
JP2001198920A 2001-06-29 2001-06-29 シリアルデータ処理装置 Expired - Fee Related JP4738652B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001198920A JP4738652B2 (ja) 2001-06-29 2001-06-29 シリアルデータ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001198920A JP4738652B2 (ja) 2001-06-29 2001-06-29 シリアルデータ処理装置

Publications (2)

Publication Number Publication Date
JP2003018238A JP2003018238A (ja) 2003-01-17
JP4738652B2 true JP4738652B2 (ja) 2011-08-03

Family

ID=19036277

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001198920A Expired - Fee Related JP4738652B2 (ja) 2001-06-29 2001-06-29 シリアルデータ処理装置

Country Status (1)

Country Link
JP (1) JP4738652B2 (ja)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62281034A (ja) * 1986-05-30 1987-12-05 Pfu Ltd 装置試験方式
JPH099221A (ja) * 1995-06-16 1997-01-10 Toshiba Corp 双方向catvシステム
JP3073459B2 (ja) * 1997-05-23 2000-08-07 日本電信電話株式会社 マルチポート型プログラマブルatmアダプタ
JP2000029849A (ja) * 1998-07-15 2000-01-28 Hitachi Ltd 分散制御システム、及び分散制御システムにおけるフィルタリング方法
JP4204129B2 (ja) * 1999-01-27 2009-01-07 マスプロ電工株式会社 有線放送システムの電子装置
JP2000227856A (ja) * 1999-02-08 2000-08-15 Fuji Xerox Co Ltd メモリ制御システム
JP3635996B2 (ja) * 1999-08-30 2005-04-06 三菱電機株式会社 情報処理システム

Also Published As

Publication number Publication date
JP2003018238A (ja) 2003-01-17

Similar Documents

Publication Publication Date Title
KR100513410B1 (ko) 디지탈튜너및그제어방법
US5944827A (en) Power saving control system and method for use with serially connected electronic devices
CN105308673A (zh) 用于管理hdmi源的输出的方法、系统和介质
US20080155157A1 (en) Hot-swappable multi-configuration modular network service system
JPH114244A (ja) ネットワークの異常監視方法、及び異常監視システム
KR100300905B1 (ko) 네트워크 시스템
CN103761209B (zh) 向设备提供串行下载路径
EP0739112B1 (en) Electronic devices and operating mode control thereof
JP2015515797A (ja) 動作ステータスを複数の通信ネットワークに提供する装置および方法
US20080120682A1 (en) TV-centric system
JP4738652B2 (ja) シリアルデータ処理装置
JP4786824B2 (ja) データ分配装置及びノイズ除去装置
WO2000070829A1 (fr) Dispositif electronique, procede de commande du systeme du dispositif electronique et systeme du dispositif electronique
JP2001024684A (ja) 階層構造決定方法
JPH09116819A (ja) プラグ・アンド・プレイavシステム
CN109151784A (zh) 网络连接方法、装置及电子设备
KR20100069288A (ko) 패킷 필터링 정보 전송 방법 및 장치
CN107643990B (zh) 可配置架构的通信设备
JP2000354207A (ja) デジタル放送受信機
JP4045903B2 (ja) 情報更新方法
JPH0819060A (ja) Av機器制御システム
JP4396011B2 (ja) 情報制御方法、情報処理装置および情報制御システム
KR100312065B1 (ko) 서로 다른 노드간의 데이터 전송 방법
KR20010038331A (ko) 외부저장매체로 데이터전송 가능한 디지털방송수신기
CN115499791B (zh) 面向服务的通信方法、装置、电子设备及存储介质

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080616

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100819

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100921

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110405

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110427

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140513

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees