JP4669501B2 - 選択回路並びにこれを備えた半導体装置、d/a変換回路及び液晶表示装置 - Google Patents
選択回路並びにこれを備えた半導体装置、d/a変換回路及び液晶表示装置 Download PDFInfo
- Publication number
- JP4669501B2 JP4669501B2 JP2007243846A JP2007243846A JP4669501B2 JP 4669501 B2 JP4669501 B2 JP 4669501B2 JP 2007243846 A JP2007243846 A JP 2007243846A JP 2007243846 A JP2007243846 A JP 2007243846A JP 4669501 B2 JP4669501 B2 JP 4669501B2
- Authority
- JP
- Japan
- Prior art keywords
- switching transistor
- selection circuit
- potential
- selection
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Analogue/Digital Conversion (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
nビット選択信号のうちの第1のビット選択信号に応答して、2入力の一方を選択する2n-1個の第1の入力選択回路と、
前記nビット選択信号のうちの複数ビットで構成される第2のビット選択信号に応答して、前記2n-1個の第1の入力選択回路の各々で選択された信号の1つを選択する2n-1個の第2の入力選択回路と
を備えて、2n個の入力信号の1つを選択し出力する選択回路において、
前記第1の入力選択回路は、
一端に前記2入力の一方が供給される第1スイッチ回路と、
前記第1スイッチ回路と同一行に配置されるとともに、一端に前記2入力の他方が供給される第2スイッチ回路とを備え、
前記第2の入力選択回路は、前記第2のビット選択信号によって制御される複数の第3のスイッチ回路を備え、
前記複数の第3のスイッチ回路のそれぞれは、前記第2のビット選択信号のうちの1ビットの選択信号によって選択制御されることを特徴としている。
24X 4入力選択回路
251 出力バッファ回路
26 階調電位生成回路
50〜57 2入力選択回路
60 P型基板
61〜66 N型領域
V0〜V7 階調電位
Q00〜Q02、Q10〜Q12、Q20〜Q22、Q30〜Q32、Q40〜Q42、Q50〜Q52、Q60〜Q62、Q70〜Q72 スイッチングトランジスタ
G0〜G2、*G0〜*G2 ゲートライン
R0〜R6 抵抗
X1 データライン
Claims (16)
- 2 n 個の電位を出力する信号発生回路と、
nビット選択信号に応答して、前記2 n 個の電位のいずれか1つを選択する選択回路と、
を有し、前記選択回路は、
前記2 n 個の電位から互いに重複しないように定められた2個の電位が入力され、nビット選択信号のうちの第1のビット選択信号に応答して、前記2個の電位の一方を選択し出力する2n-1個の互いに並列な第1の入力選択回路と、
前記nビット選択信号のうちの前記第1のビット選択信号を除く第2のビット選択信号に応答して、前記2n-1個の第1の入力選択回路のそれぞれから出力された電位信号の1つを選択し出力する第2の入力選択回路と、
を有する電位選択回路において、
前記第1の入力選択回路は、
一端に前記2個の電位の一方が供給される第1スイッチングトランジスタと、
前記第1スイッチングトランジスタと同一行に配置されるとともに、一端に前記2個の電位の他方が供給される第2スイッチングトランジスタとを有し、
前記第2の入力選択回路は、それぞれ前記第2のビット選択信号によって制御される2 n-1 個のスイッチングトランジスタ行を有し、
前記スイッチングトランジスタ行は、それぞれ前記第2のビット選択信号のうちの1ビット選択信号によって制御される(n−1)個の第3のスイッチングトランジスタを有し、
前記2 n-1 個のスイッチングトランジスタ行はそれぞれ前記2 n-1 個の第1の入力選択回路の対応するものと同一行に配置され、
同一行の前記第1スイッチングトランジスタと前記スイッチングトランジスタ行との間に前記第2スイッチングトランジスタが配置され、
前記第2スイッチングトランジスタの前記スイッチングトランジスタ行側の拡散領域と前記スイッチングトランジスタ行の前記第2スイッチングトランジスタ側の拡散領域とが共通である、
ことを特徴とする電位選択回路。 - 前記第1スイッチングトランジスタと前記第2スイッチングトランジスタとは前記第1のビット選択信号によりオン/オフ状態が互いに逆になるようにオン/オフ制御される、
ことを特徴とする請求項1に記載の電位選択回路。 - 前記第1スイッチングトランジスタは前記第1のビット選択信号を構成する互いに相補的な信号の一方でオン/オフ制御され、
前記第2スイッチングトランジスタは前記第1のビット選択信号を構成する互いに相補的な信号の他方で、前記第1スイッチングトランジスタとオン/オフ状態が逆になるようにオン/オフ制御される、
ことを特徴とする請求項1又は2に記載の電位選択回路。 - 前記第1スイッチングトランジスタと前記第2スイッチングトランジスタとは同じ導電型トランジスタであること
を特徴とする請求項1〜3の何れか1つに記載の電位選択回路。 - 2n個のノードの各々から互いに異なる電位を出力する信号発生回路と、
前記2n個のノードのうちから互いに重複しないように決定された2つのノードと接続され、前記2つのノードのうちの何れかのノードと同一行に配置される2n-1個の入力選択回路と
を有し、前記互いに異なる電位のいずれか1つを選択して出力する電位選択回路において、
前記入力選択回路は、
前記互いに重複しないように決定された2つのノードの一方にその一端が接続される第1スイッチングトランジスタと、
前記第1スイッチングトランジスタと同一行に配置されるとともに、前記互いに重複しないように決定された2つのノードの他方にその一端が接続される第2スイッチングトランジスタと、
前記第1スイッチングトランジスタの他端と前記第2スイッチングトランジスタの他端にその一端が接続される第3スイッチングトランジスタと、
一端が前記第3スイッチングトランジスタの他端に接続される第4スイッチングトランジスタとを有し、
前記第1スイッチングトランジスタと前記第3スイッチングトランジスタとの間に前記第2スイッチングトランジスタが配置され、
前記第1乃至第3スイッチングトランジスタが同一行に配置され、
前記第2スイッチングトランジスタの前記第3スイッチングトランジスタ側の拡散領域と前記第3スイッチングトランジスタの前記第2スイッチングトランジスタ側の拡散領域とが共通である、
ことを特徴とする電位選択回路。 - 前記第3スイッチングトランジスタ及び第4スイッチングトランジスタはいずれも、1ビットの選択信号によって制御されることを特徴とする請求項5に記載の電位選択回路。
- 前記第4スイッチングトランジスタの他端は出力回路に接続されることを特徴とする請求項6に記載の電位電位選択回路。
- 前記信号発生回路は、電源電圧を分圧して出力する基準電位発生回路であることを特徴とする請求項1〜7の何れか1つに記載の電位選択回路。
- 請求項1乃至8の何れか1つに記載の電位選択回路を備えたことを特徴とする半導体装置。
- 請求項1乃至8の何れか1つに記載の電位選択回路を備えたことを特徴とするD/A変換回路。
- 請求項1乃至8の何れか1つに記載の電位選択回路を備えたことを特徴とするデータドライバ。
- 走査ラインによって選択された液晶表示画素の行の表示電極にデータラインからの電位が印加される液晶表示パネルと、
前記データラインに前記電位を印加して画像の所定期間毎に前記電位を更新するデータドライバと、
前記走査ラインに対し走査パルスを供給する走査ドライバと、
を有する液晶表示装置において、
前記データドライバの出力段に請求項10に記載のD/A変換回路を有すること
を特徴とする液晶表示装置。 - 前記D/A変換回路の前記電位選択回路が複数並設され、
隣り合う前記D/A変換回路が境界線に関し互いに対称的に配置されていること
を特徴とする請求項12に記載の液晶表示装置。 - 前記境界線の部分が前記D/A変換回路に対する共通の基準電位供給部であることを特徴とする請求項13に記載の液晶表示装置。
- 前記2n-1個の第1の入力選択回路又は前記2 n-1 個の入力選択回路の各々に供給される2入力は、
それぞれ、異なるメタル層に形成された基準電位供給線から供給されること
を特徴とする請求項12〜14の何れか1つに記載の液晶表示装置。 - 請求項11に記載のデータドライバを備えていることを特徴とするアクティブマトリックス型液晶表示パネル。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007243846A JP4669501B2 (ja) | 2007-09-20 | 2007-09-20 | 選択回路並びにこれを備えた半導体装置、d/a変換回路及び液晶表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007243846A JP4669501B2 (ja) | 2007-09-20 | 2007-09-20 | 選択回路並びにこれを備えた半導体装置、d/a変換回路及び液晶表示装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004280500A Division JP2005072609A (ja) | 2004-09-27 | 2004-09-27 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008033350A JP2008033350A (ja) | 2008-02-14 |
JP4669501B2 true JP4669501B2 (ja) | 2011-04-13 |
Family
ID=39122751
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007243846A Expired - Lifetime JP4669501B2 (ja) | 2007-09-20 | 2007-09-20 | 選択回路並びにこれを備えた半導体装置、d/a変換回路及び液晶表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4669501B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115394268B (zh) * | 2022-09-28 | 2023-12-12 | 合肥京东方卓印科技有限公司 | 一种移位寄存器、栅极驱动电路及驱动方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4146882A (en) * | 1976-08-24 | 1979-03-27 | Intel Corporation | Digital-to-analog converter employing two levels of decoding |
JPH04358418A (ja) * | 1991-06-05 | 1992-12-11 | Asahi Kasei Micro Syst Kk | 多チャンネルd/a変換器 |
JPH06208337A (ja) * | 1993-01-13 | 1994-07-26 | Nec Corp | 液晶駆動回路 |
JPH0923160A (ja) * | 1995-07-07 | 1997-01-21 | Toshiba Corp | 電圧分割回路 |
-
2007
- 2007-09-20 JP JP2007243846A patent/JP4669501B2/ja not_active Expired - Lifetime
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4146882A (en) * | 1976-08-24 | 1979-03-27 | Intel Corporation | Digital-to-analog converter employing two levels of decoding |
JPH04358418A (ja) * | 1991-06-05 | 1992-12-11 | Asahi Kasei Micro Syst Kk | 多チャンネルd/a変換器 |
JPH06208337A (ja) * | 1993-01-13 | 1994-07-26 | Nec Corp | 液晶駆動回路 |
JPH0923160A (ja) * | 1995-07-07 | 1997-01-21 | Toshiba Corp | 電圧分割回路 |
Also Published As
Publication number | Publication date |
---|---|
JP2008033350A (ja) | 2008-02-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5224241B2 (ja) | 双方向シフトレジスタ、それを用いた表示装置 | |
US20070217564A1 (en) | Shift register and image display apparatus containing the same | |
US8937614B2 (en) | Bidirectional shift register and display device using the same | |
JP5132884B2 (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP5472781B2 (ja) | シフトレジスタ及び表示装置並びにシフトレジスタの駆動方法 | |
JP3317263B2 (ja) | 表示装置の駆動回路 | |
US20070274433A1 (en) | Shift register circuit and image display apparatus equipped with the same | |
JPWO2009084267A1 (ja) | シフトレジスタおよび表示装置 | |
EP0943146A1 (en) | Bi-directional shift register | |
JP4190921B2 (ja) | 駆動回路及びそれを備えた表示装置 | |
JPH11296129A (ja) | 画素駆動回路および駆動回路一体型画素集積装置 | |
JP2007207411A (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP2000156639A (ja) | 選択回路並びにこれを備えた半導体装置、d/a変換回路及び液晶表示装置 | |
KR100302829B1 (ko) | 액정전기광학장치 | |
KR20000057912A (ko) | 구동회로 일체형 액정표시장치 | |
US6608612B2 (en) | Selector and multilayer interconnection with reduced occupied area on substrate | |
US10847074B2 (en) | Display driving circuit | |
US20070229553A1 (en) | Display device having an improved video signal drive circuit | |
JP2007041229A (ja) | アクティブマトリクス型液晶表示装置 | |
JP4739451B2 (ja) | 多相パルス発生器 | |
JP4669501B2 (ja) | 選択回路並びにこれを備えた半導体装置、d/a変換回路及び液晶表示装置 | |
JP3873062B2 (ja) | 選択回路並びにこれを備えた半導体装置、d/a変換回路及び液晶表示装置 | |
JP2007219052A (ja) | 表示装置 | |
JP2009094527A (ja) | 半導体装置 | |
JP4439023B2 (ja) | 半導体装置及び表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20080728 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101012 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101213 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110111 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110114 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140121 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |