JP4563622B2 - 広帯域afc回路及びofdm復調装置 - Google Patents

広帯域afc回路及びofdm復調装置 Download PDF

Info

Publication number
JP4563622B2
JP4563622B2 JP2001235855A JP2001235855A JP4563622B2 JP 4563622 B2 JP4563622 B2 JP 4563622B2 JP 2001235855 A JP2001235855 A JP 2001235855A JP 2001235855 A JP2001235855 A JP 2001235855A JP 4563622 B2 JP4563622 B2 JP 4563622B2
Authority
JP
Japan
Prior art keywords
frequency
signal
reference signal
error
dimensional correlation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001235855A
Other languages
English (en)
Other versions
JP2003046476A (ja
Inventor
光広 栗城
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Faurecia Clarion Electronics Co Ltd
Original Assignee
Clarion Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Clarion Co Ltd filed Critical Clarion Co Ltd
Priority to JP2001235855A priority Critical patent/JP4563622B2/ja
Publication of JP2003046476A publication Critical patent/JP2003046476A/ja
Application granted granted Critical
Publication of JP4563622B2 publication Critical patent/JP4563622B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Circuits Of Receivers In General (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、直交周波数分割多重(以下、単にOFDMと称する)伝送方式におけるOFDM信号を復調するOFDM復調装置に関し、より詳しくは、サブキャリア間隔での周波数誤差を算出する広帯域自動周波数制御(以下、単に広帯域AFCと称する)回路に関する。
【0002】
【従来の技術】
従来のOFDM復調装置について説明する。図3は従来のOFDM復調装置内部の概略構成を示すブロック図である。
【0003】
図3に示すOFDM復調装置100は、アンテナ101を通じて受信したOFDM信号をチャネル選択すると共に、このOFDM信号を中間周波数(以下、単にIFと称する)帯域に周波数変換する高周波部102と、IF帯域に周波数変換されたOFDM信号を互いに直交する2つのキャリアを用いて時間軸上の複素シンボル信号に復調する直交復調回路103と、後述するシンボルタイミングに基づいて、時間軸上の複素シンボル信号を周波数軸上の複素シンボル信号にフーリエ変換するフーリエ変換回路104と、時間軸上の複素シンボル信号に基づいてシンボルタイミングを生成するシンボル同期回路105と、フーリエ変換回路104にてフーリエ変換された周波数軸上の複素シンボル信号を復調する復調回路106と、時間軸上の複素シンボル信号からサブキャリア間隔以下(サブキャリア間隔の−1/2〜+1/2までの範囲)の周波数誤差を算出し、この周波数誤差を第1周波数誤差信号として生成する挟帯域AFC回路107と、周波数軸上の複素シンボル信号からサブキャリア単位の周波数誤差を算出し、この周波数誤差を第2周波数誤差信号として生成する広帯域AFC回路108と、第1周波数誤差信号及び第2周波数誤差信号を加算し、合成周波数誤差信号を生成する加算器109と、合成周波数誤差信号に基づいて、直交復調回路103への発振周波数を生成するVCO110とを有している。
【0004】
直交復調回路103は、VCO110からの発振周波数に基づいて、複素シンボル信号の周波数誤差がゼロとなるように調整することで時間軸上の複素シンボル信号を出力することになる。
【0005】
図4は広帯域AFC回路108内部の概略構成を示すブロック図である。
【0006】
図4に示す広帯域AFC回路108は、フーリエ変換回路104でフーリエ変換された周波数軸上の複素シンボル信号を差動検波することで、複素シンボル信号内に配置された周波数同期用パイロット信号を復調する差動検波回路111と、復調した周波数同期用パイロット信号を平均化するシンボル間フィルタ部112と、予め登録した周波数同期用パイロット信号がどこのサブキャリア位置に配置されているかを示す配置情報を記憶する配置情報メモリ部113と、シンボル間フィルタ部112からの現在受信中の周波数軸上の複素シンボル信号及び、配置情報メモリ部113に記憶中の配置情報に基づく本来の周波数同期用パイロット信号間で(数3)に示すような相関計算を施し、その相関関数z(k)を算出する相関計算回路114と、その相関関数z(k)が最大となる位置を検出し、この位置を第2周波数誤差信号として出力する最大位置検出回路115とを有している。
【0007】
【数3】
Figure 0004563622
尚、i番目のサブキャリアが周波数同期用パイロット信号の場合にはy(i)=A、i番目のサブキャリアが周波数同期用パイロット信号でない場合にはy(i)=0となる。
【0008】
最大位置検出回路115は、相関関数z(k)が最大となる位置k=Bを検出し、第2周波数誤差信号としてBを出力することになる。尚、相関関数z(k)が最大となる位置が現在受信中の周波数軸上の複素シンボル信号と本来の周波数同期用パイロット信号とが相関していると判断するものである。
【0009】
このような従来のOFDM復調装置100によれば、挟帯域AFC回路107で生成したサブキャリア間隔以下の第1周波数誤差信号及び、広帯域AFC回路108で生成したサブキャリア単位の第2周波数誤差信号を加算した合成周波数誤差信号に基づいて、VCO110の発振周波数を制御することで、複素シンボル信号の周波数誤差がゼロとなるように調整することができる。
【0010】
【発明が解決しようとする課題】
しかしながら、上記従来のOFDM復調装置100によれば、シンボルタイミングに時間的な誤差(シンボルタイミング誤差)が生じた場合には、フーリエ変換回路104の出力である周波数軸上の複素シンボル信号に位相ズレが発生し、広帯域AFC回路108内部の最大位置検出回路115にて相関関数z(k)の最大となる位置での第2周波数誤差信号に誤差が生じ、その結果、周波数同期性能が低下してしまう。
【0011】
また、そのシンボルタイミング誤差を有する周波数軸上の複素シンボル信号を復調回路106に入力されることで、その復調性能が低下してしまう。
【0012】
本発明は上記点に鑑みてなされたものであり、その目的とするところは、シンボルタイミング誤差が生じたとしても、周波数同期性能及び復調性能を安定化することができる広帯域AFC回路及びOFDM復調装置を提供することにある。
【0013】
【課題を解決するための手段】
上記目的を達成するために本発明の広帯域AFC回路は、周波数軸上の複素シンボル信号に含まれる、周波数同期用パイロット信号が配置されるべき、特定サブキャリアの配置情報を予め記憶した配置情報メモリ部と、前記周波数同期用パイロット信号の特定サブキャリアでシンボルタイミングのずれが生じたときを想定した参照信号を参照信号情報として記憶した参照信号情報メモリ部と、前記参照信号情報メモリ部から現在受信中の特定サブキャリアに関わる周波数同期用パイロット信号の参照信号情報を読み出し、現在受信中の周波数軸上の複素シンボル信号及び、前記読み出した特定サブキャリアに関わる周波数同期用パイロット信号の参照信号情報に基づいて、2次元相関関数を算出する2次元相関計算回路と、前記2次元相関関数に基づいて周波数軸上の複素シンボル信号の周波数誤差及びシンボルタイミング誤差を検出する誤差検出回路とを有するようにした。
【0014】
従って、本発明の広帯域AFC回路によれば、現在受信中の周波数軸上の複素シンボル信号及び、その参照信号情報に基づいて2次元相関関数を算出し、この2次元相関関数に基づいて周波数軸上の複素シンボル信号の周波数誤差及びシンボルタイミング誤差を検出するようにしたので、シンボルタイミング誤差が生じたとしても、周波数誤差に基づいて直交復調回路の周波数同期性能及び、シンボルタイミング誤差に基づいて復調回路の復調性能を安定化することができる。
【0015】
本発明の広帯域AFC回路は、前記2次元相関計算回路が、(数4)で2次元相関関数を算出するようにした。
【0016】
【数4】
Figure 0004563622
従って、本発明の広帯域AFC回路によれば、(数4)で2次元相関関数を算出し、この2次元相関関数に基づいて周波数軸上の複素シンボル信号の周波数誤差及びシンボルタイミング誤差を検出するようにしたので、シンボルタイミング誤差が生じたとしても、周波数誤差に基づいて直交復調回路の周波数同期性能及び、シンボルタイミング誤差に基づいて復調回路の復調性能を安定化することができる。
【0017】
また、本発明のOFDM復調装置は、周波数軸上の複素シンボル信号に含まれる、周波数同期用パイロット信号が配置されるべき、特定サブキャリアの配置情報を予め記憶した配置情報メモリ部と、前記周波数同期用パイロット信号の特定サブキャリアでシンボルタイミングのずれが生じたときを想定した参照信号を参照信号情報として記憶する参照信号情報メモリ部と、前記参照信号情報メモリ部から現在受信中の特定サブキャリアに関わる周波数同期用パイロット信号の参照信号情報を読み出し、現在受信中の周波数軸上の複素シンボル信号及び、前記読み出した特定サブキャリアに関わる周波数同期用パイロット信号の参照信号情報に基づいて、2次元相関関数を算出する2次元相関計算回路と、前記2次元相関関数に基づいて周波数軸上の複素シンボル信号の周波数誤差及びシンボルタイミング誤差を検出する誤差検出回路とを有するようにした。
【0018】
従って、本発明のOFDM復調装置によれば、現在受信中の周波数軸上の複素シンボル信号及び、その参照信号情報に基づいて2次元相関関数を算出し、この2次元相関関数に基づいて周波数軸上の複素シンボル信号の周波数誤差及びシンボルタイミング誤差を検出するようにしたので、シンボルタイミング誤差が生じたとしても、周波数誤差に基づいて直交復調回路の周波数同期性能及び、シンボルタイミング誤差に基づいて復調回路の復調性能を安定化することができる。
【0019】
本発明のOFDM復調装置は、前記誤差検出回路にて検出したシンボルタイミング誤差に基づいて周波数軸上の複素シンボル信号の位相を補償する位相補償回路を有するようにした。
【0020】
従って、本発明のOFDM復調装置によれば、シンボルタイミング誤差に基づいて周波数軸上の複素シンボル信号の位相ズレを補償するようにしたので、復調回路の復調性能を安定化することができる。
【0021】
本発明のOFDM復調装置は、(数5)で2次元相関関数を算出するようにした。
【0022】
【数5】
Figure 0004563622
従って、本発明のOFDM復調装置によれば、(数5)で2次元相関関数を算出し、この2次元相関関数に基づいて周波数軸上の複素シンボル信号の周波数誤差及びシンボルタイミング誤差を検出するようにしたので、シンボルタイミング誤差が生じたとしても、周波数誤差に基づいて直交復調回路の周波数同期性能及び、シンボルタイミング誤差に基づいて復調回路の復調性能を安定化することができる。
【0023】
【発明の実施の形態】
以下、図面に基づいて本発明の実施の形態を示すOFDM復調装置について説明する。図1は本実施の形態を示すOFDM復調装置内部の概略構成を示すブロック図である。尚、図3に示すOFDM復調装置100と同一の構成については同一符号を付すことで、その重複する構成及び動作の説明については省略する。
【0024】
図1に示すOFDM復調装置1は、受信アンテナ101、高周波部102、直交復調回路103、フーリエ変換回路104、復調回路106、シンボル同期回路105、挟帯域AFC回路107、加算器109及びVCO110を有し、フーリエ変換回路104の出力である周波数軸上の複素シンボル信号のサブキャリ単位での周波数誤差である第2周波数誤差信号の他に、周波数軸上の複素シンボル信号のシンボルタイミング誤差信号を検出する広帯域AFC回路10と、このシンボルタイミング誤差信号に基づいて、周波数軸上の複素シンボル信号の位相ズレを補償する位相補償回路20とを有している。
【0025】
図2はOFDM復調装置1の要部である広帯域AFC回路10内部の概略構成を示すブロック図である。
【0026】
図2に示す広帯域AFC回路10は、周波数軸上の複素シンボル信号に含まれる、周波数同期用パイロット信号が配置されるべき、特定サブキャリアの配置情報を予め記憶した配置情報メモリ部11と、特定サブキャリアであるn番目の周波数同期用パイロット信号でh個のシンボルタイミングのずれが生じたときを想定した参照信号Y(i(n),h)又は、その複素共役であるY*(i(n),h)を参照信号情報として記憶した参照信号情報メモリ部12と、現在受信中の周波数軸上の複素シンボル信号及び、その参照信号情報に基づいて、2次元相関関数Z(k,h)を算出する2次元相関計算回路13と、2次元相関関数Z(k,h)が最大となる位置(k,h)=(B,D)を検出し、第2周波数誤差信号B及びシンボルタイミング誤差信号Dを出力する誤差検出回路である最大位置検出回路14とを有している。尚、i=i(n)は、n番目の周波数同期用パイロットシンボルが存在するサブキャリア番号iを表わしている。
【0027】
2次元相関計算回路12は、(数6)に示すような計算式で2次元相関関数Z(k,h)を算出する。
【0028】
【数6】
Figure 0004563622
尚、i番目のサブキャリアが周波数同期用パイロットシンボルの場合、Y(i,h)=A・exp(jθi,h)、i番目のサブキャリアが周波数同期用パイロットシンボルでない場合、Y(i,h)=0となる。Aはパイロットシンボル、(θi,h)はi番目のサブキャリアにh個のシンボルタイミングずれが起こったときの位相回転量を示す。
【0029】
2次元相関計算回路13は、参照信号情報メモリ部12から現在受信中の特定サブキャリアに関わる周波数同期用パイロット信号の参照信号情報を読み出し、現在受信中の周波数軸上の複素シンボル信号及び、読み出した特定サブキャリアに関わる周波数同期用パイロット信号の参照信号情報に基づいて、(数6)に示す数式で、2次元相関関数Z(k、h)を算出するものである。
【0030】
最大位置検出回路14は、相関関数Z(k,h)が最大となる位置(k、h)=(B,D)を検出し、Bを第2周波数誤差信号として加算器109に伝送すると共に、Dをシンボルタイミング誤差信号として位相補償回路20に伝送する。
【0031】
位相補償回路20は、シンボルタイミング誤差信号に基づいて周波数軸上の複素シンボル信号の位相ズレを補償する。
【0032】
さらに、加算器109は、挟帯域AFC回路107からの第1周波数誤差信号及び、広帯域AFC回路10からの第2周波数誤差信号を加算することで、合成周波数誤差信号を生成する。そして、VCO110は、合成周波数誤差信号に基づいてVCO110の発振周波数を制御することで、複素シンボル信号の周波数誤差がゼロとなるように調整することができる。
【0033】
本実施の形態によれば、シンボルタイミング誤差が生じたとしても、正確な第2周波数誤差信号を得ることができ、その結果、直交復調回路103で安定した周波数同期性能を得ることができ、さらには、位相補償回路20でシンボルタイミング誤差信号に基づいて周波数軸上の複素シンボル信号の位相ズレを補償するようにしたので、復調回路106で安定した復調性能を得ることができる。
【0034】
尚、上記実施の形態においては、シンボルタイミング誤差hのステップを細かくすると、その分、シンボルタイミング誤差の検出精度が細かくなることになる、例えばhのステップを1とすれば、シンボルタイミング誤差の検出ステップも1となり、hのステップを0.5とすれば、シンボルタイミング誤差の検出ステップも0.5となるということである。
【0035】
【発明の効果】
上記のように構成された本発明の広帯域AFC回路によれば、現在受信中の周波数軸上の複素シンボル信号及び、その参照信号情報に基づいて2次元相関関数を算出し、この2次元相関関数に基づいて周波数軸上の複素シンボル信号の周波数誤差及びシンボルタイミング誤差を検出するようにしたので、シンボルタイミング誤差が生じたとしても、周波数誤差に基づいて直交復調回路の周波数同期性能及び、シンボルタイミング誤差に基づいて復調回路の復調性能を安定化することができる。
【0036】
また、本発明のOFDM復調装置によれば、現在受信中の周波数軸上の複素シンボル信号及び、その参照信号情報に基づいて2次元相関関数を算出し、この2次元相関関数に基づいて周波数軸上の複素シンボル信号の周波数誤差及びシンボルタイミング誤差を検出するようにしたので、シンボルタイミング誤差が生じたとしても、周波数誤差に基づいて直交復調回路の周波数同期性能及び、シンボルタイミング誤差に基づいて復調回路の復調性能を安定化することができる。
【図面の簡単な説明】
【図1】本発明の実施の形態を示すOFDM復調装置内部の概略構成を示すブロック図である。
【図2】本実施の形態を示すOFDM復調装置の要部である広帯域AFC回路内部の概略構成を示すブロック図である。
【図3】従来技術のOFDM復調装置内部の概略構成を示すブロック図である。
【図4】従来技術のOFDM復調装置の要部である広帯域AFC回路内部の概略構成を示すブロック図である。
【符号の説明】
1 OFDM復調装置
10 広帯域AFC回路
11 配置情報メモリ部
12 参照信号情報メモリ部
13 2次元相関計算回路
14 最大位置検出回路(誤差検出回路)

Claims (5)

  1. 周波数軸上の複素シンボル信号に含まれる、周波数同期用パイロット信号が配置されるべき、特定サブキャリアの配置情報を予め記憶した配置情報メモリ部と、
    前記周波数同期用パイロット信号の特定サブキャリアでシンボルタイミングのずれが生じたときを想定した参照信号を参照信号情報として記憶した参照信号情報メモリ部と、
    前記参照信号情報メモリ部から現在受信中の特定サブキャリアに関わる周波数同期用パイロット信号の参照信号情報を読み出し、現在受信中の周波数軸上の複素シンボル信号及び、前記読み出した特定サブキャリアに関わる周波数同期用パイロット信号の参照信号情報に基づいて、2次元相関関数を算出する2次元相関計算回路と、
    前記2次元相関関数に基づいて周波数軸上の複素シンボル信号の周波数誤差及びシンボルタイミング誤差を検出する誤差検出回路とを有することを特徴とする広帯域AFC回路。
  2. 前記2次元相関計算回路は、
    (数1)で2次元相関関数を算出することを特徴とする請求項1記載の広帯域AFC回路。
    Figure 0004563622
  3. 周波数軸上の複素シンボル信号に含まれる、周波数同期用パイロット信号が配置されるべき、特定サブキャリアの配置情報を予め記憶した配置情報メモリ部と、
    前記周波数同期用パイロット信号の特定サブキャリアでシンボルタイミングのずれが生じたときを想定した参照信号を参照信号情報として記憶する参照信号情報メモリ部と、
    前記参照信号情報メモリ部から現在受信中の特定サブキャリアに関わる周波数同期用パイロット信号の参照信号情報を読み出し、現在受信中の周波数軸上の複素シンボル信号及び、前記読み出した特定サブキャリアに関わる周波数同期用パイロット信号の参照信号情報に基づいて、2次元相関関数を算出する2次元相関計算回路と、
    前記2次元相関関数に基づいて周波数軸上の複素シンボル信号の周波数誤差及びシンボルタイミング誤差を検出する誤差検出回路とを有することを特徴とするOFDM復調装置。
  4. 前記誤差検出回路にて検出したシンボルタイミング誤差に基づいて周波数軸上の複素シンボル信号の位相を補償する位相補償回路を有することを特徴とする請求項3記載のOFDM復調装置。
  5. 前記2次元相関計算回路は、
    (数2)で2次元相関関数を算出することを特徴とする請求項3又は4記載のOFDM復調装置。
    Figure 0004563622
JP2001235855A 2001-08-03 2001-08-03 広帯域afc回路及びofdm復調装置 Expired - Fee Related JP4563622B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001235855A JP4563622B2 (ja) 2001-08-03 2001-08-03 広帯域afc回路及びofdm復調装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001235855A JP4563622B2 (ja) 2001-08-03 2001-08-03 広帯域afc回路及びofdm復調装置

Publications (2)

Publication Number Publication Date
JP2003046476A JP2003046476A (ja) 2003-02-14
JP4563622B2 true JP4563622B2 (ja) 2010-10-13

Family

ID=19067233

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001235855A Expired - Fee Related JP4563622B2 (ja) 2001-08-03 2001-08-03 広帯域afc回路及びofdm復調装置

Country Status (1)

Country Link
JP (1) JP4563622B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102013217141B4 (de) 2012-08-28 2021-10-28 Mitsubishi Electric Corporation Frequenzfehlerdetektor und Detektionsverfahren, sowie Empfänger

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003069526A (ja) * 2001-08-22 2003-03-07 Clarion Co Ltd Ofdm復調装置及び、ofdm復調装置のキャリア周波数同期方法
WO2007122675A1 (ja) * 2006-04-13 2007-11-01 Panasonic Corporation 無線通信端末装置及び同期確立方法
CN101512998B (zh) * 2006-09-11 2013-05-01 艾利森电话股份有限公司 用于检测导频图案的方法和装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH098765A (ja) * 1995-06-20 1997-01-10 Matsushita Electric Ind Co Ltd 周波数補正装置
JPH11112460A (ja) * 1997-01-31 1999-04-23 Jisedai Digital Television Hoso System Kenkyusho 直交周波数分割多重信号復調装置
JP2000341236A (ja) * 1999-05-31 2000-12-08 Toshiba Corp Ofdm信号受信装置、ofdm信号通信システム及びその通信制御方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH098765A (ja) * 1995-06-20 1997-01-10 Matsushita Electric Ind Co Ltd 周波数補正装置
JPH11112460A (ja) * 1997-01-31 1999-04-23 Jisedai Digital Television Hoso System Kenkyusho 直交周波数分割多重信号復調装置
JP2000341236A (ja) * 1999-05-31 2000-12-08 Toshiba Corp Ofdm信号受信装置、ofdm信号通信システム及びその通信制御方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102013217141B4 (de) 2012-08-28 2021-10-28 Mitsubishi Electric Corporation Frequenzfehlerdetektor und Detektionsverfahren, sowie Empfänger

Also Published As

Publication number Publication date
JP2003046476A (ja) 2003-02-14

Similar Documents

Publication Publication Date Title
US7590193B2 (en) Frequency recovery apparatus and mobile broadcast receiver using the frequency recovery apparatus
EP0901259B1 (en) Correction of phase and/or frequency offsets in multicarrier signals
US7110387B1 (en) System and method for compensating timing error using pilot symbol in OFDM/CDMA communication system
JP4488605B2 (ja) Ofdm信号の伝送方法、送信装置及び受信装置
KR100488802B1 (ko) 직교 주파수 분할 다중화 무선 통신 시스템에서의 반송파주파수 오차와 샘플링 주파수 오차 추적 방법 및 그 장치
JP4043335B2 (ja) 受信装置
US20060285599A1 (en) Receiver for orthogonal frequency division multiplexing transmission
EP1689140A1 (en) Apparatus and method for compensating for a frequency offset in a wireless communication system
US20040208267A1 (en) Frequency synchronization apparatus and method for OFDM systems
US20100166050A1 (en) Time error estimation for data symbols
JPH1051418A (ja) ディジタル受信装置
JP4293798B2 (ja) マルチキャリア信号を搬送するチャネルの伝達関数を推定する方法及びマルチキャリア受信機
JP2009519664A (ja) 広帯域伝送システムにおいてシンボル時間誤差を推定する方法およびシステム
US8059736B2 (en) Orthogonal frequency division multiplexing receiver
US8005157B2 (en) Correlation calculation unit and correlation calculation apparatus
US6862297B1 (en) Wide range frequency offset estimation in OFDM systems
JP4563622B2 (ja) 広帯域afc回路及びofdm復調装置
JP2008211760A (ja) 変調方式推定装置
CN1954572B (zh) 借助于导频支持的相位值估计的ofdm接收机的相位和频率跟踪
JP4309537B2 (ja) Ofdm受信装置
KR20000068674A (ko) 직교 주파수 분할 다중 신호 복조 장치
JP3335933B2 (ja) Ofdm復調装置
JP4285845B2 (ja) 受信装置
US7515657B1 (en) Frequency tracking for OFDM transmission over frequency selective channels
JP3453696B2 (ja) 復調器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080723

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100716

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100727

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100729

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130806

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees