JP4481363B2 - 表示装置及び電子デバイス - Google Patents
表示装置及び電子デバイス Download PDFInfo
- Publication number
- JP4481363B2 JP4481363B2 JP2009275215A JP2009275215A JP4481363B2 JP 4481363 B2 JP4481363 B2 JP 4481363B2 JP 2009275215 A JP2009275215 A JP 2009275215A JP 2009275215 A JP2009275215 A JP 2009275215A JP 4481363 B2 JP4481363 B2 JP 4481363B2
- Authority
- JP
- Japan
- Prior art keywords
- display device
- thin film
- film transistor
- insulating layer
- pixel electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Formation Of Insulating Films (AREA)
- Thin Film Transistor (AREA)
Description
置に関する。特に、反射型の液晶表示装置の構成に関する。また、それら反射型表示装置
を利用した電子デバイスに関する。
機器)が急速に普及してきたため、反射型液晶表示装置が注目されている。反射型液晶表
示装置は光源となるバックライトを必要としないため、携帯機器の小型化、軽量化、低消
費電力化を実現できる。
て簡単に説明する。なお、画素マトリクス回路とは液晶に印加される電界を制御するため
の薄膜トランジスタ(TFT)をマトリクス状に配置した回路であり、液晶表示装置の画
像表示領域を構成する。
層、203は第2の画素TFTの活性層である。第1の画素TFTと第2の画素TFTと
の間の距離は画素ピッチに相当し、高精細な表示になるほど短くなる傾向にある。
形成される。このゲイト電極205、206は図示しないゲイト線と接続している。こう
して図2(A)の状態が得られる。
B))を活性層202、203に添加する。その結果、ソース領域207、208、ドレ
イン領域209、210、チャネル形成領域211、212が形成される。(図2(B)
)
、215およびドレイン電極216、217を形成する。こうして図2(C)に示す状態
が得られる。
。その上には第3の層間絶縁膜220を形成し、最後に画素電極221を形成する。画素
電極221は入射光を反射する金属薄膜で形成し、反射電極としての機能を持たせる。(
図2(D))
に配置される。なお、図2(D)では個別のパターンに見えるが実際にはマトリクス状に
全て繋がっている。この様に配置されたブラックマスク219は画素電極221の隙間か
ら漏れた光をカットする役割を果たす。
の後、公知のセル組み工程によって画素マトリクス回路を形成した基板と対向基板との間
に液晶を挟持することで反射型液晶表示装置が完成する。
221の隙間とを合わせることでソース電極214、215をブラックマスクとして活用
することもある。しかしながら、ソース/ドレイン電極の線幅は微細化される傾向にあり
、さらに画素電極のパターニング精度(隙間の間隔に影響する)を考慮すると、この提案
にも限界があると言える。
ることを課題とする。
少なくとも対向電極を有する対向基板と、
前記アクティブマトリクス基板および前記対向基板との間に挟持された液晶層と、
を少なくとも有する反射型表示装置において、
前記複数のTFTを構成する第1の配線、第2の配線および画素電極は互いに絶縁層で
絶縁分離されており、前記絶縁層の少なくとも一層はカーボン系材料又は顔料を分散させ
た絶縁膜からなることを特徴とする。
複数のTFTが形成されたアクティブマトリクス基板と、
少なくとも対向電極を有する対向基板と、
前記アクティブマトリクス基板および前記対向基板との間に挟持された液晶層と、
を少なくとも有する反射型表示装置において、
前記複数のTFTを構成する第1の配線、第2の配線および画素電極は互いに絶縁層で
絶縁分離されており、前記絶縁層の少なくとも一層はカーボン系材料又は顔料を分散させ
た有機性樹脂膜からなることを特徴とする。
アミド、アクリルから選ばれた一種または複数種の材料を用いることが可能である。
複数のTFTが形成されたアクティブマトリクス基板と、
少なくとも対向電極を有する対向基板と、
前記アクティブマトリクス基板および前記対向基板との間に挟持された液晶層と、
を少なくとも有する反射型表示装置を具備する電子デバイスにおいて、
前記複数のTFTを構成する第1の配線、第2の配線および画素電極は互いに絶縁層で
絶縁分離されており、前記絶縁層の少なくとも一層はカーボン系材料又は顔料を分散させ
た絶縁膜からなることを特徴とする。
複数のTFTが形成されたアクティブマトリクス基板と、
少なくとも対向電極を有する対向基板と、
前記アクティブマトリクス基板および前記対向基板との間に挟持された液晶層と、
を少なくとも有する反射型表示装置を具備する電子デバイスにおいて、
前記複数のTFTを構成する第1の配線、第2の配線および画素電極は互いに絶縁層で
絶縁分離されており、前記絶縁層の少なくとも一層はカーボン系材料又は顔料を分散させ
た有機性樹脂膜からなることを特徴とする。
クマスクとして活用することができる。そのため、別途ブラックマスクを設ける必要がな
くなり、製造工程を大幅に簡略化することができる。
コストの低減を実現することが可能である。また、その様な反射型表示装置を具備した電
子デバイスの低価格化が図れる。
て、層間絶縁膜(絶縁層)としてカーボン系材料又は顔料を分散させた絶縁膜(特に有機
性樹脂膜)を用いるものである。
5、126とを絶縁分離するための絶縁層として本発明を用いることで遮光性を有する絶
縁層124が形成できる。
化し、製造コストの低減、製造歩留りの向上、製造スループットの向上を実現することが
可能である。
画素TFTのみ記載)を形成する場合の例について説明する。説明には図1を用いる。
101を用いる。ガラス基板以外にも石英基板、セラミック基板、シリコン基板等を用い
ることもできる。
に第1の画素TFTを構成し、活性層103は後に第2の画素TFTを構成することにな
る。
晶化させても良い。本実施例では10〜75nm(代表的には15〜45nm)の非晶質珪素膜を特開
平7-130652号公報記載の技術を用いて結晶化させる。活性層102、103は上記公報記
載の技術により得られた結晶性珪素膜を島状にパターニングして形成したものである。
厚さに成膜する。ゲイト絶縁膜104としては、他にもSiOx Ny で示される酸化窒化
珪素膜、窒化珪素膜およびそれらの積層膜を用いても良い。
図示せず)を形成する。なお、この電極パターンは後にゲイト電極およびゲイト配線とな
る(これらの配線を第1の配線と呼ぶ)。
陽極酸化膜107、108を形成する。この陽極酸化工程の条件は特開平7-135318号公報
を参照すれば良い。また、前述の電極パターンの陽極酸化されなかった領域がゲイト電極
109、110として画定する。(図1(A))
等の陽極酸化可能な材料を用いても良い。また、一導電性を付与した結晶性珪素膜を用い
ても良い。
お、本実施例では画素TFTをNチャネル型とするためにPイオン(またはAsイオン)
を添加する。加速電圧は80keVとし、ドーズ量は1×1015atoms/cm2 とする。
化膜105、106がマスクとなって自己整合的にソース領域111、112およびドレ
イン領域113、114が形成される。(図1(B))
イオン)の添加工程を行う。今回のイオン添加工程は、加速電圧は80keVとし、ドー
ズ量は1×1014atoms/cm2 と前回の添加工程よりも少なくする。
性が高まり、前回多孔質状の陽極酸化膜105、106で遮蔽されていた領域115、1
16にはソース/ドレイン領域よりも低い濃度でPイオンが添加される。この領域115
、116は低濃度不純物領域と呼ばれ、特にドレイン領域側に位置するものはLDD領域
とも呼ばれる。また、同時に不純物の添加されないチャネル形成領域117、118が画
定する。(図1(C))
アニール等による加熱処理を施して活性層に添加された不純物イオンの活性化を行う。ま
た、この時、不純物イオンを添加することによって活性層が受けたダメージを修復させる
ことができる。
ンタクトホールを介してソース配線120、121およびドレイン配線122、123を
形成する(これらの配線を第2の配線と呼ぶ)。
の画素TFTおよび第2の画素TFTを覆う様に第2の絶縁層124を形成する。ここで
本発明では第2の絶縁層124としてカーボン系材料(グラファイトを含む)又は顔料を
分散させた絶縁膜を用いる。これらカーボン系材料又は顔料は、絶縁膜に遮光性を持たせ
るものであれば良い。従って、顔料としては黒色顔料が好ましいと言える。
は有機性樹脂膜を用いる。有機性樹脂膜としてはポリイミド、ポリアミド、ポリイミドア
ミド、アクリル等を用いることができる。
2)高いスループットで厚い絶縁膜を形成できる点、(3)優れた平坦面を得られる点が
挙げられる。特に、アクリルは最も安価で平坦性に優れるだけでなく、感光性なので直接
露光してパターニングが可能であるという特徴を有している。
選ばれた材料を積層した構造としても良い。本発明はこの様な積層構造でなる絶縁層とし
た場合にも、少なくとも一層がカーボン系材料又は顔料を分散させた遮光膜であれば効果
を得ることが可能である。
5、126を形成する。画素電極125、126はそれぞれドレイン電極122、123
と接続し、それぞれ第1の画素TFTおよび第2の画素TFTと電気的に接続される。(
図1(E))
ムを主成分とする材料を用いている。画素電極125、126の表面状態は直視型表示装
置ならば凹凸を設けた状態とし、投影型表示装置ならば鏡面状態とするなどの工夫が有効
である。
端する。この水素化処理によってTFTの特性が大幅に改善される。以上の様にして、反
射型液晶表示装置の画素マトリクス回路が完成する。
24が全てブラックマスク(遮光膜)として機能するので、画素電極間の隙間から侵入し
た光が活性層に到達することはない。即ち、TFT構造やTFTサイズに影響されること
なく、完全に活性層を入射光から保護することが可能である。
ーニング工程およびブラックマスクと画素電極とを絶縁分離する絶縁層の形成工程を省略
した上で、完全な遮光性を確保することができる。
上させることが可能である。また、製造コストを大幅に低減することが可能である。
ィブマトリクス型の反射型液晶表示装置を作製する工程例を図3に示す。なお、本発明は
本実施例に限定されるべきものではない。
3〜305は活性層、306はCVD法により形成したゲイト絶縁膜である。なお、活性
層303〜305は実施例1に示した工程に従って形成すれば良い。また、303はCM
OS回路を構成するNチャネル型TFTの活性層、304はCMOS回路を構成するPチ
ャネル型TFTの活性層、305は画素TFTの活性層である。
後のゲイト電極の原型を形成する。ここで本発明者らによる特開平7-135318号公報記載の
技術を利用する。同公報記載の技術を利用することで多孔質状の陽極酸化膜307〜30
9、緻密な陽極酸化膜310〜312、ゲイト電極313〜315が形成される。
てゲイト絶縁膜306をドライエッチング法によりエッチングし、ゲイト絶縁膜316〜
318を形成する。そしてその後、多孔質状の陽極酸化膜307〜309を除去する。こ
うしてゲイト絶縁膜316〜318の端部が露出した状態となる。(図3(B))
目の不純物添加を高加速電圧で行い、n- 領域を形成する。この時、加速電圧が高いので
不純物イオンは露出した活性層表面だけでなく露出したゲイト絶縁膜の端部の下にも添加
される。さらに、2回目の不純物添加を低加速電圧で行い、n+ 領域を形成する。この時
は加速電圧が低いのでゲイト絶縁膜がマスクとして機能する。
ドレイン領域320、低濃度不純物領域321、チャネル形成領域322が形成される。
また、画素TFTを構成するNチャネル型TFTのソース領域323、ドレイン領域32
4、低濃度不純物領域325、チャネル形成領域326が画定する。(図3(C))
ネル型TFTと同じ構成となっている。
物イオンの添加を行う。この工程も前述の不純物添加工程と同様に2回に分けて行い、C
MOS回路を構成するPチャネル型TFTのソース領域328、ドレイン領域329、低
濃度不純物領域330、チャネル形成領域331を形成する。(図3(D))
オン添加時の損傷の回復を図る。そして、後は実施例1と同様に第1の絶縁層332、ソ
ース配線333〜335、ドレイン配線336、337を形成して図4(A)に示す状態
を得る。
る第2の絶縁層340を形成する。本実施例においても第2の絶縁層340はブラックマ
スクとしての機能を兼ねている。
を主成分とする材料でなる画素電極341を形成する。さらに全体を水素化して図4(B
)に示すアクティブマトリクス基板が完成する。
成する。また、対向電極343、配向膜344を形成した対向基板345を準備する。な
お、対向基板345には必要に応じてカラーフィルターを設けても構わない。
を散布して両基板の貼り合わせを行う。さらに、両基板間に液晶材料を注入してシール材
で封止する。この様にして、対向基板とアクティブマトリクス基板との間に液晶層346
が挟持される。
が完成する。なお、動作時には図4(C)に示す様に入射光が画素電極341に反射され
て画像が表示される。
場合、ドライバー回路の上方には画素電極341の様に光路を塞ぐ物質が存在しない。こ
の様な場合においても、第2の絶縁層340がブラックマスクとして機能するので活性層
を光から保護することができる。
回路を搭載したシステム・オン・パネル構造に対しても本発明は容易に適用することが可
能である。
当然の如くTFT構造には何ら影響されない。従って、回路を構成する個々のTFTが逆
スタガ型TFTであってもマルチゲイト型TFTであっても何ら問題はない。
料を用いる例を示したが、本発明はベース材料として溶液塗布系絶縁膜(例えばPSG、
BSGなど)を用いることも可能である。
成できるという利点が得られる。
を形成したガラス基板を用いた。この下地膜として実施例4に示した溶液塗布系絶縁膜を
用いることで、下地膜そのものをブラックマスクとして機能させることができる。
等の溶液塗布系絶縁膜にグラファイトを分散させた下地膜であり、502は有機性樹脂膜
にグラファイトを分散させた絶縁層である。勿論、グラファイトの代わりにカーボンや黒
色顔料を用いても良い。
を全て遮断することができるため、本発明の効果をさらに高めることが可能となる。
用いて説明する。本発明を利用した電子デバイスとしては(デジタル)ビデオカメラ、(
デジタル)スチルカメラ、プロジェクション、ヘッドマウントディスプレイ、カーナビゲ
ーション、パーソナルコンピュータ、携帯情報端末(モバイルコンピュータ、携帯電話等
)などが挙げられる。
カメラ部2002、受像部2003、操作スイッチ2004、表示装置2005で構成さ
れる。本発明は表示装置2005に適用することができる。なお、モバイルコンピュータ
にはPHS(Personal Handyphone System)回路を内蔵したタイプもある。
バンド部2103で構成される。本発明を表示装置2102に適用することで大幅に装置
の低価格化が図れる。
装置2203、光学系2204、スクリーン2205で構成される。本発明は表示装置2
203に適用できる。なお、図面は画像をスクリーンに投影するタイプであるが、TVス
クリーンに裏から投影するリア型プロジェクションとすることもできる。
3、表示装置2304、操作スイッチ2305、アンテナ2306で構成される。本発明
を表示装置2304に適用することで視認性に優れたモニタを搭載することができる。
03、操作スイッチ2404、バッテリー2405、受像部2406で構成される。本発
明は表示装置2402に適用することができる。
が可能である。特に、モバイルコンピュータ、携帯電話、ビデオカメラ等の携帯情報端末
機器には、バックライトの不要な反射型表示装置が最も適している。勿論、プロジェクシ
ョンの様にバックライトを用いる場合においても問題なく適用することができる。
102、103 活性層
104 ゲイト絶縁膜
105、106 多孔質状の陽極酸化膜
107、108 緻密な陽極酸化膜
109、110 ゲイト電極
111、112 ソース領域
113、114 ドレイン領域
115、116 低濃度不純物領域
117、118 チャネル形成領域
119 第1の絶縁層
120、121 ソース配線
122、123 ドレイン配線
124 第2の絶縁層
125、126 画素電極
Claims (9)
- 薄膜トランジスタと、
前記薄膜トランジスタの上方に配置された絶縁層及び画素電極を有し、
前記画素電極は、前記薄膜トランジスタに電気的に接続され、表面に凹凸を有し、かつ、反射機能を有し、
前記絶縁層は、酸化珪素、窒化珪素、酸化窒化珪素及び有機性樹脂から選ばれた材料を積層した構造を有し、前記絶縁層の少なくとも一層はカーボン系材料及び顔料の少なくともいずれか一を含む遮光膜であることを特徴とする表示装置。 - 薄膜トランジスタと、
前記薄膜トランジスタの上方に配置された絶縁層及び画素電極を有し、
前記画素電極は、前記薄膜トランジスタに電気的に接続され、表面に凹凸を有し、かつ、反射機能を有し、
前記絶縁層は、酸化珪素、窒化珪素、酸化窒化珪素及び有機性樹脂から選ばれた材料を積層した構造を有し、前記絶縁層の少なくとも一層はカーボン系材料及び顔料の少なくともいずれか一を含む有機性樹脂からなる遮光膜であることを特徴とする表示装置。 - 絶縁表面を有する基板と、
対向基板と、
前記絶縁表面を有する基板と前記対向基板の間に、薄膜トランジスタ、絶縁層及び画素電極を有し、
前記画素電極は、前記薄膜トランジスタに電気的に接続され、表面に凹凸を有し、かつ、反射機能を有し、
前記絶縁層は、酸化珪素、窒化珪素、酸化窒化珪素及び有機性樹脂から選ばれた材料を積層した構造を有し、前記絶縁層の少なくとも一層はカーボン系材料及び顔料の少なくともいずれか一を含む遮光膜であることを特徴とする表示装置。 - 絶縁表面を有する基板と、
対向電極及びカラーフィルターが形成された対向基板と、
前記絶縁表面を有する基板と前記対向基板の間に、薄膜トランジスタ、絶縁層及び画素電極を有し、
前記画素電極は、前記薄膜トランジスタに電気的に接続され、表面に凹凸を有し、かつ、反射機能を有し、
前記絶縁層は、酸化珪素、窒化珪素、酸化窒化珪素及び有機性樹脂から選ばれた材料を積層した構造を有し、前記絶縁層の少なくとも一層はカーボン系材料及び顔料の少なくともいずれか一を含む遮光膜であることを特徴とする表示装置。 - 同一基板上に形成されたドライバー回路と画素マトリクス回路を有する表示装置であって、
前記表示装置は、
薄膜トランジスタと、
前記薄膜トランジスタの上方に配置された絶縁層及び画素電極を有し、
前記画素電極は、前記薄膜トランジスタに電気的に接続され、表面に凹凸を有し、かつ、反射機能を有し、
前記絶縁層は、酸化珪素、窒化珪素、酸化窒化珪素及び有機性樹脂から選ばれた材料を積層した構造を有し、前記絶縁層の少なくとも一層はカーボン系材料及び顔料の少なくともいずれか一を含む遮光膜であることを特徴とする表示装置。 - 同一基板上に形成されたドライバー回路と画素マトリクス回路を有する表示装置であって、
前記表示装置は、
薄膜トランジスタと、
前記薄膜トランジスタの上方に配置された絶縁層及び画素電極を有し、
前記画素電極は、前記薄膜トランジスタに電気的に接続され、表面に凹凸を有し、かつ、反射機能を有し、
前記絶縁層は、酸化珪素、窒化珪素、酸化窒化珪素及び有機性樹脂から選ばれた材料を積層した構造を有し、前記絶縁層の少なくとも一層はカーボン系材料及び顔料の少なくともいずれか一を含む有機性樹脂からなる遮光膜であることを特徴とする表示装置。 - 請求項1乃至請求項6のいずれか一において、前記画素電極として、アルミニウムを主成分とする材料を用いることを特徴とする表示装置。
- 請求項1乃至請求項7のいずれか一における前記表示装置を具備する電子デバイス。
- 請求項8において、前記電子デバイスは、デジタルビデオカメラ、デジタルスチルカメラ、プロジェクション、ヘッドマウントディスプレイ、カーナビゲーション、パーソナルコンピュータ、又は携帯情報端末であることを特徴とする電子デバイス。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009275215A JP4481363B2 (ja) | 2009-12-03 | 2009-12-03 | 表示装置及び電子デバイス |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009275215A JP4481363B2 (ja) | 2009-12-03 | 2009-12-03 | 表示装置及び電子デバイス |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006220532A Division JP4447584B2 (ja) | 2006-08-11 | 2006-08-11 | 表示装置および電子デバイス |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010050495A JP2010050495A (ja) | 2010-03-04 |
JP4481363B2 true JP4481363B2 (ja) | 2010-06-16 |
Family
ID=42067273
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009275215A Expired - Lifetime JP4481363B2 (ja) | 2009-12-03 | 2009-12-03 | 表示装置及び電子デバイス |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4481363B2 (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0764110A (ja) * | 1993-08-30 | 1995-03-10 | Kyocera Corp | アクティブマトリックス基板 |
-
2009
- 2009-12-03 JP JP2009275215A patent/JP4481363B2/ja not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0764110A (ja) * | 1993-08-30 | 1995-03-10 | Kyocera Corp | アクティブマトリックス基板 |
Also Published As
Publication number | Publication date |
---|---|
JP2010050495A (ja) | 2010-03-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3856889B2 (ja) | 反射型表示装置および電子デバイス | |
JP4118484B2 (ja) | 半導体装置の作製方法 | |
JP4646951B2 (ja) | センサ付き表示装置 | |
KR20180098621A (ko) | 저온 폴리실리콘 어레이 기판의 제조방법 | |
JPH11160735A (ja) | 電気光学装置およびその作製方法並びに電子機器 | |
JP4312851B2 (ja) | 半導体装置およびその作製方法 | |
US6500702B2 (en) | Method for manufacturing thin film transistor liquid crystal display | |
JP4683817B2 (ja) | 半導体装置の作製方法 | |
JP2000275680A (ja) | 反射型液晶表示装置及びそれを用いた表示パネル | |
JP3934236B2 (ja) | 半導体装置およびその作製方法 | |
JP4827796B2 (ja) | センサ付き表示装置 | |
KR101136296B1 (ko) | 폴리 실리콘형 박막 트랜지스터와 그를 가지는 폴리실리콘형 박막트랜지스터 기판 및 그 제조 방법 | |
JP2005064344A (ja) | 薄膜半導体装置の製造方法、薄膜半導体装置、電気光学装置及び電子機器 | |
JP2001077374A (ja) | 半導体装置およびその作製方法 | |
JP2002176179A (ja) | 電気光学装置および電気光学装置の製造方法、並びに半導体装置 | |
JP4481363B2 (ja) | 表示装置及び電子デバイス | |
JP4447584B2 (ja) | 表示装置および電子デバイス | |
JP2000330135A (ja) | アクティブマトリクス型液晶表示装置 | |
JP3980118B2 (ja) | 液晶表示装置および電子デバイス | |
JP2003031780A (ja) | 薄膜トランジスタパネルの製造方法 | |
JP4112587B2 (ja) | 表示装置 | |
JP2004272272A (ja) | コンタクト構造およびアクティブマトリクス型表示装置 | |
JP4795555B2 (ja) | 画像表示装置の製造方法 | |
JP2004234022A (ja) | アクティブマトリクス型表示装置 | |
JP3966024B2 (ja) | 薄膜半導体装置の製造方法、及び電気光学装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091222 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100316 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100317 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130326 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130326 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130326 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140326 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |