JP4275409B2 - 大容量記憶装置のためのユニバーサルシリアルバス(usb)インターフェース - Google Patents

大容量記憶装置のためのユニバーサルシリアルバス(usb)インターフェース Download PDF

Info

Publication number
JP4275409B2
JP4275409B2 JP2002543297A JP2002543297A JP4275409B2 JP 4275409 B2 JP4275409 B2 JP 4275409B2 JP 2002543297 A JP2002543297 A JP 2002543297A JP 2002543297 A JP2002543297 A JP 2002543297A JP 4275409 B2 JP4275409 B2 JP 4275409B2
Authority
JP
Japan
Prior art keywords
interface
signal
usb
ata
mass storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002543297A
Other languages
English (en)
Other versions
JP2004536363A (ja
Inventor
デイヴィッド, エイチ. ハリス,
ゴードン, アール. クラーク,
スティーブン, ディー. ホランド,
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Cypress Semiconductor Corp Belgium BVBA
Original Assignee
Cypress Semiconductor Corp Belgium BVBA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=22943871&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP4275409(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Cypress Semiconductor Corp Belgium BVBA filed Critical Cypress Semiconductor Corp Belgium BVBA
Publication of JP2004536363A publication Critical patent/JP2004536363A/ja
Application granted granted Critical
Publication of JP4275409B2 publication Critical patent/JP4275409B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • G06F3/0607Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0661Format or protocol conversion arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0674Disk device
    • G06F3/0676Magnetic disk device

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Bus Control (AREA)
  • Information Transfer Systems (AREA)

Description

【0001】
この出願は、2000年11月17日に出願された米国仮出願第60/249,530号の優先権を主張する。その内容は、参照によってそのままこの出願に組み込まれる
【0002】
発明の背景技術
本発明は、一般に、大容量記憶装置を駆動する技術に関する。より詳細には、本発明は、ホストマザーボードと1以上の大容量記憶装置の間で通信する装置及び方法に関する。
【0003】
図1は、ホストマザーボード10と大容量記憶装置マザーボード20の間の従来の通信インターフェースを示す。図1において、大容量装置のマザーボード20とホストマザーボード10の間の従来の通信は、ドライブ相互接続リボンケーブル15を介して行われる。この通信方法を用いて、高速統合(又は情報処理機能を持つ)ドライブエレクトロニクス(IDE:Integrated (or Intelligent) Drive Electronics)データ及び制御信号は、一般に、オンボード以外(off-board)の電子部品へコネクタや長いケーブルを介して駆動される。
【0004】
最近では、ファイアワイヤベース(FireWire-based)の大容量記憶装置は、ブリッジ(橋絡)機能を達成するために、アダプタボードかメインボード統合のいずれかを有する構成で利用可能になった。これらの装置は、ブリッジ装置として分類される。なぜならば、大容量記憶装置ヘッドと大容量記憶装置マザーボードを接続するI/Oとの間の媒介(中間)プロトコル(すなわち、ATA/ATAPI又はSCSIのような)がまだあるからである。
【0005】
発明の概要
本発明の種々の面及び実施形態におけるブリッジ技術は、大容量記憶装置への適用にあたって、ユニバーサルシリアルバス(USB:Universal Serial Bus)プロトコル、特にUSB2.0のスピード及び汎用性から利益を得ることができる。
【0006】
本発明の一面によれば、ブリッジ回路は、大容量記憶装置マザーボードとホストマザーボード上のUSBポートとの間の通信を提供するよう構成される。
【0007】
本発明のもう一つの面によれば、大容量記憶装置マザーボードは、その中に埋め込まれる(内蔵する)ブリッジ回路を有する。
【0008】
本発明のさらにもう一つの面によれば、チップは、ATA/ATAPI信号をUSB信号に変換するために提供される。
【0009】
本発明の好適実施形態によれば、大容量記憶装置マザーボードは、ATA/ATAPI信号をUSB2.0信号に変換するオンボードブリッジ回路を含む。最も好ましくは、ブリッジ回路は、一つのブリッジチップを含む。一つのチップに変換機能を持たせることは、大容量記憶装置マザーボード自体に直接USB接続することをサポートするために、ドライブ及び入/出力(I/O)エレクトロニクスを集積化する課題(タスク)を単純化する。大容量記憶装置マザーボードは、ハードディスクドライブ、光磁気ドライブ、CDドライブ、CD−RWドライブ、DVD−RAMドライブ、DVD+RWドライブなどのあらゆる大容量記憶装置に用いることができる
【0010】
他の実施形態では、セカンダリボードが変換機能を提供するために用いられる。この実施形態では、セカンダリボードは、ATA/ATAPI信号をUSB信号に変換するブリッジ回路を含む。セカンダリボードは、大容量記憶装置マザーボードからATA/ATAPI信号を受信し、USB信号をホストマザーボードに出力する。
【0011】
本発明のもう一つの面によれば、ATA/ATAPI−USB2.0変換を提供するために用いられるブリッジチップは、ATA/ATAPIインターフェースポートを介して、ディスクインターフェースへのATA/ATAPI信号入力を受信し、USBトランシーバーを介してUSBインターフェースにUSB信号を出力する。
【0012】
好ましい実施の形態の詳細な記述
本発明の目的、特徴及び利点は、添付図面を参照して進められる本発明の好適実施形態の以下の詳細な記述から、より容易に明らかになるであろう。
【0013】
図2に示すように、本発明の一実施形態では、セカンダリボード(又はブリッジ装置)25は、大容量記憶装置マザーボード20からのATA/ATAPI信号をUSB信号に変換するブリッジ回路を含む。好ましくは、セカンダリボード25は、ブリッジ回路を提供するためにブリッジチップ100を利用する。
【0014】
図3に示すように、本発明のもう一つの実施形態では、改良された大容量記憶装置マザーボード20aは、ATA/ATAPI−USB変換を提供するオンボードブリッジ回路を有する。前述の実施形態のように、好ましくは、ブリッジ回路は、ブリッジチップ100を用いて実施される。ブリッジチップ100は、ドライブ及びI/Oエレクトロニクスのすべて統合、USB接続機能を装置マザーボード20a上で実現することを可能にする。
【0015】
本発明のこれらの好適実施形態において、セカンダリボード25及び改良された大容量記憶装置マザーボード20aは、ホストマザーボードと、ハードディスクドライブ、光磁気ドライブ、CDドライブ、CD−RWドライブ、DVD−RAMドライブ、DVD+RWドライブなどのドライブとの間、あるいは他の大容量記憶装置又は大容量記憶装置の組み合わせとの間のより効率的な通信を容易にするために用いることができる。本発明のこれらの及び他の面並びに実施形態は、以下に詳細に記述される。
【0016】
図2に示す実施形態では、ブリッジチップ100は、中間又はセカンダリ回路ボード25を含むブリッジ装置上に配置される。ブリッジチップ100は、ATA/ATAPI信号をUSB2.0信号に変換する。統合マザーボードよりもむしろ、ブリッジ機能を提供する分離したセカンダリボード25を使用するのが望ましい場合がある。例えば、大容量記憶装置自体のマザーボード20上への統合実用的ではない場合などである。また、既存の大容量記憶装置の通信インターフェースを改良する場合は、セカンダリボードが望ましい。
【0017】
本実施形態によれば、2つのヘッダ及び2つの結合リボンケーブルコネクタを有する中間の40ピン(又は2.5インチドライブのための44ピン)導体リボンケーブル15aは、大容量記憶装置マザーボード(又はプライマリ回路ボード)20とセカンダリ(又はブリッジ)回路ボード25との間に配置される。セカンダリボード25は、中間導体リボンケーブル15aを介して、大容量記憶装置からATA/ATAPI信号を受信する。セカンダリボード25は、ATA/ATAPI信号をUSB2.0信号に変換するブリッジチップ100を含む。そして、USB2.0信号は、USBコネクタ35を介してホストマザーボード(図示せず)に供給される。
【0018】
図3に示すように、本発明のもう一つの面では、USBインターフェースは、ブリッジチップ100を用いて、大容量記憶装置マザーボード20a上に直接統合される。一つのチップ100ATA/ATAPI−USB2.0変換機能を設けることは、この統合を単純化する。USBプロトコルへのオンボード変換は、従来では中間リボンケーブル15(図1参照)を通ることが必要であった信号に対する駆動特性の最適化を可能にする。それによって、オンボードでのブリッジ回路統合は、オンボード以外の電子装置へコネクタや長いケーブルを介して高速でIDEデータ及び制御信号を送る必要性がなくなるので、大容量記憶装置の電力要求を低減する。
【0019】
また、図2及び図3において、大容量記憶装置マザーボード20a上への直接的なブリッジ回路の統合は、図2のブリッジ装置25を上回る改良を提供する。特に、ATA/ATAPI信号がプライマリ回路ボード20a上に留まることを可能にすることは、中間リボンケーブル15aとそのヘッダの必要性を排除し、さらに、プライマリ及びセカンダリ回路ボード20、25上の接続用リボンケーブルコネクタの必要性を排除する。
【0020】
前述の実施形態を上回るこの統合構造のもう一つの利益は、回路ボード20、25のそれぞれで必要とされる場合がある重複する資源(リソース)の排除である。これらの資源は、必ずしもそれらに限定されるわけではないが、リセットロジック、電源スイッチ、調節用クロック生成回路、及びクロック生成用水晶を含む。また、重複する電源ケーブル及びそれらのコネクタは、大容量記憶装置がUSBバスから直接、あるいは、米国特許第6,252,375号に記述されるような電流増幅によって電力が供給され得るならば、設ける必要はない。なお、この米国特許の内容は、参照によってこの出願にそのまま組み込まれる
【0021】
この実施形態のその他の利益は、セカンダリ回路ボード25と、セカンダリボード25を据え付けるのに用いられ、またそのコネクタ及びケーブルを支持するために用いられる部品などの関連するハードウェア必要なくなることである。さらに、接続又は電源ケーブルからのEMI放射(電磁放射)を減少させるために必要な構成要素も不要になる。また、ケーブル及びコネクタがいらなくなることから、大容量記憶装置のノイズ感受性も減少する。これらの利益は、個別的にまたは全体として、より低い製造コスト、全パーツ数の減少、及び大容量記憶装置の信頼性の増加をもたらす。
【0022】
また、USB技術自体は、他の通信技術を上回るいくつかの利点を提供する。それらの利点の一つは、USB配線を流れる電流が他の技術に比べて比較的小さいことである。また、USBは、プラグアンドプレイを可能にするのに対し、他の技術は、ディップスイッチ設定などの手動の調整を必要とする。さらに、USB接続装置は、USBバスから、あるいは電流増幅を通して電力を供給され得るのに対し、他の技術を用いる装置は、通常は、それ自身の独立した電源を通して電力を供給される。
【0023】
図4において、一つのチップ特定用途向け集積回路(ASIC)100は、好ましくは、図3の統合大容量記憶装置マザーボード20aと同様に、図2のセカンダリボード25においてATA/ATAPI−USB2.0変換機能を実行する。ISD300と呼ばれるこのチップ100は、統合USB2.0物理インターフェーストランシーバー(PHY)130と、シリアルインターフェースエンジン(SIE)125と、データバッファと、ディスクインターフェース(DISK INT)115とを有する。ブリッジチップ100は、その入力110へのデータを受信し、変換機能を実行して、その出力135からUSB信号を出力する。
さらに、ブリッジチップ100は、SIE125に接続された入力/出力インターフェース(IO_INT)140を含む。この入力/出力インターフェース(IO_INT)140は、メモリ142とRAM制御回路(RAMCTL)144とグローバル制御回路(GLOBAL_CNTRL)146に接続されている。グローバル制御回路146は、変換回路(XLATE)148に接続されている。ディスクインターフェース115は、RAM制御回路144とグローバル制御回路146と変換回路148に接続されている。
【0024】
より詳細には、ATA/ATAPIインターフェースは、大容量記憶装置(図示せず)の読み取りユニットからATA/ATAPI信号を受信するための入力110としての役割を果たす。ディスクインターフェース(DISK INT)115は、ATA/ATAPIインターフェース110からATA/ATAPI信号を受信し、それらの信号を他の構成要素に伝送する。入力/出力インターフェース140、RAM制御回路144、グローバル制御回路146及び変換回路(XLATE)148などの残りのチップ構成要素は、変換ロジックを提供するとともにバッファとして機能し、ATA/ATAPI信号をUSB2.0信号に変換するために用いられる。結果として生じるUSB信号は、USB2.0物理インターフェーストランシーバー(PHY)130を介してUSBインターフェース135に出力される。
【0025】
ISD300は、チップ内のファームウェアを必要とせずに、変換機能を実行することができる。その変換は、その中で実行するコードなしに、変換機能を実行することができる状態マシン(state-machine)を用いて行われる。ISD300は、埋め込み制御情報などの命令(指示)をハードディスクドライブから受信するよう構成されている。その命令は、それが一旦変換ブリッジを通過すると、その情報でチップが何をするかを伝えるものである。すなわち、当該チップの状態マシンがアップデートされる。
【0026】
本発明の種々の好適実施形態に関して本発明の原理を記述及び示したが、本発明が、そのような原理から逸脱することなく、配列(配置)及び詳細を変更可能であることは明らかである。従って、本出願人は、添付の特許請求の範囲の精神及び範囲内においてなされるすべての修正及び変更を要求する。
【図面の簡単な説明】
【図1】 大容量記憶装置マザーボードとホストマザーボード間の従来の通信インターフェースを示す概略図である。
【図2】 本発明の一実施形態における、大容量記憶装置からのATA/ATAPI信号をUSB信号に変換するためのセカンダリボード(又はブリッジ回路)を示す概略図である。
【図3】 本発明のもう一つの面における、オンボードUSB通信を有する統合大容量記憶装置マザーボードを示す概略図である。
【図4】 図2のセカンダリボード及び図3の統合大容量記憶装置マザーボードにおけるATA/ATAPI−USB変換を提供するために用いられるブリッジチップの構造及びレイアウト(配置)を示す概略図である。

Claims (18)

  1. 大容量記憶装置と通信する方法であって、
    大容量記憶装置からブリッジ回路へのATA/ATAPI(AT Attachment/ATA Packet Interface)信号を受信するステップと、
    前記ATA/ATAPI信号に組み込まれたコマンドに応じてステートマシンをアップデートするステップと、
    前記ステートマシンに応答して、前記ブリッジ回路を用いて、前記大容量記憶装置からのATA/ATAPI信号をUSB信号に変換するステップと、
    前記ブリッジ回路からのUSB信号を出力するステップと、を含み、
    前記ブリッジ回路は、単一のブリッジチップに設けられており、該ブリッジチップは、
    (a) USB物理インターフェーストランシーバーと、
    (b) 前記USB物理インターフェーストランシーバーに接続されたシリアルインターフェースエンジンと、
    (c) 前記シリアルインターフェースエンジンに接続された入出力インターフェースと、
    (d) 前記入出力インターフェースに接続されたRAM制御回路と、
    (e) 前記RAM制御回路に接続されたディスクインターフェースと、
    (f) 前記入出力インターフェースと前記ディスクインターフェースの両方に接続され、前記入出力インターフェースと前記ディスクインターフェースの両方に関するステートマシンの動作がグローバルに行われることを可能にするグローバルコントロール回路と
    (g) 前記グローバルコントロール回路と前記ディスクインターフェースに接続された変換回路と、
    を含むことを特徴とする前記方法。
  2. 前記ブリッジ回路は、前記大容量記憶装置のマザーボード上にある請求項1に記載の方法。
  3. 前記ブリッジ回路は、セカンダリボード上にある請求項1に記載の方法。
  4. 前記変換回路は、前記グローバルコントロール回路と前記ディスクインターフェースの間に設けられ、ATAPI大容量記憶コマンドとATA装置コマンド間での変換をするようになっており、前記大容量記憶装置は、ATA/ATAPI信号を出力し、前記ブリッジ回路は、前記大容量記憶装置からから前記ATA/ATAPI信号を受信し、該ATA/ATAPI信号をUSB信号に変換する請求項1に記載の方法。
  5. 大容量記憶装置のためのマザーボードであって、
    前記大容量記憶装置の読み取りユニットから入力信号を受信するよう構成されている入力ロジックと、
    前記入力ロジックから前記入力信号を受信し、該入力信号をUSB信号に変換するよう構成されるブリッジ回路と、
    前記マザーボードから前記USB信号を出力するよう構成されている出力回路と、
    を備え、
    前記ブリッジ回路は、
    (a) USB物理インターフェーストランシーバーと、
    (b) 前記USB物理インターフェーストランシーバーに接続されたシリアルインターフェースエンジンと、
    (c) 前記シリアルインターフェースエンジンに接続された入出力インターフェースと、
    (d) 前記入出力インターフェースに接続されたRAM制御回路と、
    (e) 前記RAM制御回路に接続されたディスクインターフェースと、
    (f) 前記入出力インターフェースと前記ディスクインターフェースの両方に接続され、前記入出力インターフェースと前記ディスクインターフェースの両方に関するステートマシンの動作がグローバルに行われることを可能にするグローバルコントロール回路と、
    (g) 前記グローバルコントロール回路と前記ディスクインターフェースに接続された変換回路と、
    を含むことを特徴とする前記マザーボード。
  6. 前記ブリッジ回路は、前記入力信号を前記USB信号に変換するためのブリッジチップを含む請求項5に記載のマザーボード。
  7. 前記ブリッジチップは、
    前記入力ロジックからATA/ATAPI信号を受信するよう構成されるATA/ATAPIインターフェースと、
    前記入力ロジックからATA/ATAPI信号を受信するよう構成されているATA/ATAPIインターフェース(AT Attachment/ATA Packet Interface)と、
    前記ATA/ATAPI信号を前記USB信号に変換するステートマシンと、を備え、
    前記ディスクインターフェースは、前記ATA/ATAPIインターフェースから前記ATA/ATAPI信号を受信するように構成されており、
    前記USB物理インターフェーストランシーバーは、前記シリアルインターフェースエンジンから信号を受信し、USBインターフェースにUSB信号を出力するように構成されており、
    前記ステートマシンは、前記ATA/ATAPI信号に組み込まれたコマンドに応答して、アップデートされるようになっている請求項6に記載のマザーボード。
  8. 大容量記憶装置マザーボードとホストマザーボードの間の通信を可能にするよう構成されているセカンダリボードであって、
    前記大容量記憶装置マザーボードから信号を受信するためのコネクタポートと、
    前記大容量記憶装置からの前記信号をUSB信号に変換するためのブリッジ回路と、
    前記USB信号を前記ホストマザーボードに出力するためのUSBコネクタポートと、を備え、前記ブリッジ回路は、
    (a) USB物理インターフェーストランシーバーと、
    (b) 前記USB物理インターフェーストランシーバーに接続されたシリアルインターフェースエンジンと、
    (c) 前記シリアルインターフェースエンジンに接続された入出力インターフェースと、
    (d) 記入出力インターフェースに接続されたRAM制御回路と、
    (e) 前記RAM制御回路に接続されたディスクインターフェースと、
    (f) 前記入出力インターフェースと前記ディスクインターフェースの両方に接続され、前記入出力インターフェースと前記ディスクインターフェースの両方に関するステートマシンの動作がグローバルに行われることを可能にするグローバルコントロール回路と、
    (g) 前記グローバルコントロール回路と前記ディスクインターフェースに接続された変換回路と、
    を含むことを特徴とする前記セカンダリボード。
  9. 前記ブリッジ回路は、前記大容量記憶装置マザーボードからの信号を前記USB信号に変換するよう構成されるブリッジチップを含む請求項8に記載のセカンダリボード。
  10. 前記ブリッジチップは、前記ATA/ATAPI信号に組み込まれたコマンドに応じて、前記大容量記憶装置のマザーボードからの前記信号を前記USB信号に変換するように構成されたステートマシンを含み
    前記ディスクインターフェースは、ATA/ATAPIインターフェースを介しATA/ATAPI信号を受信するようになっており、前記ブリッジ回路は、前記ステートマシンに応じて前記ATA/ATAPI信号をUSB2.0信号に変換するとともに、前記USB物理インターフェーストランシーバーを介して前記USB2.0信号をUSBインターフェースに出力するように構成されている請求項9に記載のセカンダリボード。
  11. ATA/ATAPI(AT Attachment/ATA Packet Interface)信号を受信するよう構成される入力と、
    USB物理インターフェーストランシーバーと、
    前記ATA/ATAPI信号をUSB信号に変換するよう構成される変換ロジックと、
    前記USB物理インターフェーストランシーバーに接続され、前記USB信号を出力するよう構成された出力と、
    を備え、
    前記変換ロジックは、
    (a) 前記USB物理インターフェーストランシーバーに接続されたシリアルインターフェースエンジンと、
    (b) 前記シリアルインターフェースエンジンに接続された入出力インターフェースと、
    (c) 前記入出力インターフェースに接続されたRAM制御回路と、
    (d) 前記RAM制御回路に接続されたディスクインターフェースと、
    (e) 前記入出力インターフェースと前記ディスクインターフェースの両方に接続され、前記入出力インターフェースと前記ディスクインターフェースの両方に関するステートマシンの動作がグローバルに行われることを可能にするグローバルコントロール回路と、
    (f) 前記グローバルコントロール回路と前記ディスクインターフェースに接続された変換回路と、
    を含むことを特徴とするブリッジチップ。
  12. 前記変換回路は、前記グローバルコントロール回路と前記ディスクインターフェースの間に、ATAPI大容量記憶コマンドとATA装置コマンド間での変換をするようになっている請求項11に記載のブリッジチップ。
  13. 前記ブリッジチップは、大容量記憶装置マザーボード上に配置されている請求項11に記載のブリッジチップ。
  14. 前記ブリッジチップは、セカンダリボード上に配置されている請求項11に記載のブリッジチップ。
  15. 前記セカンダリボードは、前記大容量記憶装置のマザーボードからATA/ATAPI信号を受信するよう配置されている請求項13に記載のブリッジチップ。
  16. 大容量記憶装置からの信号をUSB信号に変換する方法であって、
    大容量記憶装置からブリッジチップへの信号を受信するステップと、
    ステートマシンに応じて前記大容量記憶装置からの前記信号をUSB信号に変換するステップと、
    前記USB信号を前記ブリッジチップから出力するステップと、
    を含み、
    前記ブリッジチップは、
    (a) USB物理インターフェーストランシーバーと、
    (b) 前記USB物理インターフェーストランシーバーに接続されたシリアルインターフェースエンジンと、
    (c) 前記シリアルインターフェースエンジンに接続された入出力インターフェースと、
    (d) 前記入出力インターフェースに接続されたラム制御回路と、
    (e) 前記RAM制御回路に接続されたディスクインターフェースと、
    (f) 前記入出力インターフェースと前記ディスクインターフェースの両方に接続され、前記入出力インターフェースと前記ディスクインターフェースの両方に関するステートマシンの動作がグローバルに行われることを可能にするグローバルコントロール回路と、
    (g) 前記グローバルコントロール回路と前記ディスクインターフェースに接続された変換回路と、
    を含むことを特徴とする前記方法。
  17. 前記ブリッジチップは、前記大容量記憶装置のマザーボード上に配置されている請求項16に記載の方法。
  18. 前記ブリッジチップは、前記大容量記憶装置のマザーボードと通信するように設けられているセカンダリボード上に配置されている請求項16に記載の方法。
JP2002543297A 2000-11-17 2001-11-16 大容量記憶装置のためのユニバーサルシリアルバス(usb)インターフェース Expired - Fee Related JP4275409B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US24953000P 2000-11-17 2000-11-17
PCT/US2001/043945 WO2002041154A2 (en) 2000-11-17 2001-11-16 Universal serial bus (usb) interface for mass storage device

Publications (2)

Publication Number Publication Date
JP2004536363A JP2004536363A (ja) 2004-12-02
JP4275409B2 true JP4275409B2 (ja) 2009-06-10

Family

ID=22943871

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002543297A Expired - Fee Related JP4275409B2 (ja) 2000-11-17 2001-11-16 大容量記憶装置のためのユニバーサルシリアルバス(usb)インターフェース

Country Status (5)

Country Link
US (1) US7231485B2 (ja)
JP (1) JP4275409B2 (ja)
AU (1) AU2002217836A1 (ja)
TW (1) TWI275947B (ja)
WO (1) WO2002041154A2 (ja)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7143202B2 (en) * 2001-07-02 2006-11-28 Seagate Technology Llc Dual serial port data acquisition interface assembly for a data storage device
US20030154340A1 (en) * 2002-02-13 2003-08-14 Thomas Bolt Use of the universal serial bus as an internal architecture within IDE disk array
US6875023B1 (en) 2002-06-27 2005-04-05 Interactive Media Corporation Data bank providing connectivity among multiple mass storage media devices using daisy chained universal bus interface
JP2004126707A (ja) * 2002-09-30 2004-04-22 Fujitsu Ltd インタフェース変換装置及びインタフェース変換方法
JP3886460B2 (ja) 2003-01-31 2007-02-28 富士通株式会社 複合型記憶装置及びそのカード用基板
US7475401B1 (en) 2003-12-30 2009-01-06 Sap Ag Filtered unified logging service
US7739374B1 (en) 2003-12-30 2010-06-15 Sap Ag System and method for configuring tracing and logging functions
US7822826B1 (en) 2003-12-30 2010-10-26 Sap Ag Deployment of a web service
US7941521B1 (en) 2003-12-30 2011-05-10 Sap Ag Multi-service management architecture employed within a clustered node configuration
US7756968B1 (en) 2003-12-30 2010-07-13 Sap Ag Method and system for employing a hierarchical monitor tree for monitoring system resources in a data processing environment
US7725572B1 (en) 2003-12-30 2010-05-25 Sap Ag Notification architecture and method employed within a clustered node configuration
GB0406423D0 (en) * 2004-03-22 2004-04-21 Oxford Semiconductor Ltd Data interface
US7721266B2 (en) 2004-03-26 2010-05-18 Sap Ag Unified logging service with a logging formatter
JP2005346123A (ja) * 2004-05-31 2005-12-15 Toshiba Corp パラレルインタフェースコネクタを備えたストレージ装置及び同装置に適用される変換コネクタ
GB0416586D0 (en) * 2004-07-24 2004-08-25 Powerdesk Internat Ltd A worktop and furniture incorporating a worktop
JP4799417B2 (ja) * 2004-09-28 2011-10-26 dブロード株式会社 ホストコントローラ
EP1817678A2 (en) 2004-10-14 2007-08-15 Koninklijke Philips Electronics N.V. Method and system for connecting multiple ide devices to a usb apparatus using a single usb-to-ide adapter
US7418545B2 (en) * 2004-10-28 2008-08-26 Intel Corporation Integrated circuit capable of persistent reservations
US7810075B2 (en) 2005-04-29 2010-10-05 Sap Ag Common trace files
CN100401280C (zh) * 2005-06-08 2008-07-09 北京飞天诚信科技有限公司 通用串行总线数据传输方法
US20100017189A1 (en) * 2006-01-04 2010-01-21 Andriy Naydon Transparent Intellectual Network Storage Device
US20070174034A1 (en) * 2006-01-04 2007-07-26 Andriy Naydon Transparent intellectual network storage device
US8315269B1 (en) 2007-04-18 2012-11-20 Cypress Semiconductor Corporation Device, method, and protocol for data transfer between host device and device having storage interface
TWI448902B (zh) * 2007-08-24 2014-08-11 Cypress Semiconductor Corp 具頁存取基礎處理器介面之橋接裝置
US8090894B1 (en) 2007-09-21 2012-01-03 Cypress Semiconductor Corporation Architectures for supporting communication and access between multiple host devices and one or more common functions
US7895387B1 (en) 2007-09-27 2011-02-22 Cypress Semiconductor Corporation Devices and methods for sharing common target device with two different hosts according to common communication protocol
US7710740B2 (en) * 2007-10-20 2010-05-04 Cheng Uei Precision Industry Co., Ltd. Assembly structure of flexible board and rigid board
CN101387816B (zh) * 2008-07-23 2010-09-08 珠海艾派克微电子有限公司 一种成像设备配套装置的信息录入方法、装置及系统
US9357091B2 (en) 2008-07-23 2016-05-31 Apex Microelectronics Co., Ltd. Information input method, apparatus and system for associated apparatus of imaging device
US8266361B1 (en) 2009-01-28 2012-09-11 Cypress Semiconductor Corporation Access methods and circuits for devices having multiple buffers
CN102004522A (zh) * 2009-08-31 2011-04-06 鸿富锦精密工业(深圳)有限公司 主板
TWM411679U (en) * 2011-03-22 2011-09-11 Tuton Technology Co Ltd Connector expansion module implemented through PCI-E bus
TWI447585B (zh) * 2011-11-24 2014-08-01 Lin Peng Fei 具有連接主機與裝置的儲存裝置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0890905A2 (en) 1997-07-08 1999-01-13 Shuttle Technology Limited Computer interface apparatus
JP3565686B2 (ja) * 1997-08-01 2004-09-15 東京エレクトロンデバイス株式会社 コンピュータの記憶装置及び変換システム
JPH11259605A (ja) * 1998-01-08 1999-09-24 Tdk Corp Pcカード
US6233640B1 (en) * 1999-03-19 2001-05-15 In-System Design, Inc. Universal serial bus peripheral bridge with sequencer
US6658202B1 (en) 1998-09-09 2003-12-02 Smartdisk Portable data transfer and mass storage device for removable memory modules
US6633933B1 (en) * 1999-09-30 2003-10-14 Oak Technology, Inc. Controller for ATAPI mode operation and ATAPI driven universal serial bus mode operation and methods for making the same
JP2001160026A (ja) 1999-12-02 2001-06-12 Mitsumi Electric Co Ltd 変換ユニットおよびそれを備えたusb対応機器
US6618788B1 (en) * 2000-09-27 2003-09-09 Cypress Semiconductor, Inc. ATA device control via a packet-based interface

Also Published As

Publication number Publication date
US7231485B2 (en) 2007-06-12
JP2004536363A (ja) 2004-12-02
US20020081873A1 (en) 2002-06-27
WO2002041154A2 (en) 2002-05-23
WO2002041154A3 (en) 2003-08-14
TWI275947B (en) 2007-03-11
AU2002217836A1 (en) 2002-05-27

Similar Documents

Publication Publication Date Title
JP4275409B2 (ja) 大容量記憶装置のためのユニバーサルシリアルバス(usb)インターフェース
US7293124B2 (en) Storage device with parallel interface connector
US5619659A (en) System for extending ISA bus without using dedicated device driver software by using E2 P2 interface which provides multiplexed bus signal through standard parallel port connector
US8677047B1 (en) Serial/parallel ATA controller and converter
US6845420B2 (en) System for supporting both serial and parallel storage devices on a connector
JP2002541554A5 (ja)
JP2002297269A (ja) インターフェース端子を具備する電子機器
CN111338996B (zh) 一种支持多协议的复合总线控制器
JP2006500679A (ja) Usb接続のためのインタフェース集積回路デバイス
EP1181638A1 (en) Method and apparatus for maintaining load balance on a graphics bus when an upgrade device is installed
TWI754183B (zh) 硬碟背板管理裝置
US20040103163A1 (en) Serial bus disk extender and portable storage device
US6289402B1 (en) Bidirectional data transfer protocol primarily controlled by a peripheral device
US20070005847A1 (en) Data transfer control device and electronic instrument
US20040128457A1 (en) Disk drive with copy function
US6424476B1 (en) Method and apparatus for controlling read and write operations in a storage device
US6948024B1 (en) Expander device for isolating bus segments in I/O subsystem
WO2006048384A1 (en) Converting unit and system containing the same
JP3095412U (ja) シリアルataインタフェイスを適用したフラッシュメモリカードリーダ
KR0166876B1 (ko) 씨디롬 드라이브 인터페이스 변환장치 및 방법
JP2004094797A (ja) 外部記憶装置
TWI237763B (en) External connection device for a storage device
JP3481669B2 (ja) 電子オルゴールおよびその駆動装置
KR20010063912A (ko) 마스터 및 슬레이브 기능 변환장치
KR20060078686A (ko) 시리얼 하드디스크 드라이브의 전원 장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040917

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070305

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070529

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20070828

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20070904

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070926

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071211

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20080307

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20080314

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20080410

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20080417

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20080428

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20080508

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080611

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090203

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090304

R150 Certificate of patent or registration of utility model

Ref document number: 4275409

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120313

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120313

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120313

Year of fee payment: 3

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120313

Year of fee payment: 3

R370 Written measure of declining of transfer procedure

Free format text: JAPANESE INTERMEDIATE CODE: R370

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120313

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120313

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120313

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130313

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130313

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140313

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees