JP4248987B2 - Method for manufacturing array substrate - Google Patents

Method for manufacturing array substrate Download PDF

Info

Publication number
JP4248987B2
JP4248987B2 JP2003343155A JP2003343155A JP4248987B2 JP 4248987 B2 JP4248987 B2 JP 4248987B2 JP 2003343155 A JP2003343155 A JP 2003343155A JP 2003343155 A JP2003343155 A JP 2003343155A JP 4248987 B2 JP4248987 B2 JP 4248987B2
Authority
JP
Japan
Prior art keywords
semiconductor layer
etching
layer
array substrate
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003343155A
Other languages
Japanese (ja)
Other versions
JP2005109321A (en
Inventor
太朗 蓮見
隆俊 辻村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chi Mei Optoelectronics Corp
Original Assignee
Chi Mei Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chi Mei Optoelectronics Corp filed Critical Chi Mei Optoelectronics Corp
Priority to JP2003343155A priority Critical patent/JP4248987B2/en
Priority to TW93116097A priority patent/TWI246666B/en
Publication of JP2005109321A publication Critical patent/JP2005109321A/en
Application granted granted Critical
Publication of JP4248987B2 publication Critical patent/JP4248987B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Thin Film Transistor (AREA)
  • Weting (AREA)

Description

本発明は、液晶ディスプレイに使用されるアレイ基板の製造方法に関する。   The present invention relates to a method for manufacturing an array substrate used in a liquid crystal display.

近年、種々の装置に液晶ディスプレイが使用されている。液晶ディスプレイは、アレイ基板とカラーフィルター基板とが一定間隔を有して対向している。両基板の間には液晶が封止されている。アレイ基板は、複数のゲート線と複数の信号線とをマトリックス上に配置し、それらの線の交叉部にTFT(thin film transistor)が設けられている。TFTを順次オンにすることによって、TFTに接続された画素電極に信号電圧が印加され、液晶が駆動する。   In recent years, liquid crystal displays have been used in various devices. In the liquid crystal display, the array substrate and the color filter substrate are opposed to each other with a predetermined interval. Liquid crystal is sealed between the two substrates. In the array substrate, a plurality of gate lines and a plurality of signal lines are arranged on a matrix, and TFTs (thin film transistors) are provided at intersections of these lines. By sequentially turning on the TFTs, a signal voltage is applied to the pixel electrodes connected to the TFTs, and the liquid crystal is driven.

周知のアレイ基板の製造方法について説明する。(1)ガラス基板を準備する。(2)ガラス基板上にゲート線を形成する。ゲート線は金属膜を成膜して、パターニングすることによって形成する。(3)絶縁膜を積層する。絶縁膜は、SiOxやSiNxを用いる。(4)絶縁膜の上に半導体層を選択的に形成する。半導体層は、不純物をドープしない真性半導体層であるi型a−Si層と、高濃度ドープすることによって電子が余った状態の半導体層であるn型a−Si層との2層を含むように構成する。i型a−Si層はTFTのチャネルとなり、n型a−Si層はドレイン・ソースとなる。(5)信号線やドレイン・ソース電極を形成する。形成は金属膜を積層し、レジストでレジストパターンを形成した後、エッチングすることによって形成する。(6)高濃度ドープしたn型a−Si層をプラズマ・エッチャーやリアクティブ・イオン・エッチャーなどのドライエッチングで分離する(以下、チャネルカット)。(7)レジストを剥離する。(8)パシベーション膜を成膜する前に、エッチングなどで生じたデポ物などを除去する洗浄をおこなう。(9)パシベーション膜の成膜およびパターニングをおこなう。(10)画素電極を成膜し、パターニングする。 A known method for manufacturing an array substrate will be described. (1) A glass substrate is prepared. (2) A gate line is formed on a glass substrate. The gate line is formed by forming a metal film and patterning it. (3) An insulating film is stacked. For the insulating film, SiOx or SiNx is used. (4) A semiconductor layer is selectively formed on the insulating film. The semiconductor layer includes two layers of an i-type a-Si layer that is an intrinsic semiconductor layer that is not doped with impurities and an n + -type a-Si layer that is a semiconductor layer in which electrons remain due to high concentration doping. Configure as follows. The i-type a-Si layer becomes a TFT channel, and the n + -type a-Si layer becomes a drain / source. (5) Form signal lines and drain / source electrodes. Formation is performed by laminating metal films, forming a resist pattern with a resist, and then etching. (6) The heavily doped n + -type a-Si layer is separated by dry etching such as a plasma etcher or a reactive ion etcher (hereinafter referred to as channel cut). (7) Strip the resist. (8) Before forming the passivation film, cleaning is performed to remove deposits generated by etching or the like. (9) A passivation film is formed and patterned. (10) A pixel electrode is formed and patterned.

上記の製造方法では説明していないが、チャネルカットするために、i型a−Si層とn型a−Si層との間にエッチングストッパーを設けるか、i型a−Si層を厚くする。エッチングストッパーはi型a−Si層にまでオーバーエッチングをしてしまうのを防止する働きがある。 Although not described in the above manufacturing method, an etching stopper is provided between the i-type a-Si layer and the n + -type a-Si layer or the i-type a-Si layer is thickened to cut the channel. . The etching stopper functions to prevent over-etching to the i-type a-Si layer.

i型a−Si層を厚くすると、オーバーエッチングによってi型a−Si層をエッチングしても、所望の厚みのi型a−Si層を確保できる。しかし、i型a−Si層がプラズマエッチングに曝されるため、i型a−Si層に欠陥準位が生じる。また、エッチング生成物などがチャネル部に推積する。結果として、Vth(トランジスタの動作電圧)がマイナスにシフトし、TFTのオフ電流Ioffが劣化する。IoffはTFTをVth以下(通常は−5V〜−15Vの間)にしたときに、ソース・ドレイン間に流れる電流である。 When the i-type a-Si layer is thickened, the i-type a-Si layer having a desired thickness can be secured even if the i-type a-Si layer is etched by overetching. However, since the i-type a-Si layer is exposed to plasma etching, a defect level is generated in the i-type a-Si layer. Etching products and the like accumulate in the channel portion. As a result, V th (operating voltage of the transistor) shifts to minus, and the off-current I off of the TFT deteriorates. I off is a current flowing between the source and the drain when the TFT is set to Vth or less (usually between −5 V to −15 V).

そこで、ドライエッチャ内もしくは後工程のパシベーション成膜時に、水素、アルゴン、酸素などのプラズマ処理で欠陥準位を修復し、IoffおよびVthを安定させる処理がおこなわれてきた。CVDやエッチャなどの装置内で追加の処理をおこなうため、アレイ基板の製造におけるスループットを下げる。例えばプラズマ処理であれば処理に60秒程度必要となり、プラズマ処理が無い場合と比較してCVDによる生産性が25パーセント低下する。 Therefore, in the dry etcher or at the time of passivation film formation in a subsequent process, a process of repairing the defect level by plasma treatment with hydrogen, argon, oxygen or the like and stabilizing I off and V th has been performed. Since additional processing is performed in an apparatus such as a CVD or an etcher, the throughput in manufacturing the array substrate is lowered. For example, in the case of plasma processing, about 60 seconds are required for processing, and the productivity by CVD is reduced by 25% compared to the case without plasma processing.

または、プラズマ処理に変えて200度前後の窒素雰囲気下でアニールをおこなう。しかし、アニールによる欠陥準位の修復方法は、新たな装置を必要とする。アニールをおこなうために、上記と同様にスループットを下げることとなる。   Alternatively, annealing is performed in a nitrogen atmosphere around 200 degrees instead of plasma treatment. However, the defect level repair method by annealing requires a new apparatus. In order to perform annealing, the throughput is lowered in the same manner as described above.

poly−Siの半導体を使用したTFTの製造方法について特許文献1に記載されている。酸素プラズマ処理はSi−H結合よりも強固なSi−O結合を作りうる長所を有する。そこで、引用文献1の方法は、レーザー結晶化によってpoly−Siに発生した捕獲準位を酸素プラズマ処理で終端する。捕獲準位が再び活性化することはなく、TFTの信頼性が向上する。しかし、引用文献1の方法は、poly−Siに有効であるが、a−Siに有効であるか否かは不明である。酸素プラズマ処理を行うためのチャンバーなどが必要であり、製造装置全体のコストが高くなる。酸素プラズマ処理をおこなうので、TFTの製造のスループットが低下する。   Patent Document 1 describes a manufacturing method of a TFT using a poly-Si semiconductor. The oxygen plasma treatment has an advantage that a stronger Si—O bond can be formed than an Si—H bond. Therefore, the method of the cited document 1 terminates the trap level generated in poly-Si by laser crystallization by oxygen plasma treatment. The trap level is not activated again, and the reliability of the TFT is improved. However, although the method of the cited document 1 is effective for poly-Si, it is unclear whether it is effective for a-Si. A chamber or the like for performing oxygen plasma treatment is required, and the cost of the entire manufacturing apparatus increases. Since the oxygen plasma treatment is performed, the throughput of manufacturing the TFT is lowered.

特開2003−124231JP 2003-124231 A

本発明は、生産効率がよく、従来と同等の電気特性が得られるTFTの終端処理をおこなうアレイ基板の製造方法を提供することにある。   An object of the present invention is to provide a method of manufacturing an array substrate that performs termination processing of TFTs that have high production efficiency and can obtain electrical characteristics equivalent to those of the prior art.

本発明のアレイ基板の製造方法は、絶縁基板を準備するステップと、前記絶縁基板上にゲート線を形成するステップと、前記ゲート線を覆う絶縁膜を前記絶縁基板上に積層するステップと、真性半導体層と不純物をドープした半導体層との積層体を前記絶縁膜上に形成するステップと、前記絶縁膜および不純物をドープした半導体層の上に金属膜を積層するステップと、前記金属膜上にレジストでレジストパターンを形成するステップと、前記金属膜をエッチングして、ソース・ドレイン電極およびゲート線と立体交叉する信号線を形成するステップと、前記真性半導体層を露出させるように、前記不純物をドープした半導体層をエッチングするステップと、前記レジストを剥離するステップと、前記不純物をドープした半導体層をエッチングするステップで生じた前記真性半導体層中の欠陥準位を、酸化剤が添加された溶液によって修復するステップと、露出された前記真性半導体層上にパシベーション膜を形成するステップと、を含む。   The array substrate manufacturing method of the present invention includes the steps of preparing an insulating substrate, forming a gate line on the insulating substrate, laminating an insulating film covering the gate line on the insulating substrate, and intrinsically Forming a stacked body of a semiconductor layer and a semiconductor layer doped with impurities on the insulating film; stacking a metal film on the insulating film and the semiconductor layer doped with impurities; and on the metal film Forming a resist pattern with a resist; etching the metal film to form a signal line that crosses the source / drain electrodes and the gate line; and exposing the intrinsic semiconductor layer to expose the impurity. Etching the doped semiconductor layer; removing the resist; and etching the impurity-doped semiconductor layer. The defect level of the intrinsic semiconductor layer produced in the step of includes a step of repairing by a solution oxidizing agent is added, forming a passivation layer on the intrinsic semiconductor layer exposed, the.

前記欠陥準位を修復するステップは、酸化剤を添加した溶液を露出された前記真性半導体層に吹きかけるステップを含む。   The step of repairing the defect level includes a step of spraying the exposed intrinsic semiconductor layer with a solution added with an oxidizing agent.

前記酸化剤はオゾンである。オゾンは活性酸素であり、真性半導体層のSiと容易に結合して欠陥準位を修復する。   The oxidizing agent is ozone. Ozone is active oxygen and easily combines with Si in the intrinsic semiconductor layer to repair the defect level.

前記欠陥準位を修復するステップが、前記エッチングするステップおよび剥離するステップによって生じたデポ物の除去、または、前記パシベーション膜の形成前の洗浄を含む。   The step of repairing the defect level includes removal of deposits generated by the etching step and the peeling step, or cleaning before the formation of the passivation film.

本発明の製造方法によると、酸化剤を用いた溶液を用いて真性半導体層の欠陥準位を修復する。この修復はアレイ基板の表面上のデポ物を除去などと同時におこなうことができる。従来技術のようにプラズマで終端処理をおこなうことはなく、アレイ基板のスループットが向上する。   According to the manufacturing method of the present invention, the defect level of the intrinsic semiconductor layer is repaired using a solution containing an oxidizing agent. This repair can be performed simultaneously with removal of deposits on the surface of the array substrate. Unlike the prior art, the termination process is not performed with plasma, and the throughput of the array substrate is improved.

本発明のアレイ基板の製造方法について図面を用いて説明する。本発明は、TFTにエッチングストッパーを設けずにi型a−Si層を厚くし、図1(a)から(c)に示す方法で発生した欠陥準位を修復する。   A method for manufacturing an array substrate of the present invention will be described with reference to the drawings. In the present invention, an i-type a-Si layer is thickened without providing an etching stopper in a TFT, and defect levels generated by the method shown in FIGS. 1A to 1C are repaired.

アレイ基板10の製造方法は、以下の(1)〜(9)の順でおこなう。(1)透明の絶縁基板、例えばガラス基板12を準備する。(2)ガラス基板12上にゲート線14を形成する。ゲート線14は複数あり、それぞれ平行に形成される。ゲート線14はアルミニウムなどの金属膜を成膜し、パターニングすることによって形成する。ゲート線14の一部は後に形成されるTFTのゲート電極になる。ゲート線14以外にCs(storage capacity)線も形成する。Cs線はゲート線14同士の間に形成される。   The manufacturing method of the array substrate 10 is performed in the following order (1) to (9). (1) A transparent insulating substrate, for example, a glass substrate 12 is prepared. (2) The gate line 14 is formed on the glass substrate 12. There are a plurality of gate lines 14, which are formed in parallel. The gate line 14 is formed by forming a metal film such as aluminum and patterning it. A part of the gate line 14 becomes a gate electrode of a TFT to be formed later. In addition to the gate line 14, a Cs (storage capacity) line is also formed. The Cs line is formed between the gate lines 14.

(3)ゲート線14やCs線を覆うように、ガラス基板12上に絶縁膜16を形成する。絶縁膜16の材料は、例えばSiOxやSiNxである。   (3) An insulating film 16 is formed on the glass substrate 12 so as to cover the gate line 14 and the Cs line. The material of the insulating film 16 is, for example, SiOx or SiNx.

(4)アモルファスシリコンの真性半導体層(i型a−Si層)18および不純物を高濃度にドープしたアモルファスシリコンの半導体層(n型a−Si層)20を順番に積層した積層体を絶縁膜16上に選択的に形成する。積層体の形成は、上記半導体層18,20を順次積層した後、パターニングすることによって形成する。i型a−Si層18は、TFTのチャネルになり、n型a−Si層20はTFTのドレイン・ソースとなる。 (4) Insulating a laminated body in which an amorphous silicon intrinsic semiconductor layer (i-type a-Si layer) 18 and an amorphous silicon semiconductor layer (n + -type a-Si layer) 20 doped with impurities at a high concentration are sequentially laminated. It is selectively formed on the film 16. The stacked body is formed by sequentially stacking the semiconductor layers 18 and 20 and then patterning them. The i-type a-Si layer 18 becomes a TFT channel, and the n + -type a-Si layer 20 becomes a drain / source of the TFT.

(5)絶縁膜16を介してゲート線14と立体交叉する信号線を形成する。また、TFTのソース・ドレイン電極22も形成する。形成方法は、モリブデン・アルミ・モリブデン積層膜などの金属膜をスパッタ法などで成膜する。n型a−Si層20はこの金属膜の下になる。レジスト塗布・露光・現像によってレジストパターン(図示せず)を形成する。エッチングによって、信号線、ソース・ドレイン電極22を形成する。 (5) A signal line that crosses the gate line 14 through the insulating film 16 is formed. A source / drain electrode 22 of the TFT is also formed. As a forming method, a metal film such as molybdenum / aluminum / molybdenum laminated film is formed by a sputtering method or the like. The n + type a-Si layer 20 is under this metal film. A resist pattern (not shown) is formed by resist application / exposure / development. The signal lines and the source / drain electrodes 22 are formed by etching.

(6)前に形成したレジストパターンをマスクとしてn型a−Si層20をエッチングし、TFTのソース・ドレイン間のn型a−Si層20を除去する(チャネルカット)。エッチングはプラズマドライエッチングなどである。このエッチングによって、i型a−Si層18の一部もエッチングされ、露出する。すなわち、n型a−Si層20のエッチングは、オーバーエッチングとなる。このオーバーエッチングによって、i型a−Si層18には欠陥準位が発生し、TFTの動作電圧が変化する。 (6) The n + -type a-Si layer 20 is etched using the previously formed resist pattern as a mask to remove the n + -type a-Si layer 20 between the source and drain of the TFT (channel cut). Etching is plasma dry etching or the like. By this etching, a part of the i-type a-Si layer 18 is also etched and exposed. That is, the etching of the n + -type a-Si layer 20 is over-etching. By this over-etching, a defect level is generated in the i-type a-Si layer 18, and the operating voltage of the TFT changes.

(7)剥離装置内に基板10を配置し、剥離液でレジストを剥離する。剥離液はアミン系の剥離液を使用する。例えば、剥離液はモノエタノールアミンを主成分とする。   (7) The substrate 10 is placed in a peeling apparatus, and the resist is peeled off with a peeling solution. As the stripping solution, an amine stripping solution is used. For example, the stripping solution contains monoethanolamine as a main component.

(8)露出したi型a−Si層18をパシベーション膜で覆う前に、i型a−Si層18に発生した欠陥準位を修復するa−Siの終端処理をおこなう。この処理は酸化剤を添加した溶液を使用する。溶液は純水に酸化剤であるオゾンを添加したものである。オゾン処理によってa−Siの終端処理をおこなうこととなり、すなわちプラズマエッチングによるSi分子の開列によって発生したラジカルをオゾンによって安定させることとなる。このオゾン処理によって、欠陥準位の発生したSiはSiOとなって安定する。また、オゾンは純水に対して約10ppm添加する。オゾンを含むガスを純水に吹き込むことによって溶液を生成する。例えば約30秒間、溶液をシャワーで基板に吹きかけると、欠陥準位を修復することができる。   (8) Before covering the exposed i-type a-Si layer 18 with a passivation film, an a-Si termination process for repairing defect levels generated in the i-type a-Si layer 18 is performed. This treatment uses a solution to which an oxidizing agent is added. The solution is obtained by adding ozone as an oxidizing agent to pure water. The termination of a-Si is performed by ozone treatment, that is, radicals generated by opening of Si molecules by plasma etching are stabilized by ozone. By this ozone treatment, Si in which defect levels are generated is stabilized as SiO. Further, ozone is added at about 10 ppm with respect to pure water. A solution is generated by blowing a gas containing ozone into pure water. For example, when the solution is sprayed on the substrate for about 30 seconds, the defect level can be repaired.

また欠陥準位の修復と同時に、上記の溶液を使用し、n型a−Si層20のエッチングによって生じたデポ物24を除去するパシベーション膜形成前の洗浄をおこなう。この欠陥修復と同時におこなう洗浄は、剥離装置内で、レジストの剥離に続いておこなってもよい。 Simultaneously with the repair of the defect level, the above solution is used to perform the cleaning before forming the passivation film for removing the deposit 24 generated by etching the n + -type a-Si layer 20. The cleaning performed simultaneously with the defect repair may be performed after the resist is stripped in the stripping apparatus.

(9)パシベーション膜を形成する。パシベーション膜はpSiNxで形成する。従来ならば、このパシベーション膜の形成直前に、水素などのプラズマによる終端処理をおこなっていたが、本願発明ではおこなっていない。   (9) A passivation film is formed. The passivation film is formed of pSiNx. Conventionally, a termination process using plasma such as hydrogen is performed immediately before the formation of the passivation film, but this is not performed in the present invention.

本発明は、新規な装置を設けずに、パシベーション膜形成前の洗浄において、オゾンなどの酸化剤を含む洗浄水で洗浄をおこなう。洗浄と同時にi型a−Si層18に発生した欠陥準位の修復をおこない、a−Siの終端処理をおこなう。したがって、従来技術のように特別にプラズマで終端処理をおこなうための装置を必要としない。プラズマで終端処理をおこなう場合、i型a−Si層18を若干エッチングするので、i型a−Si層18へのダメージがあるが、本発明ではプラズマを使用しないため、i型a−Si層18へのダメージは発生しない。プラズマで終端処理をおこなわないため、アレイ基板10の生産効率を向上させることができる。   In the present invention, cleaning is performed with cleaning water containing an oxidizing agent such as ozone in cleaning before forming a passivation film without providing a new apparatus. Simultaneously with cleaning, the defect level generated in the i-type a-Si layer 18 is repaired, and a-Si termination treatment is performed. Therefore, it is not necessary to use an apparatus for performing special termination treatment with plasma as in the prior art. When terminating with plasma, since the i-type a-Si layer 18 is slightly etched, the i-type a-Si layer 18 is damaged, but in the present invention, plasma is not used. No damage to 18 will occur. Since the termination process is not performed with plasma, the production efficiency of the array substrate 10 can be improved.

本発明と従来技術との終端処理後のゲート・ソース間電圧(Vgs)とドレイン・ソース電流(Ids)の関係の実験結果を図2に示す。ドレイン・ソース間電圧は10Vである。なお、終端処理をしなかった場合のVgsとIdsの関係も示す。図2より、本発明は、従来の水素プラズマ処理と同等のVthおよびIoffが得られた。すなわち、従来のようにプラズマで終端処理をおこなわなくても、本発明によって簡単に終端処理をおこなうことができる。 FIG. 2 shows the experimental results of the relationship between the gate-source voltage (Vgs) and the drain-source current (Ids) after termination of the present invention and the prior art. The drain-source voltage is 10V. The relationship between Vgs and Ids when no termination processing is performed is also shown. From FIG. 2, V th and I off equivalent to the conventional hydrogen plasma treatment were obtained in the present invention. That is, the termination treatment can be easily performed according to the present invention without performing the termination treatment with plasma as in the prior art.

以上、本発明の実施の形態について説明したが本発明は上記の実施の形態に限定されることはない。その他、本発明は、主旨を逸脱しない範囲で当業者の知識に基づき種々の改良、修正、変更を加えた態様で実施できるものである。   Although the embodiment of the present invention has been described above, the present invention is not limited to the above embodiment. In addition, the present invention can be implemented in a mode in which various improvements, modifications, and changes are made based on the knowledge of those skilled in the art without departing from the spirit of the present invention.

a−Siの終端処理を模式的に示した図であり、(a)はn型a−Si層をエッチングする図であり、(b)は溶液でデポ物を除去しながら終端処理をする図であり、(c)は終端処理後の図である。It is the figure which showed the termination | terminus process of a-Si typically, (a) is a figure which etches n + type | mold a-Si layer, (b) performs termination | terminus process, removing a deposit with a solution. It is a figure, (c) is a figure after termination processing. 終端処理の違いによるTFTの特性の違いを示すグラフである。It is a graph which shows the difference in the characteristic of TFT by the difference in termination processing.

符号の説明Explanation of symbols

10:アレイ基板
12:透明基板
14:ゲート線
16:絶縁膜
18:i型a−Si層
20:n型a−Si層
22:ソース・ドレイン電極
24:デポ物
10: array substrate 12: transparent substrate 14: gate line 16: insulating film 18: i-type a-Si layer 20: n + -type a-Si layer 22: source / drain electrode 24: deposit

Claims (4)

絶縁基板を準備するステップと、
前記絶縁基板上にゲート線を形成するステップと、
前記ゲート線を覆う絶縁膜を前記絶縁基板上に積層するステップと、
真性半導体層と不純物をドープした半導体層との積層体を前記絶縁膜上に形成するステップと、
前記絶縁膜および不純物をドープした半導体層の上に金属膜を積層するステップと、
前記金属膜上にレジストでレジストパターンを形成するステップと、
前記金属膜をエッチングして、ソース・ドレイン電極およびゲート線と立体交叉する信号線を形成するステップと、
前記真性半導体層を露出させるように、前記不純物をドープした半導体層をエッチングするステップと、
前記レジストを剥離するステップと、
前記不純物をドープした半導体層をエッチングするステップで生じる前記真性半導体層中の欠陥準位を、酸化剤が添加された溶液によって修復するステップと、
露出された前記真性半導体層上にパシベーション膜を形成するステップと、
を含むアレイ基板の製造方法。
Preparing an insulating substrate; and
Forming a gate line on the insulating substrate;
Laminating an insulating film covering the gate line on the insulating substrate;
Forming a stack of an intrinsic semiconductor layer and a semiconductor layer doped with impurities on the insulating film;
Laminating a metal film on the insulating film and the semiconductor layer doped with impurities; and
Forming a resist pattern with a resist on the metal film;
Etching the metal film to form a signal line that crosses the source / drain electrode and the gate line;
Etching the impurity-doped semiconductor layer to expose the intrinsic semiconductor layer;
Stripping the resist;
Repairing a defect level in the intrinsic semiconductor layer generated in the step of etching the semiconductor layer doped with the impurity with a solution to which an oxidant is added; and
Forming a passivation film on the exposed intrinsic semiconductor layer;
A method for manufacturing an array substrate including:
前記欠陥準位を修復するステップが、酸化剤を添加した溶液を露出された前記真性半導体層に吹きかけるステップを含む請求項1に記載のアレイ基板の製造方法。   The method of manufacturing an array substrate according to claim 1, wherein the step of repairing the defect level includes a step of spraying a solution to which an oxidizing agent is added to the exposed intrinsic semiconductor layer. 前記酸化剤がオゾンである請求項2に記載のアレイ基板の製造方法。   The method for manufacturing an array substrate according to claim 2, wherein the oxidizing agent is ozone. 前記欠陥準位を修復するステップが、前記エッチングするステップおよび剥離するステップによって生じたデポ物の除去、または、前記パシベーション膜の形成前の洗浄を含む請求項1乃至3に記載のアレイ基板の製造方法。   4. The array substrate manufacturing method according to claim 1, wherein the step of repairing the defect level includes removal of deposits generated by the etching step and the peeling step, or cleaning before forming the passivation film. Method.
JP2003343155A 2003-10-01 2003-10-01 Method for manufacturing array substrate Expired - Fee Related JP4248987B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2003343155A JP4248987B2 (en) 2003-10-01 2003-10-01 Method for manufacturing array substrate
TW93116097A TWI246666B (en) 2003-10-01 2004-06-03 A method of manufacturing array substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003343155A JP4248987B2 (en) 2003-10-01 2003-10-01 Method for manufacturing array substrate

Publications (2)

Publication Number Publication Date
JP2005109321A JP2005109321A (en) 2005-04-21
JP4248987B2 true JP4248987B2 (en) 2009-04-02

Family

ID=34537217

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003343155A Expired - Fee Related JP4248987B2 (en) 2003-10-01 2003-10-01 Method for manufacturing array substrate

Country Status (2)

Country Link
JP (1) JP4248987B2 (en)
TW (1) TWI246666B (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7041066B2 (en) 2016-03-02 2022-03-23 ビーエーエスエフ ソシエタス・ヨーロピア How to make L-glufosinate

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101943109B1 (en) * 2009-12-04 2019-01-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Semiconductor device and manufacturing method thereof
JP2012222261A (en) * 2011-04-13 2012-11-12 Mitsubishi Electric Corp Transistor, manufacturing method of the same and display device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7041066B2 (en) 2016-03-02 2022-03-23 ビーエーエスエフ ソシエタス・ヨーロピア How to make L-glufosinate

Also Published As

Publication number Publication date
TW200513990A (en) 2005-04-16
TWI246666B (en) 2006-01-01
JP2005109321A (en) 2005-04-21

Similar Documents

Publication Publication Date Title
CN110867458B (en) Metal oxide semiconductor thin film transistor array substrate and manufacturing method thereof
JP2007073558A (en) Method of manufacturing thin-film transistor
US20160043212A1 (en) Thin film transistor, array substrate and manufacturing method thereof, and display device
US20080096332A1 (en) Method of manufacturing a thin-film transistor substrate
US7554207B2 (en) Method of forming a lamination film pattern and improved lamination film pattern
WO2013127202A1 (en) Manufacturing method for array substrate, array substrate and display
JPH0815218B2 (en) Method for manufacturing semiconductor device
JP2007017972A (en) Thin film transistor substrate and its manufacturing method
JP2007027768A (en) Manufacturing method of tft substrate
JPH10209458A (en) Liquid crystal display device, thin film transistor used therefor and its manufacture
JP4248987B2 (en) Method for manufacturing array substrate
JP2008304830A (en) Method for manufacturing display device
WO2011024510A1 (en) Thin-film transistor and method for manufacturing same
JP2692914B2 (en) Method for manufacturing thin film transistor
JP2008028001A (en) Thin-film transistor substrate and its manufacturing method
JP3358284B2 (en) Method for manufacturing thin film transistor
CN110085520A (en) Membrane transistor and preparation method thereof
KR100623686B1 (en) Method of fabricating TFT
JP2009267296A (en) Method of producing metal wiring, and method of manufacturing tft and tft using the same
KR20050105870A (en) Method of fabricating tft
JPH09129590A (en) Manufacture of thin film transistor
JP3344051B2 (en) Method for manufacturing thin film transistor
KR100867470B1 (en) Method for manufacturing array substrate of liquid crystal display
JPH0541390A (en) Manufacture of thin film transistor
JP2002299627A (en) Method for manufacturing thin film transistor and liquid crystal display device using the same

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060929

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20081216

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20081218

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090114

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120123

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130123

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees