JP4113207B2 - 位相制御方法及び位相制御発振装置、送信用アレーアンテナ - Google Patents
位相制御方法及び位相制御発振装置、送信用アレーアンテナ Download PDFInfo
- Publication number
- JP4113207B2 JP4113207B2 JP2005204129A JP2005204129A JP4113207B2 JP 4113207 B2 JP4113207 B2 JP 4113207B2 JP 2005204129 A JP2005204129 A JP 2005204129A JP 2005204129 A JP2005204129 A JP 2005204129A JP 4113207 B2 JP4113207 B2 JP 4113207B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- phase
- frequency
- reference signal
- nand circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Radio Transmission System (AREA)
Description
本実施の形態は、複数のアンテナと、各アンテナの信号源としての複数の位相制御発振装置と、各位相制御発振装置の動作を制御する制御部とを備えた送信用アレーアンテナに関するものである。位相制御発振装置の詳細については、以下、図面を参照して説明する。これらの位相制御発振装置は、互いに同一構成を有し、概略、制御部(図示せず)から配信される第1基準信号及び第2基準信号並びに移相信号に応じて出力信号の位相制御を可能とするものである。このうち、第1基準信号は位相制御発振装置の出力信号の周波数(「所定周波数」とする)に近い周波数(但し、所定周波数とは異なる)である第1周波数の信号であり、第2基準信号は所定周波数や第1周波数よりも遥かに低い周波数である第2周波数の信号である。
20 方向性結合器
30 調整対象信号生成部
31 周波数変換器
33 N分周器
40 移相器
41 移相器用電圧制御発振器(移相器用VCO)
411 第1二値化器
412 第2二値化器
413 エッジ位相比較器
413a〜413d NAND回路
414 移相器内位相差信号生成器
414a 第1パルス信号生成器
414b 第2パルス信号生成器
414c 反転増幅器
414d 積分回路
414e サンプルホールド回路(S/H)
43 移相器用位相比較器
45 移相器用調整器
50 誤差調整部
51 位相−周波数比較器
53 積分増幅器
Claims (10)
- 所定周波数の出力信号を生成する電圧制御発振器と、
前記出力信号と前記所定周波数とは異なる第1周波数の第1基準信号を受け取って、前記所定周波数と前記第1周波数との差の整数分の1(1/1を含む)の周波数である第2周波数の調整対象信号を生成する調整対象信号生成手段と、
移相量をDC電圧で示す移相信号に従って、前記第2周波数と同一周波数の第2基準信号の位相をシフトさせ、第3基準信号を生成する移相器用電圧制御発振器と、
前記第3基準信号の位相と前記第2基準信号の位相とを比較して、位相差に応じたDC電圧を有する移相器内位相差信号を生成する移相器用位相比較器と、
該移相器内位相差信号と前記移相信号を比較して、それらの差分に応じた調整信号を生成し、当該調整信号を前記移相器用電圧制御発振器に入力することにより、前記第3基準信号の制御を行う移相器用調整手段と、
前記調整対象信号と前記第3基準信号とを比較して当該比較結果に応じた誤差調整信号を生成し、当該誤差調整信号を前記電圧制御発振器に入力することにより、前記出力信号の制御を行う誤差調整手段とを備えており、
前記移相器用位相比較器は、
前記第2基準信号を当該第2基準信号の平均値と比較し、当該平均値に対する前記第2基準信号の大小に応じた二値信号である第1二値化信号を生成する第1二値化器と、
前記第3基準信号を当該第3基準信号の平均値と比較し、当該平均値に対する前記第3基準信号の大小に応じた二値信号である第2二値化信号を生成する第2二値化器と、
前記第1二値化信号と前記第2二値化信号とを受け取って、前記第2二値化信号の立ち上がりエッジに応じて立ち上がり且つ前記第1二値化信号の立ち上がりエッジに応じて立ち下がるエッジ位相比較結果信号を生成するエッジ位相比較器と、
前記エッジ位相比較結果信号を受け取って、当該エッジ位相比較結果信号のハイレベルを示している時間に比例したDC電圧を有する前記移相器内位相差信号を生成する移相器内位相差信号生成器とを備えることを特徴とする、
位相制御発振装置。 - 前記調整対象信号生成手段は、
前記出力信号と前記第1基準信号を受け取って、前記所定周波数と前記第1周波数との差の周波数を有する中間周波数信号を生成する周波数変換器と、
前記中間周波数信号を1/N(Nは2以上の整数)に分周して前記調整対象信号を生成するN分周器とを備えることを特徴とする、
請求項1記載の位相制御発振装置。 - 前記エッジ位相比較器は、第1乃至第4の2入力NAND回路を備えており、
前記第1のNAND回路の一方の入力端子には前記第1二値化信号が入力され、
前記第2のNAND回路の一方の入力端子には前記第2二値化信号が入力され、
前記第1のNAND回路の出力端子は、前記第3のNAND回路の一方の入力端子に接続され、
前記第2のNAND回路の出力端子は、前記第4のNAND回路の一方の入力端子に接続され、
前記第3のNAND回路の出力端子は、前記第2のNAND回路の他方の入力端子と前記第4のNAND回路の他方の入力端子とに共通に接続され、
前記第4のNAND回路の出力端子は、前記第1のNAND回路の他方の入力端子と前記第3のNAND回路の他方の入力端子とに共通に接続され、
前記第4のNAND回路の出力端子からは、前記エッジ位相比較結果信号が出力されることを特徴とする、請求項1又は2記載の位相制御発振装置。 - 前記移相器内位相差信号生成器は、
前記エッジ位相比較結果信号の立ち下がりエッジに応じて立ち上がり、所定期間経過の後、自動的に立ち下がる第1パルス信号を生成する第1パルス信号生成器と、
該第1パルス信号の立ち下がりエッジに応じて立ち上がり、前記エッジ位相比較結果信号の立ち上がりエッジに応じて立ち下がる第2パルス信号を生成する第2パルス信号生成器と、
帰還路の抵抗に対してツェナーダイオードを並列に挿入され、出力電圧が所定の負電圧以下にならないようにして構成された反転増幅器であって、前記エッジ位相比較結果信号を受け取って反転増幅信号を生成する反転増幅器と、
前記第2パルス信号に応じてオン・オフするスイッチを帰還路の容量に対して並列に挿入されて構成された積分回路であって、前記反転増幅信号を受け取って、前記第2パルス信号がローレベルを示している間は前記容量にて前記反転増幅信号を積分する一方、前記第2パルス信号がハイレベルを示している間は当該積分処理をリセットすることにより、積分結果信号を生成する積分回路と、
前記積分結果信号を受け取って、前記第1パルス信号がハイレベルを示しているときに前記積分結果信号をサンプルする一方、前記第1パルス信号がローレベルを示しているときには前記サンプルの結果をホールドすることにより、前記移相器内位相差信号を生成するサンプルホールド回路とを備えていることを特徴とする、
請求項1,2又は3記載の位相制御発振装置。 - 前記移相器用調整手段は、前記移相器内移相信号と前記移相信号の差異を積分する積分増幅器を備えていることを特徴とする、
請求項4記載の位相制御発振装置。 - 前記誤差調整手段は、
前記調整対象信号と前記第3基準信号との位相比較を行って位相差信号を生成する位相比較器と、
該位相差信号を積分して前記誤差調整信号を生成し、前記電圧制御発振器に出力する積分増幅器とを備えていることを特徴とする、
請求項4又は5記載の位相制御発振装置。 - 前記位相比較器は、位相のみならず周波数が異なる場合には周波数比較器としても動作する位相−周波数比較器であることを特徴とする、
請求項6記載の位相制御発振装置。 - 請求項1乃至7のいずれかに記載された複数の位相制御発振装置と、
該複数の位相制御発振装置の夫々に接続された複数のアンテナと、
前記位相制御発振装置に対して前記第1基準信号及び前記第2基準信号並びに前記移相信号を出力し、前記出力信号の位相を制御する制御部とを備えた送信用アレーアンテナ。 - 前記制御部は、すべての前記位相制御発振装置に対して共通の前記第1基準信号及び前記第2基準信号を出力する一方、前記位相制御発振装置の夫々に対して固有の前記移相量を示す前記移相信号を出力するものであることを特徴とする、
請求項8記載の送信用アレーアンテナ。 - 前記位相制御発振装置の夫々の内部又は近傍にD/A変換器を更に備えており、
前記制御部は、前記位相制御発振装置の夫々に対して前記移相量を示す前記移相信号を直接出力することに代えて、前記移相量に対応するデジタル信号を出力するものであり、
前記D/A変換器の夫々は、前記デジタル信号を受け取って、D/A変換し、対応する前記位相制御発振装置の前記移相器に対して前記移相信号としてのアナログ信号を出力するものであることを特徴とする、
請求項8又は9記載の送信用アレーアンテナ。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005204129A JP4113207B2 (ja) | 2005-07-13 | 2005-07-13 | 位相制御方法及び位相制御発振装置、送信用アレーアンテナ |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005204129A JP4113207B2 (ja) | 2005-07-13 | 2005-07-13 | 位相制御方法及び位相制御発振装置、送信用アレーアンテナ |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2007027942A JP2007027942A (ja) | 2007-02-01 |
| JP4113207B2 true JP4113207B2 (ja) | 2008-07-09 |
Family
ID=37788149
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2005204129A Expired - Fee Related JP4113207B2 (ja) | 2005-07-13 | 2005-07-13 | 位相制御方法及び位相制御発振装置、送信用アレーアンテナ |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP4113207B2 (ja) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11264841B2 (en) | 2007-06-14 | 2022-03-01 | Ossia Inc. | Wireless power transmission system |
| US8159364B2 (en) | 2007-06-14 | 2012-04-17 | Omnilectric, Inc. | Wireless power transmission system |
| US10444267B2 (en) | 2015-07-17 | 2019-10-15 | Kabushiki Kaisha Toyota Chuo Kenkyusho | Signal processor |
| CN108233922B (zh) * | 2018-01-22 | 2023-09-01 | 浙江大学 | 振动台反馈信号分频段移相系统 |
| CN117118402B (zh) * | 2023-09-11 | 2024-03-19 | 成都明夷电子科技有限公司 | 一种适用于ook调制的低功耗压控振荡器 |
| CN120342363B (zh) * | 2025-06-16 | 2025-09-19 | 西安电子科技大学 | 一种高精度的幅相可校准数字移相器及幅相校准方法 |
-
2005
- 2005-07-13 JP JP2005204129A patent/JP4113207B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JP2007027942A (ja) | 2007-02-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11057040B2 (en) | Phase-locked loop circuit and clock generator including the same | |
| US8571161B2 (en) | Electronic device for generating a fractional frequency | |
| WO2018145326A1 (en) | Gain calibration for direct modulation synthesizer using look-up table searched by reduced count from overflow counter | |
| JP2020191486A (ja) | 発振回路、半導体装置、オシレータic、発振回路の校正方法 | |
| WO2010025563A1 (en) | Method and system for calibrating a frequency synthesizer | |
| JP5844795B2 (ja) | 発振周波数調整装置、発振周波数調整方法及び無線通信装置 | |
| US10236898B2 (en) | Digital synthesizer, communication unit and method therefor | |
| US20130107978A1 (en) | Split Varactor Array with Improved Matching and Varactor Switching Scheme | |
| JP2006080909A (ja) | 位相同期ループ回路 | |
| JP5202213B2 (ja) | 周波数シンセサイザ及び無線送信装置 | |
| JP2006500857A (ja) | 電圧制御発振器プリセット回路 | |
| US8203363B2 (en) | Frequency detection apparatus and method | |
| KR20200039636A (ko) | 무선 주파수 장치 및 대응 방법 | |
| US7826550B2 (en) | Method and system for a high-precision frequency generator using a direct digital frequency synthesizer for transmitters and receivers | |
| JP4113207B2 (ja) | 位相制御方法及び位相制御発振装置、送信用アレーアンテナ | |
| JP4682335B2 (ja) | 自己較正ミキサ | |
| EP3208943B1 (en) | Fractional frequency synthesizer | |
| KR20070013483A (ko) | 자동 주파수 제어 루프 회로 | |
| WO2007046304A1 (ja) | Fm変調器 | |
| TWI901755B (zh) | 電子裝置以及操作電子裝置的方法 | |
| US10536153B1 (en) | Signal generator | |
| US8674741B2 (en) | Delay chain circuit | |
| EP4152617A1 (en) | Monitoring circuit of phase locked loop and operating method thereof | |
| KR100830899B1 (ko) | 전압 제어 발진기의 이득 측정 방법 및 이를 이용하는주파수 합성기 | |
| CN117811574A (zh) | 相位差控制电路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20071026 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071106 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071227 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080205 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080229 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080401 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080410 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110418 Year of fee payment: 3 |
|
| S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110418 Year of fee payment: 3 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| LAPS | Cancellation because of no payment of annual fees |